CN108254672A - 一种改进的伪四线测试方法及其测试结构 - Google Patents

一种改进的伪四线测试方法及其测试结构 Download PDF

Info

Publication number
CN108254672A
CN108254672A CN201810050675.5A CN201810050675A CN108254672A CN 108254672 A CN108254672 A CN 108254672A CN 201810050675 A CN201810050675 A CN 201810050675A CN 108254672 A CN108254672 A CN 108254672A
Authority
CN
China
Prior art keywords
test
test equipment
improved pseudo
input terminal
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810050675.5A
Other languages
English (en)
Other versions
CN108254672B (zh
Inventor
王磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN201810050675.5A priority Critical patent/CN108254672B/zh
Publication of CN108254672A publication Critical patent/CN108254672A/zh
Application granted granted Critical
Publication of CN108254672B publication Critical patent/CN108254672B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/2806Apparatus therefor, e.g. test stations, drivers, analysers, conveyors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明提出一种改进的伪四线测试方法及其测试结构,所述测试方法包括下列步骤:在测试设备输入端分别接入DPS电源高位激励端和测试通道输入端;获取测试设备输出端的负载电流测试数据和建立时间数据;获取测试设备输出端的输出电压数据。本发明提出的改进的伪四线测试方法及其测试结构,解决了在同一测试流程中一次就可以测量建立时间(不带负载)和输出电压(带负载),现有技术一般通过分别两次测量(需更换硬件)或通过复杂的开关矩阵板来实现同一测试流程测试。

Description

一种改进的伪四线测试方法及其测试结构
技术领域
本发明涉及半导体集成电路测试领域,且特别涉及一种改进的伪四线测试方法及其测试结构。
背景技术
当今集成电路产业飞速发展,集成电路种类越来越多,而数字集成电路在其中占据了很大的份额。数字集成电路功能繁多,管脚数各异,速度千差万别。数字集成电路产业的发展为我们追求的数字化生活奠定了坚实的基础,大量的芯片被生产出来,由于芯片在设计制造封装使用过程中都有可能出现故障,因而要对其进行测试。
数字集成电路测试包含功能测试、直流参数测试和交流参数测试,测试速度是测试仪最重要的指标之一。在三种测试中功能测试是基础,另外两种测试都是建立在功能测试之上的。其中直流参数测试在集成电路的设计、生产及维护中起着举足轻重的作用,尤其是在大规模生产中,直流参数测试的应用非常广泛,它往往是评价集成电路合格与否的关键。
直流参数测试通常包括直流电压和直流电流的测试。直流电压和电流测试的基本方法是施加电压测电流(FVMI)和施加电流测电压(FIMV)。施加电压测电流是在芯片的某些引脚上施加恒定电压值,然后在相应的输出引脚测试响应电流;施加电流测电压是在芯片的引脚施加恒定电流值,然后测试其输出响应的电压。
现有技术中需要测量建立时间(不带负载)和输出电压(带负载)时,一般通过分别两次测量(需更换硬件)或通过复杂的开关矩阵板来实现同一测试流程测试。例如,在进行模拟IP测试(如稳压器测试)期间,我们需要在负载模式下测试建立时间和输出电压,由于测试仪器的限制,有时我们需要在负载模式下测试双倍的时间来收集建立时间和输出电压数据,或者我们需要建立复杂的开关矩阵来进行上述测试。
发明内容
本发明提出一种改进的伪四线测试方法及其测试结构,解决了在负载模式下既能测试建立时间又能测试输出电压的问题。
为了达到上述目的,本发明提出一种改进的伪四线测试方法,包括下列步骤:
在测试设备输入端分别接入DPS电源高位激励端和测试通道输入端;
获取测试设备输出端的负载电流测试数据和建立时间数据;
获取测试设备输出端的输出电压数据。
进一步的,所述测试设备连接有接地的低位激励端和接地的低位测量端。
进一步的,所述测试设备为稳压器。
为了达到上述目的,本发明还提出一种改进的伪四线测试结构,包括:
DPS电源高位激励端,连接于测试设备的输入端;
测试通道输入端,连接于测试设备的输入端;
负载电流测试数据和建立时间数据测试接口,连接于所述测试设备的输出端;
输出电压数据测试接口,连接于所述测试设备的输出端。
进一步的,所述测试设备连接有接地的低位激励端和接地的低位测量端。
进一步的,所述测试设备为稳压器。
本发明提出的改进的伪四线测试方法及其测试结构,解决了在同一测试流程中一次就可以测量建立时间(不带负载)和输出电压(带负载),现有技术一般通过分别两次测量(需更换硬件)或通过复杂的开关矩阵板来实现同一测试流程测试。
附图说明
图1所示为本发明较佳实施例的改进的伪四线测试方法流程图。
图2所示为本发明较佳实施例的改进的伪四线测试结构示意图。
具体实施方式
以下结合附图给出本发明的具体实施方式,但本发明不限于以下的实施方式。根据下面说明和权利要求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比率,仅用于方便、明晰地辅助说明本发明实施例的目的。
请参考图1,图1所示为本发明较佳实施例的改进的伪四线测试方法流程图。本发明提出一种改进的伪四线测试方法,包括下列步骤:
步骤S100:在测试设备输入端分别接入DPS电源高位激励端和测试通道输入端;
步骤S200:获取测试设备输出端的负载电流测试数据和建立时间数据;
步骤S300:获取测试设备输出端的输出电压数据。
测试机一般有两种资源:DPS电源(驱动能力大但上电时间慢)和Channel测试通道(驱动能力小但上电时间快),改进的伪四线方法主要就是把DPS的HS(high sense)高位测量端用Channel(测试通道)替代了,从而测量负载电流数据和建立时间数据,同时保留DPS的高位激励端用以提供电源驱动,从而测量负载输出电压。
在请参考图2,图2所示为本发明较佳实施例的改进的伪四线测试结构示意图。本发明还提出一种改进的伪四线测试结构,包括:
DPS电源高位激励端100,连接于测试设备10的输入端;
测试通道输入端200,连接于测试设备10的输入端;
负载电流测试数据和建立时间数据测试接口300,连接于所述测试设备的输出端;
输出电压数据测试接口400,连接于所述测试设备的输出端。
根据本发明较佳实施例,所述测试设备连接有接地的低位激励端500和接地的低位测量端600。
进一步的,所述测试设备10为稳压器。
综上所述,本发明提出的改进的伪四线测试方法及其测试结构,解决了在同一测试流程中一次就可以测量建立时间(不带负载)和输出电压(带负载),现有技术一般通过分别两次测量(需更换硬件)或通过复杂的开关矩阵板来实现同一测试流程测试。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明。本发明所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰。因此,本发明的保护范围当视权利要求书所界定者为准。

Claims (6)

1.一种改进的伪四线测试方法,其特征在于,包括下列步骤:
在测试设备输入端分别接入DPS电源高位激励端和测试通道输入端;
获取测试设备输出端的负载电流测试数据和建立时间数据;
获取测试设备输出端的输出电压数据。
2.根据权利要求1所述的改进的伪四线测试方法,其特征在于,所述测试设备连接有接地的低位激励端和接地的低位测量端。
3.根据权利要求1所述的改进的伪四线测试方法,其特征在于,所述测试设备为稳压器。
4.一种改进的伪四线测试结构,其特征在于,包括:
DPS电源高位激励端,连接于测试设备的输入端;
测试通道输入端,连接于测试设备的输入端;
负载电流测试数据和建立时间数据测试接口,连接于所述测试设备的输出端;
输出电压数据测试接口,连接于所述测试设备的输出端。
5.根据权利要求4所述的改进的伪四线测试结构,其特征在于,所述测试设备连接有接地的低位激励端和接地的低位测量端。
6.根据权利要求4所述的改进的伪四线测试结构,其特征在于,所述测试设备为稳压器。
CN201810050675.5A 2018-01-18 2018-01-18 一种改进的伪四线测试方法及其测试结构 Active CN108254672B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810050675.5A CN108254672B (zh) 2018-01-18 2018-01-18 一种改进的伪四线测试方法及其测试结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810050675.5A CN108254672B (zh) 2018-01-18 2018-01-18 一种改进的伪四线测试方法及其测试结构

Publications (2)

Publication Number Publication Date
CN108254672A true CN108254672A (zh) 2018-07-06
CN108254672B CN108254672B (zh) 2021-06-04

Family

ID=62741838

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810050675.5A Active CN108254672B (zh) 2018-01-18 2018-01-18 一种改进的伪四线测试方法及其测试结构

Country Status (1)

Country Link
CN (1) CN108254672B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4635259A (en) * 1983-08-01 1987-01-06 Fairchild Semiconductor Corporation Method and apparatus for monitoring response signals during automated testing of electronic circuits
US4637020A (en) * 1983-08-01 1987-01-13 Fairchild Semiconductor Corporation Method and apparatus for monitoring automated testing of electronic circuits
CN1472700A (zh) * 2003-01-28 2004-02-04 上海长丰智能卡有限公司 Ic卡芯片和模块芯片测试系统
CN101452010A (zh) * 2007-11-30 2009-06-10 上海华虹Nec电子有限公司 用于芯片测试的探针卡及其测试方法
CN102239682A (zh) * 2008-12-08 2011-11-09 爱德万测试株式会社 测试装置及测试方法
CN102353891A (zh) * 2011-06-30 2012-02-15 电子科技大学 一种数字集成电路功能测试仪
CN103278763A (zh) * 2013-04-28 2013-09-04 上海华力微电子有限公司 芯片的ft测试板系统和测试方法
CN103336240A (zh) * 2013-06-04 2013-10-02 上海华力微电子有限公司 一种应用于集成电路的芯片测试中的测试电路
CN104133172A (zh) * 2014-08-08 2014-11-05 上海华力微电子有限公司 一种提高同测数的新型测试开发方法
CN104422801A (zh) * 2013-08-28 2015-03-18 华润赛美科微电子(深圳)有限公司 负载板、自动测试设备和ic测试方法
CN104635142A (zh) * 2015-01-31 2015-05-20 上海华虹宏力半导体制造有限公司 提高测试准确性的测试装置及测试方法
US9442167B1 (en) * 2012-03-16 2016-09-13 Integrated Device Technology, Inc. Method and apparatus for using tester channel as device power supply

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4637020A (en) * 1983-08-01 1987-01-13 Fairchild Semiconductor Corporation Method and apparatus for monitoring automated testing of electronic circuits
US4635259A (en) * 1983-08-01 1987-01-06 Fairchild Semiconductor Corporation Method and apparatus for monitoring response signals during automated testing of electronic circuits
CN1472700A (zh) * 2003-01-28 2004-02-04 上海长丰智能卡有限公司 Ic卡芯片和模块芯片测试系统
CN101452010A (zh) * 2007-11-30 2009-06-10 上海华虹Nec电子有限公司 用于芯片测试的探针卡及其测试方法
CN102239682A (zh) * 2008-12-08 2011-11-09 爱德万测试株式会社 测试装置及测试方法
CN102353891A (zh) * 2011-06-30 2012-02-15 电子科技大学 一种数字集成电路功能测试仪
US9442167B1 (en) * 2012-03-16 2016-09-13 Integrated Device Technology, Inc. Method and apparatus for using tester channel as device power supply
US9500707B1 (en) * 2012-03-16 2016-11-22 Integrated Device Technology, Inc. Method and apparatus for using tester channel as device power supply
CN103278763A (zh) * 2013-04-28 2013-09-04 上海华力微电子有限公司 芯片的ft测试板系统和测试方法
CN103336240A (zh) * 2013-06-04 2013-10-02 上海华力微电子有限公司 一种应用于集成电路的芯片测试中的测试电路
CN104422801A (zh) * 2013-08-28 2015-03-18 华润赛美科微电子(深圳)有限公司 负载板、自动测试设备和ic测试方法
CN104133172A (zh) * 2014-08-08 2014-11-05 上海华力微电子有限公司 一种提高同测数的新型测试开发方法
CN104635142A (zh) * 2015-01-31 2015-05-20 上海华虹宏力半导体制造有限公司 提高测试准确性的测试装置及测试方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
廉海涛等: "一种数字IC测试系统的设计", 《电子产品世界》 *
蔺俊贤等: "浅谈Kelvin四线测试技术以及在ATE测试中的应用", 《电子工业专用设备》 *

Also Published As

Publication number Publication date
CN108254672B (zh) 2021-06-04

Similar Documents

Publication Publication Date Title
CN104076194B (zh) 测试集成电路封装件的输出短路电流
CN103792498A (zh) 一种电源自动测试方法
CN108572310B (zh) 电路测试方法
CN102520332A (zh) 晶圆测试装置及方法
CN101865946B (zh) 一种可编程的数字集成电路交流参数测试系统及方法
CN204203420U (zh) 一种测试bga封装芯片高速总线的测试治具
CN109342921A (zh) 一种高速交换芯片的老化测试方法与系统
CN104991214B (zh) 数字集成电路直流参数标准复现方法及标准装置
CN104297619A (zh) 一种芯片输入输出管脚测试装置
CN110579701A (zh) 一种集成芯片的引脚连通性的检测方法
CN108051722A (zh) 热载流子注入效应的寿命评估方法和系统
CN103217558B (zh) 一种探针卡维护方法
CN111090036B (zh) 一种基于ate的芯片动态负载测试方法
CN108254672A (zh) 一种改进的伪四线测试方法及其测试结构
CN105301392A (zh) 扩展ate测试仪电压量测范围的方法
CN215678646U (zh) Pwm电路的测试系统
CN113030675B (zh) 一种基于临近颗粒法的无背金mosfet晶圆测试方法
Wallquist Achieving I/sub DDQ/I/sub SSQ/production testing with QuiC
CN107992387A (zh) 一种服务器系统下单体硬盘功耗测试方法
CN101833028B (zh) 一种便于测量电源输出电压的装置
CN111596201A (zh) 一种用数字通道供电的方法
CN104101855A (zh) 监控探针卡漏电的方法及探针卡漏电监控系统
CN203930004U (zh) 一种智慧型数字集成电路故障检测系统
CN204086449U (zh) 一种芯片输入输出管脚测试装置
CN217689268U (zh) 芯片检测电路、测试系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant