CN107979552B - 用于单天线干扰消除(saic)增强的设备和方法 - Google Patents

用于单天线干扰消除(saic)增强的设备和方法 Download PDF

Info

Publication number
CN107979552B
CN107979552B CN201710702781.2A CN201710702781A CN107979552B CN 107979552 B CN107979552 B CN 107979552B CN 201710702781 A CN201710702781 A CN 201710702781A CN 107979552 B CN107979552 B CN 107979552B
Authority
CN
China
Prior art keywords
output
processor
interference cancellation
signal
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710702781.2A
Other languages
English (en)
Other versions
CN107979552A (zh
Inventor
庄海若
宋基奉
严明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US15/381,970 external-priority patent/US9866411B1/en
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN107979552A publication Critical patent/CN107979552A/zh
Application granted granted Critical
Publication of CN107979552B publication Critical patent/CN107979552B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/0413MIMO systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0054Maximum-likelihood or sequential decoding, e.g. Viterbi, Fano, ZJ algorithms
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03248Arrangements for operating in conjunction with other apparatus
    • H04L25/0328Arrangements for operating in conjunction with other apparatus with interference cancellation circuitry
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03821Inter-carrier interference cancellation [ICI]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/01Equalisers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2003Modulator circuits; Transmitter circuits for continuous phase modulation
    • H04L27/2007Modulator circuits; Transmitter circuits for continuous phase modulation in which the phase change within each symbol period is constrained
    • H04L27/2017Modulator circuits; Transmitter circuits for continuous phase modulation in which the phase change within each symbol period is constrained in which the phase changes are non-linear, e.g. generalized and Gaussian minimum shift keying, tamed frequency modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03592Adaptation methods
    • H04L2025/03598Algorithms

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Artificial Intelligence (AREA)
  • Noise Elimination (AREA)
  • Radio Transmission System (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

提供了一种干扰消除(IC)处理器、一种方法、一种制造半导体装置的方法和一种构造集成电路的方法。所述IC处理器包括:多个单音干扰消除(MIC)滤波器估计处理器,其中,每个MIC滤波器估计处理器包括不同的均衡器偏移k0以及用于接收经过反旋的信号的输入,并且提供有效信道hres,i和估计的滤波器pi;多个滤波器,其中,每个滤波器包括输出和连接到所述多个MIC滤波器估计处理器的输入;多个乘法器,其中,每个乘法器包括输出、连接到所述多个滤波器的第一输入和用于接收权重的第二输入;分支组合器,包括连接到所述多个乘法器的多个输入、用于提供组合的残留信道Hres的第一输出以及用于提供所述经过反旋的信号的投影输出y的第二输出。

Description

用于单天线干扰消除(SAIC)增强的设备和方法
本申请要求于2016年10月21日在USPTO提交的序列号为62/411,336 的美国临时专利申请的优先权以及于2016年12月16日在USPTO提交的序列号为15/381,970的美国非临时专利申请的优先权,所述申请的全部内容通过引用合并于此。
技术领域
本公开总体涉及通信技术,更具体地,涉及一种用于单天线干扰消除 (SAIC)的设备和方法。
背景技术
在通信网络(例如,第二代(2G)全球移动通信系统(GSM)网络)中,由于信道复用,系统容量通常受限于同信道干扰(CCI)。
GSM使用时分多址(TDMA)和频分多址(FDMA)的组合。高斯最小频移键控(GMSK)调制被用于GSM中,从而使标称带宽之外的无用发射或杂散发射足够低,使得邻近信道能够从相同的基站得到使用。
使用TDMA方案,通过将载波分割为8个时隙来将由载波传输的数据提供给多达8个不同的用户。这使得单个射频(RF)信道的不同用户能够被分配在不同的时隙中。不同的用户随后能够在没有相互干扰的情况下使用相同的 RF信道。GSM突发是在时隙中进行的传输,其中,突发包括:在GSM突发开始处的用于向发射器提供提升其功率的时间的3个尾部比特、用于携带信息的57个数据比特、用于指示先前字段中的数据的类型的1个标记比特、用于训练序列(TS)(被用作时序参考)和用于均衡的26个比特、用于指示数据字段中的数据的类型的1个标记比特、57个数据比特、用于向发射器提供降低其功率的时间的3个尾部比特、以及在GSM末尾的用于提供保护时间的8.25 个比特。
基本GSM接收器仅将CCI当作加性白高斯噪声(AWGN),从而导致性能低下。与在时间和空间上均不相关的白高斯噪声不同,干扰通常在时间和空间上有很强的相关性,即,干扰是有颜色的。在具有多个接收天线的无线通信系统中,通过干扰白化技术可减轻干扰,其中,该技术利用多个接收天线之间的接收的信号的相关性。由于GSM系统通常仅使用单个接收天线,因此不能直接应用干扰白化技术。然而,可通过具有连续90度相位旋转的二进制相移键控(BPSK)信号而近似出GMSK信号。如果I和Q被当作两个信号维度,则 BPSK是一维信号,与占据了I维度和Q维度两者的四相移键控(QPSK)和其他正交幅度调制(QAM)方案不同。因此,对于BPSK或GMSK信号,即使使用单个接收天线,也可通过特定信号空间投影来执行干扰抑制,这通常被称为SAIC。
发明内容
根据一个实施例,一种干扰消除(IC)处理器包括:多个单音干扰消除 (MIC)滤波器估计处理器,其中,所述多个MIC滤波器估计处理器中的每个 MIC滤波器估计处理器包括不同的均衡器偏移k0,并且包括用于接收经过反旋的信号的连接到所述IC处理器的第一输入的输入以及提供有效信道hres,i和估计的滤波器pi的第一输出;多个滤波器,其中,所述多个滤波器中的每个滤波器包括输出和连接到所述多个MIC滤波器估计处理器中的一个MIC滤波器估计处理器的第一输出的输入;多个乘法器,其中,所述多个乘法器中的每个乘法器包括:连接到所述多个滤波器中的一个滤波器的输出的第一输入、用于接收权重的第二输入、以及输出;分支组合器,包括连接到所述多个乘法器的输出的多个输入、用于提供组合的残留信道Hres的连接到所述IC 处理器的第一输出的第一输出、以及用于提供所述经过反旋的信号的投影输出y的连接到所述IC处理器的第二输出的第二输出。
根据一个实施例,一种通过IC处理器对经过反旋的信号的信道进行组合的方法包括:通过多个MIC滤波器估计处理器中的每个MIC滤波器估计处理器来产生有效信道hres,i和估计的滤波器pi,其中,所述多个MIC滤波器估计处理器中的每个MIC滤波器估计处理器包括不同的均衡器偏移k0并且包括用于接收经过反旋的信号的连接到IC处理器的第一输入的输入;通过多个滤波器对所述多个MIC滤波器估计处理器中的每个MIC滤波器估计处理器的产生的有效信道hres,i进行滤波;通过多个乘法器将所述多个滤波器的经过滤波的有效信道hres,i中的每一个乘以多个权重中的一个权重;通过分支组合器产生组合的残留信道Hres和经过反旋的信号的投影输出y。
根据一个实施例,一种制造半导体装置的方法包括:将所述半导体装置形成为晶圆片或封装的一部分,以及对所述半导体装置进行测试,其中,所述半导体装置包括:多个MIC滤波器估计处理器,其中,所述多个MIC滤波器估计处理器中的每个MIC滤波器估计处理器包括不同的均衡器偏移k0并且包括用于接收经过反旋的信号的连接到所述IC处理器的第一输入的输入以及提供有效信道hres,i和估计的滤波器pi的第一输出;多个滤波器,其中,所述多个滤波器中的每个滤波器包括输出和连接到所述多个MIC滤波器估计处理器中的一个MIC滤波器估计处理器的第一输出的输入;多个乘法器,其中,所述多个乘法器中的每个乘法器包括连接到所述多个滤波器中的一个滤波器的输出的第一输入、用于接收权重的第二输入、以及输出;分支组合器,包括连接到所述多个乘法器的输出的多个输入、用于提供组合的残留信道 Hres的连接到所述IC处理器的第一输出的第一输出、以及用于提供所述经过反旋的信号的投影输出y的连接到所述IC处理器的第二输出的第二输出,其中,对所述半导体装置进行测试的步骤是使用至少一个电光转换器、将光信号分为至少两路光信号的至少一个分光器以及至少一个光电转换器来执行的。
根据一个实施例,一种构造集成电路的方法包括:针对集成电路的层的一组特征产生掩模布局;在掩模布局的产生期间,忽略宏的相对位置以符合布局设计规则;在忽略宏的相对位置之后,监测宏的相对位置以符合布局设计规则;在检测到不符合布局设计规则的宏时,通过将不符合的宏调整为符合布局设计规则,来产生经过调整的掩模布局;根据经过调整的具有针对集成电路的层的一组特征的布局来产生掩模;根据所述掩模来制造集成电路层,其中,所述掩模布局具有用于以下项的标准单元库宏:多个MIC滤波器估计处理器,其中,所述多个MIC滤波器估计处理器中的每个MIC滤波器估计处理器包括不同的均衡器偏移k0,并且包括用于接收经过反旋的信号的连接到所述IC处理器的第一输入的输入以及提供有效信道hres,i和估计的滤波器 pi的第一输出;多个滤波器,其中,所述多个滤波器中的每个滤波器包括输出和连接到所述多个MIC滤波器估计处理器中的一个MIC滤波器估计处理器的第一输出的输入;多个乘法器,其中,所述多个乘法器中的每个乘法器包括连接到所述多个滤波器中的一个滤波器的输出的第一输入、用于接收权重的第二输入、以及输出;分支组合器,包括连接到所述多个乘法器的输出的多个输入、用于提供组合的残留信道Hres的连接到所述IC处理器的第一输出的第一输出、以及用于提供所述经过反旋的信号的投影输出y的连接到所述 IC处理器的第二输出的第二输出。
附图说明
从结合附图的以下详细描述,本公开的特定实施例的以上和其他方面、特征和优点将更加清楚,其中,在附图中:
图1是根据本公开的实施例的GSM接收器的框图;
图2是根据本公开的实施例的图1的多输入多输出(MIMO)MIC(MMIC) 处理器的框图;
图3是根据本公开的实施例的在GSM用户设备(UE)接收器中的SAIC增强的方法的流程图;
图4是根据本公开的实施例的图2的MMIC处理器的方法的流程图;
图5是根据本公开的实施例的制造IC处理器的方法的流程图;
图6是根据本公开的实施例的构造集成电路的流程图。
具体实施方式
以下,将参照附图详细地描述本公开的实施例。应注意的是,尽管相同的元件在不同的附图中被示出,但是它们将由相同的标号指示。在以下描述中,提供诸如详细的结构和组件的具体细节仅仅是为了帮助全面理解本公开的实施例。因此,本领域的技术人员应该清楚的是,在不脱离本公开的范围和精神的情况下,可对在此描述的实施例进行各种改变和修改。此外,为了清楚和简明,省略对已知功能和结构的描述。下面描述的术语是考虑本公开中的功能而被定义的术语,并且可根据用户、用户的意图或习惯而有所不同。因此,术语的定义应该基于本说明书中的内容来确定。
本公开可具有各种修改和各种实施例,其中,实施例在下文参照附图被详细地描述。然而,应该理解的是,本公开不限于这些实施例,而是包括本公开的精神与范围内的所有修改、等同物以及替换物。
尽管可使用包括诸如第一、第二等序数的术语来描述各种元件,但是结构元件不受所述术语限制。所述术语仅用于将一个元件与另一元件进行区分。例如,在不脱离本公开的范围的情况下,第一结构元件可被称为第二结构元件。类似地,第二结构元件也可被称为第一结构元件。如在此使用的,术语“和/或”包括一个或多个相关列出项的任意组合以及全部组合。
在此使用的术语仅用于描述本公开的各种实施例,而不是意图限制本公开。除非上下文另有清楚的指示,否则单数形式意图包括复数形式。在本公开中,应该理解,术语“包括”或“具有”表示特征、数字、步骤、操作、结构元件、部件或它们的组合的存在,但不排除一个或更多个其他特征、数字、步骤、操作、结构元件、部件或它们的组合的存在或添加。
除非另有定义,否则在此使用的所有术语具有与本公开所属领域的技术人员理解的含义相同的含义。还将理解,除非这里确切地定义,否则诸如在常用词典中定义的那些术语的术语应被解释为具有与在相关领域的上下文含义相同的含义,而不应被解释为具有理想化或过于正式的含义。
根据一个实施例,本系统和方法提供SAIC以在期望信号经过8PSK调制并且干扰经过GMSK调制的情况下提高针对GSM演进(EDGE)的增强型数据速率的性能。本系统和方法将空间和时间干扰白化问题分解成多个最小平方问题,其中,每个最小平方问题(称为分支)用不同的均衡器延迟和对于残留信道的不同约束而被公式化。
根据一个实施例,在分支被提供用于最大似然序列估计(MLSE)处理之前,基于最小平方解的均方差(MSE)对分支进行加权组合。通过在左/右突发处理中选择不同的主要抽头,消除了在MLSE处理之前计算最小/最大相位滤波器的需要。
根据一个实施例,期望信号可经过8PSK调制,并且干扰可经过GMSK调制。将理解,期望信号和干扰可在不偏离本公开的范围的情况下被扩展为其他类型。假设chipx1中的信道长度是L+1(即,过采样率为1)。针对单独的 GMSK干扰,接收的信号可如以下等式(1)表示:
Figure BDA0001380779360000051
其中,a[t]经过8PSK调制并且其相位旋转为
Figure BDA0001380779360000052
b[t]经过GMSK调制并且其相位旋转为
Figure BDA0001380779360000053
Figure BDA0001380779360000054
是相位反旋之前的接收的信号,L是信道抽头减1 的数字,
Figure BDA0001380779360000055
是用户的信道,
Figure BDA0001380779360000056
是干扰用户的信道,
Figure BDA0001380779360000057
是噪声和其他干扰。
针对SAIC处理,因为干扰被假设为经过GMSK调制,因此必须执行
Figure BDA0001380779360000058
的相位反旋,即,如下的等式(2):
Figure BDA0001380779360000059
Figure BDA0001380779360000061
其中,r[t]是反旋之后的接收的信号。
因此,等式(3)如下:
Figure BDA0001380779360000062
其中,
Figure BDA0001380779360000063
Figure BDA0001380779360000064
是相位反旋之后的等效传输信号,
Figure BDA0001380779360000065
h[l]是相位反旋之后的用户的等效信道,
Figure BDA0001380779360000066
g[m]是相位反旋之后的干扰用户的等效信道,
Figure BDA0001380779360000067
w[t]是相位反旋之后的噪声和其他干扰。
有效传输符号
Figure BDA0001380779360000068
经过
Figure BDA0001380779360000069
旋转,训练符号部分a[t]仍然是BPSK(±1)信号,即使针对8PSK也是如此。然而,
Figure BDA00013807793600000610
是由于连续的
Figure BDA00013807793600000611
旋转而形成的复信号。
以上复信号模型可被重写如以下等式(4)的具有所有实部分量的符号间干扰(ISI)MIMO模型:
Figure BDA00013807793600000612
其中,rI[t]和hI[l]是虚信号(imaginary signal)的实部,rQ[t]和hQ[l]是复信号的虚部。
更普遍地说,可通过过采样(例如,每符号时间2X个采样)考虑多个接收天线。因此,等式(5)可如下被定义:
Figure BDA00013807793600000613
其中,H[l]是M×2的矩阵,r[t]和n[t]是M×1的向量,M=2×Rx的数量×过采样率。对于过采样率为2的单个天线,M=4。
在矩阵形式中,通过连接Qpchipx1连续时间采样,等式(6)可如下被定义:
rt=Hat+nt (6)
M(1+Qp)×2(1+Qp+L)的信道矩阵在如下的等式(7)中被表示:
Figure BDA00013807793600000614
接收向量M(1+Qp)×1:rt:=[r[t]T r[t-1]T…r[t-Qp]T]T
发送向量
Figure BDA0001380779360000071
M(1+Qp)×1的干扰向量:nt:=[n[t]T n[t-1]T… n[t-Qp]T]T
根据一个实施例,MMIC可被称为时间干扰白化(IW)操作,其中,该操作之后接着空间IW操作。
本系统可执行时间IW以将该问题分解为多个最小平方(LS)问题,其中,每个问题相应于分支,并且其中,每个分支通过对如下的方程式(8)求解来公式化:
Figure BDA0001380779360000072
其中,k0是一些给定的均衡器延迟,hres的长度为2(Qd+1),p的长度为 M(Qp+1)。为避免所有的零平凡解,必须对hres或p施加一个约束。对hres施加约束通常比对p施加约束导致更高的性能。
例如,当构造8个分支时,可选择k0=1、2、3和4。在GMSK的情况下,hres的长度可以是(Qd+1)。在这种情况下,对于8PSK公式化,hres的长度可以是2(1+Qd)。因此,对于每个τ,hres[0]=1(相应于复信道的实部) 或hres[1]=1(相应于复信道的虚部)可受到约束。
8个分支可被公式化,其中,每个分支与如下的方程式(9)中的LS问题的解相应:
Figure BDA0001380779360000073
其中,τ=1、2、3或4,并且n=0或1。
更普遍地,通过选择不同的k0和对hres的不同约束,B数量的分支可按照如下的等式(10)至等式(12)被公式化:
Figure BDA0001380779360000074
通过适当地使用k0,1,…,k0,B进行移位,获得了下面的等式(13)至等式 (15):
Figure BDA0001380779360000081
通过定义
Figure BDA0001380779360000082
Figure BDA0001380779360000083
如下的等式16可简写为:
yT[t]=Hres,Tat+eT[t] (16)
在执行了时间IW之后,本系统还基于残差的空间协方差来执行空间IW。更具体地,B×B的IW矩阵
Figure BDA0001380779360000084
被选择,其中,可按照如下的等式(17) 通过训练符号来估计Ree
Figure BDA0001380779360000085
在空间IW之后,等式(18)被如下表示:
y[t]:=PSyT[t]=PSHres,Tat+PSeT[t]=Hresat+e[t] (18)
其中,Hres:=PSHres,T并且e[t]=PSeT[t]。
Hres的维度是B×2(1+Qd)。Hres可被重写为 Hres=[Hres[0] Hres[1]… Hres[Qd]],其中,Hres[l]是B×2的实矩阵。随后,以上等式(18)可被重写为如下的等式(19):
Figure BDA0001380779360000086
根据一个实施例,本系统通过忽略非对角元素将Ree近似为对角矩阵,即,如下的等式(20):
Figure BDA0001380779360000087
其中,
Figure BDA0001380779360000088
随后,等式(21)可被如下表示:
Figure BDA0001380779360000091
其中,
Figure BDA0001380779360000092
通过这种简化,空间IW被简化为如下的等式(22)的简单的组件式缩放:
Figure BDA0001380779360000093
Figure BDA0001380779360000094
这个缩放操作可被看作是经过简化的后-MIC IW处理,其中,在该处理中,仅执行幂缩放。具体地,假设不同分支输出间的残差不相关,这在实践中可不必要是真的。然而,发现使用简单缩放和使用全空间IW之间的性能差距非常小。
在次优MLSE算法(例如,判决反馈序列估计(DFSE)、减少状态序列估计(RSSE))用于替代完全MLSE的情况下,可最好按照两个部分处理突发:从训练符号从中间向左地处理突发的左边部分,以及从训练符号从中间向右地处理突发的右边部分。
针对非SAIC处理,最小相位滤波器被应用于右边的突发处理,以将信道抽头能量集中到最早的抽头,这可在序列估计算法中提供更好的置信度。同样地,最大相位滤波器被应用于左边的突发处理,以便因MLSE处理上的逆序而将信道抽头能量集中到最后的抽头。
针对使用MMIC的SAIC处理,可在不必寻找最小/最大相位滤波器的情况下实现类似的目的。这可通过针对左/右边的突发不同地选择主要抽头来实现。对于右边的突发,本系统可使用第0抽头作为主要抽头。对于8PSK,第0抽头相应于hres的前两个分量(实和虚)。也就是说,本系统在以上等式(8) 中约束hres[0]=1或hres[1]=1。对于左边的突发,第Qd抽头被用作主要抽头。也就是说,本系统在以上等式(8)中约束hres[2Qp]=1或hres[2Qp+1]=1。
假设残差e[t]是独立同分布(i.i.d.)AWGN处理,则通过采用Forney的 MLSE方法,最大似然序列估计可按照如下的方程式(23)被公式化:
Figure BDA0001380779360000101
由于
Figure BDA0001380779360000102
可以是相位旋转
Figure BDA0001380779360000103
的8PSK信号,因此星座可以是时变的并且周期为16个chipx1采样。如果下面的等式24以其朴素形式被实现,则将需要实现具有时变格图状态的Viterbi算法,这需要大量的复杂度。为避免这些,可按照如下的等式(24)来表示以下公式:
Figure BDA0001380779360000104
其中,U[t]是2x2的旋转矩阵,由如下的等式(25)定义:
Figure BDA0001380779360000105
对于旋转矩阵,应用如下的等式(26)中的属性:
U[a+b]=U[a]U[b] (26)
因此,等式(27)如下:
Figure BDA0001380779360000106
其中,
Figure BDA0001380779360000107
为了处理U[t],等式(28)如下:
Figure BDA0001380779360000108
A[t]在如下的等式(29)中被定义:
Figure BDA0001380779360000109
因此,等式(30)如下:
Figure BDA00013807793600001010
以上等式(23)等效于如下的方程式(31):
Figure BDA00013807793600001011
其中,方程式(31)不涉及时变星座。而是,存在时变乘法项
Figure BDA0001380779360000111
这导致了实现的简化以及对非SAIC MLSE均衡器的现有代码的少得多的修改。上面的方程式(31)可被称为相位旋转的MLSE。可通过使用复信号记号表示上面的方程式(31)。
hc[l]可以是复信道(complex channel)向量,其中,该复信道向量的实部是Hres[l]的第一列,虚部是Hres[l]的第二列的负数。类似地,
Figure BDA0001380779360000112
可以是复信道向量,其中,该复信道向量的实部是
Figure BDA0001380779360000113
的第一列,虚部是
Figure BDA0001380779360000114
的第二列的负数,随后等式(32)如下:
Figure BDA0001380779360000115
并且等效于如下的等式(33):
Figure BDA0001380779360000116
因此,等式(34)如下:
Figure BDA0001380779360000117
以上的方程式(31)等效于如下的方程式(35):
Figure BDA0001380779360000118
其中,
Figure BDA0001380779360000119
和a[t]是复数值。由于
Figure BDA00013807793600001110
且a[t]是
Figure BDA00013807793600001111
的形式的 8PSK星座,因此不必要执行实际的时变复乘法。
在实践中,
Figure BDA00013807793600001112
按照查找表(LUT)的形式被实现;本系统可产生两个LUT,
Figure BDA00013807793600001113
Figure BDA00013807793600001114
对于偶数时间采样(t=0,2,4,…),本系统可使用LUT0和时变状态索引映射。对于奇数时间采样(t=1,3,5,…),本系统可使用LUT1和时变状态索引映射。下面描述的图1和图2示出根据一个实施例的本MMIC系统的框图。本系统和方法提高了CCI经过GMSK调制的情况下的8PSK性能。
图1是根据本公开的实施例的GSM接收器100的框图。
参照图1,GSM接收器100包括:相移键控(PSK)信号反旋处理器101、 MMIC处理器103、以及相位旋转的MLSE处理器105。在本公开的实施例中, PSK信号反旋处理器101、MMIC处理器103和相位旋转的MLSE处理器105可被包括在一个处理器中(例如,数字信号处理器(DSP))或可各自被实现在多于一个的处理器中。
PSK信号反旋处理器101包括输出和用于接收PSK信号的输入。PSK信号反旋处理器101将接收的信号近似为具有连续90度相位旋转的BPSK信号。
MMIC处理器103包括:连接到PSK信号反旋处理器101的输出的输入、第一输出以及第二输出。MMIC处理器103的输入从PSK信号反旋处理器101 接收所接收的信号的BPSK近似。MMIC处理器103的第一输出提供与被近似为BPSK信号的接收的信号相关联的残留信道(residual channel)的组合。MMIC 处理器103的第二输出提供被近似为BPSK信号的接收的PSK信号的投影输出。
相位旋转的MLSE处理器105包括:连接到MMIC处理器103的第一输出的第一输入、连接到MMIC处理器103的第二输出的第二输入、第一输出以及第二输出。相位旋转的MLSE处理器105的第一输入从MMIC处理器103接收残留信道的组合。相位旋转的MLSE处理器105的第二输入从MMIC处理器103 接收所接收的信号的经过滤波的BPSK近似。相位旋转的MLSE处理器105的第一输出提供与MMIC处理器103的去除了ISI的经过滤波的输出相关联的硬判决。相位旋转的MLSE处理器105的第二输出提供与MMIC处理器103的去除了ISI的经过滤波的输出相关联的软判决。
图2是根据本公开的实施例的图1的MMIC处理器103的框图。
参照图2,MMIC处理器103包括:多个MIC滤波器估计处理器201、203 和205;与所述多个MIC滤波器估计处理器201、203和205相应的多个滤波器207、209和211;与所述多个滤波器207、209和211相应的多个乘法器 213、215和217;以及分支组合器219。图2示出:多个MIC滤波器估计处理器中的三个201、203和205;多个滤波器中的三个207、209和211;以及多个乘法器中的三个213、215和217。然而,本公开不限于使用每种这样的组件中的三个,而是可使用任何数量的每种这样的组件。
MIC滤波器估计处理器201、203和205中的每个或虚拟信道被称为分支,并且通过针对每个分支选择不同的均衡器延迟k0被公式化。MIC滤波器估计处理器201、203和205中的每个或虚拟信道包括:连接到反旋处理器101的输出的输入、用于针对相应分支输出残留信道hi和估计的滤波器pi的输出。
多个滤波器207、209和211中的每个包括:连接到多个MIC滤波器估计处理器201、203和205中的一个MIC滤波器估计处理器的输出的输入、以及输出。
多个乘法器213、215和217中的每个包括:连接到多个滤波器207、209 和211中的一个滤波器的输出的第一输入、用于接收与多个MIC滤波器估计处理器201、203和205中的一个MIC滤波器估计处理器相应的权重w1,w2,…, wn的第二输入、以及输出,其中,多个乘法器213、215和217中的每个乘法器经由多个滤波器207、209和211被连接到所述多个MIC滤波器估计处理器 201、203和205。
分支组合器219包括:连接到多个乘法器213、215和217的输出的多个输入、用于提供组合的残留信道Hres的第一输出、以及用于提供投影输出y 的第二输出。
图3是根据本公开的实施例的在GSM UE接收器中的SAIC增强的方法的流程图。
参照图3,在301,接收PSK信号。
在303,由反旋处理器对接收的PSK信号进行反旋。
在305,由MMIC处理器对经过反旋的PSK信号进行处理以产生组合的残留信道和经过反旋的PSK信号的投影输出。
在307,由相位旋转的MLSE处理器对组合的残留信道和经过滤波的输出进行处理以产生硬判决输出和软判决输出。
图4是根据本公开的实施例的图1的MMIC处理器103的方法的流程图。
参照图4,在401,MMIC处理器103接收经过反旋的信号。
在403,经过反旋的信号被多个MIC滤波器估计处理器(例如,图2的 MIC滤波器估计处理器201、203和205)或分支处理,其中,每个分支通过针对每个分支选择不同的均衡器延迟k0而被公式化,针对相应分支输出有效信道hres,i,并且针对相应分支输出估计的滤波器pi。例如,3个分支可按照上面的等式(10)至等式(12)所表示的被公式化。
在405,由滤波器对每个分支的有效信道hres,i进行滤波。
在407,由乘法器将每个经过滤波的有效信道乘以权重。
在409,对加权且经过滤波的有效信道进行组合以产生残留信道和接收的信号的投影输出。
图5是根据本公开的实施例的制造半导体装置的方法的流程图。
参照图5,在501,半导体装置形成在具有至少一个半导体装置的晶圆片或封装上,其中,所述半导体装置包括:多个MIC滤波器估计处理器,其中,所述多个MIC滤波器估计处理器中的每个MIC滤波器估计处理器包括不同的均衡器偏移k0并且包括用于接收经过反旋的信号的连接到所述IC处理器的第一输入的输入以及提供有效信道hres,i和估计的滤波器pi的第一输出;多个滤波器,其中,所述多个滤波器中的每个滤波器包括输出和连接到所述多个 MIC滤波器估计处理器中的一个MIC滤波器估计处理器的第一输出的输入;多个乘法器,其中,所述多个乘法器中的每个乘法器包括连接到所述多个滤波器中的一个滤波器的输出的第一输入、用于接收权重的第二输入、以及输出;分支组合器,包括连接到所述多个乘法器的输出的多个输入、用于提供组合的残留信道Hres的连接到所述IC处理器的第一输出的第一输出、以及用于提供所述经过反旋的信号的投影输出y的连接到所述IC处理器的第二输出的第二输出。
在503,对半导体装置的功能进行测试。对半导体装置进行测试的操作包括:使用一个或多个电光转换器、将光信号分为两路或更多路光信号的一个或多个分光器、以及一个或多个光电转换器来对半导体装置进行测试。
图6是根据本公开的实施例的构造集成电路的流程图。
参照图6,在601,构造初始布局数据。例如,针对集成电路的层的一组特征产生掩模布局,其中,所述掩模布局包括用于一个或更多个电路特征的标准单元库宏,其中,所述一个或更多个电路特征包括:多个MIC滤波器估计处理器,其中,所述多个MIC滤波器估计处理器中的每个MIC滤波器估计处理器包括不同的均衡器偏移k0,并且包括用于接收经过反旋的信号的连接到所述IC处理器的第一输入的输入以及提供有效信道hres,i和估计的滤波器 pi的第一输出;多个滤波器,其中,所述多个滤波器中的每个滤波器包括输出和连接到所述多个MIC滤波器估计处理器中的一个MIC滤波器估计处理器的第一输出的输入;多个乘法器,其中,所述多个乘法器中的每个乘法器包括连接到所述多个滤波器中的一个滤波器的输出的第一输入、用于接收权重的第二输入、以及输出;分支组合器,包括连接到所述多个乘法器的输出的多个输入、用于提供组合的残留信道Hres的连接到所述IC处理器的第一输出的第一输出、以及用于提供所述经过反旋的信号的投影输出y的连接到所述 IC处理器的第二输出的第二输出。
在603,执行设计规则检查。例如,该方法可在产生掩模布局之后检查宏的相对位置以符合布局设计规则。
在605,调整布局。例如,在检测到不符合布局设计规则的任意宏时,该方法可通过将每个不符合的宏修改为符合布局设计规则来修改掩模布局。
在607,产生新的布局数据。例如,该方法可根据修改后的针对具有集成电路的层的所述一组特征的掩模布局来产生掩模。然后,根据所述掩模的集成电路层可被制造。
尽管在本公开的详细描述中已描述了本公开的特定实施例,但是在不脱离本公开的范围的情况下可对本公开做出形式上的各种修改。因此,不应仅基于所描述的实施例来确定本公开的范围,而是应基于权利要求及其等同物来确定。

Claims (20)

1.一种干扰消除处理器,包括:
多个单音干扰消除滤波器估计处理器,其中,所述多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器包括不同的均衡器偏移k0,并且包括用于接收经过反旋的信号的连接到所述干扰消除处理器的第一输入的输入、以及提供有效信道hres,i和估计的滤波器pi的第一输出;
多个滤波器,其中,所述多个滤波器中的每个滤波器包括输出和连接到所述多个单音干扰消除滤波器估计处理器中的一个单音干扰消除滤波器估计处理器的第一输出的输入;
多个乘法器,其中,所述多个乘法器中的每个乘法器包括连接到所述多个滤波器中的一个滤波器的输出的第一输入、用于接收权重的第二输入、以及输出;
分支组合器,包括连接到所述多个乘法器的输出的多个输入、用于提供组合的残留信道Hres的连接到所述干扰消除处理器的第一输出的第一输出、以及用于提供所述经过反旋的信号的投影输出y的连接到所述干扰消除处理器的第二输出的第二输出。
2.如权利要求1所述的干扰消除处理器,还包括:反旋处理器,被配置为对接收的信号进行反旋,其中,所述反旋处理器包括用于接收信号的输入和连接到所述干扰消除处理器的输入的输出。
3.如权利要求1所述的干扰消除处理器,还包括:相位旋转的最大似然序列估计处理器,其中,所述相位旋转的最大似然序列估计处理器包括:连接到所述干扰消除处理器的第一输出的第一输入、连接到所述干扰消除处理器的第二输出的第二输入、用于提供对组合的残留信道Hres和投影输出y的硬判决的第一输出、以及用于提供对组合的残留信道Hres和投影输出y的软判决的第二输出。
4.如权利要求2所述的干扰消除处理器,其中,所述接收的信号经过相移键控调制,其中,所述接收的信号包括经过高斯最小频移键控调制的干扰。
5.如权利要求2所述的干扰消除处理器,其中,所述反旋处理器还被配置为将所述接收的信号的相位反旋
Figure FDA0003593342810000011
Figure FDA0003593342810000012
Figure FDA0003593342810000021
其中,
Figure FDA0003593342810000022
其中,
Figure FDA0003593342810000023
并且
Figure FDA0003593342810000024
其中,有效传输符号
Figure FDA0003593342810000025
经过
Figure FDA0003593342810000026
旋转,训练符号部分a[t]是二进制相移键控信号,即使针对8相移键控也是如此,
Figure FDA0003593342810000027
是由于连续的
Figure FDA0003593342810000028
旋转而形成的复信号,
Figure FDA0003593342810000029
是相位反旋之前的接收的信号,L是信道抽头减1的数字,
Figure FDA00035933428100000210
是用户的信道,
Figure FDA00035933428100000211
是干扰用户的信道,
Figure FDA00035933428100000212
是噪声和其他干扰,r[t]是反旋之后的接收的信号,
Figure FDA00035933428100000213
是相位反旋之后的等效传输信号,h[l]是相位反旋之后的用户的等效信道,g[m]是相位反旋之后的干扰用户的等效信道,w[t]是相位反旋之后的噪声和其他干扰,b[t-m]是将经过高斯最小频移键控调制的干扰信号,
Figure FDA00035933428100000214
6.如权利要求1所述的干扰消除处理器,其中,所述多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器被配置为通过将pi和hres,i确定为
Figure FDA00035933428100000215
的解来执行时间干扰白化,其中,针对时间干扰白化,k0是均衡器延迟,hres的长度为2(Qd+1),p的长度为M(Qp+1),其中,TS是训练序列,t和T是整数,r[t]是反旋之后的接收的信号,训练符号部分a[t]是二进制相移键控信号,即使针对8相移键控也是如此,Qd是用于确定信道长度的整数,M=2×天线的数量×过采样率,Qp为chipx1连续时间采样的数量。
7.如权利要求1所述的干扰消除处理器,其中,所述多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器被配置为通过选择B×B的干扰白化矩阵
Figure FDA00035933428100000216
来执行空间干扰白化,其中,Ree是如下通过训练符号(TS)被估计出的:
Figure FDA00035933428100000217
其中,
Figure FDA00035933428100000218
t和T是整数,yT[t]=HresTat+eT[t],a[t]是二进制相移键控信号,即使针对8相移键控也是如此。
8.如权利要求3所述的干扰消除处理器,其中,所述相位旋转的最大似然序列估计处理器被配置为通过以下操作按照两部分处理突发:从训练符号从突发的中间向突发的左边处理突发的左边部分,从训练符号从突发的中间向突发的右边处理突发的右边部分。
9.如权利要求3所述的干扰消除处理器,其中,所述相位旋转的最大似然序列估计处理器被配置为通过对
Figure FDA0003593342810000031
求解来确定最大似然序列估计,其中,残差e[t]是独立同分布(i.i.d.)加性高斯白噪声处理,t和l是整数,
Figure FDA0003593342810000032
a[t]是二进制相移键控信号,即使针对8相移键控也是如此,Qd是用于确定信道长度的整数,
Figure FDA0003593342810000033
Figure FDA0003593342810000034
分别是针对复信号的实部和复信号的虚部的相位反旋后的等效传输信号。
10.一种通过干扰消除处理器对经过反旋的信号的信道进行组合的方法,包括:
通过多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器来产生有效信道hres,i和估计的滤波器pi,其中,所述多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器包括不同的均衡器偏移k0并且包括用于接收经过反旋的信号的连接到干扰消除处理器的第一输入的输入;
通过多个滤波器对所述多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器的产生的有效信道hres,i进行滤波;
通过多个乘法器将所述多个滤波器的经过滤波的有效信道hres,i中的每一个乘以多个权重中的一个权重;
通过分支组合器产生组合的残留信道Hres和经过反旋的信号的投影输出y。
11.如权利要求10所述的方法,还包括:由反旋处理器对接收的信号进行反旋,其中,所述反旋处理器包括用于接收信号的输入以及连接到干扰消除处理器的第一输入的输出。
12.如权利要求10所述的方法,还包括:由相位旋转的最大似然序列估计处理器产生对组合的残留信道Hres和投影输出y的硬判决以及对组合的残留信道Hres和投影输出y的软判决。
13.如权利要求11所述的方法,其中,所述接收的信号经过相移键控调制,其中,所述接收的信号包括经过高斯最小频移键控调制的干扰。
14.如权利要求11所述的方法,其中,所述由反旋处理器对接收的信号进行反旋的步骤包括将所述接收的信号的相位反旋
Figure FDA0003593342810000041
Figure FDA0003593342810000042
其中,
Figure FDA0003593342810000043
其中,
Figure FDA0003593342810000044
并且
Figure FDA0003593342810000045
其中,有效传输符号
Figure FDA0003593342810000046
经过
Figure FDA0003593342810000047
旋转,训练符号部分a[t]是二进制相移键控信号,即使针对8相移键控也是如此,
Figure FDA0003593342810000048
是由于连续的
Figure FDA0003593342810000049
旋转而形成的复信号,
Figure FDA00035933428100000410
是相位反旋之前的接收的信号,L是信道抽头减1的数字,
Figure FDA00035933428100000411
是用户的信道,
Figure FDA00035933428100000412
是干扰用户的信道,
Figure FDA00035933428100000413
是噪声和其他干扰,r[t]是反旋之后的接收的信号,
Figure FDA00035933428100000414
是相位反旋之后的等效传输信号,h[l]是相位反旋之后的用户的等效信道,g[m]是相位反旋之后的干扰用户的等效信道,w[t]是相位反旋之后的噪声和其他干扰,b[t-m]是将经过高斯最小频移键控调制的干扰信号,
Figure FDA00035933428100000415
15.如权利要求10所述的方法,还包括:由所述多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器通过将pi和hres,i确定为
Figure FDA00035933428100000416
的解来执行时间干扰白化,其中,针对时间干扰白化,k0是均衡器延迟,hres的长度为2(Qd+1),p的长度为M(Qp+1),其中,TS是训练序列,t和T是整数,r[t]是反旋之后的接收的信号,训练符号部分a[t]是二进制相移键控信号,即使针对8相移键控也是如此,Qd是用于确定信道长度的整数,M=2×天线的数量×过采样率,Qp为chipx1连续时间采样的数量。
16.如权利要求10所述的方法,还包括:由所述多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器通过选择B×B的干扰白化矩阵
Figure FDA00035933428100000417
来执行空间干扰白化,其中,Ree是如下通过训练符号(TS)被估计出的:
Figure FDA00035933428100000418
其中,
Figure FDA0003593342810000051
t和T是整数,yT[t]=Hres,Tat+eT[t],a[t]是二进制相移键控信号,即使针对8相移键控也是如此。
17.如权利要求12所述的方法,还包括:由所述相位旋转的最大似然序列估计处理器通过以下操作按照两部分处理突发:从训练符号从突发的中间向突发的左边处理突发的左边部分,从训练符号从突发的中间向突发的右边处理突发的右边部分。
18.如权利要求12所述的方法,还包括:由所述相位旋转的最大似然序列估计处理器通过对
Figure FDA0003593342810000052
求解来确定最大似然序列估计,其中,残差e[t]是独立同分布(i.i.d.)加性高斯白噪声处理,t和l是整数,
Figure FDA0003593342810000053
a[t]是二进制相移键控信号,即使针对8相移键控也是如此,Qd是用于确定信道长度的整数,
Figure FDA0003593342810000054
Figure FDA0003593342810000055
分别是针对复信号的实部和复信号的虚部的相位反旋后的等效传输信号。
19.一种制造半导体装置的方法,包括:
将所述半导体装置形成为晶圆片或封装的一部分,其中,所述半导体装置包括:
多个单音干扰消除滤波器估计处理器,其中,所述多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器包括不同的均衡器偏移k0并且包括用于接收经过反旋的信号的连接到所述半导体装置的第一输入的输入以及提供有效信道hres,i和估计的滤波器pi的第一输出;
多个滤波器,其中,所述多个滤波器中的每个滤波器包括输出和连接到所述多个单音干扰消除滤波器估计处理器中的一个单音干扰消除滤波器估计处理器的第一输出的输入;
多个乘法器,其中,所述多个乘法器中的每个乘法器包括连接到所述多个滤波器中的一个滤波器的输出的第一输入、用于接收权重的第二输入、以及输出;
分支组合器,包括连接到所述多个乘法器的输出的多个输入、用于提供组合的残留信道Hres的连接到所述半导体装置的第一输出的第一输出、以及用于提供所述经过反旋的信号的投影输出y的连接到所述半导体装置的第二输出的第二输出;
对所述半导体装置进行测试,其中,对所述半导体装置进行测试的步骤是使用至少一个电光转换器、将光信号分为至少两路光信号的至少一个分光器以及至少一个光电转换器来执行的。
20.一种构造集成电路的方法,包括:
针对集成电路的层的一组特征产生掩模布局,其中,所述掩模布局具有用于以下项的标准单元库宏:
多个单音干扰消除滤波器估计处理器,其中,所述多个单音干扰消除滤波器估计处理器中的每个单音干扰消除滤波器估计处理器包括不同的均衡器偏移k0,并且包括用于接收经过反旋的信号的连接到所述集成电路的第一输入的输入以及提供有效信道hres,i和估计的滤波器pi的第一输出;
多个滤波器,其中,所述多个滤波器中的每个滤波器包括输出和连接到所述多个单音干扰消除滤波器估计处理器中的一个单音干扰消除滤波器估计处理器的第一输出的输入;
多个乘法器,其中,所述多个乘法器中的每个乘法器包括连接到所述多个滤波器中的一个滤波器的输出的第一输入、用于接收权重的第二输入、以及输出;
分支组合器,包括连接到所述多个乘法器的输出的多个输入、用于提供组合的残留信道Hres的连接到所述集成电路的第一输出的第一输出、以及用于提供所述经过反旋的信号的投影输出y的连接到所述集成电路的第二输出的第二输出;
在掩模布局的产生期间,忽略宏的相对位置以符合布局设计规则;
在忽略宏的相对位置之后,监测宏的相对位置以符合布局设计规则;
在检测到不符合布局设计规则的宏时,通过将不符合的宏调整为符合布局设计规则,来产生经过调整的掩模布局;
根据经过调整的具有针对集成电路的层的所述一组特征的布局来产生掩模;
根据所述掩模来制造集成电路层。
CN201710702781.2A 2016-10-21 2017-08-16 用于单天线干扰消除(saic)增强的设备和方法 Active CN107979552B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662411336P 2016-10-21 2016-10-21
US62/411,336 2016-10-21
US15/381,970 US9866411B1 (en) 2016-10-21 2016-12-16 Apparatus and method for single antenna interference cancellation (SAIC) enhancement
US15/381,970 2016-12-16

Publications (2)

Publication Number Publication Date
CN107979552A CN107979552A (zh) 2018-05-01
CN107979552B true CN107979552B (zh) 2022-11-01

Family

ID=61865891

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710702781.2A Active CN107979552B (zh) 2016-10-21 2017-08-16 用于单天线干扰消除(saic)增强的设备和方法

Country Status (3)

Country Link
KR (1) KR102213716B1 (zh)
CN (1) CN107979552B (zh)
DE (1) DE102017112074A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110162854B (zh) * 2019-05-09 2023-05-26 重庆大学 一种高速自适应判决反馈均衡器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1961518A (zh) * 2004-04-12 2007-05-09 诺基亚公司 用于单天线干扰消除的i/q mimo检测
CN101427506A (zh) * 2006-04-17 2009-05-06 高通股份有限公司 用于无线通信的噪声估计

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7565111B2 (en) * 2004-02-26 2009-07-21 Texas Instruments Incorporated Single-antenna interference cancellation receiver in time slot communication system
CN100518153C (zh) * 2005-03-01 2009-07-22 美国博通公司 对射频脉冲进行均衡处理的方法及装置
US7539272B2 (en) * 2005-11-30 2009-05-26 Freescale Semiconductor, Inc. Frequency error estimation and correction in a SAIC linear equalizer
CN103051573B (zh) * 2012-12-12 2016-07-06 锐迪科科技有限公司 Gsm系统中干扰信号消除模块及其实现方法
CN104683282B (zh) * 2015-02-16 2018-03-30 深圳市中兴微电子技术有限公司 一种支持发射分集的干扰抑制合并方法和装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1961518A (zh) * 2004-04-12 2007-05-09 诺基亚公司 用于单天线干扰消除的i/q mimo检测
CN101427506A (zh) * 2006-04-17 2009-05-06 高通股份有限公司 用于无线通信的噪声估计

Also Published As

Publication number Publication date
DE102017112074A1 (de) 2018-04-26
DE102017112074A9 (de) 2018-08-16
KR20180044175A (ko) 2018-05-02
CN107979552A (zh) 2018-05-01
KR102213716B1 (ko) 2021-02-09

Similar Documents

Publication Publication Date Title
US9473332B2 (en) Methods and devices for communications systems using multiplied rate transmission
US7567635B2 (en) Single antenna interference suppression in a wireless receiver
US6944245B2 (en) Multi-pass interference reduction in a GSM communication system
JP5053378B2 (ja) 等化構造及び等化方法
TWI422167B (zh) 干擾消除接收器及方法
EP3264701B1 (en) Frequency shift keying (fsk) demodulators
JP2013504261A (ja) 干渉除去されたストリームのために、チャネルおよび雑音適応を備えた単一のハードウェア要素を用いることによるsic−mimo復号のハードウェア簡素化
WO2008022170A2 (en) Blind interference mitigation in a digital receiver
JP2008532354A (ja) 向上されたブロック等化を提供する無線通信装置及び関連する方法
KR20110014644A (ko) 반복을 사용한 데이터 블록들의 스펙트럼­확산 코딩
Modenini et al. How to significantly improve the spectral efficiency of linear modulations through time-frequency packing and advanced processing
JP5053377B2 (ja) 等化構造及び等化方法
US7302233B2 (en) Multiuser detection for wireless communications systems in the presence of interference
EP1911237A2 (en) Method, apparatus and computer program product providing widely linear interference cancellation for multi-carrier systems
JP2020174290A (ja) 無線通信システム、無線通信方法、送信局装置および受信局装置
CN107979552B (zh) 用于单天线干扰消除(saic)增强的设备和方法
US9866411B1 (en) Apparatus and method for single antenna interference cancellation (SAIC) enhancement
US10057094B2 (en) Apparatus and method for single antenna interference cancellation (SAIC) enhancement
EP2680520B1 (en) Method and apparatus for efficient MIMO reception with reduced complexity
Ju et al. Achievable-rate-enhancing self-interference cancellation for full-duplex communications
WO2020085253A1 (ja) 無線通信システム、無線通信方法、送信局装置および受信局装置
Mattera et al. MMSE WL equalizer in presence of receiver IQ imbalance
Gerstacker et al. GSM/EDGE: A mobile communications system determined to stay
JP5047289B2 (ja) 等化構造及び等化方法
JP2020141174A (ja) 無線通信システム、無線通信方法、送信局装置および受信局装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant