CN107967020B - 一种低电压基准源电路 - Google Patents

一种低电压基准源电路 Download PDF

Info

Publication number
CN107967020B
CN107967020B CN201711473465.9A CN201711473465A CN107967020B CN 107967020 B CN107967020 B CN 107967020B CN 201711473465 A CN201711473465 A CN 201711473465A CN 107967020 B CN107967020 B CN 107967020B
Authority
CN
China
Prior art keywords
terminal
transistor
coupled
control
control terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711473465.9A
Other languages
English (en)
Other versions
CN107967020A (zh
Inventor
王海时
毛焜
杨燕
彭映杰
王天宝
李英祥
刘丹
杨春俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Chipstar Microelectronics Ltd
Original Assignee
Shanghai Chipstar Microelectronics Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Chipstar Microelectronics Ltd filed Critical Shanghai Chipstar Microelectronics Ltd
Priority to CN201711473465.9A priority Critical patent/CN107967020B/zh
Publication of CN107967020A publication Critical patent/CN107967020A/zh
Application granted granted Critical
Publication of CN107967020B publication Critical patent/CN107967020B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Control Of Electrical Variables (AREA)

Abstract

公开了一种模拟集成电路领域的低压基准源,包括三个电阻和七个晶体管。该低电压基准源结构简单,可以工作于1.2V以下电压,可以用于产生与绝对温度成正比电流,也可以与负温度系数电压(电流)组合以产生基准电压源。

Description

一种低电压基准源电路
技术领域
本发明属于模拟电路技术领域,更具体但并非排它地涉及一种带隙基准源电路。
背景技术
带隙基准电压源设计对模拟集成电路的发展极为重要。其作用是为电路的其他模块提供稳定的参考电压。带隙基准源温度系数低,因而被广泛应用到集成工艺中。工艺上要求其具有高稳定、高精度等特性,这促使了技术人员对该技术领域的深入研究。
随着特征尺寸进一步降低,电路工作电压越来越低,如何设计低电压基准源成为本领域技术人员急需解决的问题。
另外,为保证集成电路产品工作的稳定性和一致性,要求电压基准源对电源电压变化不敏感,即要求设计高电源抑制比(power supply rejection ratio,PSRR)的电压基准源以满足系统性能,这也是当今技术人员在不断创新、开发解决的问题。
发明内容
考虑到现有技术中的一个或多个问题,本发明提供了一种低压基准源电路,具有电源端和接地端,包括:第六晶体管,具有第一端、第二端和控制端,其第二端耦接至所述低压基准源电路的电源端;第二电阻,具有第一端和第二端,其第二端耦接至所述第六晶体管的第一端,其第一端耦接至所述第六晶体管的控制端;第七晶体管,具有第一端、第二端和控制端,其第二端耦接至所述低压基准源电路的电源端,其控制端耦接至所述第六晶体管的控制端;第三电阻,具有第一端和第二端,其第二端耦接至所述第七晶体管的第一端;第八晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第二电阻的第一端;第九晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第三电阻的第一端,其控制端耦接至所述第八晶体管的控制端和所述第三电阻的第二端;第四电阻,具有第一端和第二端,其第二端耦接至所述第八晶体管的第一端;第十晶体管,具有第一端、第二端和控制端,其第一端和控制端耦接至所述低压基准源电路的接地端,其第二端耦接至所述第四电阻的第一端;第十一晶体管,具有第一端、第二端和控制端,其第一端和控制端耦接至所述低压基准源电路的接地端,其第二端耦接至所述第九晶体管第一端;以及第十四晶体管,具有第一端、第二端和控制端,其第一端耦接至所述低压基准源电路的接地端,其第二端耦接至所述低压基准源电路的电源端,其控制端耦接至所述第九晶体管的第二端。
本发明提供的低电压基准源结构简单,可以工作于1.2V以下电压。该基准源可以用于产生与绝对温度成正比电流,也可以与负温度系数电压(电流)组合以产生基准电压源。该低电压基准源还可以与启动电路以及反馈电路组合产生高电源抑制比的基准电压(电流)。
附图说明
下面将参考附图详细说明本发明的具体实施方式,其中相同的附图标记表示相同的部件或特征。
图1为根据本发明一个实施例的高电源抑制比基准电压源电路 100。
图2为根据本发明一个实施例的高电源抑制比基准电压源电路200。
图3为根据本发明一个实施例的高电源抑制比基准电压源电路 300。
具体实施方式
在下文的特定实施例代表本发明的示例性实施例,并且本质上仅为示例说明而非限制。在以下描述中,为了提供对本发明的透彻理解,阐述了大量特定细节。然而,对于本领域普通技术人员显而易见的是:这些特定细节对于本发明而言不是必需的。在其他实例中,为了避免混淆本发明,未具体描述公知的电路、材料或方法。
在说明书中,提及“一个实施例”或者“实施例”意味着结合该实施例所描述的特定特征、结构或者特性包括在本发明的至少一个实施例中。术语“在一个实施例中”在说明书中各个位置出现并不全部涉及相同的实施例,也不是相互排除其他实施例或者可变实施例。本说明书中公开的所有特征,或公开的所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以以任何方式组合。此外,本领域普通技术人员应当理解,在此提供的示图都是为了说明的目的,并且示图不一定是按比例绘制的。应当理解,当称“元件”“连接到”或“耦接”到另一元件时,它可以是直接连接或耦接到另一元件或者可以存在中间元件。相反,当称元件“直接连接到”或“直接耦接到”另一元件时,不存在中间元件。相同的附图标记指示相同的元件。当称“元件”“接收”某一信号时,可以使直接接收,也可以通过开关、电阻、电平位移器、信号处理单元等接收。这里使用的术语“和/或”包括一个或多个相关列出的项目的任何和所有组合。
图1为根据本发明一个实施例的高电源抑制比基准电压源电路 100,包括启动电路101、基准单元102和反馈电路103。
启动电路101,具有第一控制端、第一偏置端、第二偏置端、电源输入端和电源提供端,其第一控制端接收控制信号VCON,其电源输入端耦接至外部电源VCC。
基准单元102,具有电源端、接地端、第一偏置端、第二偏置端和基准提供端,其电源端耦接至启动电路的电源提供端,其接地端耦接至地,其第一偏置端耦接至启动电路第二偏置端、其第二偏置端耦接至反馈电路偏置端提供偏置电压VB,其基准提供端提供一基准电压VREF。
反馈电路103,具有电源输入端、接地端、偏置端、控制端和电源提供端,其电源输入端耦接至外部电源VCC,其接地端耦接至地,其偏置端耦接至基准单元第二偏置端,其控制端耦接至启动电路第一偏置端,其电源提供端耦接至基准单元电源端以提供内部电源VINT,其中基准单元102启动前,启动电路101为基准单元102供电;基准单元102启动后,反馈电路103控制启动电路101停止为基准单元102 供电以减小功耗,反馈电路103开始为基准单元102供电。由于反馈电路103具有反馈功能,当外部电源VCC发生变化或抖动时,其电源提供端提供的内部电源VINT基本不发生变化,故而增大了基准电压源100的电源抑制比。即,基准单元102提供了电源抑制功能(VINT 到VREF)同时,反馈电路103还提供了电源抑制功能(VCC到VINT),从而使得基准电压源100获得更高的电源抑制比。
图2为根据本发明一个实施例的高电源抑制比基准电压源电路 200。包括启动电路201、基准单元202(包括PTAT电流产生电路2021 和基准电压产生电路2022)和反馈电路203。基准电压源电路200可以看作基准电压源电路100的一个具体实施例。
启动电路201包括:
第一晶体管M1,具有第一端、第二端和控制端,其第一端耦接至地,其控制端耦接至启动电路的第一控制端;第一电阻R1,具有第一端和第二端,其第一端耦接至第一晶体管M1的第二端;第二晶体管M2,具有第一端、第二端和控制端,其第一端耦接至第一电阻R1 的第二端,其控制端耦接至第二晶体管M2的第一端,其第二端耦接至启动电路的电源输入端;第三晶体管M3,具有第一端、第二端和控制端,其第一端耦接至启动电路的第二偏置端,其第二端耦接至启动电路电源的输入端VCC,其控制端耦接至第二晶体管M2的控制端;第五晶体管M5,具有第一端、第二端和控制端,其第二端耦接至启动电路的电源输入端,其控制端耦接至第二晶体管M2的控制端,其第一端耦接至启动电路的电源提供端。
基准单元202包括PTAT(proportional to absolute temperature,与绝对温度成正比)电流产生电路2021,用以产生PTAT电流;以及基准电压产生电路2022,镜像PTAT电流,并产生基准电压VREF。
PTAT电流产生电路2021包括:
第六晶体管M6,具有第一端、第二端和控制端,其第二端耦接至基准单元的电源端;第二电阻R2,具有第一端和第二端,其第二端耦接至第六晶体管M6的第一端,其第一端耦接至第六晶体管M6的控制端;第七晶体管M7,具有第一端、第二端和控制端,其第二端耦接至基准单元的电源端,其控制端耦接至第六晶体管M6的控制端;第三电阻R3,具有第一端和第二端,其第二端耦接至第七晶体管M7 的第一端;第八晶体管M8,具有第一端、第二端和控制端,其第二端耦接至第二电阻R2的第一端,其控制端耦接至启动电路第二偏置端;第九晶体管M9,具有第一端、第二端和控制端,其第二端耦接至第三电阻R3的第一端,其控制端耦接至第八晶体管M8控制端和第三电阻R3的第二端;第四电阻R4,具有第一端和第二端,其第二端耦接至第八晶体管M8的第一端;第十晶体管Q10,具有第一端、第二端和控制端,其第一端和控制端耦接至地,其第二端耦接至第四电阻R4的第一端;第十一晶体管Q11,具有第一端、第二端和控制端,其第一端和控制端耦接至地,其第二端耦接至第九晶体管M9的第一端;第十四晶体管M14,具有第一端、第二端和控制端,其第一端耦接至地,其第二端耦接至基准单元的电源端,其控制端耦接至第九晶体管M9的第二端。
PTAT电流产生电路2021采用了低电压结构,在不使用运算放大器情况下,即可产生PTAT电流。尤其是,电阻R2和电阻R3的引入,可以进一步降低基准单元202的最低工作电压,从而降低整个基准电压源200的最低工作电压。因此,PTAT电流产生电路2021也可以称为低电压基准源电路,用以产生PTAT电流或与基准电压产生电路 2022组合以产生基准电压源。
基准电压产生电路2022包括:
第十五晶体管M15,具有第一端、第二端和控制端,其第二端耦接至基准单元的电源端,其第一端耦接至基准单元的基准提供端,其控制端耦接至第六晶体管M6的控制端;第五电阻R5,具有第一端和第二端,其第二端耦接至第十五晶体管M15的第一端,以及耦接至基准单元的基准提供端;第十六晶体管Q16,具有第一端、第二端和控制端,其第一端和控制端耦接至地,其第二端耦接至第五电阻R5第一端。
反馈电路203包括:
第十七晶体管M17,具有第一端、第二端和控制端,其第一端配置为反馈电路的控制端并耦接至启动电路第一偏置端,其第二端耦接至反馈电路的电源输入端;第十八晶体管M18,具有第一端、第二端和控制端,其第二端耦接至反馈电路的电源输入端,其控制端耦接至第十七晶体管M17的控制端;第十九晶体管M19,具有第一端、第二端和控制端,其第二端耦接至反馈电路的电源输入端,其控制端耦接至第十七晶体管M17的控制端;第二十晶体管M20,具有第一端、第二端和控制端,其第二端耦接至第十八晶体管M18的第一端,其第一端配置为反馈电路电源提供端以提供内部电源VINT;第二十一晶体管M21,具有第一端、第二端和控制端,其第二端耦接至第十九晶体管M19的第一端,其第二端耦接至第十九晶体管M19的控制端,其控制端耦接至第二十晶体管M20的控制端;第二十二晶体管M22,具有第一端、第二端和控制端,其第二端耦接至第二十晶体管M20 的第一端,其控制端耦接至反馈电路偏置端;第二十三晶体管M23,具有第一端、第二端和控制端,其第一端耦接至地,其第二端耦接至第二十二晶体管M22的第一端,其控制端耦接至第二十三晶体管M23 的第二端;第二十四晶体管M24,具有第一端、第二端和控制端,其第一端耦接至地,其第二端耦接至第二十一晶体管M21第一端,其控制端耦至第二十三晶体管M23的控制端;第二十五晶体管M25,具有第一端、第二端和控制端,其第一端耦接至接地端,其控制端耦接至第二十三晶体管M23的控制端;第二十六晶体管M26,具有第一端、第二端和控制端,其第一端耦接至第二十五晶体管M25的第二端,其控制端耦接至第二十六晶体管M26的第一端和第二十晶体管的控制端,其第二端耦接至反馈电路的电源输入端。
电路工作原理如下:
启动电路包括M1、M2、M3、M5和R1,若EN高电压使能, M1导通,在M2上产生电流,M2、M3、M5工作,M3为基准单元提供偏置,M5为基准单元模块供电。基准单元模块包括M6、M7、M8、M9、Q10、Q11、R2、R3和R4。核心单元开始工作后,M6和 M7所在的两条支路导通,产生PTAT电流,并通过M15镜像至电阻R5。电流IM15与电流IM8,IM9相等,M15、Q16、R5构成基准电压产生模块,Q10、Q11和Q16三者尺寸比为10:1:1(示例而非限制)。
基准电压值具体计算如下:
Figure BDA0001532355340000071
VREF=VBE+KVT (2)
因此根据式(1)具体可得:
Figure BDA0001532355340000072
I1即为PTAT与绝对温度成正比的电流。
因为M8、M9匹配,
IM8=IM9=I1=IM15 (4)
Figure BDA0001532355340000073
根据式(2)可知:
Figure BDA0001532355340000074
M6、M7导通后,M22产生电流,导致M23、M24和M25导通, M26、M21和M20(M18和M19)所在支路也导通,即M20所在支路开始为PTAT电流产生电路2021供电。M18和M19导通后,M17上开始流过电流,导致M2栅极电压升高,进而导致M2~M5关断, M5不再为基准单元202提供电源,基准单元2021主要靠M20所在支路提供电流。即,基准单元202启动前,启动电路201为基准单元 202供电;基准单元202启动后,反馈电路203控制启动电路201停止为基准单元202供电(节省能耗同时避免电源VCC的噪声通过M5 直接传递给基准单元202),反馈电路203为基准单元供电。基准单元 202启动后,供电主要靠反馈电路203,由于反馈单元203具有反馈功能,基准电压VREF的电源抑制比得到提高。即,基准单元202提供了电源抑制功能(VINT到VREF)同时,反馈电路203还提供了电源抑制功能(VCC到VINT),从而使得基准电压源200获得更高的电源抑制比。
图3为根据本发明一个实施例的高电源抑制比基准电压源电路 300。包括启动电路301、基准单元302(包括PTAT电流产生电路3021 和基准电压产生电路3022)和反馈电路303。与图2所示的电路200 相比,电路300的主要改进在于:
启动电路301进一步包括:第二十七晶体管M27,具有第一端、第二端和控制端,其第一端耦接至启动电路第三偏置端,其第二端耦接至启动电路301电源输入端,其控制端耦接至启动电路301第二偏置端;
反馈电路303进一步包括:第二十八晶体管M28,具有第一端、第二端和控制端,其控制端耦接至第二十晶体管M20的控制端,其第二端耦接至反馈电路的电源输入端;第二十九晶体管M29,具有第一端、第二端和控制端,其第一端耦接至反馈电路接地端,其第二端耦接至第二十八晶体管M28的第一端和第二十七晶体管M27的第一端,其控制端耦接至第二十九晶体管M29的第二端。
第三十晶体管M30,具有第一端、第二端和控制端,其第二端耦接至第二十二晶体管M22的第一端,其控制端耦接至第二十九晶体管 M29的控制端;第三十一晶体管M31,具有第一端、第二端和控制端,其第二端耦接至第十八晶体管M18的控制端,其控制端耦接第二十九晶体管M29的控制端。
第二十三晶体管M23,其第一端耦接至反馈电路接地端,其第二端耦接至第三十晶体管M30的第一端,其控制端耦接至第三十晶体管M30第二端;第二十四晶体管M24,其第一端耦接至接地端,其第二端耦接至第三十一晶体管M31的第一端,其控制端耦接至第二十三晶体管M23的控制端。
改进后反馈电路300,采用了折叠共源共栅结构(M30和M23, M31和M24),因而提供了相比于基准电压源200更高的电源抑制比。
根据本发明一个实施例,第一晶体管、第八晶体管、第九晶体管、第二十三晶体管、第二十四晶体管、第二十五晶体管、第二十九晶体管、第三十晶体管以及第三十一晶体管为NMOS晶体管;第十晶体管、第十一晶体管、第十六晶体管为PNP晶体管;第二晶体管、第三晶体管、第五晶体管、第六晶体管、第七晶体管、第十四晶体管、第十五晶体管、第十七晶体管、第十八晶体管、第十九晶体管、第二十晶体管、第二十一晶体管、第二十二晶体管、第二十六晶体管、第二十七晶体管以及第二十八晶体管为PMOS晶体管。
附图中器件旁的“1”用来表示该器件的第一端,但这仅是一种示例,用以方便本领域技术人员对照附图阅读说明书。
在本公开内容中所使用的量词“一个”、“一种”等不排除复数。文中的“第一”、“第二”等仅表示在实施例的描述中出现的先后顺序,以便于区分类似部件。“第一”、“第二”在权利要求书中的出现仅为了便于对权利要求的快速理解而不是为了对其进行限制。权利要求书中的任何附图标记都不应解释为对范围的限制。
最后应说明的是:以上实施例仅用以说明本发明的技术方案而非对其进行限制,尽管参照较佳实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对本发明的技术方案进行修改或者等同替换,而这些修改或者等同替换亦不能使修改后的技术方案脱离本发明技术方案的精神和范围。

Claims (2)

1.一种低压基准源电路,具有电源端和接地端,包括:
第六晶体管,具有第一端、第二端和控制端,其第二端耦接至所述低压基准源电路的电源端;
第二电阻,具有第一端和第二端,其第二端耦接至所述第六晶体管的第一端,其第一端耦接至所述第六晶体管的控制端;
第七晶体管,具有第一端、第二端和控制端,其第二端耦接至所述低压基准源电路的电源端,其控制端耦接至所述第六晶体管的控制端;
第三电阻,具有第一端和第二端,其第二端耦接至所述第七晶体管的第一端;
第八晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第二电阻的第一端;
第九晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第三电阻的第一端,其控制端耦接至所述第八晶体管的控制端和所述第三电阻的第二端;
第四电阻,具有第一端和第二端,其第二端耦接至所述第八晶体管的第一端;
第十晶体管,具有第一端、第二端和控制端,其第一端和控制端耦接至所述低压基准源电路的接地端,其第二端耦接至所述第四电阻的第一端;
第十一晶体管,具有第一端、第二端和控制端,其第一端和控制端耦接至所述低压基准源电路的接地端,其第二端耦接至所述第九晶体管第一端;
第十四晶体管,具有第一端、第二端和控制端,其第一端耦接至所述低压基准源电路的接地端,其第二端耦接至所述低压基准源电路的电源端,其控制端耦接至所述第九晶体管的第二端;
第十五晶体管,具有第一端、第二端和控制端,其第二端耦接至所述低压基准源电路的电源端,其第一端耦接至所述低压基准源电路的基准提供端,其控制端耦接至所述第六晶体管的控制端;
第五电阻,具有第一端和第二端,其第二端耦接至第十五晶体管的第一端;
第十六晶体管,具有第一端、第二端和控制端,其第一端和控制端耦接至接地端,其第二端耦接至第五电阻的第一端;
第十八晶体管,具有第一端、第二端和控制端,其第二端耦接至电源输入端;
第十九晶体管,具有第一端、第二端和控制端,其第二端耦接至所述电源输入端,其控制端耦接至所述第十八晶体管的控制端;
第二十晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第十八晶体管的第一端,其第一端耦接至所述低压基准源电路的电源端;
第二十一晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第十九晶体管的第一端,其第一端耦接至所述第十九晶体管的控制端,其控制端耦接至所述第二十晶体管的控制端;
第二十二晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第二十晶体管的第一端,其控制端耦接至偏置端;
第二十三晶体管,具有第一端、第二端和控制端,其第一端耦接至接地端,其控制端耦至所述第二十三晶体管的第二端,其第二端耦接所述第二十二晶体管的第一端;
第二十四晶体管,具有第一端、第二端和控制端,其第一端耦接至接地端,其控制端耦至所述第二十三晶体管的控制端,其第二端耦接至所述第二十一晶体管的第一端;
第二十五晶体管,具有第一端、第二端和控制端,其第一端耦接至接地端,其控制端耦接至所述第二十三晶体管的控制端;以及
第二十六晶体管,具有第一端、第二端和控制端,其第一端耦接至第二十五晶体管的第二端,其控制端耦接至所述第二十六晶体管的第一端和所述第二十晶体管的控制端,其第二端耦接至所述电源输入端。
2.如权利要求1所述的低压基准源电路,其特征在于,所述第八晶体管和所述第九晶体管为NMOS晶体管;所述第十晶体管、所述第十一晶体管和所述第十六晶体管为PNP晶体管;所述第六晶体管、所述第七晶体管、所述第十四晶体管和所述第十五晶体管为PMOS晶体管。
CN201711473465.9A 2017-12-29 2017-12-29 一种低电压基准源电路 Active CN107967020B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711473465.9A CN107967020B (zh) 2017-12-29 2017-12-29 一种低电压基准源电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711473465.9A CN107967020B (zh) 2017-12-29 2017-12-29 一种低电压基准源电路

Publications (2)

Publication Number Publication Date
CN107967020A CN107967020A (zh) 2018-04-27
CN107967020B true CN107967020B (zh) 2023-07-07

Family

ID=61993241

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711473465.9A Active CN107967020B (zh) 2017-12-29 2017-12-29 一种低电压基准源电路

Country Status (1)

Country Link
CN (1) CN107967020B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110888485B (zh) * 2019-10-09 2022-01-18 芯创智(北京)微电子有限公司 一种自偏置的带隙基准电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100790476B1 (ko) * 2006-12-07 2008-01-03 한국전자통신연구원 저전압 밴드갭 기준전압 발생기
CN102183991A (zh) * 2011-03-18 2011-09-14 清华大学 一种极低功耗带隙基准源
CN103558890A (zh) * 2013-09-18 2014-02-05 中国矿业大学 一种具有高增益高抑制比的带隙基准电压源设计
CN104122918A (zh) * 2013-04-26 2014-10-29 中国科学院深圳先进技术研究院 带隙基准电路
CN107179798A (zh) * 2017-07-10 2017-09-19 北京兆芯电子科技有限公司 基准电压产生电路和方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6677808B1 (en) * 2002-08-16 2004-01-13 National Semiconductor Corporation CMOS adjustable bandgap reference with low power and low voltage performance
CN101840240B (zh) * 2010-03-26 2012-11-21 东莞电子科技大学电子信息工程研究院 一种可调式多值输出的基准电压源
CN102393786B (zh) * 2011-10-28 2013-07-31 中国兵器工业集团第二一四研究所苏州研发中心 高阶温度补偿cmos带隙基准电压源
CN103529897B (zh) * 2013-11-01 2015-03-25 东南大学 一种高电源抑制比的纯mos结构电压基准源
CN106155160B (zh) * 2015-03-31 2018-01-19 成都锐成芯微科技有限责任公司 一种具有高电源抑制比特性和自启动电路的带隙基准电路
CN207586786U (zh) * 2017-12-29 2018-07-06 成都信息工程大学 一种高电源抑制比ptat电流源
CN107918432B (zh) * 2017-12-29 2023-07-04 上海智浦欣微电子有限公司 一种高电源抑制比基准电压源
CN207611302U (zh) * 2017-12-29 2018-07-13 成都信息工程大学 一种高电源抑制比基准电压源
CN107992142B (zh) * 2017-12-29 2023-07-18 上海智浦欣微电子有限公司 一种高电源抑制比ptat电流源

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100790476B1 (ko) * 2006-12-07 2008-01-03 한국전자통신연구원 저전압 밴드갭 기준전압 발생기
CN102183991A (zh) * 2011-03-18 2011-09-14 清华大学 一种极低功耗带隙基准源
CN104122918A (zh) * 2013-04-26 2014-10-29 中国科学院深圳先进技术研究院 带隙基准电路
CN103558890A (zh) * 2013-09-18 2014-02-05 中国矿业大学 一种具有高增益高抑制比的带隙基准电压源设计
CN107179798A (zh) * 2017-07-10 2017-09-19 北京兆芯电子科技有限公司 基准电压产生电路和方法

Also Published As

Publication number Publication date
CN107967020A (zh) 2018-04-27

Similar Documents

Publication Publication Date Title
US11775001B2 (en) Sub-bandgap compensated reference voltage generation circuit
US9459647B2 (en) Bandgap reference circuit and bandgap reference current source with two operational amplifiers for generating zero temperature correlated current
CN113721690B (zh) 带隙基准电路及其控制方法以及电源电路
TWI692923B (zh) 電壓基準源電路及低功耗電源系統
US4906863A (en) Wide range power supply BiCMOS band-gap reference voltage circuit
Ng et al. A Sub-1 V, 26$\mu $ W, Low-Output-Impedance CMOS Bandgap Reference With a Low Dropout or Source Follower Mode
CN107918432B (zh) 一种高电源抑制比基准电压源
Akshaya et al. Design of an improved bandgap reference in 180nm CMOS process technology
CN107967020B (zh) 一种低电压基准源电路
JP6104175B2 (ja) バンドギャップ電圧参照回路要素
CN115509290A (zh) 低压差稳压器
CN207586786U (zh) 一种高电源抑制比ptat电流源
KR100930275B1 (ko) 씨모스를 이용한 밴드갭 레퍼런스 발생기
CN107992142B (zh) 一种高电源抑制比ptat电流源
CN111665897B (zh) 负温度系数的稳压源电路
Lee et al. A low power bandgap voltage reference for Low-Dropout Regulator
CN207611302U (zh) 一种高电源抑制比基准电压源
CN116166078A (zh) 一种用于can总线收发器的低温漂高精度基准电压源
CN114637362A (zh) 带隙基准模块、过温保护模块、ldo电路及超声波流量计
Wang et al. A precision voltage reference circuit with trimming for 16-bit SAR ADC in 55nm CMOS technology
TWI716323B (zh) 電壓產生器
CN114661086A (zh) 一种带隙基准电压源电路
Wang et al. A high-order temperature compensated CMOS bandgap reference
Koh et al. Low power CMOS bandgap reference circuit
CN114995583B (zh) 亚带隙补偿参考电压生成电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20230609

Address after: 201203 Pudong New Area, Shanghai, China (Shanghai) free trade trial area, No. 3, 1 1, Fang Chun road.

Applicant after: SHANGHAI CHIPSTAR MICROELECTRONICS Ltd.

Address before: 610225, No. 24, Section 1, Xuefu Road, Southwest Economic Development Zone, Shuangliu County, Sichuan, Chengdu

Applicant before: CHENGDU University OF INFORMATION TECHNOLOGY

Applicant before: SICHUAN HAICHUANG TIANXIN TECHNOLOGY CO.,LTD.

Applicant before: SICHUAN YOUFU TECHNOLOGY CO.,LTD.

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant