CN107925559B - 支持多时钟域时钟传递的设备和方法 - Google Patents
支持多时钟域时钟传递的设备和方法 Download PDFInfo
- Publication number
- CN107925559B CN107925559B CN201680001517.XA CN201680001517A CN107925559B CN 107925559 B CN107925559 B CN 107925559B CN 201680001517 A CN201680001517 A CN 201680001517A CN 107925559 B CN107925559 B CN 107925559B
- Authority
- CN
- China
- Prior art keywords
- clock
- ith
- phase
- filter
- phase difference
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 47
- 238000012546 transfer Methods 0.000 title description 18
- 230000001360 synchronised effect Effects 0.000 claims description 33
- 230000005540 biological transmission Effects 0.000 abstract description 18
- 238000001914 filtration Methods 0.000 description 42
- 238000012360 testing method Methods 0.000 description 12
- 230000008569 process Effects 0.000 description 10
- 238000012545 processing Methods 0.000 description 10
- 238000004891 communication Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 5
- 238000005538 encapsulation Methods 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 230000008054 signal transmission Effects 0.000 description 3
- 230000003044 adaptive effect Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 230000007774 longterm Effects 0.000 description 2
- 238000003032 molecular docking Methods 0.000 description 2
- 230000001413 cellular effect Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000009432 framing Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 210000001503 joint Anatomy 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000011056 performance test Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0079—Receiver details
- H04L7/0087—Preprocessing of received signal for synchronisation, e.g. by code conversion, pulse generation or edge detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0638—Clock or time synchronisation among nodes; Internode synchronisation
- H04J3/0644—External master-clock
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/22—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
- H04J3/0688—Change of the master or reference, e.g. take-over or failure of the master
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
- H04J3/0691—Synchronisation in a TDM node
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
- H04J3/0697—Synchronisation in a packet node
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/06—Speed or phase control by synchronisation signals the synchronisation signals differing from the information signals in amplitude, polarity or frequency or length
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
一种支持多时钟域时钟传递的设备和方法。该设备包括:N个鉴频鉴相器、N个滤波器、N个时钟重构器和N个时钟域接口,其中,所述N为大于或等于2的整数,所述N个时钟域接口分别与所述N个鉴频鉴相器、所述N个滤波器以及所述N个时钟重构器一一对应,所述N个鉴频鉴相器分别与N个时钟源连接,且该N个时钟源中的至少两个时钟源不相同。上述设备通过对公共时钟信号、数字化的相位差值信息以及频率差值信息的传递,能够重构出多个不同的时钟信号,并应用到各个时钟域的时钟域接口,从而灵活适配多个不同的时钟域,实现单个设备同时支持多时钟域的时钟传递,不需要新增或更换设备,能够灵活地满足用户的需求。
Description
技术领域
本申请涉及通信技术领域,更具体地,涉及一种支持多时钟域(Multiple clockdomains)时钟传递的设备和方法。
背景技术
在网络演进过程中,例如,在城域网网改演进过程中,原先的固网业务由同步数字体系(Synchronous Digital Hierarchy,SDH)设备承载。新建的移动业务则由互联网协议(Internet Protocol,IP)设备承载。这两种业务可能在相当长的时间内共存,因此需要混合业务承载设备同时承载多种业务。SDH业务本身要求混合业务承载设备建设自上而下的频率同步网。移动业务在长期演进的演进(Long Term Evolution-Advanced,LTE-A)时代要求混合业务承载设备具备承载同步以太网和1588v2时钟的能力,能够从全球导航卫星系统(Global Navigation Satellite System,GNSS)中获取频率同步和时间同步。此外,混合业务承载设备未来可能还需要支持演进到更高精度的同步网。不同的同步网可能具备不同的精度和不同的时钟源。目前,混合业务承载设备只能将多种不同的业务的数据分别传递给对应的设备,不能同时传递多种不同业务的时钟源产生的时钟信号。随着无线技术和固网技术的演进,网络设备支持多个不同时钟域同步的诉求越来越普遍。
国际电信联盟远程通信标准化部门(International Telecommunication UnionTelecommunication Standardization Sector,ITU-T)定义了各种同步网设备的参考模型,但并未定义如何用同一台设备同时承载多个不同时钟域的时钟信号。
发明内容
有鉴于此,本申请实施例提供了一种支持多时钟域时钟传递的设备和方法,能够利用同一设备同时支持多种不同时钟域的时钟传递。
第一方面,提供了一种支持多时钟域时钟传递的设备。该设备包括:N个鉴频鉴相器、N个滤波器,N个时钟重构器和N个时钟域接口。
其中,该N为大于或等于2的整数。该N个时钟域接口分别与该N个鉴频鉴相器、该N个滤波器以及该N个时钟重构器一一对应。该N个鉴频鉴相器分别与N个时钟源连接,且该N个时钟源中的至少两个时钟源不相同。
该N个鉴频鉴相器中的第i鉴频鉴相器用于接收与该第i鉴频鉴相器连接的时钟源产生的时钟信号,确定公共时钟信号与该时钟信号之间的第i相位差值信息,并且向该N个滤波器中与该第i鉴频鉴相器对应的第i滤波器发送该第i相位差值信息。
该第i滤波器用于接收该第i鉴频鉴相器发送的该第i相位差值信息,将该第i相位差值信息转化为第i频率差值信息,并且向该N个时钟重构器中与该第i滤波器对应的第i时钟重构器发送该第i频率差值信息。
该第i时钟重构器用于接收该第i滤波器发送的该第i频率差值信息,根据该公共时钟信号和该第i频率差值信息,在该设备内重构第i网络定时时钟,并且向该N个时钟域接口中的第i时钟域接口发送该第i网络定时时钟。
其中,该i为整数且满足1≤i≤N。
这样,由于一个设备内部只支持一种时钟信号的传递,在接收到多个不同时钟源的时钟信号后,该设备内部传递的仍是公共时钟信号,只是在各个时钟源接口处由时钟重构器重构出了不同时钟域的时钟信号,再分别发送给本时钟域的其他时钟域接口,进一步实现网络级别的时钟同步。上述设备通过提取不同时钟源的时钟信号和公共时钟之间的差异实现了多时钟域的时钟传递。
本申请实施例的支持多时钟域时钟传递的设备,通过鉴频鉴相器获取各个时钟域的时钟源产生的时钟信号和公共时钟信号之间的相位差值信息,再通过滤波器将相位差值信息转化为频率差值信息,最终通过时钟重构器合成所需要的时钟域的时钟信号,并应用到各个时钟域的时钟域接口,从而灵活适配多个不同的时钟域,实现单个设备同时支持多时钟域时钟传递,不需要新增或更换设备,能够灵活地满足用户的需求。
可选地,该N个鉴频鉴相器可以为双D数字鉴相器或者时域数字转换器(Time-to-Digital Converter,TDC)。
可选地,该N个滤波器可以分别由数字滤波模块和转换模块构成。其中数字滤波模块可以采用通用的7阶有限冲击响应(Finite Impulse Response,FIR)滤波模块。
可选地,该N个时钟重构器可以为直接数字频率合成器(Direct Digitalfrequency Synthesis,DDS)或数字控制振荡器(Number Controlled Oscillator,NCO)。
可选地,该相位差值信息和频率差值信息可以封装成二层以太报文传递。
在第一方面的第一种可能的实现方式中,该设备还包括:第N+1个鉴频鉴相器和外同步接口,其中,该第N+1个鉴频鉴相器通过该外同步接口与外部时钟源连接。
该第N+1个鉴频鉴相器用于接收该外部时钟源产生的时钟信号,确定该外部时钟源产生的时钟信号与该公共时钟信号之间的第N+1相位差值信息,并且向该N个滤波器中的第j滤波器发送该第N+1相位差值信息。
该第j滤波器用于接收该第N+1个鉴频鉴相器发送的该第N+1相位差值信息,将该第N+1相位差值信息转化为第N+1频率差值信息,并且向该N个时钟重构器中与该第j滤波器对应的第j时钟重构器发送该第N+1频率差值信息。
该第j时钟重构器用于接收该第j滤波器发送的该第N+1频率差值信息,根据该公共时钟信号和该第N+1频率差值信息,在该设备内重构第N+1网络定时时钟,并且向该N个时钟域接口中的第j时钟域接口发送该第N+1网络定时时钟。
其中,该j为整数且满足1≤j≤N。
这样,该设备可以在支持多个不同时钟域的时钟信号传递的同时,接收并重构来自外同步接口的时钟信号,确保该设备的各个时钟域接口能够根据需要接收到外同步接口的时钟信号。若外同步接口的时钟信号与各个时钟域接口的时钟信号相比精度更高,则各个时钟域接口可以将外同步接口的时钟信号作为自身的网络定时时钟,从而提高该设备内时钟信号的精度。
结合第一方面的上述可能的实现方式,在第一方面的第二种可能的实现方式中,该设备还包括:第N+1个时钟重构器。
该N个滤波器中的第k滤波器还用于向该第N+1个时钟重构器发送该第k滤波器产生的第k频率差值信息。
该第N+1个时钟重构器用于接收该第k滤波器发送的该第k频率差值信息,根据该第k频率差值信息,在该设备内重构第k网络定时时钟,并且向该外同步接口发送该第k网络定时时钟。
其中,该k为整数且满足1≤k≤N。
通过本申请实施例的设备,来自多个不同时钟域的时钟信号不仅可以在设备的各个时钟域接口传递,而且可以通过外同步接口传递到其它与该设备相连的设备,从而实现对设备内部时钟信号的性能测试。
结合第一方面的上述可能的实现方式,在第一方面的第三种可能的实现方式中,该设备还包括:输入选择器。
该第i鉴频鉴相器具体用于:
向该输入选择器发送该第i相位差值信息。
该输入选择器用于接收该第i鉴频鉴相器发送的该第i相位差值信息,并且基于该第i鉴频鉴相器与该第i滤波器的对应关系,向该第i滤波器发送该第i相位差值信息。
结合第一方面的上述可能的实现方式,在第一方面的第四种可能的实现方式中,该输入选择器还用于:
当该N个时钟域接口的时钟源对应M种业务时,从该N个鉴频鉴相器发送的相位差值信息中,选择M个相位差值信息,该M个相位差值信息与该M种业务一一对应,并且基于该N个鉴频鉴相器与该N个滤波器的对应关系,向该N个滤波器中的每个滤波器发送对应的相位差值信息,其中,该M为小于N的整数。
具体地,若N个时钟域接口对应的N个业务中包括相同业务时,将相同业务划分为一种业务,故设该N个业务包括M种业务。输入选择器可以对来自N个业务的时钟源的相位差值信息进行选源操作,从N个业务对应的N个相位差值信息中选择出M种业务对应的M个相位差值信息,使N个业务中相同种类的业务都跟踪该种类中最优的时钟源。
可选地,上述输入选择器在该设备中既可以通过中央处理器(CentralProcessing Unit,CPU)的软件来实现,也可以通过现场可编程门阵列(Field-Programmable Gate Array,FPGA)硬件来实现,本申请实施例对此不作限定。
结合第一方面的上述可能的实现方式,在第一方面的第五种可能的实现方式中,该设备还包括:输出选择器。
该第i滤波器具体用于:
向该输出选择器发送该第i频率差值信息。
该输出选择器用于接收该第i滤波器发送的该第i频率差值信息,并且基于该第i滤波器与该第i时钟重构器的对应关系,向该第i时钟重构器发送该第i频率差值信息。
可选地,上述输出选择器在该设备中既可以通过中央处理器CPU的软件来实现,也可以通过现场可编程门阵列FPGA硬件来实现,本申请实施例对此不作限定。
结合第一方面的上述可能的实现方式,在第一方面的第六种可能的实现方式中,该设备还包括:
公共时钟产生器,用于在该确定公共时钟信号与该时钟信号之间的第i相位差值信息之前,产生该公共时钟信号,并且向该第i鉴频鉴相器和该第i时钟重构器发送该公共时钟信号。
第二方面,提供了一种支持多时钟域时钟传递的方法,该方法包括:
N个鉴频鉴相器中的第i鉴频鉴相器接收与该第i鉴频鉴相器连接的时钟源产生的时钟信号,确定公共时钟信号与该时钟信号之间的第i相位差值信息,并且向N个滤波器中与该第i鉴频鉴相器对应的第i滤波器发送该第i相位差值信息。
该第i滤波器接收该第i鉴频鉴相器发送的该第i相位差值信息,将该第i相位差值信息转化为第i频率差值信息,并且向N个时钟重构器中与该第i滤波器对应的第i时钟重构器发送该第i频率差值信息。
该第i时钟重构器接收该第i滤波器发送的该第i频率差值信息,根据该公共时钟信号和该第i频率差值信息,在该设备内重构第i网络定时时钟,并且向N个时钟域接口中的第i时钟域接口发送该第i网络定时时钟。
其中,该N为大于或等于2的整数,该N个时钟域接口分别与该N个鉴频鉴相器、该N个滤波器以及该N个时钟重构器一一对应,该N个鉴频鉴相器分别与N个时钟源连接,且该N个时钟源中的至少两个时钟源不相同,该i为整数且满足1≤i≤N。
在第二方面的第一种可能的实现方式中,该方法还包括:
第N+1个鉴频鉴相器接收外部时钟源产生的时钟信号,确定该外部时钟源产生的时钟信号与该公共时钟信号之间的第N+1相位差值信息,并且向该N个滤波器中的第j滤波器发送该第N+1相位差值信息。
该第j滤波器接收该第N+1个鉴频鉴相器发送的该第N+1相位差值信息,将该第N+1相位差值信息转化为第N+1频率差值信息,并且向该N个时钟重构器中与该第j滤波器对应的第j时钟重构器发送该第N+1频率差值信息。
该第j时钟重构器接收该第j滤波器发送的该第N+1频率差值信息,根据该公共时钟信号和该第N+1频率差值信息,在该设备内重构第N+1网络定时时钟,并且向该N个时钟域接口中的第i时钟域接口发送该第N+1网络定时时钟。
其中,该第N+1个鉴频鉴相器通过外同步接口与该外部时钟源连接,该j为整数且满足1≤j≤N。
结合第二方面的上述可能的实现方式,在第二方面的第二种可能的实现方式中,该方法还包括:
该N个滤波器中的第k滤波器向第N+1个时钟重构器发送该第k滤波器产生的第k频率差值信息。
该第N+1个时钟重构器接收该第k滤波器发送的该第k频率差值信息,根据该第k频率差值信息,在该设备内重构第k网络定时时钟,并且向该外同步接口发送该第k网络定时时钟,其中,该k为整数且满足1≤k≤N。
结合第二方面的上述可能的实现方式,在第二方面的第三种可能的实现方式中,该向该N个滤波器中与该第i鉴频鉴相器对应的第i滤波器发送该第i相位差值信息,包括:
该第i鉴频鉴相器向输入选择器发送该第i相位差值信息。
该输入选择器接收该第i鉴频鉴相器发送的该第i相位差值信息,并且基于该第i鉴频鉴相器与该第i滤波器的对应关系,向该第i滤波器发送该第i相位差值信息。
结合第二方面的上述可能的实现方式,在第二方面的第四种可能的实现方式中,在该输入选择器接收该第i鉴频鉴相器发送的该第i相位差值信息之后,该方法还包括:
当该N个时钟域接口的时钟源对应M种业务时,该输入选择器从该N个鉴频鉴相器发送的相位差值信息中,选择M个相位差值信息,该M个相位差值信息与该M种业务一一对应。
该向该第i滤波器发送该第i相位差值信息,包括:
基于该N个鉴频鉴相器与该N个滤波器的对应关系,向该N个滤波器中的每个滤波器发送对应的相位差值信息。
其中,该M为小于该N的整数。
结合第二方面的上述可能的实现方式,在第二方面的第五种可能的实现方式中,该向该N个时钟重构器中与该第i滤波器对应的第i时钟重构器发送该第i频率差值信息,包括:
该第i滤波器向输出选择器发送该第i频率差值信息。
该输出选择器接收该第i滤波器发送的第i频率差值信息,并且基于该第i滤波器与该第i时钟重构器的对应关系,向该第i时钟重构器发送该第i频率差值信息。
结合第二方面的上述可能的实现方式,在第二方面的第六种可能的实现方式中,在该确定公共时钟信号与该时钟信号之间的第i相位差值信息之前,该方法还包括:
公共时钟产生器产生该公共时钟信号,并且向该第i鉴频鉴相器和该第i时钟重构器发送该公共时钟信号。
该第二方面中的方法可以由上述第一方面或第一方面的任意可能的实现方式中的设备执行。
第三方面,提供了一种计算机可读介质,用于存储计算机程序,该计算机程序包括用于执行第二方面或第二方面的任意可能的实现方式中的方法的指令。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,显而易见地,下面所描述的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例的应用场景示意图。
图2是本申请实施例提供的支持多时钟域时钟传递的设备的示意性框图。
图3是本申请实施例提供的另一支持多时钟域时钟传递的设备的示意性框图。
图4是本申请实施例提供的另一支持多时钟域时钟传递的设备的示意性框图。
图5是本申请实施例提供的支持多时钟域时钟传递的方法的示意性框图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚地描述。显然,所描述的实施例是本申请的一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下可以获得的其他实施例。
本申请实施例可应用于各种通信系统。因此,本申请实施例提供的技术方案的应用场景不限制于特定通信系统。技术方案的应用场景采用的通信系统可以是全球移动通讯(Global System of Mobile communication,GSM)系统、码分多址(Code DivisionMultiple Access,CDMA)系统、宽带码分多址(Wideband Code Division MultipleAccess,WCDMA)系统、通用分组无线业务(General Packet Radio Service,GPRS)、长期演进(Long Term Evolution,LTE)系统、LTE频分双工(Frequency Division Duplex,FDD)系统、LTE时分双工(Time Division Duplex,TDD)或者通用移动通信系统(Universal MobileTelecommunication System,UMTS)。
本申请实施例中的设备可以是网络设备,也可以是终端设备,还可以是其他传输节点,本申请实施例对此不做限定。其中,网络设备可以包括基站和基站控制器。基站可以是用于与终端设备进行通信的设备。例如,基站可以是GSM系统或CDMA中的基站(BaseTransceiver Station,BTS),也可以是WCDMA系统中的基站(Node B,NB),还可以是LTE系统中的演进型基站(Evolutional Node B,eNB或eNodeB)。或者,基站可以为中继站、接入点、车载设备或者未来5G网络中的网络侧设备。基站控制器可以通过传输节点调度基站之间的业务。传输节点可以是以太交换机、IP路由器、分组传送网(Packet Transport Network,PTN)、微波(Microwave)设备或光传送网(Optical Transport Network,OTN)。终端设备可以指接入终端、用户设备(User Equipment,UE)、用户单元、用户站、移动站、移动台、远方站、远程终端、移动设备、用户终端、终端、无线通信设备、用户代理或用户装置。接入终端可以是蜂窝电话、无绳电话、会话启动协议(Session Initiation Protocol,SIP)电话、无线本地环路(Wireless Local Loop,WLL)站、个人数字处理(Personal Digital Assistant,PDA)、具有无线通信功能的手持设备、计算设备或连接到无线调制解调器的其它处理设备、车载设备、可穿戴设备、未来5G网络中的终端设备或者未来演进的公共陆地移动网络(Public Land Mobile Network,PLMN)中的终端设备等。
图1示出了本申请实施例的应用场景示意图。如图1所示的应用场景包括时钟源A、时钟源B、设备A、设备B、设备C、设备D和设备E。其中,时钟源A和时钟源B分别为两种不同业务的时钟源。设备A的时钟源为时钟源A。设备B的时钟源为时钟源B。设备A和设备B各自承载的业务数据包同时传递到设备C,设备C再将设备A的业务数据包传递到设备D,将设备B的业务数据包传递到设备E。该架构承载了两种不同的业务,即两种同步网,因此设备C可以称为混合业务承载设备。
应理解,图1仅示例性地示出了包括两种时钟源的应用场景。可选地,该系统还可以包括更多的时钟源和更多的设备,本申请实施例对此不做限定。
图2示出了本申请实施例提供的支持多时钟域时钟传递的设备100的示意性框图,该设备100可以对应于图1中的混合业务承载设备C。该设备100包括:N个时钟域接口(包括第一时钟域接口101至第N时钟域接口102)、N个鉴频鉴相器(包括第一鉴频鉴相器103至第N鉴频鉴相器104)、N个滤波器(包括第一滤波器105至第N滤波器106),和N个时钟重构器(包括第一时钟重构器107至第N时钟重构器108)。
其中,该N为大于或等于2的整数。该N个时钟域接口分别与该N个鉴频鉴相器、该N个滤波器以及该N个时钟重构器一一对应。该N个鉴频鉴相器分别与N个时钟源连接,且该N个时钟源中的至少两个时钟源不相同。
该N个鉴频鉴相器中的第i鉴频鉴相器用于接收与该第i鉴频鉴相器连接的时钟源产生的时钟信号,确定公共时钟信号与该时钟信号之间的第i相位差值信息,并且向该N个滤波器中与该第i鉴频鉴相器对应的第i滤波器发送该第i相位差值信息。
应理解,上述公共时钟信号可以由公共时钟产生器产生,通过总线发送给设备100内的各个鉴频鉴相器和各个时钟重构器。此外,一个设备内有且只有一个公共时钟信号。
该第i滤波器用于接收该第i鉴频鉴相器发送的该第i相位差值信息,将该第i相位差值信息转化为第i频率差值信息,并且向该N个时钟重构器中与该第i滤波器对应的第i时钟重构器发送该第i频率差值信息。
该第i时钟重构器用于接收该第i滤波器发送的该第i频率差值信息,根据该公共时钟信号和该第i频率差值信息,在该设备内重构第i网络定时时钟,并且向该N个时钟域接口中的第i时钟域接口发送该第i网络定时时钟。
其中,上述i为整数且满足1≤i≤N。
具体地,该设备的N个时钟域接口分别与该设备内部的N个鉴频鉴相器、N个滤波器和N个时钟重构器一一对应。例如,第一时钟域接口101对应第一鉴频鉴相器103、第一滤波器105、第一时钟重构器107,依次类推,第N时钟域接口102对应第N鉴频鉴相器104、第N滤波器106、第N时钟重构器108。它们可以分别独立地处理来自N个时钟域接口的时钟信号。N个鉴频鉴相器分别与N个时钟源连接,且该N个时钟源中的至少两个时钟源不相同。这里,应理解,一个时钟域接口只有一个时钟源,而一个时钟源可以同时与多个时钟域接口相连,为其提供时钟信号。因此,本申请实施例的来自N个时钟域接口的时钟信号可以是全部不相同的,也可以有一部分相同,即相同的时钟信号来自同一个时钟源,本申请实施例对此不作限定。
上述i为整数且满足1≤i≤N,即N个鉴频鉴相器、N个滤波器,N个时钟重构器和N个时钟域接口中的每一个都可以用于执行上述操作。具体而言,N个鉴频鉴相器中的每个鉴频鉴相器都可以分别接收到公共时钟信号和与该每个鉴频鉴相器对应的时钟域接口的时钟源产生的时钟信号,再确定该公共时钟信号与该每个鉴频鉴相器对应的时钟域接口的时钟源产生的时钟信号之间的相位差值信息,这样,N个鉴频鉴相器可以确定出N个相位差值信息。然后,N个鉴频鉴相器分别向各自对应的滤波器发送对应的相位差值信息,N个滤波器接收到各自的相位差值信息之后,分别将相位差值信息转化为频率差值信息,再分别发送给各自对应的时钟重构器。N个时钟重构器收到各自的频率差值信息之后,就可以根据公共时钟信号和接收到的频率差值信息,分别重构各自对应的时钟域接口的网络定时时钟,最终发送给各自对应的时钟域接口。
上述网络定时时钟应理解为时钟源的时钟信号经过滤波处理后的同频信号。网元定时本身的目的,就是把从某个接口输入的参考源滤波后,分发到本时钟域的其他接口去,从而实现网络级别的同步。
由于一个设备内部只支持一种时钟信号的传递,因此本申请实施例先计算来自不同时钟域的时钟信号与公共时钟信号之间的相位差值信息,将相位差值信息转化为频率差值信息,然后在各个时钟源接口处由时钟重构器根据公共时钟信号重构出需要的时钟域的时钟信号。在接收到多个不同时钟源的时钟信号后,该设备内部传递的仍是公共时钟信号,只是在各个时钟源接口处由时钟重构器重构出了不同时钟域的时钟信号,再分别发送给本时钟域的其他时钟域接口,进一步实现网络级别的时钟同步。上述设备通过提取不同时钟源的时钟信号和公共时钟之间的差异实现了多时钟域的时钟传递。
本申请实施例的支持多时钟域时钟传递的设备,通过鉴频鉴相器获取各个时钟域接口的时钟源产生的时钟信号和公共时钟信号之间的相位差值信息,再通过滤波器将相位差值信息转化为频率差值信息,最终通过时钟重构器合成所需要的时钟域的时钟信号,并应用到各个时钟域的时钟域接口,从而灵活适配多个不同的时钟域,实现单个设备同时支持多时钟域时钟传递,不需要新增或更换设备,能够灵活地满足用户的需求。
应理解,在本申请实施例中,因为各个器件之间是相互独立的,所以上述N个时钟域的时钟信号也是相互独立地传递。对于N个时钟域的时钟信号的传递,可以是串行的,也可以是并行的,本申请实施例不作限定。
在具体实现中,鉴频鉴相器接收到两个时钟信号之后,可以将两个同频时钟信号通过逻辑电路比对上升沿(即第一个时钟沿)相位,得到相位差值信号,再通过高频时钟信号对相位差信号进行采样量化,得到相位差值信息并输出,该相位差值信息是一个数字量。可选地,鉴频鉴相器(Phase Frequency Detector,PFD)可以采用双D数字鉴相器或者时域数字转换器(Time-to-Digital Converter,TDC)。
滤波器主要是由数字滤波模块和转换模块构成。其中数字滤波模块可以采用通用的7阶有限冲击响应(Finite Impulse Response,FIR)滤波模块。滤波器将相位差值信息作为输入,由数字滤波模块对该相位差值信息执行低通滤波,再由转换模块将滤波后的相位差值信息进行积分,得到频率差值信息。最终滤波器将该频率差值信息作为输出。应理解,滤波器中间的所有处理都是数字处理。在本申请实施例中,滤波器可以为以太网设备时钟(Ethernet Equipment Clock,EEC)滤波器、同步数字体系设备时钟(Synchronous DigitalHierarchy Equipment Clock,SEC)滤波器或光传送网设备时钟(Optical TransportNetwork Equipment Clock,OEC)滤波器,由业务种类决定。此外,滤波器可以利用常见的有限冲击响应(Finite Impulse Response,FIR)结构,通过数字信号处理(Digital SignalProcessing,DSP)实现。本申请实施例对此不作限定。
时钟重构器可以为直接数字频率合成器(Direct Digital frequencySynthesis,DDS)或数字控制振荡器(Number Controlled Oscillator,NCO)。本申请实施例对此不作限定。
可选地,可以将相位差值信息和频率差值信息封装在报文中进行传递。该报文可以是以太报文,还可以是采用高级数据链路(High-Level Data Link,HDLC)或通用成帧规程(Generic Framing Procedure,GFP)等封装的报文。此外,也可以将相位差值信息和频率差值信息封装在携带虚拟局域网(Virtual Local Area Network,VLAN)标签或多协议标记交换(Multiprotocol Label Switching,MPLS)标签等报文中,本申请实施例对此不作限定。
可选地,对相位差值信息和频率差值信息的封装,可以采用二层封装,也可以采用三层封装,本申请实施例对此不作限定。具体采用二层封装还是三层封装,取决于转发技术。如果采用二层转发,就要采用二层封装;如果选用三层转发,就要采用三层封装。应理解,这里的“层”指的是传输控制协议/互联网协议(Transmission Control Protocol/Internet Protocol,TCP/IP协议)中的层次,二层为数据链路层,三层为网络层,对于不同层次的报文转发,寻址方式不同,二层是通过媒体访问控制(Media Access Control,MAC)地址寻址,三层是通过互联网协议(Internet Protocol,IP)地址寻址。
可选地,对相位差值信息和频率差值信息的封装,还可以采用时分复用模式(Testing Data Management,TDM)中的帧结构、异步传输模式(Asynchronous TransferMode,ATM)中的帧结构、虚拟封装4(Virtual Containers-4,VC-4)、光传送网(OpticalTransport Network,OTN)中的帧结构、GFP帧、同步转移模式(Synchronous TransferMode,STM)帧中的任意一种,本申请实施例对此不作限定。
应理解,上述设备的内部系统可以由多块板卡插在一个共同的背板上实现。不同的板卡之间也需要管理、配置的通道。目前经常使用100M的以太网或者1G的以太网来实现设备内的通信。
还应理解,相位差值信息和频率差值信息的传输路径为系统总线,可以包括但不局限于系统内的快速以太网(Fast Ethernet,FE)/千兆以太网(Gigabit Ethernet,GE)接口、本地总线、内置集成电路(Inter-Integrated Circuit,12C)总线、串行外设接口(Serial Peripheral Interface,SPI)总线、高级数据链路控制(Highlevel Data LinkControl,HDLC)总线等常见形式。本申请实施例对此也不作限定。
作为一个可选的实施例,该设备还包括:第N+1个鉴频鉴相器和外同步接口,其中,该第N+1个鉴频鉴相器通过该外同步接口与外部时钟源连接。
应理解,外同步接口是一种不携带业务,仅携带时钟信号的设备接口。该接口如果和高精度时钟源对接,则可以用于将该高精度时钟源的时钟信号作为设备内部时钟域的网络定时时钟的信号;该接口如果和测试设备对接,则可以用于引出某个时钟域的时钟信号,观测该时钟信号的性能。这里,外部时钟源应理解为与外同步接口连接的时钟源,该时钟源可以是上述的N个时钟源中的一个时钟源,也可以是其他时钟源,本申请实施例对此不作限定。
该第N+1个鉴频鉴相器用于接收该外部时钟源产生的时钟信号,确定该外部时钟源产生的时钟信号与该公共时钟信号之间的第N+1相位差值信息,并且向该N个滤波器中的第j滤波器发送该第N+1相位差值信息。
该第j滤波器用于接收该第N+1个鉴频鉴相器发送的该第N+1相位差值信息,将该第N+1相位差值信息转化为第N+1频率差值信息,并且向该N个时钟重构器中与该第j滤波器对应的第j时钟重构器发送该第N+1频率差值信息。
该第j时钟重构器用于接收该第j滤波器发送的该第N+1频率差值信息,根据该公共时钟信号和该第N+1频率差值信息,在该设备内重构第N+1网络定时时钟,并且向该N个时钟域接口中的第j时钟域接口发送该第N+1网络定时时钟。
其中,该j为整数且满足1≤j≤N。
这里,j和i可以相等,也可以不相等,本申请实施例对此不作限定。
具体地,该设备还包括第N+1个鉴频鉴相器和外同步接口,可以传递来自外同步接口的时钟信号。第N+1鉴频鉴相器接收与外同步接口连接的外部时钟源产生的时钟信号,确定该外同步接口的时钟源产生的时钟信号与该公共时钟信号之间的第N+1相位差值信息,并将其发送给上述N个滤波器中的第j滤波器。该第j滤波器将该第N+1相位差值信息转化为第N+1频率差值信息,将第N+1频率差值信息发送给N个时钟重构器中与该第j滤波器对应的第j时钟重构器,该第j时钟重构器可以在设备内重构外同步接口的网络定时时钟,并且将其发送给该N个时钟域接口中与该第j时钟重构器对应的时钟域接口。
应理解,第N+1鉴频鉴相器是可以根据时钟域接口的需要发送相位差值信息的。任何同步网的时钟同步,都可能要通过外同步接口获取外部同步源的时钟信号,故任一个滤波器都可以处理外同步接口的时钟源与公共时钟之间的相位差值信息。第N+1鉴频鉴相器可以根据时钟域接口的需要,将产生的第N+1相位差值信息发送给对应的滤波器。
这样,该设备可以在支持多个不同时钟域的时钟信号传递的同时,接收并重构来自外同步接口的时钟信号,确保该设备的各个时钟域接口能够根据需要接收到外同步接口的时钟信号。若外同步接口的时钟信号与各个时钟域接口的时钟信号相比精度更高,则各个时钟域接口可以将外同步接口的时钟信号作为自身的网络定时时钟,从而提高该设备内时钟信号的精度。
作为一个可选的实施例,该设备还包括:第N+1个时钟重构器。
该N个滤波器中的第k滤波器还用于向该第N+1个时钟重构器发送该第k滤波器产生的第k频率差值信息。
该第N+1个时钟重构器用于接收该第k滤波器发送的该第k频率差值信息,根据该第k频率差值信息,在该设备内重构第k网络定时时钟,并且向该外同步接口发送该第k网络定时时钟。
其中,该k为整数且满足1≤k≤N。
这里,k和i可以相等,也可以不相等,k和j可以相等,也可以不相等,本申请实施例对此不作限定。
在该实施例中,用户可以用于根据需要测试该设备内部的时钟信号的性能。具体地,当该设备与另一设备对接时,就需要测试该设备内部的时钟信号的性能。或者,直接采用某个测试设备(例如,仪表)连接该设备。那么,该设备需要通过外同步接口输出该设备内部来自多时钟域的时钟信号,或者根据用户的需要输出其中任意一种时钟信号。该设备在获知被测试的是哪一个时钟域接口的网络定时时钟之后,会通过与被测试的时钟域接口对应的滤波器(即第k滤波器)向第N+1个时钟重构器发送被测试的时钟域接口与公共时钟信号之间的第k频率差值信息,由第N+1个时钟重构器重构出对应的第k网络定时时钟,并将其发送给该外同步接口。上述对接设备或测试设备就可以通过该外同步接口获取该设备的不同时钟信号,对该设备内部的时钟信号的性能进行测试。
应理解,测试设备或者对接设备可以根据需要来选择对上述N个时钟域接口中具体某个时钟域接口的时钟源进行测试,也可以依次对上述N个时钟域接口中的每一个时钟域接口的时钟源进行测试,本申请实施例对此不作限定。
因此,通过本申请实施例的设备,来自多个不同时钟域的时钟信号不仅可以在设备的各个时钟域接口传递,而且可以通过外同步接口传递到其它与该设备相连的设备,从而实现对设备内部时钟信号性能的测试。
作为一个可选的实施例,如图3所示,该设备还包括:输入选择器109。
该第i鉴频鉴相器具体用于:
向该输入选择器发送该第i相位差值信息。
该输入选择器用于接收该第i鉴频鉴相器发送的该第i相位差值信息,并且基于该第i鉴频鉴相器与该第i滤波器的对应关系,向该第i滤波器发送该第i相位差值信息。
作为一个可选的实施例,该输入选择器109还用于:
当该N个时钟域接口的时钟源对应M种业务时,从该N个鉴频鉴相器发送的相位差值信息中,选择M个相位差值信息,该M个相位差值信息与该M种业务一一对应,并且基于该N个鉴频鉴相器与该N个滤波器的对应关系,向该N个滤波器中的每个滤波器发送对应的相位差值信息,其中,该M为小于N的整数。
具体地,N个时钟域接口中可以包括相同业务的时钟域接口,即N个时钟域接口对应的N个业务有部分是相同的。将该N个业务中相同的业务划分为一种业务,设该N个业务包括M种业务。因此需要输入选择器对来自N个业务的时钟源的相位差值信息进行选源操作,从N个业务对应的N个相位差值信息中选择出M种业务对应的M个相位差值信息,使N个业务中相同种类的业务都跟踪该种类中最优的时钟源。
在该输入选择器接收到N个时钟源对应的N个相位差值信息之后,可以从该N个相位差值信息中选择出M个相位差值信息。若该N个相位差值信息分别携带同步状态信息(Synchronization Status Message,SSM),那么该输入选择器可以根据SSM自动进行选源,选源操作可以根据选源协议来执行,例如SSM协议,其中该SSM协议可以是ITU-T G.8264的任意版本。若该N个相位差值信息没有携带同步状态信息,该输入选择器也可以根据用户的指令手动进行选源,本申请实施例对此不作限定。
在选源操作结束之后,输入选择器会选择出M个相位差值信息,与M种业务一一对应,即N个时钟域接口中相同业务的时钟域接口都使用该输入选择器选择的同一时钟源对应的相位差值信息。然后,该输入选择器基于该M个相位差值信息与该N个滤波器的对应关系,分别向N个滤波器中的每个滤波器发送对应的相位差值信息。
在具体实现中,输入选择器可以根据上层协议要求来处理,例如鉴频鉴相器会在相位差值信息中携带对应滤波器的标识信息,配置到输入选择器中,输入选择器就可以根据相位差值信息来确定鉴频鉴相器与滤波器之间的对应关系。该标识信息仅用于区分出各个滤波器,可以是鉴频鉴相器对应的滤波器的标识符、端口号等,本申请实施例对此不作限定。
应理解,上述输入选择器在该设备中既可以通过中央处理器(CentralProcessing Unit,CPU)的软件来实现,也可以通过现场可编程门阵列(Field-Programmable Gate Array,FPGA)硬件来实现,本申请实施例对此不作限定。
作为一个可选的实施例,如图3所示,该设备还包括:输出选择器110。
该第i滤波器具体用于:
向该输出选择器发送该第i频率差值信息。
该输出选择器用于接收该第i滤波器发送的该第i频率差值信息,并且基于该第i滤波器与该第i时钟重构器的对应关系,向该第i时钟重构器发送该第i频率差值信息。
具体地,该输出选择器可以通过广播、组播或者单播任一方式向N个时钟重构器传递上述频率差值信息。可选地,该输出选择器可以构建携带频率差值信息的多播报文发送给各个时钟重构器。可选地,该输出选择器还可以根据用户的设置,仅向需要传递时钟的业务对应的时钟重构器发送对应的频率差值信息,本申请实施例对此不作限定。
此外,若需要通过外同步接口测量该设备内部时钟信号的性能,该输出选择器还可以用于向第N+1时钟重构器发送需要测量的时钟信号对应的第N+1频率差值信息。
在具体实现中,输出选择器发出的频率差值信息是封装在一个报文中的,该报文可以携带源地址和目的地址。报文本身可以被转发。该设备内有专门负责报文交换的器件。将各个频率差值信息前面加上不同的地址,就可以通过报文交换器件实现转发。这样,输出选择器可以将各个频率差值信息根据对应关系转发给各个时钟重构器。
应理解,上述输出选择器在该设备中既可以通过中央处理器(CentralProcessing Unit,CPU)的软件来实现,也可以通过现场可编程门阵列(Field-Programmable Gate Array,FPGA)硬件来实现,本申请实施例对此不作限定。
作为一个可选的实施例,该设备100还包括:
公共时钟产生器,用于在该确定公共时钟信号与该时钟信号之间的第i相位差值信息之前,产生该公共时钟信号,并且向该第i鉴频鉴相器和该第i时钟重构器发送该公共时钟信号。
应理解,公共时钟信号由公共时钟产生器产生并通过总线发送给各个鉴频鉴相器和各个时钟重构器,一个设备中有且只有一个公共时钟信号。可选地,公共时钟信号可以采用通用的锁相环技术实现。
可选地,该设备100还包括:
系统总线,用于连接该N个鉴频鉴相器、该N个滤波器、该N个时钟重构器和N个时钟域接口,并且双向传递该N个鉴频鉴相器确定的相位差值信息和该N个滤波器转化的频率差值信息。
本实施例及后续实施例中涉及的“连接”应理解为是一种电性连接,并非直接的相连,这种连接可通过第三方器件间接实现相连。
本申请实施例的支持多时钟域时钟传递的设备,通过鉴频鉴相器获取各个时钟域接口的时钟源产生的时钟信号和公共时钟信号之间的相位差值信息,再通过滤波器将相位差值信息转化为频率差值信息,最终通过时钟重构器合成所需要的时钟域的时钟信号,并应用到各个时钟域的时钟域接口,从而灵活适配多个不同的时钟域,实现单个设备同时支持多时钟域时钟传递,不需要新增或更换设备,能够灵活地满足用户的需求。
图4示出了本申请实施例提供的另一支持多时钟域时钟传递的设备200的示意性框图。该设备200可以对应于图1中的混合业务承载设备C,且该设备200可以理解为图2或图3中设备100的一种具体实施方式。如图4所示,该设备200包括:
以太网物理层网络(Ethernet Physical Layer Network,ETY)时钟域接口,用于向第一鉴频鉴相器PFD发送同步以太线路时钟的时钟源产生的时钟信号。
N级同步传输模块(Synchronous Transport Module level N,STM-N)时钟域接口,用于向第二PFD发送同步数字体系SDH线路时钟的时钟源产生的时钟信号。
第一PFD,用于确定公共时钟信号与同步以太线路时钟的时钟信号之间的第一相位差值信息,并将该第一相位差值信息发送给以太网设备时钟EEC滤波模块。
第二PFD,用于确定公共时钟信号与SDH线路时钟的时钟信号之间的第二相位差值信息,并将该第二相位差值信息发送给同步数字体系设备时钟SEC滤波模块。
EEC滤波模块,用于对第一相位差值信息执行低通滤波,将第一相位差值信息转化为公共时钟信号与ETY时钟域接口的网络定时时钟之间的第一频率差值信息,并将第一频率差值信息发送给第一DDS。优选的,上述EEC滤波模块,用于对第一相位差值信息执行符合标准ITU-T G.8262的低通滤波。
SEC滤波模块,用于对第二相位差值信息执行低通滤波,将第二相位差值信息转化为公共时钟与STM-N时钟域接口的网络定时时钟之间的第二频率差值信息,并将第二频率差值信息发送给第二DDS。优选的,上述SEC滤波模块,用于对第二相位差值信息执行符合标准ITU-T G.813的低通滤波。
第一直接数字频率合成器DDS,用于接收EEC滤波模块发送的第一频率差值信息,根据公共时钟信号和该第一频率差值信息,重构出ETY时钟域接口的网络定时时钟,并发送给ETY时钟域接口,应用到对应的业务流接口。
第二DDS,用于接收SEC滤波模块发送的第二频率差值信息,根据公共时钟信号和该第二频率差值信息,重构出STM-N时钟域接口的网络定时时钟,并发送给STM-N时钟域接口,应用到对应的业务流接口。
应理解,第一DDS和第二DDS为上述图2或图3中时钟重构器的一种具体实施方式。
本申请实施例的支持多时钟域时钟传递的设备,通过鉴频鉴相器获取各个时钟域接口的时钟源产生的时钟信号和公共时钟信号之间的相位差值信息,再通过滤波器将相位差值信息转化为频率差值信息,最终通过时钟重构器合成所需要的时钟域的时钟信号,并应用到各个时钟域的时钟域接口,从而灵活适配多个不同的时钟域,实现单个设备同时支持多时钟域时钟传递,不需要新增或更换设备,能够灵活地满足用户的需求。
作为一个可选的实施例,上述设备200还包括:公共时钟产生器,用于产生公共时钟信号,并且通过总线向第一PFD、第二PFD和第一DDS、第二DDS发送该公共时钟信号。该设备200内共享一个公共时钟信号。
作为一个可选的实施例,上述设备200还包括:第三PFD和外同步接口。
该公共时钟产生器还用于向该第三PFD发送公共时钟信号。
该第三PFD用于确定该公共时钟信号与该外同步接口的时钟信号之间的第三相位差值信息,并将该第三相位差值信息发送给EEC滤波模块或SEC滤波模块。
应理解,外同步接口的时钟信号既可以由SEC滤波模块处理,也可以由EEC滤波模块处理,该设备可以根据业务的需要来确定将外同步接口的时钟信号发送给哪一个滤波模块。
若外同步接口的时钟信号为同步以太线路时钟的时钟源产生的时钟信号,该EEC滤波模块还可以用于对第三相位差值信息执行低通滤波,将该第三相位差值信息转化为公共时钟与ETY时钟域接口的网络定时时钟之间的第三频率差值信息,并将第三频率差值信息发送给第一DDS。优选的,上述EEC滤波模块,用于对第三相位差值信息执行符合标准ITU-T G.8262的低通滤波。
该第一DDS还可以用于接收EEC滤波模块发送的第三频率差值信息,根据公共时钟信号和该第三频率差值信息,重构出该外同步接口的网络定时时钟,应用到对应的业务流接口。
若外同步接口的时钟信号为SDH线路时钟的时钟源产生的时钟信号,该SEC滤波模块还可以用于对第三相位差值信息执行低通滤波,将第三相位差值信息转化为公共时钟与STM-N时钟域接口的网络定时时钟之间的第三频率差值信息,并将第三频率差值信息发送给第二DDS。优选的,上述SEC滤波模块,用于对第三相位差值信息执行符合标准ITU-TG.813的低通滤波。
该第二DDS还可以用于接收SEC滤波模块发送的第三频率差值信息,根据公共时钟信号和该第三频率差值信息,重构出该外同步接口的网络定时时钟,应用到对应的业务流接口。
作为一个可选的实施例,上述设备200还包括:第三DDS。
该公共时钟产生器还用于向该第三DDS发送公共时钟信号。
该EEC滤波模块还用于向该第三DDS发送第一频率差值信息。
该SEC滤波模块还用于向该第三DDS发送第二频率差值信息。
该第三DDS用于接收EEC滤波模块发送的第一频率差值信息或SEC滤波模块发送的第二频率差值信息,根据第一频率差值信息或第二频率差值信息以及公共时钟信号,重构出对应时钟域接口的网络定时时钟,并发送给外同步接口。
作为一个可选的实施例,上述设备200还包括:输入选择器。
该第一PFD具体用于将上述第一相位差值信息发送给该输入选择器。
该第二PFD具体用于将上述第二相位差值信息发送给该输入选择器。
该第三PFD具体用于将上述第三相位差值信息发送给该输入选择器。
该输入选择器用于接收该第一相位差值信息、该第二相位差值信息和该第三相位差值信息,并分别将该第一相位差值信息发送给以太网设备时钟EEC滤波模块,将该第二相位差值信息发送给同步数字体系设备时钟SEC滤波模块,将该第三相位差值信息发送给SEC滤波模块或EEC滤波模块。
作为一个可选的实施例,上述设备200还包括:输出选择器。
该EEC滤波模块具体用于将第一频率差值信息或第三频率差值信息发送给该输出选择器。
该SEC滤波模块具体用于将第二频率差值信息或第三频率差值信息发送给该输出选择器。
该输出选择器用于接收第一频率差值信息、第二频率差值信息和第三频率差值信息,并分别将第一频率差值信息发送给第一DDS,将第二频率差值信息发送给第二DDS,将第三频率差值信息根据需要发送给第一DDS或第二DDS。
该输出选择器也可以将第一频率差值信息或第二频率差值信息发送给第三DDS,用于其他设备(例如测试设备)通过外同步接口测量该设备内部时钟信号的性能。
上文中结合图1至图4详细描述了本申请实施例的支持多时钟域时钟传递的设备,下面结合图5描述本申请实施例的支持多时钟域时钟传递的方法。
图5示出了根据本申请实施例的支持多时钟域时钟传递的方法300的示意图,该方法300可以由上述的设备100或设备200执行。如图5所示,该方法300包括:
S310,N个鉴频鉴相器中的第i鉴频鉴相器接收与该第i鉴频鉴相器连接的时钟源产生的时钟信号,确定公共时钟信号与该时钟信号之间的第i相位差值信息,并且向N个滤波器中与该第i鉴频鉴相器对应的第i滤波器发送该第i相位差值信息。
S320,该第i滤波器接收该第i鉴频鉴相器发送的该第i相位差值信息,将该第i相位差值信息转化为第i频率差值信息,并且向N个时钟重构器中与该第i滤波器对应的第i时钟重构器发送该第i频率差值信息。
S330,该第i时钟重构器接收该第i滤波器发送的该第i频率差值信息,根据该公共时钟信号和该第i频率差值信息,在该设备内重构第i网络定时时钟,并且向N个时钟域接口中的第i时钟域接口发送该第i网络定时时钟。
其中,该N为大于或等于2的整数,该N个时钟域接口分别与该N个鉴频鉴相器、该N个滤波器以及该N个时钟重构器一一对应,该N个鉴频鉴相器分别与N个时钟源连接,且该N个时钟源中的至少两个时钟源不相同,该i为整数且满足1≤i≤N。
作为一个可选的实施例,该方法还包括:
第N+1个鉴频鉴相器接收外部时钟源产生的时钟信号,确定该外部时钟源产生的时钟信号与该公共时钟信号之间的第N+1相位差值信息,并且向该N个滤波器中的第j滤波器发送该第N+1相位差值信息。
该第j滤波器接收该第N+1个鉴频鉴相器发送的该第N+1相位差值信息,将该第N+1相位差值信息转化为第N+1频率差值信息,并且向该N个时钟重构器中与该第j滤波器对应的第j时钟重构器发送该第N+1频率差值信息。
该第j时钟重构器接收该第j滤波器发送的该第N+1频率差值信息,根据该公共时钟信号和该第N+1频率差值信息,在该设备内重构第N+1网络定时时钟,并且向该N个时钟域接口中的第j时钟域接口发送该第N+1网络定时时钟。
其中,该第N+1个鉴频鉴相器通过外同步接口与该外部时钟源连接,该j为整数且满足1≤j≤N。
这样,该设备可以在支持多个不同时钟域的时钟信号传递的同时,接收并重构来自外同步接口的时钟信号,确保该设备的各个时钟域接口能够根据需要接收到外同步接口的时钟信号。若外同步接口的时钟信号与各个时钟域接口的时钟信号相比精度更高,则各个时钟域接口可以将外同步接口的时钟信号作为自身的网络定时时钟,从而提高该设备内时钟信号的精度。
作为一个可选的实施例,该方法还包括:
该N个滤波器中的第k滤波器向第N+1个时钟重构器发送该第k滤波器产生的第k频率差值信息。
该第N+1个时钟重构器接收该第k滤波器发送的该第k频率差值信息,根据该第k频率差值信息,在该设备内重构第k网络定时时钟,并且向该外同步接口发送该第k网络定时时钟,其中,该k为整数且满足1≤k≤N。
具体地,第k滤波器在向第k时钟重构器发送第k频率差值信息之外,还可以向第N+1时钟重构器发送第k频率差值信息。这样,来自多个不同时钟域的时钟信号不仅可以在该设备的各个时钟域接口传递,而且可以通过外同步接口传递到其它与该设备相连的设备,从而实现对设备内部时钟信号性能的测试。
作为一个可选的实施例,向该N个滤波器中与该第i鉴频鉴相器对应的第i滤波器发送该第i相位差值信息,包括:
该第i鉴频鉴相器向输入选择器发送该第i相位差值信息。
该输入选择器接收该第i鉴频鉴相器发送的该第i相位差值信息,并且基于该第i鉴频鉴相器与该第i滤波器的对应关系,向该第i滤波器发送该第i相位差值信息。
作为一个可选的实施例,在该输入选择器接收该第i鉴频鉴相器发送的该第i相位差值信息之后,该方法还包括:
当该N个时钟域接口的时钟源对应M种业务时,该输入选择器从该N个鉴频鉴相器发送的相位差值信息中,选择M个相位差值信息,该M个相位差值信息与该M种业务一一对应。
该向该第i滤波器发送该第i相位差值信息,包括:
基于该N个鉴频鉴相器与该N个滤波器的对应关系,向该N个滤波器中的每个滤波器发送对应的相位差值信息。
其中,该M为小于该N的整数。
作为一个可选的实施例,向该N个时钟重构器中与该第i滤波器对应的第i时钟重构器发送该第i频率差值信息,包括:
该第i滤波器向输出选择器发送该第i频率差值信息。
该输出选择器接收该第i滤波器发送的第i频率差值信息,并且基于该第i滤波器与该第i时钟重构器的对应关系,向该第i时钟重构器发送该第i频率差值信息。
作为一个可选的实施例,在确定公共时钟信号与该时钟信号之间的第i相位差值信息之前,该方法还包括:
公共时钟产生器产生该公共时钟信号,并且向该第i鉴频鉴相器和该第i时钟重构器发送该公共时钟信号。
本申请实施例的支持多时钟域时钟传递的方法,通过鉴频鉴相器获取各个时钟域接口的时钟源产生的时钟信号和公共时钟信号之间的相位差值信息,再通过滤波器将相位差值信息转化为频率差值信息,最终通过时钟重构器合成所需要的时钟域的时钟信号,并应用到各个时钟域的时钟域接口,从而灵活适配多个不同的时钟域,实现单个设备同时支持多时钟域时钟传递,不需要新增或更换设备,能够灵活地满足用户的需求。
应理解,说明书中提到的“一个实施例”或“一实施例”意味着与实施例有关的特定特征、结构或特性包括在本申请的至少一个实施例中。因此,在整个说明书各处出现的“在一个实施例中”或“在一实施例中”未必一定指相同的实施例。此外,这些特定的特征、结构或特性可以任意适合的方式结合在一个或多个实施例中。
应理解,在本申请的各种实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
本领域普通技术人员可以意识到,结合本文中所公开的实施例中描述的各方法步骤和单元,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各实施例的步骤及组成。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。本领域普通技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口、装置或单元的间接耦合或通信连接,也可以是电的,机械的或其它的形式连接。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本申请实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以是两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分,或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以权利要求的保护范围为准。
Claims (12)
1.一种支持多时钟域时钟传递的设备,其特征在于,包括:N个鉴频鉴相器、N个滤波器,N个时钟重构器和N个时钟域接口,
其中,所述N为大于或等于2的整数,所述N个时钟域接口分别与所述N个鉴频鉴相器、所述N个滤波器以及所述N个时钟重构器一一对应,所述N个鉴频鉴相器分别与N个时钟源连接,且所述N个时钟源中的至少两个时钟源不相同;
所述N个鉴频鉴相器中的第i鉴频鉴相器用于接收与所述第i鉴频鉴相器连接的时钟源产生的时钟信号,确定公共时钟信号与所述时钟信号之间的第i相位差值信息,并且向所述N个滤波器中与所述第i鉴频鉴相器对应的第i滤波器发送所述第i相位差值信息;
所述第i滤波器用于接收所述第i鉴频鉴相器发送的所述第i相位差值信息,将所述第i相位差值信息转化为第i频率差值信息,并且向所述N个时钟重构器中与所述第i滤波器对应的第i时钟重构器发送所述第i频率差值信息;
所述第i时钟重构器用于接收所述第i滤波器发送的所述第i频率差值信息,根据所述公共时钟信号和所述第i频率差值信息,在所述设备内重构第i网络定时时钟,并且向所述N个时钟域接口中的第i时钟域接口发送所述第i网络定时时钟;
其中,所述i为整数且满足1≤i≤N;
所述设备还包括:输入选择器,
所述第i鉴频鉴相器具体用于:
向所述输入选择器发送所述第i相位差值信息;
所述输入选择器用于接收所述第i鉴频鉴相器发送的所述第i相位差值信息,并且基于所述第i鉴频鉴相器与所述第i滤波器的对应关系,向所述第i滤波器发送所述第i相位差值信息。
2.根据权利要求1所述的设备,其特征在于,所述设备还包括:第N+1个鉴频鉴相器和外同步接口,其中,所述第N+1个鉴频鉴相器通过所述外同步接口与外部时钟源连接,
所述第N+1个鉴频鉴相器用于接收所述外部时钟源产生的时钟信号,确定所述外部时钟源产生的时钟信号与所述公共时钟信号之间的第N+1相位差值信息,并且向所述N个滤波器中的第j滤波器发送所述第N+1相位差值信息;
所述第j滤波器用于接收所述第N+1个鉴频鉴相器发送的所述第N+1相位差值信息,将所述第N+1相位差值信息转化为第N+1频率差值信息,并且向所述N个时钟重构器中与所述第j滤波器对应的第j时钟重构器发送所述第N+1频率差值信息;
所述第j时钟重构器用于接收所述第j滤波器发送的所述第N+1频率差值信息,根据所述公共时钟信号和所述第N+1频率差值信息,在所述设备内重构第N+1网络定时时钟,并且向所述N个时钟域接口中的第j时钟域接口发送所述第N+1网络定时时钟;
其中,所述j为整数且满足1≤j≤N。
3.根据权利要求2所述的设备,其特征在于,所述设备还包括:第N+1个时钟重构器,
所述N个滤波器中的第k滤波器还用于向所述第N+1个时钟重构器发送所述第k滤波器产生的第k频率差值信息;
所述第N+1个时钟重构器用于接收所述第k滤波器发送的所述第k频率差值信息,根据所述第k频率差值信息,在所述设备内重构第k网络定时时钟,并且向所述外同步接口发送所述第k网络定时时钟;
其中,所述k为整数且满足1≤k≤N。
4.根据权利要求1所述的设备,其特征在于,所述输入选择器还用于:
当所述N个时钟域接口的时钟源对应M种业务时,从所述N个鉴频鉴相器发送的相位差值信息中,选择M个相位差值信息,所述M个相位差值信息与所述M种业务一一对应,并且基于所述N个鉴频鉴相器与所述N个滤波器的对应关系,向所述N个滤波器中的每个滤波器发送对应的相位差值信息,其中,所述M为小于所述N的整数。
5.根据权利要求1所述的设备,其特征在于,所述设备还包括:输出选择器,
所述第i滤波器具体用于:
向所述输出选择器发送所述第i频率差值信息;
所述输出选择器用于接收所述第i滤波器发送的所述第i频率差值信息,并且基于所述第i滤波器与所述第i时钟重构器的对应关系,向所述第i时钟重构器发送所述第i频率差值信息。
6.根据权利要求1至5中任一项所述的设备,其特征在于,所述设备还包括:
公共时钟产生器,用于在所述确定公共时钟信号与所述时钟信号之间的第i相位差值信息之前,产生所述公共时钟信号,并且向所述第i鉴频鉴相器和所述第i时钟重构器发送所述公共时钟信号。
7.一种支持多时钟域时钟传递的方法,其特征在于,包括:
N个鉴频鉴相器中的第i鉴频鉴相器接收与所述第i鉴频鉴相器连接的时钟源产生的时钟信号,确定公共时钟信号与所述时钟信号之间的第i相位差值信息,并且向N个滤波器中与所述第i鉴频鉴相器对应的第i滤波器发送所述第i相位差值信息;
所述第i滤波器接收所述第i鉴频鉴相器发送的所述第i相位差值信息,将所述第i相位差值信息转化为第i频率差值信息,并且向N个时钟重构器中与所述第i滤波器对应的第i时钟重构器发送所述第i频率差值信息;
所述第i时钟重构器接收所述第i滤波器发送的所述第i频率差值信息,根据所述公共时钟信号和所述第i频率差值信息,重构第i网络定时时钟,并且向N个时钟域接口中的第i时钟域接口发送所述第i网络定时时钟;
其中,所述N为大于或等于2的整数,所述N个时钟域接口分别与所述N个鉴频鉴相器、所述N个滤波器以及所述N个时钟重构器一一对应,所述N个鉴频鉴相器分别与N个时钟源连接,且所述N个时钟源中的至少两个时钟源不相同,所述i为整数且满足1≤i≤N;
所述向所述N个滤波器中与所述第i鉴频鉴相器对应的第i滤波器发送所述第i相位差值信息,包括:
所述第i鉴频鉴相器向输入选择器发送所述第i相位差值信息;
所述输入选择器接收所述第i鉴频鉴相器发送的所述第i相位差值信息,并且基于所述第i鉴频鉴相器与所述第i滤波器的对应关系,向所述第i滤波器发送所述第i相位差值信息。
8.根据权利要求7所述的方法,其特征在于,所述方法还包括:
第N+1个鉴频鉴相器接收外部时钟源产生的时钟信号,确定所述外部时钟源产生的时钟信号与所述公共时钟信号之间的第N+1相位差值信息,并且向所述N个滤波器中的第j滤波器发送所述第N+1相位差值信息;
所述第j滤波器接收所述第N+1个鉴频鉴相器发送的所述第N+1相位差值信息,将所述第N+1相位差值信息转化为第N+1频率差值信息,并且向所述N个时钟重构器中与所述第j滤波器对应的第j时钟重构器发送所述第N+1频率差值信息;
所述第j时钟重构器接收所述第j滤波器发送的所述第N+1频率差值信息,根据所述公共时钟信号和所述第N+1频率差值信息,重构第N+1网络定时时钟,并且向所述N个时钟域接口中的第j时钟域接口发送所述第N+1网络定时时钟;
其中,所述第N+1个鉴频鉴相器通过外同步接口与所述外部时钟源连接,所述j为整数且满足1≤j≤N。
9.根据权利要求8所述的方法,其特征在于,所述方法还包括:
所述N个滤波器中的第k滤波器向第N+1个时钟重构器发送所述第k滤波器产生的第k频率差值信息;
所述第N+1个时钟重构器接收所述第k滤波器发送的所述第k频率差值信息,根据所述第k频率差值信息,重构第k网络定时时钟,并且向所述外同步接口发送所述第k网络定时时钟,其中,所述k为整数且满足1≤k≤N。
10.根据权利要求7所述的方法,其特征在于,在所述输入选择器接收所述第i鉴频鉴相器发送的所述第i相位差值信息之后,所述方法还包括:
当所述N个时钟域接口的时钟源对应M种业务时,所述输入选择器从所述N个鉴频鉴相器发送的相位差值信息中,选择M个相位差值信息,所述M个相位差值信息与所述M种业务一一对应;
所述向所述第i滤波器发送所述第i相位差值信息,包括:
基于所述N个鉴频鉴相器与所述N个滤波器的对应关系,向所述N个滤波器中的每个滤波器发送对应的相位差值信息;
其中,所述M为小于所述N的整数。
11.根据权利要求7所述的方法,其特征在于,所述向所述N个时钟重构器中与所述第i滤波器对应的第i时钟重构器发送所述第i频率差值信息,包括:
所述第i滤波器向输出选择器发送所述第i频率差值信息;
所述输出选择器接收所述第i滤波器发送的第i频率差值信息,并且基于所述第i滤波器与所述第i时钟重构器的对应关系,向所述第i时钟重构器发送所述第i频率差值信息。
12.根据权利要求7至11中任一项所述的方法,其特征在于,在所述确定公共时钟信号与所述时钟信号之间的第i相位差值信息之前,所述方法还包括:
公共时钟产生器产生所述公共时钟信号,并且向所述第i鉴频鉴相器和所述第i时钟重构器发送所述公共时钟信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010404363.7A CN111934803A (zh) | 2016-03-11 | 2016-03-11 | 支持多时钟域时钟传递的设备和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2016/076106 WO2017152412A1 (zh) | 2016-03-11 | 2016-03-11 | 支持多时钟域时钟传递的设备和方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010404363.7A Division CN111934803A (zh) | 2016-03-11 | 2016-03-11 | 支持多时钟域时钟传递的设备和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107925559A CN107925559A (zh) | 2018-04-17 |
CN107925559B true CN107925559B (zh) | 2020-06-02 |
Family
ID=59790042
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201680001517.XA Active CN107925559B (zh) | 2016-03-11 | 2016-03-11 | 支持多时钟域时钟传递的设备和方法 |
CN202010404363.7A Pending CN111934803A (zh) | 2016-03-11 | 2016-03-11 | 支持多时钟域时钟传递的设备和方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010404363.7A Pending CN111934803A (zh) | 2016-03-11 | 2016-03-11 | 支持多时钟域时钟传递的设备和方法 |
Country Status (4)
Country | Link |
---|---|
US (2) | US10250377B2 (zh) |
EP (1) | EP3404866B1 (zh) |
CN (2) | CN107925559B (zh) |
WO (1) | WO2017152412A1 (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10965442B2 (en) * | 2018-10-02 | 2021-03-30 | Qualcomm Incorporated | Low-power, low-latency time-to-digital-converter-based serial link |
CN111106889B (zh) | 2018-10-25 | 2021-04-20 | 华为技术有限公司 | 一种时钟同步方法及装置 |
CN111258209A (zh) * | 2018-12-25 | 2020-06-09 | 维沃移动通信有限公司 | 一种时间信息的获取方法、发送方法、终端和网络设备 |
CN110248374B (zh) * | 2019-06-28 | 2022-05-03 | 京信网络系统股份有限公司 | 基站的时钟同步测试系统、方法、装置和存储介质 |
CN111654281B (zh) * | 2020-06-10 | 2023-08-04 | 上海兆芯集成电路股份有限公司 | 时数转换器 |
CN111538227A (zh) * | 2020-06-11 | 2020-08-14 | 中国电力科学研究院有限公司 | 一种高精度时间测试方法、系统及存储介质 |
CN114791896A (zh) | 2021-01-26 | 2022-07-26 | 意法半导体(格勒诺布尔2)公司 | 片上系统中的时域同步 |
FR3119287B1 (fr) * | 2021-01-26 | 2023-12-22 | St Microelectronics Grenoble 2 | Procédé de synchronisation de domaines temporels d’un système sur puce. |
CN113541915B (zh) * | 2021-06-11 | 2024-04-16 | 珠海亿智电子科技有限公司 | 一种宽动态范围的快速时钟恢复实现方法及装置 |
EP4113871B1 (de) | 2021-07-01 | 2024-10-23 | B&R Industrial Automation GmbH | Signalempfang mit hoher auflösung |
CN115378567B (zh) * | 2022-08-19 | 2023-07-18 | 深圳市紫光同创电子有限公司 | 时钟同步电路、时钟同步方法及电子设备 |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5754437A (en) * | 1996-09-10 | 1998-05-19 | Tektronix, Inc. | Phase measurement apparatus and method |
US6047383A (en) * | 1998-01-23 | 2000-04-04 | Intel Corporation | Multiple internal phase-locked loops for synchronization of chipset components and subsystems operating at different frequencies |
US6516362B1 (en) * | 1999-08-23 | 2003-02-04 | Advanced Micro Devices, Inc. | Synchronizing data between differing clock domains |
US6535946B1 (en) * | 2000-01-04 | 2003-03-18 | National Semiconductor Corporation | Low-latency circuit for synchronizing data transfers between clock domains derived from a common clock |
US6943610B2 (en) * | 2002-04-19 | 2005-09-13 | Intel Corporation | Clock distribution network using feedback for skew compensation and jitter filtering |
US6928528B1 (en) * | 2002-10-07 | 2005-08-09 | Advanced Micro Devices, Inc. | Guaranteed data synchronization |
US7451337B1 (en) * | 2002-10-07 | 2008-11-11 | Advanced Micro Devices, Inc. | Guaranteed edge synchronization for multiple clocks |
CN1770634B (zh) * | 2004-10-26 | 2010-04-28 | 大唐移动通信设备有限公司 | 时钟锁相环装置 |
CN1770633B (zh) * | 2004-10-26 | 2010-04-14 | 大唐移动通信设备有限公司 | 时钟锁相环及时钟锁相的控制方法 |
NO324467B1 (no) * | 2006-03-30 | 2007-10-22 | Norspace As | Faselast oscillator |
CN101079629B (zh) * | 2006-05-23 | 2010-05-12 | 中兴通讯股份有限公司 | 一种实现sdh产品时钟板无缝切换的数字锁相装置 |
US7405628B2 (en) * | 2006-09-29 | 2008-07-29 | Silicon Laboratories Inc. | Technique for switching between input clocks in a phase-locked loop |
US7443250B2 (en) * | 2006-09-29 | 2008-10-28 | Silicon Laboratories Inc. | Programmable phase-locked loop responsive to a selected bandwidth and a selected reference clock signal frequency to adjust circuit characteristics |
US8433019B2 (en) * | 2009-07-24 | 2013-04-30 | Electronics And Telecommunications Research Institute | System and apparatus for synchronization between heterogeneous periodic clock domains, circuit for detecting synchronization failure and data receiving method |
US8654823B1 (en) * | 2010-08-10 | 2014-02-18 | Xilinx, Inc. | Low latency transmitter path data link interface |
US8681839B2 (en) * | 2010-10-27 | 2014-03-25 | International Business Machines Corporation | Calibration of multiple parallel data communications lines for high skew conditions |
CN102315927A (zh) * | 2011-06-30 | 2012-01-11 | 大唐移动通信设备有限公司 | 一种时钟同步装置及方法 |
EP2544389B1 (de) * | 2011-07-08 | 2014-05-14 | Siemens Aktiengesellschaft | Synchronisierung des Arbeitstakts und des Zeittakts in einem Automatisierungsnetzwerk mit mehreren Domänen |
US8737389B2 (en) * | 2011-10-06 | 2014-05-27 | Cisco Technology, Inc. | Egress clock domain synchronization to multiple ingress clocks |
US10142044B2 (en) * | 2013-03-20 | 2018-11-27 | Qulsar, Inc. | Managed timing engine |
EP3076572B1 (en) * | 2013-12-24 | 2018-04-04 | Huawei Technologies Co., Ltd. | Clock synchronization method for multiple clock domains, line card, and ethernet device |
US9479181B1 (en) * | 2014-07-24 | 2016-10-25 | Altera Corporation | Reference clock architecture for integrated circuit device |
CN105281752A (zh) * | 2015-10-13 | 2016-01-27 | 江苏绿扬电子仪器集团有限公司 | 一种基于数字锁相环实现的时钟数据恢复系统 |
US9742549B1 (en) * | 2016-09-29 | 2017-08-22 | Analog Devices Global | Apparatus and methods for asynchronous clock mapping |
US10476509B2 (en) * | 2016-12-07 | 2019-11-12 | Integrated Device Technology, Inc. | Time slotted bus system for multiple coupled digital phase-locked loops |
WO2018106778A1 (en) * | 2016-12-07 | 2018-06-14 | Integrated Device Technology, Inc. | Hitless re-arrangements in coupled digital phase-locked loops |
-
2016
- 2016-03-11 WO PCT/CN2016/076106 patent/WO2017152412A1/zh active Application Filing
- 2016-03-11 CN CN201680001517.XA patent/CN107925559B/zh active Active
- 2016-03-11 CN CN202010404363.7A patent/CN111934803A/zh active Pending
- 2016-03-11 EP EP16893063.4A patent/EP3404866B1/en active Active
-
2018
- 2018-08-21 US US16/107,300 patent/US10250377B2/en active Active
-
2019
- 2019-02-01 US US16/265,617 patent/US10476657B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
EP3404866A4 (en) | 2019-02-20 |
US20190165927A1 (en) | 2019-05-30 |
EP3404866A1 (en) | 2018-11-21 |
CN111934803A (zh) | 2020-11-13 |
CN107925559A (zh) | 2018-04-17 |
US20190007191A1 (en) | 2019-01-03 |
US10476657B2 (en) | 2019-11-12 |
WO2017152412A1 (zh) | 2017-09-14 |
EP3404866B1 (en) | 2023-05-31 |
US10250377B2 (en) | 2019-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107925559B (zh) | 支持多时钟域时钟传递的设备和方法 | |
EP3963763A1 (en) | 5g system signaling methods to convey tsn synchronization information | |
US11736962B2 (en) | Methods, apparatus and computer-readable mediums relating to configuration of redundant paths | |
CN118019066A (zh) | 一种定位资源协调方法、装置、网络节点、终端及基站 | |
EP1671504A1 (en) | Interface, apparatus, and method for communication between a radio equipment control node and a remote radio equipment node in a radio base station | |
CN102026364A (zh) | 精确时间协议报文处理方法和时钟设备 | |
CN103404226A (zh) | 一种传输数据的方法及设备 | |
EP2564530B1 (en) | Data transmission involving multiplexing and demultiplexing of embedded clock signals | |
US9893826B2 (en) | Method for retaining clock traceability over an asynchronous interface | |
CN109417413A (zh) | 传输信号的方法、网络设备和终端设备 | |
CN111052632A (zh) | 一种光传送网中时延测量的方法、装置和系统 | |
US20070104228A1 (en) | Asymmetric Differential Timing | |
EP3723327B1 (en) | System and method for communication in an industrial environment | |
US9179429B2 (en) | Synchronization method, device, and system | |
CN109417470A (zh) | 密钥协商方法及装置 | |
Aweya | Emerging applications of synchronous Ethernet in telecommunication networks | |
US8665912B2 (en) | Method and system for transmitting a clock rate on an Ethernet network link and applications thereof | |
Paulo et al. | FPGA-based testbed for synchronization on Ethernet fronthaul with phase noise measurements | |
JP2010124456A (ja) | 通信システム、通信装置、および端末収容装置 | |
US20160072604A1 (en) | Providing packet synchronization in a virtual private network | |
FI129467B (en) | Systems and procedures for communication in an industrial environment | |
KR101492974B1 (ko) | 기지국 데이터 처리 장치 및 기지국 지연 보상 방법 | |
CN110749877B (zh) | 一种定位系统及定位信号的生成和发送方法 | |
WO2023017296A1 (en) | Method and apparatus for communication system involving synchronisaton of local clocks | |
Abraham Kwabena | Network Slicing System Supporting Ultra Reliable Low Latency Connectivity in 5G |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |