CN107861901A - 一种基于nvdimm‑f的存储方法及系统 - Google Patents

一种基于nvdimm‑f的存储方法及系统 Download PDF

Info

Publication number
CN107861901A
CN107861901A CN201711025822.5A CN201711025822A CN107861901A CN 107861901 A CN107861901 A CN 107861901A CN 201711025822 A CN201711025822 A CN 201711025822A CN 107861901 A CN107861901 A CN 107861901A
Authority
CN
China
Prior art keywords
nvdimm
cpu
stored
hot plug
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201711025822.5A
Other languages
English (en)
Inventor
张政
孟瑶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201711025822.5A priority Critical patent/CN107861901A/zh
Publication of CN107861901A publication Critical patent/CN107861901A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • G06F3/0607Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)

Abstract

本发明公开了一种基于NVDIMM‑F的存储方法,包括:CPU在接收到待存储数据时,将待存储数据发送至NVDIMM‑F;NVDIMM‑F保存待存储数据。本发明提供的方法通过将待存储数据直接存储在NVDIMM‑F,大大提升了待存储数据传输的速率。NVDIMM‑F具有映射到内存地址空间的固态大容量内存NAND Flash,直接将数据存储在NVDIMM‑F中,相对于通过PCIe总线将待存储数据下传到固态硬盘SSD等存储介质中速率会提升许多。本发明还提供了一种基于NVDIMM‑F的存储方法系统,具有上述有益效果,在此不再赘述。

Description

一种基于NVDIMM-F的存储方法及系统
技术领域
本发明涉及存储技术领域,特别是涉及一种基于NVDIMM-F的存储方法及系统。
背景技术
在大数据时代,海量数据传输需要占用超大的带宽,对于数据存盘和数据读取的速率提升都有强烈的需求。
现有技术中,存储服务器的CPU在接收到上游服务器发送的待存储数据时,通常要通过PCIe总线将待存储数据下传到固态硬盘SSD等存储介质中,在这中间可能还会经过内存等待存储数据的暂存处。但是这种存储方法已经逐渐不能满足用户对数据存盘和数据读取速率的需求了。
因此,如何提高数据存储时数据传输的速率,是本领域技术人员需要解决的技术问题。
发明内容
本发明的目的是提供一种基于NVDIMM-F的存储方法及系统,用于提高数据存储时数据传输的速率,降低传输延迟。
为解决上述技术问题,本发明提供一种基于NVDIMM-F的存储方法,包括:
CPU在接收到待存储数据时,将所述待存储数据发送至所述NVDIMM-F;
所述NVDIMM-F保存所述待存储数据。
可选地,所述CPU将所述待存储数据发送至所述NVDIMM-F具体为:
所述CPU通过DDR4总线和与所述DDR4总线连接的DIMM插槽将所述待存储数据发送至所述NVDIMM-F。
可选地,还包括:
当所述CPU接收到所述NVDIMM-F的热插拔信号时,启动对应的热插拔处理机制。
可选地,所述CPU接收到所述NVDIMM-F的热插拔信号具体为:
所述CPU接收到热插拔指令接收器发出的所述NVDIMM-F的热插拔信号。
可选地,所述CPU接收到所述NVDIMM-F的热插拔信号具体为:
所述CPU接收到所述DIMM插槽的热插拔检测器发出的所述NVDIMM-F的热插拔信号。
为解决上述技术问题,本发明还提供一种基于NVDIMM-F的存储系统,包括:用于接收并处理待存储数据的CPU,与所述CPU连接的用于存储所述待存储数据的NVDIMM-F。
可选地,所述NVDIMM-F通过DDR4总线和与所述DDR4总线连接的DIMM插槽与所述CPU连接。
可选地,还包括用于连接所述DDR4总线与所述DIMM插槽的,向所述CPU传送热插拔信号的外围电路;
相应的,所述CPU还用于在接收到所述热插拔信号后启动对应的热插拔处理机制。
可选地,还包括与所述外围电路连接的用于在接收到用户的热插拔指令后将热插拔信号发送至所述CPU的热插拔指令接收器。
可选地,所述DIMM插槽还包括用于检测所述NVDIMM-F的连接情况并在所述NVDIMM-F的连接情况发生变化时向所述CPU发出热插拔信号的热插拔检测器。
本发明所提供的基于NVDIMM-F的存储方法,包括:CPU在接收到待存储数据时,将待存储数据发送至NVDIMM-F;NVDIMM-F保存待存储数据。本发明提供的方法通过将待存储数据直接存储在NVDIMM-F,大大提升了待存储数据传输的速率。NVDIMM-F具有映射到内存地址空间的固态大容量内存NAND Flash,直接将数据存储在NVDIMM-F中,相对于通过PCIe总线将待存储数据下传到固态硬盘SSD等存储介质中速率会提升许多。本发明所提供的基于NVDIMM-F的存储方法系统,具有上述有益效果,在此不再赘述。
附图说明
为了更清楚的说明本发明实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种基于NVDIMM-F的存储方法的流程图;
图2为本发明实施例提供的另一种基于NVDIMM-F的存储方法的流程图;
图3为本发明实施例提供的一种基于NVDIMM-F的存储系统的示意图。
具体实施方式
本发明的核心是提供一种基于NVDIMM-F的存储方法,用于提高数据存储时数据传输的速率,降低传输延迟。
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明实施例提供的一种基于NVDIMM-F的存储方法的流程图。如图1所示,基于NVDIMM-F的存储方法包括:
S10:CPU在接收到待存储数据时,将待存储数据发送至NVDIMM-F。
S11:NVDIMM-F保存待存储数据。
在具体实施中,对于步骤S10来说,CPU具体为存储服务器的CPU,用于接收到上游服务器发送的待存储数据。CPU与上游服务器之间可通过主机总线适配卡HBA连接。
可选地,所述CPU可以通过DDR4总线和与DDR4总线连接的DIMM插槽将待存储数据发送至所述NVDIMM-F。NVDIMM-F插在DIMM插槽中,通过DDR4总线连接CPU和DIMM插槽即可连接CPU和NVDIMM-F。还可以用DDR5总线连接CPU和DIMM插槽。
对于步骤S11来说,NVDIMM-F映射NAND到内存地址空间,实现内存映射的(Memorymapped)NAND Flash,而DRAM不被系统映射;通过一个共享的命令缓冲器的块导向的即可实现对NVDIMM-F的访问;NANDFlash的容量一般在100GB-1TB之间,命令缓冲可以是DRAM或是SRAM。延迟在10微秒水平线上。由NVDIMM-F直接保存待存储数据,可以避免由PCIe总线引入固态硬盘SSD的延迟,使整个存储系统更加简单。
本发明实施例提供的基于NVDIMM-F的存储方法,包括:CPU在接收到待存储数据时,将待存储数据发送至NVDIMM-F;NVDIMM-F保存待存储数据。本发明提供的方法通过将待存储数据直接存储在NVDIMM-F,大大提升了待存储数据传输的速率。NVDIMM-F具有映射到内存地址空间的固态大容量内存NAND Flash,直接将数据存储在NVDIMM-F中,相对于通过PCIe总线将待存储数据下传到固态硬盘SSD等存储介质中速率会提升许多。
图2为本发明实施例提供的另一种基于NVDIMM-F的存储方法的流程图。如图2所示,在上述实施例的基础上,在另一实施例中,基于NVDIMM-F的存储方法还包括:
S20:当CPU接收到NVDIMM-F的热插拔信号时,启动对应的热插拔处理机制。
需要说明的是,步骤S20与其他步骤无顺序关系。
在现有技术中,NVDIMM-F无法像硬盘一样进行热插拔更换。为了方便NVDIMM-F的热插拔更换,可以将DIMM插槽和外围电路做成单独的热插拔模块,通过高速连接器与CPU端进行通信。这个热插拔模块可以是将DIMM插槽、高速连接器及外围电路固定在PCB板上,并设置开关、指示灯等装置。可以设置通过开关直接控制整个热插拔模块与CPU的连接关系,也可以通过指示灯指示NVDIMM-F是否与DIMM插槽正常连接。
在具体实施中,可选地,CPU接收到的NVDIMM-F的热插拔信号可以来自热插拔指令接收器。可以在热插拔模块上设置一个输入装置,即热插拔指令接收器。热插拔指令接收器可以是一个按钮,用户需要将NVDIMM-F热插拔时,先按下按钮;热插拔指令接收器接收到用户输入的热插拔指令后,向CPU发出热插拔信号。
可选地,CPU接收到的NVDIMM-F的热插拔信号还可以来自DIMM插槽的热插拔检测器。通过DIMM插槽上的热插拔检测器,用户可以直接对NVDIMM-F进行热插拔。
需要说明的是,热插拔指令接收器和热插拔检测器可以同时存在。
正常情况下,如果CPU正在控制向NVDIMM-F写数据或者从NVDIMM-F中读数据,需要NVDIMM-F反馈一个信号,在这期间如果用户拔掉NVDIMM-F,即中断了数据连接的话,CPU可能会处于较长的等待时间,可能就会造成死机。那么对应热插拔模块的,CPU需要有一个热插拔处理机制。这个热插拔处理机制可以是CPU在数据连接中断后,检查数据连接中断的原因,可能是连接线路出现松动或故障,这时需要及时报错,并在预设时间内,线路未重新连接的情况下终止当前的数据传输任务;如果接收到热插拔信号后,即可直接终止当前的数据传输任务。通过这个热插拔处理机制,可避免在数据连接中断后CPU等待时间过长。
本发明提供的基于NVDIMM-F的存储方法,还包括当CPU接收到NVDIMM-F的热插拔信号时,启动对应的热插拔处理机制,这样可以方便用户对NVDIMM-F的热插拔,避免NVDIMM-F热插拔后CPU等待时间过长。
在上述实施例的基础上,在另一实施例中,考虑到实际应用中的各种情况,还可以通过PCIe插槽扩展PCIe设备或SAS设备,在通过NVDIMM-F直接存储数据的基础上,本发明并不限定其他扩展设备的种类或数量。
上文详述了基于NVDIMM-F的存储方法对应的各个实施例,在此基础上,本发明还公开了与上述方法对应的基于NVDIMM-F的存储系统。
图3为本发明实施例提供的一种基于NVDIMM-F的存储系统的示意图。如图3所示,基于NVDIMM-F的存储系统包括:用于接收并处理待存储数据的CPU 301,与CPU 301连接的用于存储待存储数据的NVDIMM-F 302。
可选地,NVDIMM-F 302可以通过DDR4总线和与DDR4总线连接的DIMM插槽与CPU301连接,也可以通过DDR5总线或者其他适用的总线与DIMM插槽连接。
本发明实施例提供的基于NVDIMM-F的存储系统,包括:用于接收并处理待存储数据的CPU,与CPU连接的用于存储待存储数据的NVDIMM-F。本存储系统通过将待存储数据直接存储在NVDIMM-F,大大提升了待存储数据传输的速率。NVDIMM-F具有映射到内存地址空间的固态大容量内存NAND Flash,直接将数据存储在NVDIMM-F中,相对于通过PCIe总线将待存储数据下传到固态硬盘SSD等存储介质中速率会提升许多。
在上述实施例的基础上,在另一实施例中,基于NVDIMM-F的存储系统还包括用于连接DDR4总线与DIMM插槽的,向CPU传送热插拔信号的外围电路;
相应的,CPU还用于在接收到热插拔信号后启动对应的热插拔处理机制。
在上述实施例的基础上,在另一实施例中,基于NVDIMM-F的存储系统还包括与所述外围电路连接的用于在接收到用户的热插拔指令后将热插拔信号发送至所述CPU的热插拔指令接收器。
在上述实施例的基础上,在另一实施例中,基于NVDIMM-F的存储系统所述DIMM插槽还包括用于检测所述NVDIMM-F的连接情况并在所述NVDIMM-F的连接情况发生变化时向所述CPU发出热插拔信号的热插拔检测器。
由于系统部分的实施例与方法部分的实施例相互对应,因此系统部分的实施例请参见方法部分的实施例的描述,这里暂不赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的方法及系统,可以通过其它的方式实现。例如,以上所描述的实施例仅仅是示意性的,例如,模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理模块,即可以位于一个地方,或者也可以分布到多个网络模块上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。
集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,功能调用装置,或者网络设备等)执行本申请各个实施例方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上对本发明所提供的一种基于NVDIMM-F的存储方法及系统进行了详细介绍。说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (10)

1.一种基于NVDIMM-F的存储方法,其特征在于,包括:
CPU在接收到待存储数据时,将所述待存储数据发送至所述NVDIMM-F;
所述NVDIMM-F保存所述待存储数据。
2.根据权利要求1所述的存储方法,其特征在于,所述CPU将所述待存储数据发送至所述NVDIMM-F具体为:
所述CPU通过DDR4总线和与所述DDR4总线连接的DIMM插槽将所述待存储数据发送至所述NVDIMM-F。
3.根据权利要求2所述的存储方法,其特征在于,还包括:
当所述CPU接收到所述NVDIMM-F的热插拔信号时,启动对应的热插拔处理机制。
4.根据权利要求3所述的存储方法,其特征在于,所述CPU接收到所述NVDIMM-F的热插拔信号具体为:
所述CPU接收到热插拔指令接收器发出的所述NVDIMM-F的热插拔信号。
5.根据权利要求3所述的存储方法,其特征在于,所述CPU接收到所述NVDIMM-F的热插拔信号具体为:
所述CPU接收到所述DIMM插槽的热插拔检测器发出的所述NVDIMM-F的热插拔信号。
6.一种基于NVDIMM-F的存储系统,其特征在于,包括:用于接收并处理待存储数据的CPU,与所述CPU连接的用于存储所述待存储数据的NVDIMM-F。
7.根据权利要求6所述的存储系统,其特征在于,所述NVDIMM-F通过DDR4总线和与所述DDR4总线连接的DIMM插槽与所述CPU连接。
8.根据权利要求7所述的存储系统,其特征在于,还包括用于连接所述DDR4总线与所述DIMM插槽的,向所述CPU传送热插拔信号的外围电路;
相应的,所述CPU还用于在接收到所述热插拔信号后启动对应的热插拔处理机制。
9.根据权利要求8所述的存储系统,其特征在于,还包括与所述外围电路连接的用于在接收到用户的热插拔指令后将热插拔信号发送至所述CPU的热插拔指令接收器。
10.根据权利要求8所述的存储系统,其特征在于,所述DIMM插槽还包括用于检测所述NVDIMM-F的连接情况并在所述NVDIMM-F的连接情况发生变化时向所述CPU发出热插拔信号的热插拔检测器。
CN201711025822.5A 2017-10-26 2017-10-26 一种基于nvdimm‑f的存储方法及系统 Pending CN107861901A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711025822.5A CN107861901A (zh) 2017-10-26 2017-10-26 一种基于nvdimm‑f的存储方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711025822.5A CN107861901A (zh) 2017-10-26 2017-10-26 一种基于nvdimm‑f的存储方法及系统

Publications (1)

Publication Number Publication Date
CN107861901A true CN107861901A (zh) 2018-03-30

Family

ID=61696922

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711025822.5A Pending CN107861901A (zh) 2017-10-26 2017-10-26 一种基于nvdimm‑f的存储方法及系统

Country Status (1)

Country Link
CN (1) CN107861901A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109582507A (zh) * 2018-12-29 2019-04-05 西安紫光国芯半导体有限公司 用于nvdimm的数据备份和恢复方法、nvdimm控制器以及nvdimm
CN109634785A (zh) * 2018-12-29 2019-04-16 西安紫光国芯半导体有限公司 一种兼容nvdimm-p的nvdimm-n装置和方法
US11030100B1 (en) 2019-11-18 2021-06-08 International Business Machines Corporation Expansion of HBA write cache using NVDIMM

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102609344A (zh) * 2012-02-16 2012-07-25 杭州海康威视数字技术股份有限公司 多子板pci-e系统热插拔子板检测方法及其装置
CN202472486U (zh) * 2011-12-31 2012-10-03 深圳市信步科技有限公司 一种利用ddr3插槽扩展多总线的组合主板
US20150067223A1 (en) * 2013-09-02 2015-03-05 Hong Fu Jin Precision Industry (Shenzhen) Co., Ltd Hot swappable memory motherboard
US9348539B1 (en) * 2013-03-12 2016-05-24 Inphi Corporation Memory centric computing
CN106782410A (zh) * 2017-02-21 2017-05-31 昆山龙腾光电有限公司 液晶显示装置及其驱动方法
CN107169388A (zh) * 2017-06-28 2017-09-15 深圳市泰衡诺科技有限公司上海分公司 实现sim卡热插拔功能的自动化测试系统和测试方法
CN107193694A (zh) * 2017-05-27 2017-09-22 郑州云海信息技术有限公司 一种新型存储系统、存储方法及装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202472486U (zh) * 2011-12-31 2012-10-03 深圳市信步科技有限公司 一种利用ddr3插槽扩展多总线的组合主板
CN102609344A (zh) * 2012-02-16 2012-07-25 杭州海康威视数字技术股份有限公司 多子板pci-e系统热插拔子板检测方法及其装置
US9348539B1 (en) * 2013-03-12 2016-05-24 Inphi Corporation Memory centric computing
US20150067223A1 (en) * 2013-09-02 2015-03-05 Hong Fu Jin Precision Industry (Shenzhen) Co., Ltd Hot swappable memory motherboard
CN106782410A (zh) * 2017-02-21 2017-05-31 昆山龙腾光电有限公司 液晶显示装置及其驱动方法
CN107193694A (zh) * 2017-05-27 2017-09-22 郑州云海信息技术有限公司 一种新型存储系统、存储方法及装置
CN107169388A (zh) * 2017-06-28 2017-09-15 深圳市泰衡诺科技有限公司上海分公司 实现sim卡热插拔功能的自动化测试系统和测试方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109582507A (zh) * 2018-12-29 2019-04-05 西安紫光国芯半导体有限公司 用于nvdimm的数据备份和恢复方法、nvdimm控制器以及nvdimm
CN109634785A (zh) * 2018-12-29 2019-04-16 西安紫光国芯半导体有限公司 一种兼容nvdimm-p的nvdimm-n装置和方法
WO2020135412A1 (zh) * 2018-12-29 2020-07-02 西安紫光国芯半导体有限公司 用于nvdimm的数据备份和恢复方法、nvdimm控制器以及nvdimm
CN109582507B (zh) * 2018-12-29 2023-12-26 西安紫光国芯半导体股份有限公司 用于nvdimm的数据备份和恢复方法、nvdimm控制器以及nvdimm
US11966298B2 (en) 2018-12-29 2024-04-23 Xi'an Uniic Semiconductors Co., Ltd. Data backup method and data recovery method for NVDIMM, NVDIMM controller, and NVDIMM
US11030100B1 (en) 2019-11-18 2021-06-08 International Business Machines Corporation Expansion of HBA write cache using NVDIMM

Similar Documents

Publication Publication Date Title
US7970953B2 (en) Serial ATA port addressing
US20150026368A1 (en) Direct memory access to storage devices
US20140104967A1 (en) Inter-memory data transfer control unit
US10255220B2 (en) Dynamic termination scheme for memory communication
CN107844165B (zh) 硬盘热插拔实现装置
CN107861901A (zh) 一种基于nvdimm‑f的存储方法及系统
US20100023669A1 (en) Host controller disposed in multi-function card reader
US8140724B1 (en) SATA pass through port
US10860507B2 (en) Electronic systems having serial system bus interfaces and direct memory access controllers and methods of operating the same
CN101160569A (zh) 改进具有多个存储器控制器的电路的带宽的设备
US9245613B2 (en) Storage interface apparatus for solid state drive tester
CN209248436U (zh) 一种扩展板卡及服务器
CN109583032B (zh) 一种背板端vpp地址配置电路及其设计方法
KR20150100565A (ko) 랩핑된 판독 대 연속적인 판독을 갖는 메모리 서브 시스템
TWI512475B (zh) 有助於在記憶體模組和中央處理器之間進行通信的方法及相關機器可讀儲存媒體
US9158609B2 (en) Universal serial bus testing device
US20060282602A1 (en) Data transmission device and method thereof
US10852991B1 (en) Memory controller and memory controlling method where number of commands (executed by the memory controller prior to releasing host memory) is adjusted based on transmission speed of interface to host
CN103092725B (zh) 一种实现存储器中数据备份的方法及装置
US20090138673A1 (en) Internal memory mapped external memory interface
KR20240011609A (ko) 원격 서버로부터 읽은 낮은 레이턴시 데이터를 위한 데이터 프리패칭 시스템 및 방법
US20230418703A1 (en) Autonomic troubleshooting of a system of devices
CN109753459A (zh) 一种大容量数据记录器
US7418545B2 (en) Integrated circuit capable of persistent reservations
CN204189089U (zh) 一种服务器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20180330