CN107193694A - 一种新型存储系统、存储方法及装置 - Google Patents

一种新型存储系统、存储方法及装置 Download PDF

Info

Publication number
CN107193694A
CN107193694A CN201710390901.XA CN201710390901A CN107193694A CN 107193694 A CN107193694 A CN 107193694A CN 201710390901 A CN201710390901 A CN 201710390901A CN 107193694 A CN107193694 A CN 107193694A
Authority
CN
China
Prior art keywords
data
cpu
volatile memory
memory medium
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710390901.XA
Other languages
English (en)
Inventor
李鹏
郑志林
郭锐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201710390901.XA priority Critical patent/CN107193694A/zh
Publication of CN107193694A publication Critical patent/CN107193694A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0626Reducing size or complexity of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0656Data buffering arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明公开了一种新型存储系统、存储方法及装置,该新型存储系统包括:为系统供电的系统电源、中央处理器CPU、与CPU相连接用于存储CPU发送的待存储数据并将待存储数据进行缓存的非易失性存储介质;非易失性存储介质中的存储单元存储CPU发送的待存储数据,非易失性存储介质中的缓存单元将CPU发送的待存储数据进行缓存,以便CPU从缓存单元中获取所需的数据;在掉电的情况下,CPU将正在处理的数据发送到非易失性存储介质中,非易失性存储介质中的存储单元对正在处理的数据进行存储。因此,实现了通过同一个存储介质同时实现数据的存储和缓存,并且该存储系统,不需要备用电源,节省了整个机框的空间,降低了系统设计的复杂度。

Description

一种新型存储系统、存储方法及装置
技术领域
本发明涉及存储系统的领域,尤其涉及一种新型存储系统、存储方法及装置。
背景技术
目前,对于传统的存储系统的设计,一般使用内存条做cache缓存数据,并且包括异常掉电保护机制,当系统掉电时,外部供电立即切换到BBU供电,并将内存条中的cache刷新到硬盘中。例如:如图1所示,存储系统中包括CPU、DIMM(英文全称:Dual-Inline-Memory-Modules,中文全称:双列直插式存储模块)和SSD(英文全称:Solid State Drives,中文全称:固态硬盘),并且还包括BBU(英文全称:Battery Backup Unit,中文全称:备用电源组)供电系统;当CPU(英文全称:CentralProcessing Unit,中文全称:中央处理器)接收到待存储的信息时,将该待存储的信息发送到DIMM中进行缓存,当系统掉电时,将供电系统切换到BBU备用供电系统上,CPU从DIMM中拉取缓存数据,并将拉取的缓存数据保存到SSD中。
这种传统存储系统的缺点在于,系统掉电时,将缓存数据从内存条中存储到硬盘中会存在一定的延迟,并且,系统中BBU备用供电系统一般体积很大,会占用较大的面积。
发明内容
有鉴于此,本发明实施例提供了种新型存储系统、存储方法及装置,在所述新型存储系统中,用非易失性存储介质代替了缓存和硬盘,实现了通过同一个存储介质同时实现数据的存储和缓存,并且,还解决了现有技术中,在掉电的情况下,需将缓存数据通过CPU存储到硬盘中的问题;除此之外,该存储系统,不需要备用电源,节省了整个机框的空间,降低了系统设计的复杂度,而且,在相同的机体面积的情况下,得到了更大的存储容量。
本发明实施例提供的一种新型存储系统,所述系统包括:
为所述系统供电的系统电源、中央处理器CPU、与所述CPU相连接,用于存储所述CPU发送的待存储数据并将所述待存储数据进行缓存的非易失性存储介质;
其中,所述非易失性存储介质包括:缓存单元和存储单元;
所述存储单元,用于存储所述CPU发送的待存储数据;
所述缓存单元,用于将所述CPU发送的待存储数据进行缓存,以便所述CPU从所述缓存单元中获取所需的数据;
在掉电的情况下,所述CPU将正在处理的数据发送到所述非易失性存储介质中,所述非易失性存储介质中的存储单元对所述正在处理的数据进行存储。
可选的,所述非易失性存储介质包括:
NVDIMM、ReRAM或者3D Xpoint。
本发明实施例还提供了一种存储方法,所述方法应用于所述新型存储系统中,所述系统包括:系统电源、CPU、非易失性存储介质;其中所述非易失性存储介质包括:缓存单元和存储单元;
所述方法包括:
所述CPU将待存储数据发送到所述非易失性存储介质中;
所述非易失性存储介质中的缓存单元将所述待存储数据进行缓存以便所述CPU从所述缓存单元中获取所需的数据;
所述非易失性存储介质中的存储单元将所述待存储数据进行存储。
可选的,在掉电的情况下,所述CPU将待存储数据发送到所述非易失性存储介质中,包括:
在掉电情况下,所述CPU将正在处理的数据进行缓存;
将缓存的所述正在处理的数据发送到所述非易失性存储介质中。
可选的,当系统恢复供电时,还包括:
所述CPU从所述非易失性存储介质中的缓存单元获取所需的数据。
本发明实施例还提供了一种存储装置,所述装置应用于所述新型存储系统中,所述系统包括:系统电源、CPU、非易失性存储介质;其中所述非易失性存储介质包括:缓存单元和存储单元;
所述装置包括:
发送模块,用于所述CPU将待存储数据发送到所述非易失性存储介质中;
缓存模块,用于所述非易失性存储介质中的缓存单元将所述待存储数据进行缓存以便所述CPU从所述缓存单元中获取所需的数据;
存储模块,用于所述非易失性存储介质中的存储单元将所述待存储数据进行存储。
可选的,所述发送模块包括:
缓存子模块,用于在掉电情况下,所述CPU将正在处理的数据进行缓存;
发送子模块,用于将缓存的所述正在处理的数据发送到所述非易失性存储介质中。
可选的,还包括:
获取模块,用于所述CPU从所述非易失性存储介质中的缓存单元获取所需的数据。
本发明实施例中,该新型存储系统包括:为所述系统供电的系统电源、中央处理器CPU、与所述CPU相连接,用于存储所述CPU发送的待存储数据并将所述待存储数据进行缓存的非易失性存储介质;该非易失性存储介质中的存储单元存储所述CPU发送的待存储数据,该非易失性存储介质中的缓存单元将所述CPU发送的待存储数据进行缓存,以便所述CPU从所述缓存单元中获取所需的数据;并且,在掉电的情况下,所述CPU将正在处理的数据发送到所述非易失性存储介质中,所述非易失性存储介质中的存储单元对所述正在处理的数据进行存储。因此,通过本实施例的新型存储系统,用非易失性存储介质代替了缓存和硬盘,实现了通过同一个存储介质同时实现数据的存储和缓存,并且,还解决了现有技术中,在掉电的情况下,需将缓存数据通过CPU存储到硬盘中的问题;除此之外,该存储系统,不需要备用电源,节省了整个机框的空间,降低了系统设计的复杂度,而且,在相同的机体面积的情况下,得到了更大的存储容量。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1示出了传统存储系统的结构示意图;
图2示出了本发明实施例提供的一种新型存储系统的结构示意图;
图3示出了本发明实施例提供的一种存储方法的流程示意图;
图4示出了本发明实施例提供的一种存储装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参考图2,示出了本发明实施例提供的一种新型存储系统的结构示意图,在本实施例中,所述系统可以包括:
为所述系统供电的系统电源100、中央处理器CPU200、与所述CPU相连接,用于存储所述CPU发送的待存储数据并将所述待存储数据进行缓存的非易失性存储介质300;
其中,所述非易失性存储介质300包括:缓存单元301和存储单元302;
所述存储单元302,用于存储所述CPU发送的待存储数据;
所述缓存单元301,用于将所述CPU发送的待存储数据进行缓存,以便与所述CPU200进行信息交互;
在掉电的情况下,所述CPU200将正在处理的数据发送到所述非易失性存储介质中的存储单元,所述存储单元302对所述正在处理的数据进行存储。
本实施例中,非易失性存储介质可以包括缓存单元301和存储单元302,也就是说,该新型存储系统中的非易失性存储介质300可以同时实现两方面的功能:第一方面:对接收到的数据进行存储,这样即时在掉电的情况下,也不会丢失数据;第二发明:对接收到的数据进行缓存,这样可以实现高速的与CPU进行信息交互。
本实施例中,在正常情况下,CPU200将产生或者接收到的待存储数据发送到非易失性存储介质300中,非易失性存储介质300中的缓存单元301可以将这些待存储数据进行缓存,当CPU需要调取该数据时,CPU可以快速的从该缓存单元301中调取;非易失性存储介质300中的存储单元302可以将这些待存储数据进行存储,在系统掉电的情况下,也不会丢失数据。
本实施例中,在系统掉电的情况下,CPU200可能有正在处理且未处理完成的数据,在系统掉电的瞬间,CPU200可以将正在处理的数据进行缓存,并将缓存后的数据发送到非易失性存储介质300中,非易失性存储介质300中的存储单元将所述正在处理的数据进行存储,因此,即使系统掉电,也不会丢失掉这部分正在处理且未处理完成的数据。由于,CPU200可以快速的将正在处理的数据发送到非易失性存储介质300中进行存储,因此无需备用电源,在掉电的瞬间,剩余的电量足够使得CPU完成这一操作。
本实施例中,当系统恢复供电时,CPU可以直接从所述非易失性存储介质中的缓存单元获取所需的数据,这样在系统恢复供电后,可以快速的获取到所需的数据,并对获取到的数据进行处理。
本实施例中,非易失性存储介质可以包括多种不同形式的存储介质,例如可以包括:NVDIMM、ReRAM或者3D Xpoint等。
举例说明:假设非易失性存储介质为NVDIMM,可以将NVDIMM分区,一部分分区实现缓存单元的功能,另一部分区可以实现存储单元的功能。
本实施例的系统,在存储系统中通过非易失性存储介质,实现了通过同一个存储介质同时实现数据的存储和缓存,解决了现有技术中,需要应用两种不同的存储介质分别实现数据的存储和缓存,并且,也解决了现有技术中,在掉电的情况下,需将缓存数据通过CPU存储到硬盘中的问题;除此之外,该存储系统,不需要备用电源,节省了整个机框的空间,降低了系统设计的复杂度,而且,在相同的机体面积的情况下,得到了更大的存储容量。
参考图3,示出了本发明实施例提供的一种存储方法的流程示意图,在本实施例中,所述系统包括:系统电源、CPU、非易失性存储介质;其中所述非易失性存储介质包括:缓存单元和存储单元;
所述方法包括:
S301:所述CPU将待存储数据发送到所述非易失性存储介质中;
S302:所述非易失性存储介质中的缓存单元将所述待存储数据进行缓存以便与所述CPU进行信息交互;
S303:所述非易失性存储介质中的存储单元将所述待存储数据进行存储。
本实施例中,S302与所述S303可以是同时进行的,也可以是按照预设的顺序,先后进行的。
本实施例中,非易失性存储介质可以包括多种不同形式的存储介质,例如可以包括:NVDIMM、ReRAM或者3D Xpoint等。
本实施例中,在正常的情况下,CPU将产生或者接收到的待存储数据发送到非易失性存储介质中,非易失性存储介质中的缓存单元可以将这些待存储数据进行缓存,当CPU需要调取该数据时,CPU可以快速的从该缓存单元中调取;非易失性存储介质中的存储单元可以将这些待存储数据进行存储,在系统掉电的情况下,也不会丢失数据。
但是,在掉电的情况下,对于CPU正在处理而且未完成的数据,也可以进行保存,具体的S301可以包括:
在掉电情况下,所述CPU将正在处理的数据进行缓存;
并将缓存的所述正在处理的数据发送到所述非易失性存储介质中。
因此,在系统掉电的情况下,假设CPU有正在处理且未处理完成的数据,在系统掉电的瞬间,CPU可以将正在处理的数据进行缓存,并将缓存后的数据发送到非易失性存储介质中,非易失性存储介质中的存储单元将所述正在处理的数据进行存储,因此,即使系统掉电,也不会丢失掉这部分正在处理且未处理完成的数据。
本实施例中,当系统恢复供电时,还包括:
所述CPU从所述非易失性存储介质中的缓存单元获取所需的数据。
因此,当系统恢复供电时,CPU可以直接从所述非易失性存储介质中的缓存单元获取所需的数据,这样在系统恢复供电后,可以快速的获取到相关的数据,并对数据进行处理。
本实施例中,在系统正常供电的情况下,存储系统中的非易失性存储介质,可以同时对接收到的数据进行存储和缓存,这样即时在系统掉电后,保存在非易失性存储介质中的数据也不会丢失,并且,在系统掉后,CPU可以将正在处理的数据发送到非易失性存储介质中进行保存,当系统恢复供电后,CPU可以直接非易失性存储介质中获取相关的数据。
参考图4,示出了本发明实施例提供的一种存储装置的结构示意图,在本实施例中,所述装置应用于所述新型存储系统中,所述系统包括:系统电源、CPU、非易失性存储介质;其中所述非易失性存储介质包括:缓存单元和存储单元;
所述装置包括:
发送模块401,用于所述CPU将待存储数据发送到所述非易失性存储介质中;
缓存模块402,用于所述非易失性存储介质中的缓存单元将所述待存储数据进行缓存以便所述CPU从所述缓存单元中获取所需的数据;
存储模块403,用于所述非易失性存储介质中的存储单元将所述待存储数据进行存储。
可选的,所述发送模块包括:
缓存子模块,用于在掉电情况下,所述CPU将正在处理的数据进行缓存;
发送子模块,用于将缓存的所述正在处理的数据发送到所述非易失性存储介质中。
可选的,还包括:
获取模块,用于所述CPU从所述非易失性存储介质中的缓存单元获取所需的数据。
通过本实施例的装置,在系统正常供电的情况下,存储系统中的非易失性存储介质,可以同时对接收到的数据进行存储和缓存,这样即时在系统掉电后,保存在非易失性存储介质中的数据也不会丢失,并且,在系统掉后,CPU可以将正在处理的数据发送到非易失性存储介质中进行保存,当系统恢复供电后,CPU可以直接非易失性存储介质中获取相关的数据。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (8)

1.一种新型存储系统,其特征在于,所述系统包括:
为所述系统供电的系统电源、中央处理器CPU、与所述CPU相连接,用于存储所述CPU发送的待存储数据并将所述待存储数据进行缓存的非易失性存储介质;
其中,所述非易失性存储介质包括:缓存单元和存储单元;
所述存储单元,用于存储所述CPU发送的待存储数据;
所述缓存单元,用于将所述CPU发送的待存储数据进行缓存,以便所述CPU从所述缓存单元中获取所需的数据;
在掉电的情况下,所述CPU将正在处理的数据发送到所述非易失性存储介质中,所述非易失性存储介质中的存储单元对所述正在处理的数据进行存储。
2.根据权利要求1所述的系统,其特征在于,所述非易失性存储介质包括:
NVDIMM、ReRAM或者3D Xpoint。
3.一种存储方法,其特征在于,所述方法应用于所述新型存储系统中,所述系统包括:系统电源、CPU、非易失性存储介质;其中所述非易失性存储介质包括:缓存单元和存储单元;
所述方法包括:
所述CPU将待存储数据发送到所述非易失性存储介质中;
所述非易失性存储介质中的缓存单元将所述待存储数据进行缓存以便所述CPU从所述缓存单元中获取所需的数据;
所述非易失性存储介质中的存储单元将所述待存储数据进行存储。
4.根据权利要求3所述的方法,其特征在于,在掉电的情况下,所述CPU将待存储数据发送到所述非易失性存储介质中,包括:
在掉电情况下,所述CPU将正在处理的数据进行缓存;
将缓存的所述正在处理的数据发送到所述非易失性存储介质中。
5.根据权利要求4所述的方法,其特征在于,当系统恢复供电时,还包括:
所述CPU从所述非易失性存储介质中的缓存单元获取所需的数据。
6.一种存储装置,其特征在于,所述装置应用于所述新型存储系统中,所述系统包括:系统电源、CPU、非易失性存储介质;其中所述非易失性存储介质包括:缓存单元和存储单元;
所述装置包括:
发送模块,用于所述CPU将待存储数据发送到所述非易失性存储介质中;
缓存模块,用于所述非易失性存储介质中的缓存单元将所述待存储数据进行缓存以便所述CPU从所述缓存单元中获取所需的数据;
存储模块,用于所述非易失性存储介质中的存储单元将所述待存储数据进行存储。
7.根据权利要求6所述的装置,其特征在于,所述发送模块包括:
缓存子模块,用于在掉电情况下,所述CPU将正在处理的数据进行缓存;
发送子模块,用于将缓存的所述正在处理的数据发送到所述非易失性存储介质中。
8.根据权利要求7所述的装置,其特征在于,还包括:
获取模块,用于所述CPU从所述非易失性存储介质中的缓存单元获取所需的数据。
CN201710390901.XA 2017-05-27 2017-05-27 一种新型存储系统、存储方法及装置 Pending CN107193694A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710390901.XA CN107193694A (zh) 2017-05-27 2017-05-27 一种新型存储系统、存储方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710390901.XA CN107193694A (zh) 2017-05-27 2017-05-27 一种新型存储系统、存储方法及装置

Publications (1)

Publication Number Publication Date
CN107193694A true CN107193694A (zh) 2017-09-22

Family

ID=59874727

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710390901.XA Pending CN107193694A (zh) 2017-05-27 2017-05-27 一种新型存储系统、存储方法及装置

Country Status (1)

Country Link
CN (1) CN107193694A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107861901A (zh) * 2017-10-26 2018-03-30 郑州云海信息技术有限公司 一种基于nvdimm‑f的存储方法及系统
CN109144778A (zh) * 2018-07-27 2019-01-04 郑州云海信息技术有限公司 一种存储服务器系统及其备份方法、系统及可读存储介质
CN109634785A (zh) * 2018-12-29 2019-04-16 西安紫光国芯半导体有限公司 一种兼容nvdimm-p的nvdimm-n装置和方法
CN112799595A (zh) * 2021-02-02 2021-05-14 联想(北京)有限公司 数据处理方法、设备及存储介质
WO2023024863A1 (zh) * 2021-08-24 2023-03-02 厦门紫光展锐科技有限公司 系统芯片和电子设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102662802A (zh) * 2012-05-08 2012-09-12 无锡云动科技发展有限公司 基于非易失性内存的全系统断电恢复方法及设备
US20150089118A1 (en) * 2013-09-20 2015-03-26 Sandisk Technologies Inc. Methods, systems, and computer readable media for partition and cache restore
US20150220281A1 (en) * 2009-08-11 2015-08-06 International Business Machines Corporation Secure Memory System with Fast Wipe Feature
CN104881375A (zh) * 2014-05-28 2015-09-02 陈杰 存储系统掉电数据保护方法和装置
CN106469123A (zh) * 2015-08-10 2017-03-01 北京忆恒创源科技有限公司 一种基于nvdimm的写缓存分配、释放方法及其装置
CN106569964A (zh) * 2015-10-13 2017-04-19 中兴通讯股份有限公司 掉电保护方法、装置、系统以及内存条

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150220281A1 (en) * 2009-08-11 2015-08-06 International Business Machines Corporation Secure Memory System with Fast Wipe Feature
CN102662802A (zh) * 2012-05-08 2012-09-12 无锡云动科技发展有限公司 基于非易失性内存的全系统断电恢复方法及设备
US20150089118A1 (en) * 2013-09-20 2015-03-26 Sandisk Technologies Inc. Methods, systems, and computer readable media for partition and cache restore
CN104881375A (zh) * 2014-05-28 2015-09-02 陈杰 存储系统掉电数据保护方法和装置
CN106469123A (zh) * 2015-08-10 2017-03-01 北京忆恒创源科技有限公司 一种基于nvdimm的写缓存分配、释放方法及其装置
CN106569964A (zh) * 2015-10-13 2017-04-19 中兴通讯股份有限公司 掉电保护方法、装置、系统以及内存条

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
黑子训练营: "理论上比SSD快千倍 英特尔:内存硬盘合体", 《黑子训练营微信公众号HTTPS://MP.WEIXIN.QQ.COM/S/BD3U1CJP8JKVCPCZG4YRXG》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107861901A (zh) * 2017-10-26 2018-03-30 郑州云海信息技术有限公司 一种基于nvdimm‑f的存储方法及系统
CN109144778A (zh) * 2018-07-27 2019-01-04 郑州云海信息技术有限公司 一种存储服务器系统及其备份方法、系统及可读存储介质
CN109634785A (zh) * 2018-12-29 2019-04-16 西安紫光国芯半导体有限公司 一种兼容nvdimm-p的nvdimm-n装置和方法
CN112799595A (zh) * 2021-02-02 2021-05-14 联想(北京)有限公司 数据处理方法、设备及存储介质
CN112799595B (zh) * 2021-02-02 2023-06-23 联想(北京)有限公司 数据处理方法、设备及存储介质
WO2023024863A1 (zh) * 2021-08-24 2023-03-02 厦门紫光展锐科技有限公司 系统芯片和电子设备

Similar Documents

Publication Publication Date Title
CN107193694A (zh) 一种新型存储系统、存储方法及装置
US7904647B2 (en) System for optimizing the performance and reliability of a storage controller cache offload circuit
KR101243999B1 (ko) 반도체 저장소 장치를 위한 알람 기반 백업 및 복구
US9229816B2 (en) Hybrid system architecture for random access memory
KR101200998B1 (ko) 멀티 pci 버스 스위칭을 갖는 하이브리드 raid 컨트롤러
US20130304872A1 (en) Apparatus, system, and method for a storage area network
CN104025066B (zh) 用于能量高效计算的异构存储器晶片堆叠
EP2893452A2 (en) Large-scale data storage and delivery system
TWI534608B (zh) 具有中平面的混合存儲系統及其提供方法
CN103049225A (zh) 一种双控双活的存储系统
US7293197B2 (en) Non-volatile memory with network fail-over
US20130091319A1 (en) Cross-boundary hybrid and dynamic storage and memory context-aware cache system
KR20120010150A (ko) 멀티 레벨 raid 구조를 위한 하이브리드 저장 시스템
CN103049220A (zh) 存储控制方法、存储控制装置和固态存储系统
KR20120089214A (ko) Raid 기반 저장소 컨트롤 보드
KR101512741B1 (ko) 반도체 저장 장치를 위한 네트워크 사용 가능 raid 컨트롤러
KR101200997B1 (ko) 멀티 pci 버스 스위칭을 갖는 raid 컨트롤러
CN101387943A (zh) 一种存储设备以及缓存数据的方法
CN116074179B (zh) 基于cpu-npu协同的高扩展节点系统及训练方法
CN201781507U (zh) 一种共享Cache结构的高性能VTL系统
WO2013066042A1 (en) Asynchronous data shift and backup between asymmetric data sources
WO2013005995A2 (en) Redundant array of independent disk (raid) controlled semiconductor storage device (ssd)-based system having a high-speed non-volatile host interface
KR101209922B1 (ko) 반도체 저장 장치 기반 시스템용 적응형 캐시
CN109542824A (zh) 设备间信息转发中介装置以及信息交换系统
CN104050108A (zh) 一种存储设备、系统及数据存储方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170922

RJ01 Rejection of invention patent application after publication