CN1078033C - 检测载波恢复和符号定时恢复完成的电路及方法和一hdtv - Google Patents

检测载波恢复和符号定时恢复完成的电路及方法和一hdtv Download PDF

Info

Publication number
CN1078033C
CN1078033C CN96109358A CN96109358A CN1078033C CN 1078033 C CN1078033 C CN 1078033C CN 96109358 A CN96109358 A CN 96109358A CN 96109358 A CN96109358 A CN 96109358A CN 1078033 C CN1078033 C CN 1078033C
Authority
CN
China
Prior art keywords
signal
direct current
circuit
output
current estimated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN96109358A
Other languages
English (en)
Other versions
CN1147742A (zh
Inventor
韩东锡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1147742A publication Critical patent/CN1147742A/zh
Application granted granted Critical
Publication of CN1078033C publication Critical patent/CN1078033C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/85Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression
    • H04N19/89Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression involving methods or arrangements for detection of transmission errors at the decoder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits
    • H04L27/066Carrier recovery circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Television Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Television Receiver Circuits (AREA)

Abstract

一种用于检测载波恢复和符号定时恢复完成的电路,及其检测方法,和采用这种电路与方法的高清晰度TV,在该HDTV中,载波恢复和符号定时恢复的完成是根据这样的事实来检测的,即,当载波被恢复时,产生一个直流偏移,和当符号定时被恢复时,该偏移非常轻微的变化,在检测信号产生以后,均衡器和其余各部件开始操作,以使,在一个短的时间周期内,可以达到正常操作的条件。

Description

检测载波恢复和符号定时恢复完 成的电路及方法和一HDTV
本发明涉及用于检测载波恢复和符号定时恢复(symbol timing recovery)完成的电路,及其方法,和采用这种电路与方法的高清晰度电视(HDTV),更具体地,涉及能够在HDTV接收机中的一个短的时间周期内稳定操作的检测载波恢复和符号定时恢复完成的电路及其方法。
多年来,已经在发展具有大屏幕和高分辨率的电视方面作出了多方的努力。作为这种发展的结果,基于多付尼奎斯特取样编码(mvltiple sub-NyqisT(MUSE))的第一个高清晰度电视广播以模拟传送的方式在日本投入使用。
在美国,Grand Alliance(GA)委员会已经提出了用于HDTV制式的技术标准。GA委员会已采纳残留边带(VSB)调制作为GA-HDTV调制标准。具体来讲,利用8电平的8-VSB和利用16电平的16-VSB,作为GA-HDTV的调制标准,已分别被采纳用作陆地广播模式和高速电缆(high speed cable)模式。
图1是由GA委员会提出的一种常规的HDTV的示意性方框图。在图1中,调谐器102从天线选择一个试图接收的TV频道信号。通常,调谐器102的输出是一个其中心频率为44MHZ和其带宽为6MHZ的已调HDTV信号。
但是,由于调谐器102的内部滤波器的非理想特性,调谐器102的输出包括邻近频道的信号,而不光是通过试图接收的6MHZ带宽的HDTV信号。由于邻近频道信号对于试图接收的频道信号的干扰,调谐器102的输出被其带宽精确为6MHZ的表面声波滤波器(SAW)104滤波。
中频(IF)放大器106保持模/数(A/D)变换器110的输入处于一个适当的电平。IF放大器106的增益响应于来自AGC电路114的一个自动增益控制(AGC)信号输出而受到控制。这里,适当的电平是通过加一个直流偏移1.25到±1、±3、±5、±7的8个电平上得到的-5.75、-3.75、-1.75、0.25、2.25、4.25、6.25和8.25。
另外,调谐器102包括一个射频(RF)放大器。如果IF放大器106的增益不够,射频RF放大器响应于来自AGC电路114的AGC信号放大接收的信号。
另一方面,在对HDTV接收机加电以后,首要操作应当是通过精密控制调谐器102的同步频率完成恢复载波。频率和相位锁定环(FPLL)电路108通过跟踪存在于IF放大器106的输出信号中的导频信号(pilot signal),和调整调谐器102的本机振荡频率以使导频信号以零Hz频率存在,执行载波恢复。
IF放大器106的输出然后被恢复的载波相乘,从而解调出一个基带信号。
A/D变换器110根据在符号时钟恢复电路112中恢复的符号时钟信号。变换FPLL电路108的输出为数字信号。该符号时钟恢复电路112称为符号定时恢复电路。符号时钟恢复电路112估算A/D变换器110的取样点,和产生整个系统的操作时钟信号。
直流偏移去除器(DC offset remover)116去除直流偏移,该偏移来自被变换的数字数据的导频信号和A/D变换器的非线性。当该信号被发送时,一个小的1.25的数字直流电平被加到4-符号数据段同步字上,该同步字在发送前具有诸如+5、-5、-5和+5的信号电平,和加到具有随机电平的包括±1、±3、±5和±7的8个电平的832-符号数据。这提供了加导频信号到数据信号上的效果。另外,图1的A/D变换器110表示出非线性特性。由此,为了恢复原来的信号电平,接收机应当去除由导频信号带来的1.25的直流偏移和由A/D变换器110的非线性产生的直流偏移。直流偏移去除器116检测场同步数据的平均直流偏移,和从A/D变换器110的输出中减去检测的平均的直流偏移,由此去除了直流偏移。
这里,如图2所示,HDTV数据帧是由两场组成的,其每场包括一个场同步字段和312个数据字段。每个数据字段包括伴随4个符号段同步脉冲的832个数据。也就是说,如图3所示,一个数据字段由包括832个符号(包括数据和前向纠错(FEC))和4个符号的数据字段的同步脉冲的836符号组成。该数据字段同步脉冲在每个数据字段的开始,插入到一个8电平数字数据流。这里,该数据字段同步脉冲由诸如+5、-5、和-5,+5之类的四个符号的预定码型组成,和其余的数据由随机信号组成。
在如图2所示的每场的场同步字段中,相关于所有的511个符号的参考场同步信号被记录。第一和第二场同步字段FIELD SYNC#1和FIELD SYNC#2的参考场同步信号具有相同的绝对值,但是其符号彼此是不同的。因为1.25的直流偏移被加到参考场同步信号上,第一和第二参考场同步信号的平均值变为直流偏移。直流偏移去除器116计算该平均值,
均衡器118去除多径失真(multi-path distortion)。这种多径失真在陆地广播的情况下,是由于通过地表、建筑物和飞机的电磁波的反射引起的多径信道传输所引起的。多径失真导致图像与其它相对于原来信号的图像被延迟和衰减的图像相重迭,和畸变了HDTV信号的频率特性。
相位跟踪环(PTL)120纠正未能由FPLL 108完全消除的相位误差。
另一方面,在被发送之前,该信号被Reed-Solomon(RS)编码方式编码、交错和格子编码调制(TCM),以便减少传输期间所产生的符号差错。信道解码器122解码该编码的数据,信道解码器122格子解调PTL 120的输出和去交错格子解码的数据。因为去交错的数据是利用RS码被乘积编码的,所以执行利用奇偶性的乘积编码(Product-coded)数据的纠错解码的信号处理。
源解码器124可变长度解码从信道解码器122输出的纠错解码数据和反量化可变长度解码数据。另外源解码器124按照在编码处理期间所用的量化级大小,相对于反量化数据,执行一种反离散余弦变换(IDCT),和恢复该被压缩的数据为原来的数据,然后显示该结果在显示器126上。
按照上述的发射机的每个部件的操作顺序,第一步骤将是载波恢复的完成。然后,由符号时钟恢复电路恢复符号的定时。此后,其余的各部件,诸如均衡器按顺序操作。
因此,为了在短时间周期内正常操作,当载波恢复和符号定时恢复两者完成时,希望均衡器和后续的各部件进行操作。也就是说,按照如图1所示的常规的HDTV接收机,在将电源刚刚加到其上以后,所有的各个部件同时开始操作,即使在完成了载波恢复和符号定时恢复后纠错数据被输入到均衡器,也将花费一些时间用于均衡器和后续各部件从瞬间不正常达到正常操作的条件。在一种坏的条件下,对于均衡器和后续部件达到正常操作条件所要求的时间可能长于对于载波恢复和符号定时恢复所要求的时间。
因此,要求一种用于检测载波恢复和符号定时恢复是否完成的设备。
本发明的第一个目的是提供一种用于检测在一个短的时间周期内,信号接收机达到正常操作条件的载波恢复和符号定时恢复的完成的电路。
本发明的第二个目的是提供一种具有检测载波恢复和符号定时恢复的完成功能的HDTV。
本发明的第三个目的是提供一种检测在一个短的时间周期内,信号接收机达到正常操作条件的载波恢复和符号定时恢复的完成的方法。
为了实现第一个目的,提供一种用于检测载波恢复和符号定时恢复完成的电路,包括:在一个接收机中接收的信号的载波恢复,该接收的信号利用恢复的载波被解调为基带信号,该解调信号的符号定时被恢复,该解调信号按照恢复的符号定时被均衡,和经均衡的信号被解码,该电路包括以下装置:用于计算在一个预定的符号单元中各解调的信号的平均值和作为直流估算值输出该平均值的估算装置;用于响应于该直流估算值检测载波恢复的完成的第一检测装置;响应于两个连续的直流估算值之间的差用于检测符号定时恢复的完成的第二检测装置;和响应于第一和第二检测装置的输出产生一个操作控制信号的发生装置,用于控制该解调信号的均衡和解码。
为了实现第二个目的,提供一种高分辨率的电视(HDTV),包括:一个用于从接收的HDTV信号中选择试图要接收的信道信号的调谐器;一个用于放大该调谐器的输出的中频(IF)放大器;一个频率和相位锁定环(FPLL)电路,用于通过跟踪存在于IF放大器的输出信号中的一个导频信号恢复载波,和利用该恢复的载波解调IF放大器的输出信号为基带信号;一个用于变换FPLL电路的输出信号为一个数字信号的模/数(A/D)变换器;一个符号时钟恢复电路,用于从A/D变换器的输出中恢复符号时钟和估算A/D变换器的取样时间点;一个直流偏移去除器,用于在预定符号单元中计算作为直流估算值的A/D变换器的输出的平均值,和从该A/D变换器的输出中减去获得的直流估算值,从而去除直流偏移;一个检测信号发生器,响应于该直流估算值和两个连续直流估算值的差,用于产生表示载波恢复和符号定时恢复是否已完成的检测信号;一个均衡器,响应于该检测信号,用于均衡偏移去除器的输出;一个相位跟踪环(PTL)电路,用于纠正均衡器的输出的由FPLL电路未能完全消除的相位误差;一个信道解码器,用于格子解码PTL电路的输出和格子解码数据的纠错解码;和一个源解码器,用于扩展纠错解码的数据。
为了实现第三个目的,提供一种接收机中通过信号处理,检测载波恢复和符号定时恢复完成的方法,其中接收信号的载波被恢复,利用被恢复的载波将该接收的信号被解调为基带信号,解调信号的符号定时被恢复,按照被恢复的符号定时解调的信号被均衡,和被均衡的信号被解码,该检测方法包括以下步骤:
(a)利用计算在预定符号单元中的各解调信号的平均值估算一个直流估算值;(b)响应于该直流估算值,产生一个代表载波恢复是否已完成的第一检测信号;(c)响应于两个连续直流估算值之间的差,产生代表符号定时恢复是否已完成的第二检测信号;和(d)响应于在步骤(b)和(c)的第一和第二检测信号,产生一个用于控制解调信号的均衡和解码的操作控制信号。
本发明的上述目的和优点通过参照附图及结合优选实施例的详细描述将更加明显,附图简要说明:
图1是一种常规的HDTV的示意性方框图;
图2是表示一种HDTV数据帧结构的图;
图3是表示一种HDTV数据段结构的图;
图4是按照本发明的一个优选实施例的HDTV示意性方框图;
图5是表示一种8电平VSB的传输信号的星座的图;
图6是在未锁定频率状态下的一种VSB传输信号杂散图;
图7是表示在图4中的检测信号发生器的电路图;
图8是按照本发明的另一个优选实施例的HDTV示意性方框图。
参照图4,将描述按照本发明的HDTV的结构和操作。这里,与图1相同的参考符号表示与图1所示的那些结构相同的结构和其描述及操作将被省略。因此,按照本发明的HDTV将着重对部分A的结构描述,这部分是与图1的常规的HDTV不相同的。
在图4中,直流偏移估算器130估算预定数目N个符号的平均值,和将一个直流频率偏移估算值或直流估算值DC EST输出到直流偏移去除器140和载波与符号定时恢复完成检测信号发生器150(下文称为“检测信号发生器”)。另外,直流偏移估算器130将一个具有N个符号周期的时钟信号输出到检测信号发生器150。
直流偏移去除器140包括一个减法器,该减法器从A/D变换器110的输出中减去估算值DC-EST,因此去除直流偏移。
检测信号发生器150响应于估算值DC-EST和时钟信号CLK产生一个恢复完成检测信号(下文称为“检测信号”)。
均衡器160响应于检测信号发生器150产生的检测信号进行操作。之后,下面的各部件进行操作。
这里,直流偏移估算器130可以包括在直流偏移去除器140中或包括在检测信号发生器150中。
图5表示在正常状态下复数平面上的8电平VSB传输信号的星座。原来的8电平VSB信号具有8个电平,-7、-5、-1、1、3、5和7,一个1.25直流值被加到上述各电平上,产生如图5所示具有电平-5.75、-3.75、-1.75、0.25、2.25、4.25、6.25或8.25的信号。事实上,VSB接收机仅处理信号的实数分量,而不是复数分量。在图5中,A/D变换器110的输出在Hilbert变换以后是按复数信号表示的。
如果载波未被精确地恢复和存在一个频率误差,则所接收信号的估算直流值的平均数接近于零,因为VSB传送信号的复数频率被杂散在原点周围,这样坐标轴可以在任意方向上连续地旋转,如图6所示。因此,该平均值接近于零。
当载波被恢复时,所接收的信号的直流电平接近于1.25。另外,当符号定时恢复完成时,直流电平的变化将是非常小的。考虑到这种因素,检测信号发生器150被按图7来构成。
图7是如图4所示的检测信号发生器的电路图。在图7中,直流偏移估算器130的输入端口连接到图4所示的A/D变换器的输出端口,和其输出端口连接到图4所示的直流偏移去除器140的输入端口。
检测信号发生器150包括:第一比较器151,它的第一输入端口X和时钟端口被分别连接到直流偏移估算器130的数据输出端口和时钟输出端口,和它的第二输入端口Y接收第一阈值;单位延迟器152,其输入端口和时钟端口分别连接到直流偏移估算器130的数据输出端口和时钟输出端口;减法器153,其被减端口和时钟端口分别连接到直流偏移估算器130的数据输出端口和时钟输出端口,和其减数端口连接到单位延迟器152的输出端口;绝对值电路154,其输入端口连接到减法器153的输出端口和其时钟端口连接直流偏移估算器130的时钟输出端口;第二比较器155,其第一输入端口X连接到绝对值电路154的输出端口,其第二输入端口Y接收第二阈值,和其时钟端口连接到直流偏移估算器130的时钟输出端口;和逻辑“与”门156,其第一和第二输入端口逻辑到第一和第二比较器151和155的输出端口,和其输出端口连接到均衡器160的启动端口。
图7所示的电路按下面方式操作。直流偏移估算器130计算从A/D变换器110输出的N个符号的平均值和作为直流估算值DC EST输出该平均值。每当一个新的平均值DC EST输出时,基于N个符号周期的时钟信号CLK也被输出。
第一比较器151确定是否载波已被完全恢复,如果从直流偏移估算器130输出的估算值DC EST大于第一阈值,输出“1”,和反之输出“0”。从第一比较器151输出“1”意味着载波在图4所示的FPLL电路108中被完全恢复。也就是说,如果载波未被完全恢复,直流偏移的平均值如图6的杂散图所示,将几乎为“0”。相反,如果载波完全被恢复,如图5所示每个直流偏移电平接近1.25。这里,第一阈值可以设置在大于零和小于1.25的值。
单位延迟器152按照具有N个符号周期的时钟信号CLK,延迟从直流偏移估算器130输出的估算值DC EST,和将该被延迟的直流估算值输出到减法器153的减数端口。
减法器153按照时钟CLK,从输入到被减端口的估算值DC EST中减去被单位延迟器152延迟了的直流估算值。
绝对值电路按照CLK,计算减法器153输出的绝对值和然后将该绝对值输出到第二比较器155的第一输入端口X。
第二比较器155确定符号定时恢复是否已完全实现,如果两个连续的估算值DC EST之间的差小于第二阈值,则输出一个“1”,和反之输出一个“0”。从第二比较器155输出“1”意味着符号时钟恢复已由图4所示的符号时钟恢复电路112完全实现。也就是说,当符号时钟被恢复时,定时误差降低,从而估算值DC EST之间的差降低。
简言之,如果载波未被恢复,直流偏移是“0”,和如果载波被完全恢复,即,频率被锁定,直流偏移值被产生。当正在被锁定时,定时误差降低。最后,当符号定时被恢复时,直流偏移值非常轻微地变化。
如果第一和第二比较器151和152的输出都是“1”,则逻辑“与”门156的输出变为“1”。这导致代表载波恢复和符号定时恢复完成的检测信号被输出到图4所示的均衡器118的启动端口,当接收到该检测信号时,均衡器118开始进行操作,并且其余的各部件按照均衡器118的操作而操作。
图8是按照本发明的另一个优选实施例的HDTV的示意性方框图。这里,相同的参考标号表示与图4相同的部件和其描述与操作将予以省略。
因此,如图8所示的HDTV将着重对不同于图4所示的HDTV的部分B的结构进行描述。
在图8中,A/D变换器170变换从IF放大器106输出的放大的IF信号为一个数字信号。
数字频率和相位锁定环(DFPLL)180利用包含在从A/D变换器170输出的数据中的导频信号恢复载波,并且利用被恢复的载波乘以A/D变换器170的数据输出,从而提取基带数据。
当多径干扰不能使从DFPLL 180输出的数据能量为最小时,匹配滤波器190减小各符号之间的干扰至最小。
符号时钟恢复电路200恢复该符号的时钟信号,和该A/D变换器170按照被恢复的符号时钟信号取样该数据。
AGC 210响应于匹配滤波器190的输出信号的幅度产生一个AGC信号和然后将该AGC信号输出到调谐器102和IF放大器106。在IF放大器106中,响应于从AGC 210输出的AGC信号,其增益受到控制,以使输入匹配滤波器的信号电平被适当保持。另外,如果IF放大器的增益不够,响应于AGC信号调谐器102内部的RF放大器进一步放大该信号。
匹配滤波器190的输出被输入到直流偏移估算器130和直流偏移去除器140。直流偏移估算器130和直流偏移去除器140后面的各部件的操作是与参照图4所描述的操作相同的操作。在本发明的上述描述中,将该HDTV接收一个8个电平VSB信号作为例子描述。但是,本发明的范围并不限于所说明的这种特定形式。
如上所述,按照本发明的HDTV,载波恢复和符号定时恢复的完成是根据当载波被恢复时产生直流偏移,和当符号定时恢复时该偏移稍微变化的事实来检测的,和然后均衡器和其余各部件被启动。因此,在短的时间周期内可以进行正常操作。

Claims (14)

1、一种用于检测载波恢复和符号定时恢复完成的电路,其包含在一个接收机中,在该接收机中:恢复接收信号的载波,利用所恢复的载波将所接收的信号解调为基带信号,恢复所述解调信号的符号定时,按照所述恢复的符号定时均衡所述解调信号,和解码经均衡的信号,其特征在于,该电路包括:
估算装置,用于在一个预定的符号单元中计算所述各解调的信号的平均值和输出该平均值作为直流估算值;
第一检测装置,用于响应于所述直流估算值检测载波恢复的完成;
第二检测装置,用于响应于两个连续的直流估算值之间的差,检测符号定时恢复的完成;和
发生装置,用于响应于所述第一和第二检测装置的输出,产生一个操作控制信号,用于控制该解调信号的均衡和解码。
2、按照权利要求1所述的用于检测载波恢复和符号定时恢复完成的电路,其中,所述第一检测装置包括一个第一比较器,用于比较所述直流估算值与第一阈值,和输出一个代表载波恢复是否已经完成的第一比较信号。
3、按照权利要求1所述的用于检测载波恢复和符号定时恢复完成的电路,其中,所述第二检测装置包括:
延迟器,用于延迟所述直流估算值一个预定符号周期;
减法器,用于从所述估算装置输出的当前直流估算值中减去所述延迟器输出的直流估算值;和
第二比较器,用于比较所述减法器的输出与第二阈值,和输出一个代表符号定时恢复是否已经完成的第二比较信号。
4、一种高分辨率电视(HDTV),包括:调谐器,用于从接收的HDTV信号中选择试图要接收的信道信号;IF中频放大器,用于对所述调谐器的输出放大;FPLL频率和相位锁定环电路,用于通过跟踪存在于IF放大器的输出信号中的一个导频信号恢复载波,和利用所述恢复的载波将所述IF放大器的输出信号解调为基带信号;A/D变换器,用于变换所述FPLL电路的输出信号为一个数字信号;符号时钟信号恢复电路,用于从所述A/D变换器的输出中恢复符号时钟信号和估算所述A/D变换器的取样时间点;直流偏移去除器;均衡器;PTL相位跟踪环电路,用于纠正所述均衡器输出的由FPLL电路未能完全消除的相位误差;信道解码器,用于格子解码所述PTL电路的输出和纠错解码格子解码的数据;源解码器,用于扩展所述纠错解码的数据,其特征在于:
所述直流偏移去除器在预定的符号单元中计算作为直流估算值的所述A/D变换器的输出的平均值,和从所述A/D变换器的输出中减去获得的直流估算值,从而去除直流偏移,
一个检测信号发生器响应于所述直流估算值和两个连续直流估算值的差,用于产生代表载波恢复和符号定时恢复是否已完成的检测信号;
所述均衡器响应于所述检测信号,用于均衡所述偏移去除器的输出。
5、按照权利要求4所述的高分辨率电视,其中,所述直流偏移去除器包括:
直流偏移估算器,用于计算在一个预定的符号单元中所述A/D变换器输出的平均值和输出该平均值作为直流估算值;和
减法器,用于从所述A/D变换器的输出中减去所述直流估算值。
6、按照权利要求5所述的高分辨率电视,其中,所述检测信号发生器包括:
第一比较电路,用于比较所述直流估算值与第一阈值,和输出一个代表载波恢复是否已经完成的第一比较信号;
第二比较电路,用于比较两个连续直流估算值之间的差与第二阈值,和输出一个代表符号定时恢复是否已经完成的第二比较信号;和
逻辑“与”门,用于当所述第一和第二比较信号两者都存在时产生一个启动均衡器的检测信号。
7、按照权利要求6所述的高分辨率电视,其中,所述第二比较电路包括:
延迟器,用于将所述直流估算值延迟预定的符号周期;
减法器,用于从所述直流偏移估算器输出的当前直流估算值中减去被所述延迟器所延迟的直流估算值;
绝对值电路,用于计算从所述减法器输出的绝对值;和
比较器,用于比较所述绝对值电路的输出与第二阈值,和输出代表符号定时恢复是否已经完成的第二比较信号。
8、按照权利要求4所述的高分辨率电视,其中,还包括一个AGC自动增益控制电路,用于响应所述A/D变换器的输出产生AGC信号,和将该AGC信号输出到所述调谐器和所述IF放大器。
9、一种高分辨率电视(HDTV),包括:调谐器,用于从接收的HDTV信号中选择试图要接收的信道信号;中频(IF)放大器,用于将所述调谐器的输出进行放大的;A/D变换器;符号时钟信号恢复电路;直流偏移去除器;均衡器;PTL相位跟踪环电路;信道解码器,用于格子解码所述PTL电路的输出和纠错解码格子解码的数据;源解码器,用于扩展所述纠错解码的数据,其特征在于,
所述A/D变换器用于变换所述IF放大器的输出信号为数字信号;
所述DFPLL数字频率和相位锁定环电路,使用包括在所述A/D变换器的输出数据中的一个导频信号用于恢复载波,和利用该恢复的载波将所述A/D变换器的输出解调为基带信号;
所述符号时钟信号恢复电路,用于从所述DFPLL电路的输出中恢复符号时钟信号和估算所述A/D变换器的取样时间点;
所述直流偏移去除器,用于在预定符号单元中计算所述DFPLL电路的输出的平均值作为直流估算值,和减去从所述DFPLL电路的输出中获得的直流估算值,从而去除直流偏移;
一检测信号发生器响应于所述直流估算值和两个连续直流估算值的差,用于产生代表载波恢复和符号定时恢复是否已完成的检测信号;
所述均衡器响应于所述检测信号,用于均衡所述DFPLL电路的输出;
所述PTL相位跟踪环电路,用于纠正所述均衡器输出的由所述DFPLL电路未能完全消除的相位误差。
10、按照权利要求9所述的高分辨率电视,其中,所述偏移去除器包括:
直流偏移估算器,用于计算在一个预定的符号单位中所述DFPLL电路输出的平均值和输出该平均值作为直流估算值;和
减法器,用于从所述DFPLL电路的输出中减去所述直流估算值。
11、按照权利要求10所述的高分辨率电视,其中,所述检测信号发生器包括:
第一比较电路,用于比较所述直流估算值与第一阈值,和输出一个代表载波恢复是否已经完成的第一比较信号;
第二比较电路,用于比较两个连续直流估算值之间的差与第二阈值,和输出一个代表符号定时恢复是否已经完成的第二比较信号;和
逻辑“与”门,用于当所述第一和第二比较信号两者都存在时产生一个启动所述均衡器的检测信号。
12、按照权利要求11所述的高分辨率电视,其中,所述第二比较电路包括:
延迟器,用于将所述直流估算值延迟预定的符号周期;
减法器,用于从所述直流偏移估算器输出的当前直流估算值中减去由所述延迟器所延迟的直流估算值;
绝对值电路,用于计算从所述减法器输出的绝对值;和
比较器,用于比较所述绝对值电路的输出与第二阈值,和输出代表符号定时恢复是否已经完成的第二比较信号。
13、按照权利要求9所述的高分辨率电视,其中,还包括一个AGC自动增益控制电路,用于响应所述DFPLL电路的输出产生AGC信号,和输出该AGC信号到所述调谐器和所述IF放大器。
14、一种检测载波恢复和符号定时恢复完成的方法,通过在接收机中的信号处理在接收机中将所接收信号的载波恢复,利用该恢复的载波将所接收的信号解调为基带信号,将解调信号的符号定时恢复,解调的信号按照恢复的符号定时被均衡,和将被均衡的信号解码,其特征在于,所述检测方法包括以下步骤:
(a)通过计算在预定符号单元中的各解调信号的平均值,计算一个直流估算值;
(b)响应于该直流估算值,产生一个代表载波恢复是否被完成的第一检测信号;
(c)响应于两个连续直流估算值之间的差,产生代表符号定时恢复是否被完成的第二检测信号;
(d)响应于在步骤(b)和(c)产生的第一和第二检测信号,产生一个用于控制所述解调信号的均衡和解码的操作控制信号。
CN96109358A 1995-09-23 1996-08-01 检测载波恢复和符号定时恢复完成的电路及方法和一hdtv Expired - Fee Related CN1078033C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR31497/1995 1995-09-23
KR1019950031497A KR0170690B1 (ko) 1995-09-23 1995-09-23 반송파 및 심볼타이밍 복원완료 검출회로와 그 방법 및 이를 채용한 고해상도 텔레비젼
KR31497/95 1995-09-23

Publications (2)

Publication Number Publication Date
CN1147742A CN1147742A (zh) 1997-04-16
CN1078033C true CN1078033C (zh) 2002-01-16

Family

ID=19427644

Family Applications (1)

Application Number Title Priority Date Filing Date
CN96109358A Expired - Fee Related CN1078033C (zh) 1995-09-23 1996-08-01 检测载波恢复和符号定时恢复完成的电路及方法和一hdtv

Country Status (5)

Country Link
US (1) US5818544A (zh)
JP (1) JP3154664B2 (zh)
KR (1) KR0170690B1 (zh)
CN (1) CN1078033C (zh)
GB (1) GB2305581B8 (zh)

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2741218B1 (fr) * 1995-11-09 1997-12-12 Thomson Broadcast Systems Procede et dispositif d'estimation de non-linearite
FI101919B (fi) * 1996-11-21 1998-09-15 Nokia Telecommunications Oy Menetelmä impulssivasteen laskemiseksi ja vastaanotin
JP3475037B2 (ja) * 1997-03-14 2003-12-08 株式会社東芝 無線機
GB9723052D0 (en) * 1997-10-31 1998-01-07 Thomson Consumer Electronics High definition television vsb receiver
WO1999023821A1 (en) * 1997-10-31 1999-05-14 Thomson Licensing S.A. Network for eliminating dc offset in a received hdtv signal
US6584574B1 (en) * 1997-12-17 2003-06-24 Sony Corporation Flexible phase-locked loop system to indicate synchronization using difference between internal and external clock signals
US6133965A (en) * 1998-02-12 2000-10-17 Zenith Electronics Corporation Digital AGC control for high definition television tuner
US6384858B1 (en) * 1998-08-24 2002-05-07 Samsung Electronics Co., Ltd. Suppression of co-channel NTSC interference artifacts when extracting training signal for a DTV receiver equalizer
EP1127424B1 (en) * 1998-11-03 2004-09-29 Broadcom Corporation Dual mode qam/vsb receiver
KR100459760B1 (ko) * 1998-12-30 2005-05-24 주식회사 대우일렉트로닉스 디지털텔레비젼수신장치의자동이득제어회로및방법
KR100287867B1 (ko) * 1998-12-31 2001-05-02 구자홍 디지털 텔레비전의 타이밍 복원 장치
GB2349313A (en) * 1999-04-21 2000-10-25 Ericsson Telefon Ab L M Radio receiver
GB9912586D0 (en) * 1999-05-28 1999-07-28 Simoco Int Ltd Radio receivers
US6275554B1 (en) * 1999-07-09 2001-08-14 Thomson Licensing S.A. Digital symbol timing recovery network
US6577685B1 (en) * 1999-08-02 2003-06-10 Mitsubishi Electric Research Laboratories, Inc. Programmable digital signal processor for demodulating digital television signals
US6313772B1 (en) * 1999-08-24 2001-11-06 Thomson Licensing S.A. Complex carrier signal generator for determining cyclic wave shape
KR100464956B1 (ko) * 2000-08-17 2005-01-05 매그나칩 반도체 유한회사 적응 등화기의 동작 모드를 제어하기 위한 시스템 및 그제어 방법
US6839388B2 (en) * 2001-01-22 2005-01-04 Koninklijke Philips Electronics N.V. System and method for providing frequency domain synchronization for single carrier signals
KR100400752B1 (ko) * 2001-02-07 2003-10-08 엘지전자 주식회사 디지털 tv 수신기에서의 vsb 복조 장치
US7231000B2 (en) * 2001-10-22 2007-06-12 Broadcom Corporation System and method for DC offset compensation and bit synchronization
US6940936B2 (en) * 2001-11-26 2005-09-06 Thomson Licensing S.A. Alternate timing signal for a vestigial sideband modulator
WO2003090441A2 (en) * 2002-04-19 2003-10-30 Thomson Licensing S.A. Channel aquisition processing for a television receiver
US7038730B2 (en) * 2002-07-10 2006-05-02 Thomson Licensing Matched pulse shaping filter
KR100917186B1 (ko) * 2002-07-12 2009-09-15 엘지전자 주식회사 가변 agc를 이용한 dtv 수신기
JP4392839B2 (ja) * 2002-11-26 2010-01-06 トムソン ライセンシング 搬送波トラッキング・ループ・ロック検出器
US20050135468A1 (en) * 2003-12-19 2005-06-23 Bhushan Asuri Feed forward filter
US7301998B2 (en) * 2003-12-19 2007-11-27 Intel Corporation Filter with signal taps temporally spaced at fractional symbol intervals
US7561619B2 (en) * 2003-12-19 2009-07-14 Intel Corporation Feedback filter
CN1981513B (zh) * 2004-05-18 2010-06-16 汤姆森特许公司 补偿变化的相邻信道条件的装置和方法
DE102004028806B3 (de) * 2004-06-15 2005-12-29 Infineon Technologies Ag Empfänger für ein drahtloses Kommunikationssystem
KR100732170B1 (ko) * 2006-03-31 2007-06-27 엘지전자 주식회사 타이밍 복원 장치 및 방법
US7933348B2 (en) * 2006-09-19 2011-04-26 Industrial Technology Research Institute DC offset estimation system and method
CN101304256B (zh) * 2008-07-08 2013-05-22 北京天碁科技有限公司 一种消除直流偏置的方法
US8446531B2 (en) * 2008-07-09 2013-05-21 Texas Instruments Incorporated System and method for clock offset detection
CN102224710B (zh) * 2008-09-15 2014-08-20 卓然公司 动态多路径检测设备
JP5770077B2 (ja) * 2011-12-09 2015-08-26 ラピスセミコンダクタ株式会社 周波数オフセット除去回路及び方法並びに通信機器
US10511462B2 (en) * 2016-01-06 2019-12-17 Apple Inc. DC offset cancelation for wireless communications
CN107515327B (zh) * 2016-06-16 2020-10-30 上海华虹集成电路有限责任公司 用于iso7811协议中磁介质信号接收的峰检测电路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4941155A (en) * 1989-11-16 1990-07-10 Bell Communications Research, Inc. Method and circuitry for symbol timing and frequency offset estimation in time division multiple access radio systems
US5206887A (en) * 1989-09-26 1993-04-27 Nec Corporation Unique word detection apparatus
US5388127A (en) * 1993-02-09 1995-02-07 Hitachi America, Ltd. Digital timing recovery circuit

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4087628A (en) * 1975-06-27 1978-05-02 E-Systems, Inc. Carrier lock detector
US4079329A (en) * 1976-11-11 1978-03-14 Harris Corporation Signal demodulator including data normalization
SE470371B (sv) * 1992-06-23 1994-01-31 Ericsson Telefon Ab L M Sätt och anordning vid digital signalöverföring att hos en mottagare estimera överförda symboler
KR960020485A (ko) * 1994-11-14 1996-06-17 이헌조 에이치디티브이(hdtv) 수신장치
US5544200A (en) * 1994-12-08 1996-08-06 Titan Information Systems Corporation Acquisition of carrier phase and symbol timing through joint estimation of phase and timing adjustments

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5206887A (en) * 1989-09-26 1993-04-27 Nec Corporation Unique word detection apparatus
US4941155A (en) * 1989-11-16 1990-07-10 Bell Communications Research, Inc. Method and circuitry for symbol timing and frequency offset estimation in time division multiple access radio systems
US5388127A (en) * 1993-02-09 1995-02-07 Hitachi America, Ltd. Digital timing recovery circuit

Also Published As

Publication number Publication date
CN1147742A (zh) 1997-04-16
JPH09130690A (ja) 1997-05-16
JP3154664B2 (ja) 2001-04-09
US5818544A (en) 1998-10-06
KR970019680A (ko) 1997-04-30
KR0170690B1 (ko) 1999-03-20
GB2305581B8 (en) 2000-02-01
GB2305581A (en) 1997-04-09
GB2305581B (en) 2000-01-12
GB9615629D0 (en) 1996-09-04

Similar Documents

Publication Publication Date Title
CN1078033C (zh) 检测载波恢复和符号定时恢复完成的电路及方法和一hdtv
CN1100439C (zh) 高清晰度电视中检测场同步信号的装置和方法
CN1166190C (zh) 用于处理接收的数据流的系统中的装置和处理方法
US7660372B2 (en) Efficient header acquisition
CN1171449C (zh) 用于高清晰度电视接收机的解调器
US5978424A (en) Frame identification system
CN1172526C (zh) 用于高清晰度电视接收机中的解调器的相位误差估计方法
US6449002B1 (en) Truncated metric for NTSC interference rejection in the ATSC-HDTV trellis decoder
KR100320477B1 (ko) 디지털 텔레비전의 타이밍 복원 장치
CN1072881C (zh) 用于滤除高清晰度信号中存在的ntsc信号的方法及其接收机
CN1229981C (zh) 高清晰度电视解调器的增益控制
CN1791177A (zh) 用于数字接收器中的同步获取的设备及其方法
CN1143523C (zh) 用于高清晰度电视接收机的同信道干扰检测网络
JP2837666B2 (ja) フィールド判別信号発生回路及びその方法
CN1208961C (zh) 在数字符号定时恢复网络中的受控振荡器
CN1130899C (zh) 处理含高清晰度视频数据残留边带调制信号的装置和方法
CN1157943C (zh) 高清晰度电视接收机中帮助载波获取的可选增益调整
CN1178485C (zh) 高清晰度电视残留边带接收机
KR100983272B1 (ko) Dtv 수신기에서의 반송파 복구 장치
CN1798282B (zh) 数字多媒体接收机
CN1780275A (zh) 残留边带接收机及其载波还原器
CN101854495A (zh) 数字多媒体接收机及其接收方法
KR20000044160A (ko) 디지털 텔레비젼 수신장치의 타이밍 복원회로

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20020116

Termination date: 20090901