KR100459760B1 - 디지털텔레비젼수신장치의자동이득제어회로및방법 - Google Patents

디지털텔레비젼수신장치의자동이득제어회로및방법 Download PDF

Info

Publication number
KR100459760B1
KR100459760B1 KR10-1998-0060657A KR19980060657A KR100459760B1 KR 100459760 B1 KR100459760 B1 KR 100459760B1 KR 19980060657 A KR19980060657 A KR 19980060657A KR 100459760 B1 KR100459760 B1 KR 100459760B1
Authority
KR
South Korea
Prior art keywords
value
gain control
error
response
clock
Prior art date
Application number
KR10-1998-0060657A
Other languages
English (en)
Other versions
KR20000044166A (ko
Inventor
최영근
Original Assignee
주식회사 대우일렉트로닉스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 대우일렉트로닉스 filed Critical 주식회사 대우일렉트로닉스
Priority to KR10-1998-0060657A priority Critical patent/KR100459760B1/ko
Publication of KR20000044166A publication Critical patent/KR20000044166A/ko
Application granted granted Critical
Publication of KR100459760B1 publication Critical patent/KR100459760B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

본 발명은 디지털 텔레비젼 수신장치의 자동이득제어회로 및 방법에 관한 것으로 특히, 자동이득제어회로는 수신된 데이터 심볼을 대응하는 디지털 값으로 변환하는 아날로그 디지털 변환기와, 상기 변환된 디지털 값의 절대값을 구하는 절대값 발생기와, 상기 절대값들 중 필드동기 심볼들 및 세그먼트동기 심볼들에 대응하는 절대값들로부터 평균 에러값을 결정하는 에러검출부와, 상기 평균 에러값이 소정 범위 이상이면 대응되는 코스 이득제어 데이터를 발생하고, 소정범위 이내이면, 상기 평균에러값이 제로가 되는 방향으로 제어된 파인 이득제어 데이터를 발생하는 에러평가부와, 상기 코스 또는 파인 이득제어 데이터에 대응하는 이득제어신호를 출력하는 출력부를 포함한다.
따라서, 본 발명에서는 코스이득제어와 파인이득제어로 구분하여 제어함으로써 고속으로 정밀한 이득제어가 가능하다.

Description

디지털 텔레비젼 수신장치의 자동이득제어회로 및 방법
본 발명은 디지털 텔레비젼 수신장치의 자동이득제어회로 및 방법에 관한 것으로서, 특히 코스 및 파인 이득제어로 구분함으로써 빠르고 정밀한 자동이득제어가 가능한 자동이득제어회로 및 방법에 관한 것이다.
최근에 디지털 형태로 텔레비젼 신호를 송신하고 수신하기 위하여 많은 시스템들이 연구 개발되고 있다. USP 5,087,975에는 텔레비젼신호를 6MHz 텔레비젼 채널상에서 채널의 로우에지에 비교적 작은 파일롯트와 함께 연속적인 M 레벨심볼들로 전송하기 위한 VSB(Vestigial side band) 시스템을 개시한다.
레벨 M 이 변화되더라도 심볼레이트는 684H(10.76M 심볼/초)로 적당하게 고정된다. H는 NTSC 수평주사 주파수이다. 특정 배치에서 사용된 심볼 레벨수는 신호대 잡음비의 함수이다. 케이블 시스템에서는 16, 8, 4, 2가 제공되고, 지상파 도는 공중파 방송에서는 8이 적당하다.
텔레비젼 시스템에서 수신기의 바람직한 동작은 수신된 캐리어신호가 비교적 신속하게 포착되고, 수신기의 RF 및 IF부의 이득이 적당하게 조정될 것이 요구된다. VSB시스템에서 파일롯트의 사용은 캐리어 포착을 용이하게 하지만, 파일롯트가 비교적 저레벨이기 때문에 캐리어 포착이 결코 용이하지만 않게 된다.
따라서, 미국특허 5,565,932에서는 수신된 데이터 심볼들의 레벨을 샘플링하고, 샘플링된 신호를 누산 및 제산하여 평균값을 구하고, 구해진 평균값으로부터 기준값을 감산하여 에러를 검출하고 검출된 에러에 응답하여 이득제어신호를 발생한다.
상기 특허에서는 심볼 데이터가 랜덤한 성질을 가지고 있어도 평균을 취했을 경우 "0" 으로 정확하게 수렴된다는 보장이 없다. 그러므로 기준레벨을 가진 신호가 포착된다 하더라도 평균값이 "0" 로 수렴되지 않을 경우에는 에러가 발생하게 될 우려가 있다.
본 발명은 목적은 이와 같은 종래 기술의 문제점을 해결하기 위하여, 수신된 심볼 데이터들 중 동기심볼 데이터만을 취하여 에러를 검출하고 검출된 에러를 평가하여 소정 범위를 오버한 경우에는 코스 이득제어를 수행하고 소정 범위 이내로 진입하게 될 경우에는 파인 이득제어를 함으로써, 빠르고 정밀한 이득제어가 가능한 디지털 텔레비젼 수신장치의 자동이득제어회로 및 방법을 제공하는 데 있다.
본 발명의 다른 목적은 구해진 이득제어값을 펄스폭변조하여 아날로그신호로 RF 및 IF 증폭부에 제공함으로써, 회로구성을 간단하게 할 수 있는 자동이득제어회로 및 방법을 제공하는 데 있다.
상기한 본 발명의 목적들을 달성하기 위하여 본 발명의 회로는 수신된 데이터 심볼을 대응하는 디지털 값으로 변환하는 아날로그 디지털 변환기와, 상기 변환된 디지털 값의 절대값을 구하는 절대값 발생기와, 상기 절대값들 중 필드동기 심볼들 및 세그먼트동기 심볼들에 대응하는 절대값들로부터 평균 에러값을 결정하는 에러검출수단과, 상기 평균 에러값이 소정 범위 이상이면 대응되는 코스 이득제어 데이터를 발생하고, 소정범위 이내이면, 상기 평균에러값이 제로가 되는 방향으로 제어된 파인 이득제어 데이터를 발생하는 에러평가수단과, 상기 코스 또는 파인 이득제어 데이터에 대응하는 이득제어신호를 출력하는 출력수단을 구비하는 것을 특징으로 한다.
상기 에러검출수단은 복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭에 응답하여 상기 절대값과 제 1 기준값을 선택하는 입력선택기와, 상기 입력선택기를 통해 입력된 절대값으로부터 상기 제 1 기준값을 감산하는 감산기와, 상기 감산기의 각 심볼 에러값들을 누산하는 누산기와, 복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭을 카운트하는 심볼 카운터와, 상기 심볼 카운터의 출력에 응답하여 상기 누산기의 출력 데이터를 제산하여 평균 에러값을 출력하는 제산기를 포함한다.
상기 입력선택기는 복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭에 응답하여 상기 절대값과 동기심볼의 기준값을 선택적으로 출력하는 제 1 선택기와, 클럭 복구기로부터 제공되는 인에이블신호에 응답하여 상기 제 1 선택기의 출력과 상기 절대값을 선택적으로 출력하는 제 2 선택기를 포함한다.
상기 회로는 클럭 복구기로부터 제공되는 인에이블신호에 응답하여 인에이블상태에서는 제 1 기준값을, 디스에이블상태에서는 제 2 기준값을 선택적으로 상기 감산기에 제공하는 제 3 선택기를 포함한다.
본 발명의 방법은 수신된 데이터 심볼을 대응하는 디지털 값으로 변환하는 단계와, 상기 변환된 디지털 값의 절대값을 구하는 단계와, 상기 절대값들 중 필드동기 심볼들 및 세그먼트동기 심볼들에 대응하는 절대값들로부터 평균 에러값을 결정하는 단계와, 상기 평균 에러값이 소정 범위 이상이면 대응되는 코스 이득제어 데이터를 발생하고, 소정범위 이내이면, 상기 평균에러값이 제로가 되는 방향으로 제어된 파인 이득제어 데이터를 발생하는 단계와, 코스 또는 파인 이득제어 데이터에 대응하는 이득제어신호를 출력하는 단계를 구비하는 것을 특징으로 한다.
상기 에러검출단계는 복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭에 응답하여 상기 절대값과 제 1 기준값을 선택하는 단계와, 상기 입력된 절대값으로부터 상기 제 1 기준값을 감산하는 단계와, 상기 감산기의 각 심볼 에러값들을 누산하는 단계와, 복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭을 카운트하고 카운팅값에 응답하여 상기 누산된 값을 제산하여 평균 에러값을 출력하는 단계를 포함한다.
상기 선택단계는 상기 복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭에 응답하여 상기 절대값과 동기심볼의 기준값을 선택하는 단계와, 클럭 복구기로부터 제공되는 인에이블신호에 응답하여 상기 선택된 값과 상기 절대값을 선택하는 단계를 포함한다.
상기 감산단계는 클럭 복구기로부터 제공되는 인에이블신호에 응답하여 인에이블상태에서는 제 1 기준값을, 디스에이블상태에서는 제 2 기준값을 피감산수로 선택한다.
이하, 첨부한 도면을 참조하여, 본 발명의 일 실시예를 통해 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 VSB 방식 디지털 텔레비젼 수신장치의 구성을 나타낸다. 도 1에서, 디지털 텔레비젼 수신장치는 튜너(10), 중간주파수 필터 및 동기 검출기(12), NTSC 제거필터(14), 등화기(16), 위상추적기(18), 트렐리스(격자) 디코더(20), 데이터 디인터리버(22), 리드-솔로몬 디코더(24), 데이터 디랜덤아이저(26) 및 동기 및 타이밍회로(28)를 포함한다.
튜너(10)는 안테나로부터 6MHz신호(UHF or VHF)를 수신한다. 920MHz의 1차 중간주파수를 가진 하이 사이드 인젝션 더블 컨버젼타입이다. 1GHz이상의 이미지 주파수, 고정 프론트 엔드 필터에 의해 제거를 용이하게 한다. 1차 중간 주파수 선택은 입력 밴드 패스 필터가 국부발진기(978~1723MHz)로부터 튜너 프론트 엔드로 누설되는 것과 다른 UHF채널들(460~806MHz) 에 간섭되는 것을 막을 수 있도록 충분히 높고, 1차 중간주파수 밴드 이상으로 떨어지도록 UHF채널들의 2차 조화파들에 대해서는 충분히 낮다. 튜너는 50~180MHz 주파수 영역을 제한하는 밴드 패스 필터를 가지고, 튜너의 이미지 주파수 영역(920MHz) 이내로 들어가는 모든 비텔레비젼 신호들을 제거한다. 제 1 믹서는 제 1 IF 이상의 합성된 저위상 노이즈 국부발진기에 의해 구동된다. 제 1 국부발진기와 입력 밴드 패스 필터는 마이크로 프로세서에 의해 제어된다. 튜너는 전 UHF, VHF 방송밴드, 표준, IRC, HRC 케이블밴드의 튜닝이 가능하다. 920MHz의 IF 증폭기의 전단에서 1차 IF 신호의 지연 AGC가 수행된다. 제 2 믹서는 876MHz 전압제어 SAW 발진기인 제 2 국부발진기에 의해 구동된다. 제 2 국부발진기는 FPLL 동기 검출기에 의해 제어된다. 44MHz 제 2 IF 신호는 IF 증폭기에 인가된다.
이와 같이 처리된 44MHz 의 제 2 중간 주파수 신호는 튜너에서 출력되어 중간주파수 필터 및 동기 검출기(12)에 인가된다.
캐리어 회복은 FPLL회로에 의한 스몰 파일롯트 캐리어로 수행된다. 제 3 국부 발진기는 고정 기준 발진기이다. 주파수 드래프트나 변동은 제 2 국부 발진기에서 보상된다. 제 2 국부 발진기의 제어는 FPLL 동기 검출기에 의해 이루어진다. 주파수 루프는 ±100kHz의 주파수 풀인(pull-in) 영역을 제공하고, 위상 록킹 루프는 2kHz미만의 협대역을 가진다. 주파수 포착동안에는 주파수 루프는 동상(I)과 쿼드러쳐 위상(Q) 파일롯트 신호를 사용한다. AFC 로우 패스 필터는 VCD와 입력 파일롯트의 주파수 차이에 의해 생성된 비이트 신호에 작용한다. AFC 필터에서 고주파 신호는 대부분 제거된다. 단지 파일롯트 비이트 신호만이 남게 된다. 비이트 신호는 리미터를 거치면서 방형파로 제한되고, 쿼드러쳐신호와 승산되어 에러신호로 발생된다. 에러신호의 극성은 VCO 신호의 주파수가 중간주파수 신호의 주파수 이상인지 이하인지에 따라 결정된다. 에러신호는 APC 로우패스필터를 통하여 필터링되고 적분되어 DC신호로 출력된다. DC신호가 주파수 차를 줄이기 위하여 튜너의 제 2 국부 발진기를 제어한다. 주파수 차가 제로에 근접하게 되면, APC 루프가 제 3 국부발진주파수로 입력 중간주파수를 위상 록킹한다.
반복적인 데이터 세그먼트 동기는 협대역필터에 의해 동기적으로 검출된 랜덤 데이터들 사이에서 검출된다. 데이터 세그먼트 동기로부터 10.76MHz 심볼클럭이 코히어런스 AGC 신호와 함께 생성된다. 동기검출기로부터 10.76MHz I채널 복합 베이스밴드 데이터 신호(동기 및 데이터)는 A/D변환기를 통하여 디지털신호로 변환된다. 4심볼 동기 코릴레이터를 포함한 데이터 세그먼트 동기 검출기는 특정 반복률로 발생되는 2레벨 동기를 검출한다.
데이터 세그먼트 동기가 검출될 때, 코히어런트 AGC가 측정된 세그먼트 동기 진폭을 사용하여 발생된다. 동기의 진폭은 송신기로부터 결정된다. 수신기에서 동기가 검출될 적마다 기준값과 비교되고, 그 차는 적분된다. 적분된 출력은 튜너의 고주파 증폭기와 중간 주파수 증폭기를 제어한다.
도 2는 본 발명에 의한 바람직한 일 실시예의 AGC의 회로구성을 나타낸다. 도 2에서 AGC회로는 절대값 발생기(50), 에러검출부(60), 에러평가부(70), 출력부(80)를 포함한다. 40은 아날로그 디지털 변환기(이하, ADC라 칭함)이고, 40은 클럭회복기이다.
ADC는 도 3 에 도시한 10.76MHz I채널 복합 베이스밴드 데이터 신호(동기 및 데이터)를 입력하여 디지털 복합 I신호를 발생한다.
도 3의 10.76MHz I채널 복합 베이스밴드 데이터 신호(동기 및 데이터)는 프레임 동기 세그먼트를 나타낸다. 프레임 동기 세그먼트는 4심볼의 세그먼트 동기, 511심볼의 PN시퀀스, 3개의 63심볼의 PN시퀀스, 24심볼의 VSB모드, 104심볼의 미사용 시퀀스로 구성된다. 데이터 세그먼트는 4심볼의 세그먼트 동기, 828심볼의 데이터 및 에러정정코드로 구성된다.
클럭회복기(40)는 세그먼트 동기와 프레임 동기를 검출하여 세그먼트 동기 심볼 클럭(SS)과 프레임 동기 심볼 클럭(FS)을 발생하고, 타이밍 회복시에는 인에이블신호(EN)를 발생한다.
절대값 검출기(50)는 ADC로부터 출력되는 디지털 신호가 -7에서부터 +7 사이의 값을 가지므로 절대값을 취하여 출력한다.
에러검출부(60)는 클럭회복기(40)로부터 제공되는 프레임 동기 심볼 클럭 및 세그먼트 동기 심볼 클럭에 응답하여 상기 절대값들 중 프레임 동기 심볼들 및 세그먼트 동기 심볼들에 대응하는 절대값들로부터 평균 에러값을 결정한다.
에러검출부(60)는 제 1 선택기(61), 제 2 선택기(62), 제 3 선택기(63), 감산기(64), 가산기(65), 지연기(66), 제산기(67), 심볼 카운터(68)를 포함한다.
제 1 및 제 2 선택기(61, 62)는 입력 선택기를 구성한다. 제 1 선택기(61)는 세그먼트 동기 심볼클럭과 프레임 동기 심볼클럭이 인가되는 경우에는 절대값을 선택하고, 그 외에는 제 1 기준값(레벨 5)을 선택한다. 제 2 선택기(62)는 클럭회복기(40)의 인에이블신호(EN)에 응답하여 클럭회복 전에는 절대값을 선택하고, 클럭회복 후에는 제 1 선택기(61)의 출력을 선택한다. 제 3 선택기(63)는 클럭복구기(40)로부터 제공되는 인에이블신호(EN)에 응답하여 클럭회복전에는 제 2 기준값(레벨 4)을 선택하고, 클럭회복 후에는 제 1 기준값(레벨 5)을 선택한다.
즉, 클럭회복되기 전에는 넌코히어런트 AGC가 수행되고, 클럭회복 후에는 코히어런트 AGC가 수행되도록 선택된다.
감산기(64)는 제 3 선택기(63)에서 선택된 기준값과 수신된 절대값을 감산하여 두 값의 차를 발생한다. 따라서, 클럭회복 후에 AGC 수행으로 절대값(프레임 동기 심볼의 절대값 및 세그먼트 심볼의 절대값)이 레벨 5이면 제 1 기준값이 레벨 5이므로 감산기(64)의 차값은 제로가 되게 된다. 절대값이 제 1 기준값 보다 크면 차값은 포지티브 값을 가지고, 작으면 네가티브 값을 가지게 된다.
누산기는 가산기(65)와 1 심볼 클럭 지연기(66)로 구성되어 상기 감산기(64)로부터 제공되는 각 심볼 에러값들을 누산한다.
제산기(67)는 누산기(66)의 출력을 병렬 입력하고 시프트 클럭에 응답하여 MSB로부터 LSB로 입력된 데이터를 시프트함으로써, 누산된 값을 제산한다. 심볼카운터(68)는 프레임 동기 심볼클럭과 세그먼트 동기 심볼클럭을 카운트하여 소정 심볼 수마다 제산기의 출력을 인에이블함으로써, 평균 에러값이 출력되도록 한다.
즉, 에러검출부(60)은 수신되는 동기 심볼들의 레벨을 기준 레벨과 비교하여 얻은 에러의 평균치를 검출한다.
에러평가부(70)는 상기 평균 에러값이 소정 범위 이상이면 대응되는 코스 이득제어 데이터를 발생하고, 소정범위 이내이면, 상기 평균에러값이 제로가 되는 방향으로 제어된 파인 이득제어 데이터를 발생한다.
에러 평가부(70)는 최상위비트 검출기(71), 에러 비교기(72), 업/다운 카운터(73)을 포함한다.
최상위비트 검출기(71)는 에러 평균값의 부호를 나타내는 최상위 비트를 입력하여 에러 평균값이 포지티브인지 네가티브인지를 검출한다.
에러 비교기(72)는 이득별로 대응되는 에러값이 매칭되어 있으므로, 에러검출부(60)에서 신호의 평균 에러값이 검출되면 그 검출된 에러 평균값에 대응하는 구간의 이득제어값을 결정한다(코스(coarse) 이득제어모드). 이러한 코스 이득제어모드에서 결정된 이득제어값에 의해 AGC가 진행되어 검출된 에러 평균값이 특정 구간 내에 진입되면 에러 비교기(72)는 이 때의 이득제어값을 코스 이득제어값으로 세팅한다. 이어서, 세팅된 이득제어값으로 계속하여 AGC를 진행하여 에러 평균값이 제로가 될 때까지 업/다운 카운터(73)에 의해 정밀한 AGC를 수행한다(파인(fine) 이득제어모드).
업/다운 카운터(73)는 최상위 비트 검출기의 부호 판정에 따라 에러 비교기(72)로부터 제공되는 이득 제어값을 1씩 증가 또는 감소하기 위하여 업/다운 카운트한다.
출력부(80)는 펄스폭 변조기(81)와 로우패스필터(82)를 포함한다. 펄스폭 변조기(81)는 업/다운 카운터(73)의 출력을 입력하여 대응하는 펄스폭을 가진 펄스열을 출력한다. 로우패스필터(82)는 펄스폭 변조기(81)로부터 제공되는 펄스열을 저역 필터링하여 DC전압신호로 생성하고 생성된 DC전압신호는 튜너(10)의 고주파 증폭기(10a)와, 중간주파수 필터 및 동기 검출기(12)의 중간주파수 증폭기(12a)의 이득을 제어하는 신호로 제공된다.
출력부(80)는 AGC회로의 집적회로화시 출력핀수를 1핀으로 할 수 있도록 하여 집적회로화를 용이하게 한다. 이 경우에 로우패스필터(82)는 집적회로의 외부에 개별 소자로 구성된다.
이상, 설명한 바와 같이 본 발명에서는 수신된 심볼 데이터들 중 동기심볼 데이터만을 취하여 에러를 검출하고 검출된 에러를 평가하여 소정 범위를 오버한 경우에는 코스 이득제어를 수행하고 소정 범위 이내로 진입하게 될 경우에는 파인 이득제어를 함으로써, 빠르고 정밀한 이득제어가 가능하다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 VSB 방식 디지털 텔레비젼 수신장치의 구성을 나타낸다.
도 2는 본 발명에 의한 바람직한 일 실시예의 AGC의 회로구성을 나타낸다.
도 3은 10.76MHz I채널 복합 베이스밴드 데이터 신호(동기 및 데이터)의 프레임 동기 세그먼트 구조를 나타낸다.
<도면의 주요부분에 대한 부호의 설명>
10: 튜너 12: 중간주파수 필터 및 동기 검출기
14: NTSC 제거필터 16: 등화기
18: 위상추적기 20: 트렐리스(격자) 디코더(20)
22: 데이터 디이터리버 24: 리드-솔로몬 디코더
26: 데이터 디랜덤아이저 28: 동기 및 타이밍회로
30: 아날로그 디지털 변환기 40: 클럭회복기
50: 절대값 발생기 60: 에러검출부
70: 에러평가부 80: 출력부

Claims (9)

  1. 수신된 데이터 심볼을 대응하는 디지털 값으로 변환하는 아날로그 디지털 변환기;
    상기 변환된 디지털 값의 절대값을 구하는 절대값 발생기;
    상기 절대값들 중 필드동기 심볼들 및 세그먼트동기 심볼들에 대응하는 절대값들로부터 평균 에러값을 결정하는 에러검출수단;
    상기 평균 에러값이 소정 범위 이상이면 대응되는 코스 이득제어 데이터를 발생하고, 소정범위 이내이면, 상기 평균에러값이 제로가 되는 방향으로 제어된 파인 이득제어 데이터를 발생하는 에러평가수단; 및
    상기 코스 또는 파인 이득제어 데이터에 대응하는 이득제어신호를 출력하는 출력수단을 구비하는 것을 특징으로 하는 디지털 텔레비젼 수신장치의 자동이득제어회로.
  2. 제 1 항에 있어서, 상기 에러검출수단은
    복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭에 응답하여 상기 절대값과 제 1 기준값을 선택하는 입력선택기;
    상기 입력선택기를 통해 입력된 절대값으로부터 상기 제 1 기준값을 감산하는 감산기;
    상기 감산기의 각 심볼 에러값들을 누산하는 누산기;
    복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭을 카운트하는 심볼 카운터;
    상기 심볼 카운터의 출력에 응답하여 상기 누산기의 출력 데이터를 제산하여 평균 에러값을 출력하는 제산기를 구비하는 것을 특징으로 하는 디지털 텔레비젼 수신장치의 자동이득제어회로.
  3. 제 2 항에 있어서, 상기 입력선택기는
    복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭에 응답하여 상기 절대값과 동기심볼의 기준값을 선택적으로 출력하는 제 1 선택기; 및
    클럭복구기로부터 제공되는 인에이블신호에 응답하여 상기 제 1 선택기의 출력과 상기 절대값을 선택적으로 출력하는 제 2 선택기를 구비하는 것을 특징으로 하는 디지털 텔레비젼 수신장치의 자동이득제어회로.
  4. 제 3 항에 있어서, 상기 회로는
    클럭복구기로부터 제공되는 인에이블신호에 응답하여 인에이블상태에서는 제 1 기준값을, 디스에이블상태에서는 제 2 기준값을 선택적으로 상기 감산기에 제공하는 제 3 선택기를 구비하는 것을 특징으로 하는 디지털 텔레비젼 수신장치의 자동이득제어회로.
  5. 제 4 항에 있어서, 상기 수신장치는 8 VSB 수신장치이고, 상기 제 1 기준값은 (5,0)이고 제 2 기준값은 (4,0)인 것을 특징으로 하는 디지털 텔레비젼 수신장치의 자동이득제어회로.
  6. 수신된 데이터 심볼을 대응하는 디지털 값으로 변환하는 단계;
    상기 변환된 디지털 값의 절대값을 구하는 단계;
    상기 절대값들 중 필드동기 심볼들 및 세그먼트동기 심볼들에 대응하는 절대값들로부터 평균 에러값을 결정하는 단계;
    상기 평균 에러값이 소정 범위 이상이면 대응되는 코스 이득제어 데이터를 발생하고, 소정범위 이내이면, 상기 평균에러값이 제로가 되는 방향으로 제어된 파인 이득제어 데이터를 발생하는 단계; 및
    상기 코스 또는 파인 이득제어 데이터에 대응하는 이득제어신호를 출력하는 단계를 구비하는 것을 특징으로 하는 디지털 텔레비젼 수신장치의 자동이득제어방법.
  7. 제 6 항에 있어서, 상기 에러검출단계는
    복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭에 응답하여 상기 절대값과 제 1 기준값을 선택하는 단계;
    상기 입력된 절대값으로부터 상기 제 1 기준값을 감산하는 단계;
    상기 감산기의 각 심볼 에러값들을 누산하는 단계;
    복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭을 카운트하고 카운팅값에 응답하여 상기 누산된 값을 제산하여 평균 에러값을 출력하는 단계를 구비하는 것을 특징으로 하는 디지털 텔레비젼 수신장치의 자동 이득 제어방법.
  8. 제 7 항에 있어서, 상기 선택단계는
    상기 복구된 필드동기 심볼클럭 및 세그먼트동기 심볼클럭에 응답하여 상기 절대값과 동기심볼의 기준값을 선택하는 단계; 및
    클럭복구기로부터 제공되는 인에이블신호에 응답하여 상기 선택된 값과 상기 절대값을 선택하는 단계를 구비하는 것을 특징으로 하는 디지털 텔레비젼 수신장치의 자동 이득 제어방법.
  9. 제 8 항에 있어서, 상기 감산단계는
    클럭복구기로부터 제공되는 인에이블신호에 응답하여 인에이블상태에서는 제 1 기준값을, 디스에이블상태에서는 제 2 기준값을 피감산수로 선택하는 것을 특징으로 하는 디지털 텔레비젼 수신장치의 자동 이득 제어방법.
KR10-1998-0060657A 1998-12-30 1998-12-30 디지털텔레비젼수신장치의자동이득제어회로및방법 KR100459760B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1998-0060657A KR100459760B1 (ko) 1998-12-30 1998-12-30 디지털텔레비젼수신장치의자동이득제어회로및방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1998-0060657A KR100459760B1 (ko) 1998-12-30 1998-12-30 디지털텔레비젼수신장치의자동이득제어회로및방법

Publications (2)

Publication Number Publication Date
KR20000044166A KR20000044166A (ko) 2000-07-15
KR100459760B1 true KR100459760B1 (ko) 2005-05-24

Family

ID=19567421

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0060657A KR100459760B1 (ko) 1998-12-30 1998-12-30 디지털텔레비젼수신장치의자동이득제어회로및방법

Country Status (1)

Country Link
KR (1) KR100459760B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100664017B1 (ko) * 2001-05-24 2007-01-03 엘지전자 주식회사 자동 이득 제어 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5508748A (en) * 1993-02-08 1996-04-16 Zenith Electronics Corporation Data level selection for multilevel VSB transmission system
KR970019680A (ko) * 1995-09-23 1997-04-30 김광호 반송파 및 심볼타이밍 복원 완료 검출회로와 그 방법 및 이를 채용한 고해상도 텔레비젼
WO1998016041A1 (en) * 1996-10-07 1998-04-16 Zenith Electronics Corporation Data comparison agc system for vsb receiver
KR19990075773A (ko) * 1998-03-24 1999-10-15 김영환 자동이득제어기의 이득조절방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5508748A (en) * 1993-02-08 1996-04-16 Zenith Electronics Corporation Data level selection for multilevel VSB transmission system
KR970019680A (ko) * 1995-09-23 1997-04-30 김광호 반송파 및 심볼타이밍 복원 완료 검출회로와 그 방법 및 이를 채용한 고해상도 텔레비젼
WO1998016041A1 (en) * 1996-10-07 1998-04-16 Zenith Electronics Corporation Data comparison agc system for vsb receiver
KR19990075773A (ko) * 1998-03-24 1999-10-15 김영환 자동이득제어기의 이득조절방법

Also Published As

Publication number Publication date
KR20000044166A (ko) 2000-07-15

Similar Documents

Publication Publication Date Title
EP0813345B1 (en) Digital demodulator and method therefor
KR0170345B1 (ko) 고해상도 텔레비젼 수신기의 자동 이득 조절회로 및 방법
KR0164494B1 (ko) 고품위 텔레비젼 수신기에 있어서 심볼 레이트의 약수에서 최종 중간주파수 반송파를 갖는 디지탈 잔류측파대 검출기
US20090245390A1 (en) Vsb receiver and carrier recovery apparatus thereof
JPH11355810A (ja) 計測用受信器
MXPA00010469A (es) Demodulador para un receptor de television de alta definicion.
MXPA00010470A (es) Metodo de estimacion de error de fase para un demodulador en un receptor de television de alta definicion.
US6229560B1 (en) Method of and apparatus for determining co-channel interference in digital television system
US6665355B1 (en) Method and apparatus for pilot-aided carrier acquisition of vestigial sideband signal
KR100505669B1 (ko) 디지털 텔레비전 수신 시스템의 복조 회로 및 복조 방법
KR960013651B1 (ko) 에이치디티브이(hdtv) 수신기의 디씨(dc)보정장치
US6456316B1 (en) Apparatus for judging if co-channel interference exists in digital TV receiver
KR100459760B1 (ko) 디지털텔레비젼수신장치의자동이득제어회로및방법
JP4980528B2 (ja) 高精細度テレビジョン受信機内における搬送波捕捉を助けるための選択的利得調節
KR100425104B1 (ko) 반송파 복구 장치
US20050135508A1 (en) Carrier recovery apparatus and broadcasting receiver using the same
KR0153604B1 (ko) 수신장치의 주파수 및 위상 자동 조절회로 및 방법
US5475714A (en) DC removal circuit for digital signal
KR100556417B1 (ko) 잔류측파대 수신기 및 그의 반송파 복구기
KR100577199B1 (ko) Dtv 수신기에서의 반송파 복구 장치
CN100499615C (zh) 残留边带接收机及其载波还原器
KR0173733B1 (ko) 그랜드 얼라이언스 고화질 텔레비전 수신기의 심벌 트래킹 회로 및 그 방법
KR100709125B1 (ko) 위상잡음이 낮은 적응형 주파수 위상 검출 장치 및 그 방법
KR0159440B1 (ko) 수신기의 주파수 오프셋 복구회로 및 방법
KR20000044164A (ko) 디지털 텔레비젼 수신장치의 필드 동기신호 검출회로

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081103

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee