CN107633830B - 一种GOA电路时序控制方法及Gate IC、显示装置 - Google Patents

一种GOA电路时序控制方法及Gate IC、显示装置 Download PDF

Info

Publication number
CN107633830B
CN107633830B CN201710896636.2A CN201710896636A CN107633830B CN 107633830 B CN107633830 B CN 107633830B CN 201710896636 A CN201710896636 A CN 201710896636A CN 107633830 B CN107633830 B CN 107633830B
Authority
CN
China
Prior art keywords
structural unit
goa
goa structural
abnormal
data line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710896636.2A
Other languages
English (en)
Other versions
CN107633830A (zh
Inventor
陈帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201710896636.2A priority Critical patent/CN107633830B/zh
Publication of CN107633830A publication Critical patent/CN107633830A/zh
Application granted granted Critical
Publication of CN107633830B publication Critical patent/CN107633830B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种GOA电路时序控制方法,其在由多个GOA结构单元级联形成的GOA电路上实现,包括检测GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号;待当前检测到某一级GOA结构单元所对应写入的数据线信号出现异常时,则设置为异常GOA结构单元,并将异常GOA结构单元的下一级GOA结构单元上的时钟信号拉低为低电位信号并一直维持,直至异常GOA结构单元所对应写入的数据线信号被修复为正常时为止。实施本发明,能够克服现有技术中某一级GOA结构单元所对应写入的数据线信号出现异常时导致后续GOA结构单元无法输出正常的数据线信号甚至整个GOA电路因误动作而无法工作的问题。

Description

一种GOA电路时序控制方法及Gate IC、显示装置
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种GOA(Gate Driver On Array,阵列基板行驱动)电路时序控制方法及Gate IC(栅极集成电路)、液晶面板、显示装置。
背景技术
液晶显示器具有低辐射、体积小及低耗能等优点,已逐渐在部分应用中取代传统的阴极射线管显示器,因而被广泛地应用于笔记本电脑、个人数字助理PDA、平面电视或移动电话等产品上。传统液晶显示器的方式是利用外部驱动芯片来驱动面板上的芯片以显示图像,但为了减少元件数目并降低制造成本,近年来逐渐发展成将驱动电路结构直接制作于显示面板上,例如采用GOA技术,即将栅极驱动电路集成在玻璃基板上,形成对液晶面板的扫描驱动。
GOA技术相比传统COF(Chip On Flex/Film,覆晶薄膜)技术,不仅可以大幅度节约制造成本,而且省去了Gate侧COF的Bonging制程,对产能提升也是极为有利的。因此,GOA是未来液晶面板发展的重点技术。
如图1所示,现有的GOA 电路,通常包括级联的多个GOA 结构单元,每一级GOA 结构单元均对应驱动一级水平扫描线。GOA 结构单元的主要结构包括上拉控制电路①,上拉电路②,下传电路③,下拉电路④和下拉维持电路⑤,以及负责电位抬升的自举电容⑥。其中,上拉控制电路①负责控制上拉电路②的打开时间为Q(N)点实现预充电,一般连接上一级GOA结构单元传递过来的下传信号;上拉电路②主要负责将时钟信号CK/XCK输出为栅极信号;下传电路③主要为控制下一级GOA 结构单元中信号的打开和关闭;下拉电路④负责在第一时间拉低Q(N)、G(N)点电位至VSS,从而关闭G(N)点信号;下拉维持电路⑤则负责将Q(N)、G(N)点电位维持在VSS不变,即负电位,通常有两个下拉维持模块交替作用;自举电容⑥则负责Q(N)点的二次抬升,这样有利于上拉电路的G(N)输出。
GOA电路的目的就是将集成电路输出的扫描波形通过电路操作的方式输出,使像素开关打开可以向氧化锢锡(ITO)电极输入数据线信号,并待数据线信号输入完后,将数据线信号内容保持住直到下一帧的开启。但是,发明人发现,如果当前GOA 结构单元所对应写入的数据线信号出现异常时,则往往会导致后续GOA 结构单元无法输出正常的数据线信号,甚至于造成整个GOA电路出现误动作而无法工作。
发明内容
本发明实施例所要解决的技术问题在于,提供一种GOA电路时序控制方法及GateIC、液晶面板、显示装置,能够克服现有技术中某一级GOA 结构单元所对应写入的数据线信号出现异常时导致后续GOA 结构单元无法输出正常的数据线信号甚至整个GOA电路因误动作而无法工作的问题。
为了解决上述技术问题,本发明实施例提供了一种GOA电路时序控制方法,其在由多个GOA结构单元级联形成的GOA电路上实现,包括步骤:
检测所述GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号;
待当前检测到某一级GOA结构单元所对应写入的数据线信号出现异常时,则将当前检测数据线信号出现异常所对应的GOA结构单元设置为异常GOA结构单元,并将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号拉低为低电位信号并一直维持,直至所述异常GOA结构单元所对应写入的数据线信号被修复为正常时为止。
其中,所述检测所述GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号是通过由上至下逐行扫描每一个级联GOA结构单元所对应数据线信号的输出波形来实现的。
其中,所述方法进一步包括:
待将所述异常GOA结构单元输出的栅极信号再次关闭后开启,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
其中,所述方法进一步包括:
待将所述异常GOA结构单元输出的栅极信号多次循环关闭及开启后,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
本发明实施例还提供了一种Gate IC,其用于由多个GOA结构单元级联形成的GOA电路上,包括:
检测模块,用于检测所述GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号;
电压拉低修复模块,用于待当前检测到某一级GOA结构单元所对应写入的数据线信号出现异常时,则将当前检测数据线信号出现异常所对应的GOA结构单元设置为异常GOA结构单元,并将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号拉低为低电位信号并一直维持,直至所述异常GOA结构单元所对应写入的数据线信号被修复为正常时为止。
其中,所述Gate IC还包括:
单次暂停电压恢复模块,用于待将所述异常GOA结构单元输出的栅极信号再次关闭后开启,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
其中,所述Gate IC还包括:
多次暂停电压恢复模块,用于待将所述异常GOA结构单元输出的栅极信号多次循环关闭及开启后,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
本发明实施例又提供了一种液晶面板,包括前述的Gate IC和由多个GOA结构单元级联形成的GOA电路。
本发明实施例又提供了一种显示装置,包括前述的液晶面板。
实施本发明实施例,具有如下有益效果:
在本发明实施例中,当测试检测到某一级GOA结构单元所对应写入的数据线信号存在异常时,即可暂停异常GOA结构单元的下一级GOA结构单元的栅极信号开启直至异常GOA结构单元所对应的数据线信号恢复正常为止,从而能够克服异常GOA结构单元导致后续GOA 结构单元无法输出正常的数据线信号甚至整个GOA电路因误动作而无法工作的问题,避免了因错误信号的写入导致画面异常,提高了液晶面板的画面品味和信赖性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,根据这些附图获得其他的附图仍属于本发明的范畴。
图1为现有技术中单级GOA结构单元的电路图;
图2为本发明实施例一提供的GOA电路时序控制方法的流程图;
图3为本发明实施例一提供的GOA电路时序控制方法中三个级联GOA结构单元随数据线信号修复前后变化的波形图;
图4为本发明实施例一提供的GOA电路时序控制方法中三个级联GOA结构单元随时钟信号变化的一波形图;
图5为本发明实施例一提供的GOA电路时序控制方法中三个级联GOA结构单元随时钟信号变化的另一波形图;
图6为本发明实施例二提供的Gate IC的系统结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述。
如图2所示,为本发明实施例一中,提供的一种GOA电路时序控制方法,其在由多个GOA结构单元级联形成的GOA电路上实现,包括步骤:
步骤S1、检测所述GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号;
步骤S2、待当前检测到某一级GOA结构单元所对应写入的数据线信号出现异常时,则将当前检测数据线信号出现异常所对应的GOA结构单元设置为异常GOA结构单元,并将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号拉低为低电位信号并一直维持,直至所述异常GOA结构单元所对应写入的数据线信号被修复为正常时为止。
具体过程为,GOA电路上的多个级联GOA结构单元是完整的、连续的,即每一级GOA结构单元均按照级传的顺序依次打开和关闭,进而完成整个液晶面板数据线信号的写入动作。在步骤S1中,对GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号的检测是通过由上至下逐行扫描每一个级联GOA结构单元所对应数据线信号的输出波形来实现的。在步骤S2中,检测出异常GOA结构单元,并将异常GOA结构单元的下一级GOA结构单元上的时钟信号拉低为低电位信号并一直维持,直至异常GOA结构单元所对应写入的数据线信号被修复为正常时为止。此时,先控制异常GOA结构单元的下一级GOA结构单元的栅极信号暂停输出,而后对异常GOA结构单元所对应写入的数据线信号进行修复写入(整个修复时间可以是异常GOA结构单元的栅极信号经一次关闭开启就行,也可以是异常GOA结构单元的栅极信号经多次关闭开启后才行),最后才继续控制后续GOA结构单元的栅极信号开启并继续正常写入数据线信号。如,待将异常GOA结构单元输出的栅极信号再次关闭后开启,检测到异常GOA结构单元所对应写入的数据线信号被修复,则将异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常;或待将异常GOA结构单元输出的栅极信号多次循环关闭及开启后,检测到异常GOA结构单元所对应写入的数据线信号被修复,则将异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。应当说明的是,异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常是将那些被拉低为低电位信号的高电位信号重新恢复为原样。
在一个实施例中,如图3所示,从数据线信号Data输出波形图中可以看到异变的锯齿波,说明此时栅极信号G(N-1)所对应写入的数据线信号出现异常,则必须调整栅极信号G(N-1),使得栅极信号G(N-1)所对应写入的数据线信号得到修复,才能依序级传给下一级G(N)和下下一级G(N+1)的GOA结构单元中。
如图4和图5所示,对本发明实施例一中的GOA电路时序控制方法的应用场景做进一步说明:
在栅极信号G(N-1)所对应写入的数据线信号出现异常,则确定栅极信号G(N-1)对应的GOA结构单元为异常GOA结构单元,且该栅极信号G(N-1)使用的时钟信号为XCK,同时确定栅极信号G(N)对应的GOA结构单元为异常GOA结构单元的下一级,且该栅极信号G(N)使用的时钟信号为CK。
以图1中单级GOA结构单元的电路图为例,并将该电路图作为栅极信号G(N)对应的GOA结构单元电路图。
当栅极信号G(N-1)第一次正常开启后,将Q(N)预充电至高电位,栅极信号G(N)本应接收时钟信号CK的高电位信号,并关闭Q(N-1)及栅极信号G(N-1)。
然而,由于栅极信号G(N-1)所对应写入的数据线信号出现异常,因此需在修复栅极信号G(N-1)的数据线信号之前,需暂停栅极信号G(N)的开启。此时,将栅极信号G(N)的时钟信号CK进行掉帧处理(即高电位信号拉低并一直维持为低电位信号),导致栅极信号G(N)信号始终处于低电位,则此时Q(N-1)及栅极信号G(N-1)电位并未被拉低并关闭。在栅极信号G(N-1)所对应的GOA结构单元中,栅极信号G(N-1)继续接收时钟信号XCK的低电位信号和高电位信号,致使栅极信号G(N-1)第二次被开启,用于修复栅极信号G(N-1)所对应写入的数据线信号为正常。在图4中,主要反映栅极信号G(N-1)经重复多次关闭及开启后,其对应写入的数据线信号才得到修复;在图5中,主要反映栅极信号G(N-1)经一次关闭及开启后,其对应写入的数据线信号就能得到修复。
待栅极信号G(N-1)所对应写入的数据线信号得到修复后,由于Q(N)已经被预充电至高电位,栅极信号G(N)的时钟信号CK也恢复正常,因此栅极信号G(N)待接收到时钟信号CK掉帧后的高电位,可以关闭Q(N-1)及栅极信号G(N-1),至此后续GOA结构单元级传正常进行。
如图6所示,相应于本发明实施例一的GOA电路时序控制方法,本发明实施例二提供了一种Gate IC,该Gate IC用于由多个GOA结构单元级联形成的GOA电路上,能够实现本发明实施例一中GOA电路时序控制方法的功能应用,具体包括:
检测模块10,用于检测所述GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号;
电压拉低修复模块20,用于待当前检测到某一级GOA结构单元所对应写入的数据线信号出现异常时,则将当前检测数据线信号出现异常所对应的GOA结构单元设置为异常GOA结构单元,并将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号拉低为低电位信号并一直维持,直至所述异常GOA结构单元所对应写入的数据线信号被修复为正常时为止。
其中,所述Gate IC还包括:
单次暂停电压恢复模块,用于待将所述异常GOA结构单元输出的栅极信号再次关闭后开启,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
其中,所述Gate IC还包括:
多次暂停电压恢复模块,用于待将所述异常GOA结构单元输出的栅极信号多次循环关闭及开启后,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
相应于本发明实施例二的Gate IC,本发明实施例三提供了一种液晶面板,包括本发明实施例二中的Gate IC和由多个GOA结构单元级联形成的GOA电路。其中,本发明实施例三中所包括的Gate IC与本发明实施例二中的Gate IC具有相同的结构和连接关系,以及实现相同的功能,具体请参见本发明实施例二中的相关内容,在此不再一一赘述。
相应于本发明实施例三的液晶面板,本发明实施例四又提供了一种显示装置,包括本发明实施例三中的液晶面板,与本发明实施例三中液晶面板具有相同的结构和连接关系,具体请参见本发明实施例三中的相关内容,在此不再一一赘述。
实施本发明实施例,具有如下有益效果:
在本发明实施例中,当测试检测到某一级GOA结构单元所对应写入的数据线信号存在异常时,即可暂停异常GOA结构单元的下一级GOA结构单元的栅极信号开启直至异常GOA结构单元所对应的数据线信号恢复正常为止,从而能够克服异常GOA结构单元导致后续GOA 结构单元无法输出正常的数据线信号甚至整个GOA电路因误动作而无法工作的问题,避免了因错误信号的写入导致画面异常,提高了液晶面板的画面品味和信赖性。
值得注意的是,上述实施例中,所包括的各个模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能模块的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,所述的程序可以存储于一计算机可读取存储介质中,所述的存储介质,如ROM/RAM、磁盘、光盘等。
以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,因此依本发明权利要求所作的等同变化,仍属本发明所涵盖的范围。

Claims (7)

1.一种GOA电路时序控制方法,其特征在于,其在由多个GOA结构单元级联形成的GOA电路上实现,包括步骤:
检测所述GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号;
待当前检测到某一级GOA结构单元所对应写入的数据线信号出现异常时,则将当前检测数据线信号出现异常所对应的GOA结构单元设置为异常GOA结构单元,并将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号拉低为低电位信号并一直维持,直至所述异常GOA结构单元所对应写入的数据线信号被修复为正常时为止;
其中,所述方法进一步包括:
待将所述异常GOA结构单元输出的栅极信号再次关闭后开启,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
2.如权利要求1所述的GOA电路时序控制方法,其特征在于,所述检测所述GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号是通过由上至下逐行扫描每一个级联GOA结构单元所对应数据线信号的输出波形来实现的。
3.如权利要求1所述的GOA电路时序控制方法,其特征在于,所述方法进一步包括:
待将所述异常GOA结构单元输出的栅极信号多次循环关闭及开启后,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
4.一种Gate IC,其特征在于,其用于由多个GOA结构单元级联形成的GOA电路上,包括:
检测模块,用于检测所述GOA电路中每一个级联GOA结构单元分别对应写入的数据线信号;
电压拉低修复模块,用于待当前检测到某一级GOA结构单元所对应写入的数据线信号出现异常时,则将当前检测数据线信号出现异常所对应的GOA结构单元设置为异常GOA结构单元,并将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号拉低为低电位信号并一直维持,直至所述异常GOA结构单元所对应写入的数据线信号被修复为正常时为止;
其中,所述Gate IC还包括:
单次暂停电压恢复模块,用于待将所述异常GOA结构单元输出的栅极信号再次关闭后开启,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
5.如权利要求4所述的Gate IC,其特征在于,所述Gate IC还包括:
多次暂停电压恢复模块,用于待将所述异常GOA结构单元输出的栅极信号多次循环关闭及开启后,检测到所述异常GOA结构单元所对应写入的数据线信号被修复,则将所述异常GOA结构单元的下一级GOA结构单元上的时钟信号恢复为正常。
6.一种液晶面板,其特征在于,包括如权利要求4或5所述的Gate IC和由多个GOA结构单元级联形成的GOA电路。
7.一种显示装置,其特征在于,包括如权利要求6所述的液晶面板。
CN201710896636.2A 2017-09-28 2017-09-28 一种GOA电路时序控制方法及Gate IC、显示装置 Active CN107633830B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710896636.2A CN107633830B (zh) 2017-09-28 2017-09-28 一种GOA电路时序控制方法及Gate IC、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710896636.2A CN107633830B (zh) 2017-09-28 2017-09-28 一种GOA电路时序控制方法及Gate IC、显示装置

Publications (2)

Publication Number Publication Date
CN107633830A CN107633830A (zh) 2018-01-26
CN107633830B true CN107633830B (zh) 2020-04-28

Family

ID=61102691

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710896636.2A Active CN107633830B (zh) 2017-09-28 2017-09-28 一种GOA电路时序控制方法及Gate IC、显示装置

Country Status (1)

Country Link
CN (1) CN107633830B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108427069A (zh) * 2018-02-01 2018-08-21 福建华佳彩有限公司 一种面板检测的测试电路
CN109801602B (zh) * 2019-03-08 2021-05-28 昆山龙腾光电股份有限公司 栅极驱动电路及显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8994757B2 (en) * 2007-03-15 2015-03-31 Scalable Display Technologies, Inc. System and method for providing improved display quality by display adjustment and image processing using optical feedback
CN105096876B (zh) * 2015-08-19 2017-06-27 深圳市华星光电技术有限公司 Goa驱动系统及液晶面板
CN105551413B (zh) * 2016-03-09 2018-09-11 京东方科技集团股份有限公司 一种显示模组及其显示不良的检测方法
CN105679230B (zh) * 2016-04-25 2019-08-16 京东方科技集团股份有限公司 一种显示驱动电路、其驱动方法及显示装置
CN106940990B (zh) * 2017-04-24 2019-05-03 武汉华星光电技术有限公司 显示面板的充放电方法及驱动装置、显示器
CN107146564B (zh) * 2017-07-03 2020-11-17 京东方科技集团股份有限公司 用于goa电路的测试装置、方法及显示器

Also Published As

Publication number Publication date
CN107633830A (zh) 2018-01-26

Similar Documents

Publication Publication Date Title
CN107958656B (zh) Goa电路
CN108648714B (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
WO2017117849A1 (zh) Goa驱动电路
US9865211B2 (en) Shift register unit, gate driving circuit and display device
CN108766380B (zh) Goa电路
CN202443728U (zh) 移位寄存器、栅极驱动器及显示装置
CN102708779B (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
KR101933332B1 (ko) 산화물 반도체 박막 트랜지스터에 의한 goa회로
TWI540554B (zh) Liquid crystal display device and driving method thereof
WO2017117851A1 (zh) Goa电路
US11037502B2 (en) Shift register and driving method thereof, gate driving circuit, array substrate, and display device
CN105096879A (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
CN104867472A (zh) 一种移位寄存器单元、栅极驱动电路和显示装置
CN104485086A (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示器件
CN104091573A (zh) 一种移位寄存单元、栅极驱动装置、显示面板和显示装置
CN105761663A (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN103413531A (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
CN103226980A (zh) 一种移位寄存单元、栅极驱动装置及显示装置
CN104123922B (zh) 栅极驱动电路、使用其的驱动系统及显示装置
CN107633830B (zh) 一种GOA电路时序控制方法及Gate IC、显示装置
TW201539418A (zh) 顯示面板與閘極驅動器
CN103680452B (zh) 一种移位寄存器、栅极驱动电路、阵列基板和显示装置
CN101521043B (zh) 移位缓存器
CN101650909B (zh) 一种移位缓存器及栅极驱动电路
CN112639953A (zh) Goa电路、阵列基板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: No.9-2 Tangming Avenue, Guangming New District, Shenzhen, Guangdong 518000

Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd.

Address before: No.9-2 Tangming Avenue, Guangming New District, Shenzhen, Guangdong 518000

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.