CN109801602B - 栅极驱动电路及显示装置 - Google Patents
栅极驱动电路及显示装置 Download PDFInfo
- Publication number
- CN109801602B CN109801602B CN201910177229.5A CN201910177229A CN109801602B CN 109801602 B CN109801602 B CN 109801602B CN 201910177229 A CN201910177229 A CN 201910177229A CN 109801602 B CN109801602 B CN 109801602B
- Authority
- CN
- China
- Prior art keywords
- signal
- gate driving
- node
- switching tube
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 claims abstract description 13
- 238000011084 recovery Methods 0.000 claims abstract description 11
- 230000000087 stabilizing effect Effects 0.000 claims abstract description 9
- 239000003990 capacitor Substances 0.000 claims description 18
- 230000006641 stabilisation Effects 0.000 claims description 4
- 238000011105 stabilization Methods 0.000 claims description 4
- 238000000034 method Methods 0.000 description 11
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 10
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 10
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 10
- 238000010586 diagram Methods 0.000 description 10
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 8
- 239000000758 substrate Substances 0.000 description 8
- 230000003111 delayed effect Effects 0.000 description 7
- 239000004973 liquid crystal related substance Substances 0.000 description 7
- 239000010409 thin film Substances 0.000 description 6
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 5
- 102100040858 Dual specificity protein kinase CLK4 Human genes 0.000 description 5
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 5
- 101000749298 Homo sapiens Dual specificity protein kinase CLK4 Proteins 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 4
- 239000010408 film Substances 0.000 description 3
- 101100113692 Caenorhabditis elegans clk-2 gene Proteins 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 239000000725 suspension Substances 0.000 description 2
- 101000805729 Homo sapiens V-type proton ATPase 116 kDa subunit a 1 Proteins 0.000 description 1
- 101000854879 Homo sapiens V-type proton ATPase 116 kDa subunit a 2 Proteins 0.000 description 1
- 101000854873 Homo sapiens V-type proton ATPase 116 kDa subunit a 4 Proteins 0.000 description 1
- 102100020737 V-type proton ATPase 116 kDa subunit a 4 Human genes 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请公开了栅极驱动电路,包括级联的多个栅极驱动单元。栅极驱动单元包括:输入模块,根据第一启动信号和第二启动信号以及第一时钟信号和第二时钟信号,对第一节点进行充电;输出模块,根据第三时钟信号在输出端输出本级栅极驱动信号;下拉模块,在第四时钟信号的控制下,将本级栅极驱动信号维持于低电平信号;稳定模块,在第三时钟信号的控制下,将本级栅极驱动信号维持于低电平信号;暂停模块,在第一控制信号的控制下,将第一节点下拉至低电平;恢复模块,根据第一启动信号和第二启动信号以及第二控制信号,恢复对第一节点充电。该栅极驱动电路可以实现在显示期间暂停工作,进行触控检测,在触控检测结束后恢复工作,提高触控频率。
Description
技术领域
本发明涉及显示技术领域,更具体地涉及栅极驱动电路及显示装置。
背景技术
目前,液晶显示装置(Liquid Crystal Display,LCD)具备轻薄、节能、无辐射等诸多优点,广泛运用于笔记本电脑、台式电脑、摄录放影机、智能电视、移动终端或个人数字处理器等产品上。
液晶显示装置的触控显示面板包括彩膜基板、薄膜晶体管阵列基板及位于彩膜基板与薄膜晶体管阵列基板之间的液晶。其中,薄膜晶体管阵列基板上设置有交叉绝缘的扫描线和数据线,在交叉部分连接有晶体管以及与晶体管相连的像素电极,彩膜基板上设置有公共电极,像素电极、公共电极与其间的液晶形成液晶电容。此外,薄膜晶体管阵列基板上还设置有栅极驱动电路及源极驱动电路,栅极驱动电路用于向扫描线提供栅极信号,以打开该扫描线所在行的所有晶体管,源极驱动电路通过打开的晶体管向像素电极提供显示电压以向液晶电容充电,从而实现画面的正常显示。
随着液晶显示装置(Liquid Crystal Display,LCD)产业的发展,窄边框视觉效果成为高品质显示屏的主流趋势。为了进一步降低液晶显示装置的边框宽度,目前业界最普遍的做法是将栅极驱动电路制作在液晶显示装置的阵列基板上以形成具有集成栅极驱动(Gate Driver In Array,GIA)电路,这样既不需要与额外的栅极驱动芯片相连,还可以把液晶显示装置的边框做到很窄。
触摸屏(Touch Panel)已能广泛应用于各种显示用途,报点率是触控技术的一个重要指标,一般会设定在一个特定的值(60)以上才能符合技术要求,扫描形式决定其报点率,进而直接影响到触控的灵敏度,而触控的扫描形式受限于帧率(Frame Rate)的时间限制和栅极扫描驱动形式。
通常对于触控技术来讲,驱动电极(Tx)的扫描的形式分为两种,一种是在显示画面扫描完之后的空白时间(Blanking time)用于触控的驱动电极扫描,这样对于60Hz的显示装置来讲,可用扫描时间一般不足4毫秒,另一种是在行扫描过程中,输出的栅极信号之间的空隙输出,同时为了避免数据(Data)信号对驱动电极信号的干扰,需要在数据的平段区,这样对于高分辨率产品来讲,可用的时间极短,驱动电极的单个信号宽度不足2微秒,时间较小,很难实现,尤其是需要考虑触控技术来配合正常的显示驱动,这样对触控技术而言有很大的扫描限制,很难实现120Hz,甚至更高频率的扫描形式。
因此,有必要提供改进的技术方案以克服现有技术中存在的以上技术问题。
发明内容
有鉴于此,本发明的目的在于提供一种可以实现中途暂停的栅极驱动电路及显示装置。
根据本发明的一方面,提供一种栅极驱动电路,包括级联的多个栅极驱动单元,所述多个栅极驱动单元分别包括:输入模块,与第一节点相连接,根据第一启动信号和第二启动信号以及第一时钟信号和第二时钟信号,对所述第一节点进行充电;输出模块,与所述第一节点相连接,根据第三时钟信号产生本级栅极驱动信号,以及在输出端提供所述本级栅极驱动信号;下拉模块,与输出端相连接,在第四时钟信号的控制下,将所述本级栅极驱动信号维持于低电平信号;稳定模块,与所述第一节点和输出端相连接,在第三时钟信号的控制下,将所述本级栅极驱动信号维持于低电平信号;暂停模块,与所述第一节点相连接,在第一控制信号的控制下,将所述第一节点下拉至低电平;恢复模块,与所述第一节点相连接,根据第一启动信号和第二启动信号以及第二控制信号,恢复对所述第一节点充电。
优选地,所述多个栅极驱动单元中的第一级栅极驱动单元的第一启动信号为所述栅极驱动电路的外部提供的启动信号,第二启动信号为后级栅极驱动单元提供的第二栅极驱动信号,
所述多个栅极驱动单元中的最后级栅极驱动单元的所述第一启动信号为前级栅极驱动单元提供的第一栅极驱动信号,所述第二启动信号为外部提供的启动信号,
所述多个栅极驱动单元中的中间级栅极驱动单元的所述第一启动信号为所述前级栅极驱动单元提供的第一栅极驱动信号,所述第二启动信号为所述后级栅极驱动单元提供的第二栅极驱动信号。
优选地,在所述中间级栅极驱动单元的序号为n的情形下,所述前级栅极驱动单元和所述后级栅极驱动单元的序号分别为n-4和n+4。
优选地,所述输入模块包括:
第一开关管,所述第一开关管的控制端接收第一启动信号,第一端接收第一时钟信号,第二端与所述第一节点连接;
第三开关管,所述第三开关管的控制端接收第二启动信号,第一端接收第二时钟信号,第二端与所述第一节点连接。
优选地,所述输出模块包括:
第二开关管,所述第二开关管的控制端与所述第一节点连接,第一端用于接收所述第三时钟信号,第二端用于产生本级栅极驱动信号;
第一电容,连接于所述第二开关管的所述控制端与所述第二端之间。
优选地,所述下拉模块包括:
第四开关管,所述第四开关管的控制端接收所述第四时钟信号,第一端与所述输出端连接,第二端接收所述低电平信号。
优选地,所述稳定模块包括:
第五开关管,所述第五开关管的控制端连接至第二节点,第一端与所述第一节点连接,第二端与所述输出端连接;
第六开关管,所述第六开关管的控制端连接至所述输出端,第一端连接至所述第二节点,第二端接收所述低电平信号;
第七开关管,所述第七开关管的控制端连接至所述第二节点,第一端连接至所述输出端,第二端接收所述低电平信号。
优选地,所述稳定模块还包括第二电容,所述第二电容的第一端接收第三时钟信号,第二端与所述第二节点连接。
优选地,所述暂停模块包括:
第八开关管,所述第八开关管的控制端接收所述第一控制信号,第一端与所述第一节点连接,第二端接收所述低电平信号。
优选地,所述恢复模块包括:
第九开关管,所述第九开关管的控制端接收第一启动信号,第一端接收第一时钟信号,第二端与第三节点连接;
第十开关管,所述第十开关管的控制端接收第二启动信号,第一端接收第二时钟信号,第二端与第三节点连接;
第十一开关管,所述第十一开关管的控制端与所述第三节点连接,第一端接收第二控制信号,第二端与第四节点连接;
第十二开关管,所述第十二开关管的控制端、第一端均与第四节点连接,第二端与第一节点连接。
优选地,所述恢复模块还包括:
第三电容,连接在第三节点和第四节点之间。
优选地,所述栅极驱动电路为包括第一部分和第二部分的双侧结构,所述第一部分中的多个栅极驱动单元分别为奇数行的相应栅极线提供栅极驱动信号,所述第二部分中的多个栅极驱动单元分别为偶数行的相应栅极线提供栅极驱动信号。
根据本发明的另一方面,提供—种触控显示装置,包括:
上述所述的栅极驱动电路,用于提供多个栅极驱动信号;
数据驱动电路,用于提供多个灰阶数据;以及
触控显示面板,所述触控显示面板包括排列成阵列的多个像素单元以及多条栅极线和多条数据线;
所述触控显示面板还包括多个触控电极和与所述触控电极电连接的多条触控信号引线,
其中,在显示阶段,所述触控显示面板经由所述多条栅极线接收所述多个栅极驱动信号,从而按行选择所述多个像素单元,以及经由所述多条数据线按列接收所述多个灰阶数据,从而提供给选定的像素单元以实现图像显示;
在触控阶段,所述触控显示面板经由多条触控信号引线接收所述多个触控驱动信号,从而提供给触控电极以实现触控检测。
根据本发明实施例的栅极驱动电路,栅极驱动单元的暂停模块可以在第一控制信号的控制下将第一节点下拉至低电平,从而暂停栅极驱动单元工作;在栅极驱动单元暂停过程中进行触控检测,在触控检测结束后,恢复模块在第二控制信号的控制下恢复对第一节点的充电,从而使栅极驱动单元恢复工作,可以在一帧时间内实现多次触控检测,提高触控频率。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚。
图1示出现有技术的栅极驱动单元的示意性电路图,
图2示出本发明实施例的栅极驱动电路的示意性框图,
图3示出图2中栅极驱动电路的时钟信号、启动信号和控制信号的时序图,
图4示出图2中栅极驱动电路的栅极驱动单元的示意性框图,
图5示出本发明实施例的栅极驱动单元的电路示意图。
具体实施方式
以下将参照附图更详细地描述本发明。在各个附图中,相同的元件采用类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,在图中可能未示出某些公知的部分。
在下文中描述了本发明的许多特定的细节,例如部件的结构、材料、尺寸、处理工艺和技术,以便更清楚地理解本发明。但正如本领域的技术人员能够理解的那样,可以不按照这些特定的细节来实现本发明。
图1示出现有技术的栅极驱动单元的示意性电路图,如图1所示,现有技术的栅极驱动单元100包括输入模块110、输出模块120、下拉模块130以及稳定模块140。输入模块110包括开关管T1和T3。开关管T1的控制端接收前级栅极驱动信号Gn-4,第一端接收时钟信号CLK1,第二端与第一节点Q1相连。开关管T3的控制端接收后级栅极驱动信号Gn+4,第一端与第一节点Q1相连,第二端接收时钟信号CLK2。输出模块120包括开关管T2和电容C1。开关管T2的控制端与第一节点Q1相连,第一端接收时钟信号CLK3,第二端连接至输出端,用于输出本级栅极驱动信号Gn。电容C1连接在开关管T2的控制端和第二端之间。下拉模块130包括开关管T4。开关管T4的控制端接收时钟信号CLK4,第一端与本级栅极驱动信号Gn的输出端相连,第二端接收低电平信号VGL。稳定模块140包括开关管T5至T7和电容C2。开关管T5的控制端连接至第二节点Q2,第一端与第一节点Q1相连,第二端与本级栅极驱动信号Gn的输出端相连。开关管T6的控制端与本级栅极驱动信号Gn的输出端相连,第一端连接至第二节点Q2,第二端接收低电平信号VGL。开关管T7的控制端连接至第二节点Q2,第一端与本级栅极驱动信号Gn的输出端相连,第二端接收低电平信号VGL。电容C2的第一端接收时钟信号CLK3,第二端与第二节点Q2相连。
现有技术中的栅极驱动单元无法在显示扫描过程中暂停工作,只能在显示扫描结束后才能进行触控扫描。
图2示出本发明实施例的栅极驱动电路的示意性框图,如图2所示,触控显示装置200包括栅极驱动电路以及触控显示面板210,其中,触控显示面板210上包括排列成阵列的多个像素单元,每个像素单元包含像素电极以及用于导通或关断该像素电极的晶体管,所述晶体管例如为薄膜晶体管(thin-film transistor,TFT)。在触控显示面板210中,位于同一行(所述“行”例如对应图中所示的横向方向)的像素单元中的各晶体管的栅极相连并向触控显示面板210的边缘区域引出一条栅极线,从而形成栅极线G[1]至G[n]。
根据本发明实施例的栅极驱动电路例如是集成栅极驱动电路(Gate Driver inArray,简写为GIA)220,包括依次级联的n个栅极驱动单元。在显示阶段,该n个栅极驱动单元分别与触控显示面板210上的栅极线G[1]至G[n]对应相连。经由栅极线按行选择触控显示面板210上的像素单元。经由数据线按列提供相应的灰阶信号以实现图像显示。
触控显示面板210还包括多个触控电极(图中未示出)和与所述触控电极电连接的多条触控信号引线(图中未示出),在触控阶段,所述触控显示面板经由多条触控信号引线接收所述多个触控驱动信号,从而提供给触控电极以实现触控检测。
在优选地实施例中,本发明实施例的栅极驱动电路220为双侧结构,所述n个栅极驱动单元分别级联设置于触控显示面板210的左右两侧,包括第一部分220a和第二部分220b。下面以n为偶数进行说明。在第一部分220a中,与奇数行栅极线(栅极线G[1]、G[3]、……、G[n-1])相连的栅极驱动单元(GIA[1]、GIA[3]、……、GIA[n-1])级联设置于触控显示面板210的左侧。在第二部分220b中,与偶数行栅极线(栅极线G[2]、G[4]、……、G[n])相连的栅极驱动单元(GIA[2]、GIA[4]、……、GIA[n])级联设置于触控显示面板210的右侧。当然本发明并不以此为限制,在本发明优选地实施例中,与偶数行栅极线(栅极线G[2]、G[4]、……、G[n])连接的栅极驱动单元(GIA[2]、GIA[4]、……、GIA[n])位于触控显示面板210的左侧;与奇数行栅极线(栅极线G[1]、G[3]、……、G[n-1])连接的栅极驱动单元(GIA[1]、GIA[3]、……、GIA[n-1])位于触控显示面板210的右侧,本领域的技术人员可以根据具体情况进行选择。
每一级栅极驱动单元都包括第一启动信号输入端、第二启动信号输入端、第一时钟信号输入端、第二时钟信号输入端、低电平信号输入端和本级栅极驱动信号输出端,本级栅极驱动信号输出端用于驱动触控显示面板210的像素单元。对于位于触控显示面板210左侧的栅极驱动单元(GIA[1]、GIA[3]、……、GIA[n-1]),其第一时钟信号输入端至第四时钟信号输入端分别与多条时钟线相连以接收时钟信号CLK1-CLK6中的四个时钟信号,例如第一级栅极驱动单元GIA[1]接收时钟信号CLK1-CLK4;第三级栅极驱动单元GIA[3]接收时钟信号CLK3-CLK6;对于位于触控显示面板210右侧的栅极驱动单元(GIA[2]、GIA[4]、……、GIA[n]),其第一时钟信号输入端至第四时钟信号输入端分别与多条时钟信线相连以接收时钟信号CLK7-CLK12中的四个时钟信号,例如第二级栅极驱动单元GIA[2]接收时钟信号CLK7-CLK10,第四级栅极驱动单元GIA[4]接收时钟信号CLK9-CLK12。由于时钟信号线太多,未在图2中示出每个栅极驱动单元连接的时钟信号。
对于位于触控显示面板210左侧的栅极驱动单元(GIA[1]、GIA[3]、……、GIA[n-1]),其第一控制信号输入端与多条第一控制信号线相连以接收控制信号CL1和CL2中的一个控制信号,例如第一级栅极驱动单元GIA[1]接收控制信号CL1;第三级栅极驱动单元GIA[3]接收控制信号CL2;对于位于触控显示面板210右侧的栅极驱动单元(GIA[2]、GIA[4]、……、GIA[n]),其第一控制信号输入端与多条第一控制信号线相连以接收控制信号CL3和CL4中的一个控制信号,例如第二级栅极驱动单元GIA[2]接收控制信号CL3,第四级栅极驱动单元GIA[4]接收控制信号CL4。
对于位于触控显示面板210左侧的栅极驱动单元(GIA[1]、GIA[3]、……、GIA[n-1]),其第二控制信号输入端与第二控制信号线相连以接收控制信号Tou1。对于位于触控显示面板210右侧的栅极驱动单元(GIA[2]、GIA[4]、……、GIA[n]),其第二控制信号输入端与第二控制信号线相连以接收控制信号Tou2。
当栅极驱动单元为第一级栅极驱动单元时,所述栅极驱动单元的第一启动信号输入端用于输入启动信号STV1。
当栅极驱动单元为第二级栅极驱动单元时,所述栅极驱动单元的第一启动信号输入端用于输入启动信号STV3。
当栅极驱动单元为第三级栅极驱动单元时,所述栅极驱动单元的第一启动信号输入端用于输入启动信号STV2。
当栅极驱动单元为第四级栅极驱动单元时,所述栅极驱动单元的第一启动信号输入端用于输入启动信号STV4。
当栅极驱动单元为第五级至第n-2级栅极驱动单元中任一栅极驱动单元时,所述栅极驱动单元的第一启动信号输入端电性连接至第n-4级栅极驱动单元的本级栅极驱动信号输出端。栅极驱动单元的第二启动信号输入端电性连接至第n+4级栅极驱动单元的本级栅极驱动信号输出端。
当栅极驱动单元为第n级或第n-1级栅极驱动单元时,所述栅极驱动单元的第一启动信号输入端电性连接至第n-4级栅极驱动单元的本级栅极驱动信号输出端,所述栅极驱动单元的第二启动信号输入端为STV5或STV6。
根据该实施例的栅极驱动电路,采用级联的多个栅极驱动单元产生多个栅极驱动信号,用于提供至栅极线以选择相应行的像素单元。在双侧结构中,该栅极驱动电路包括用于驱动奇数行栅极线的第一部分和用于驱动偶数行栅极线的第二部分。
应当注意,尽管在该实施例中描述了采用双侧结构的栅极驱动电路,然而本发明不限于此。
图3示出图2中栅极驱动电路中的时钟信号、启动信号以及控制信号的时序图,如图3所示,时钟信号CLK1-CLK6均为方波信号,时钟周期为8T,占空比为1/2,启动信号STV1-STV4均为单脉冲信号,高电平持续时间为4T。启动信号STV2与STV1相比相位延后2T。启动信号STV4与STV3相比相位延后2T。第一控制信号CL1和CL2均为多脉冲信号,高电平持续时间为28T。第一控制信号CL2与CL1相比相位延后2T。第二控制信号Tou为多脉冲信号,高电平持续时间为4T。T是预定时钟周期,例如系统时钟信号的最小时钟周期或其整数倍。
参见图2,本发明实施例的栅极驱动电路采用双侧结构,栅极驱动电路的第一部分的主路径上分别传输启动信号STV1和STV2、时钟信号CLK1至CLK6、第一控制信号CL1和CL2以及第二控制信号Tou1。栅极驱动电路的第二部分的主路径分别传输启动信号STV3和STV4、时钟信号CLK7至CLK12、第一控制信号CL3和CL4以及第二控制信号Tou2。启动信号STV3与STV1相比相位延后1T。启动信号STV4与STV2相比相位延后1T。时钟信号CLK1-CLK4在启动信号STV2的上升沿启动,相位依次延后2T。时钟信号CLK5与时钟信号CLK3相同,时钟信号CLK6比时钟信号CLK5相比相位延迟6T。时钟信号CLK7-CLK10在启动信号STV4的上升沿启动,相位依次延后2T。时钟信号CLK11与时钟信号CLK9相同,时钟信号CLK12比时钟信号CLK11相比相位延迟6T。
图4示出图2中栅极驱动电路的栅极驱动单元的示意性框图,如图4所示,图4中栅极驱动电路的栅极驱动单元包括输入模块310、输出模块320、下拉模块330、稳定模块340、暂停模块350以及恢复模块360。其中,输入模块310输入端用于接收第一启动信号Gn-4和第二启动信号Gn+4以及第一时钟信号CLK1和第二时钟信号CLK2,输出端与第一节点Q1连接,用于根据第一启动信号Gn-4和第二启动信号Gn+4以及第一时钟信号CLK1和第二时钟信号CLK2对第一节点Q1进行预充电。输出模块320与第一节点Q1和第三时钟信号CLK3输入端连接以根据第一节点Q1的控制电压将接收到的时钟信号CLK3输出为本级栅极驱动信号Gn。下拉模块330与第四时钟信号CLK4输入端和低电平信号输入端连接以分别接收时钟信号CLK4和低电平信号VGL,用于根据接收到的时钟信号CLK4将低电平信号VGL提供至本级栅极驱动信号输出端以稳定本级栅极驱动信号输出端的低电平电位。稳定模块340与第三时钟信号输入端和低电平信号输入端连接,用于根据接收到的时钟信号CLK3将低电平信号VGL提供至第一节点Q1和本级栅极驱动信号输出端以稳定第一节点Q1和本级栅极驱动信号输出端的低电平电位。暂停模块350与第一控制信号输入端和低电平信号输入端连接,用于根据接收到的第一控制信号CL将低电平信号VGL提供至第一节点Q1以拉低第一节点Q1的电位。恢复模块360用于接收第一启动信号Gn-4和第二启动信号Gn+4、第一时钟信号CLK1和第二时钟信号CLK2以及第二控制信号Tou,用于根据第一启动信号Gn-4和第二启动信号Gn+4、第一时钟信号CLK1和第二时钟信号CLK2将第二控制信号Tou提供至第一节点Q1,恢复对第一节点Q1的充电。
图5示出本发明实施例的栅极驱动单元的电路示意图,如图5所示,输入模块310包括第一开关管T1和第三开关管T3,第一开关管T1的控制端接收第一启动信号Gn-4,第一端接收第一时钟信号CLK1,第二端与第一节点Q1连接,第三开关管T3的控制端接收第二启动信号Gn+4,第二端接收第二时钟信号CLK2,第二端与第一节点Q1连接。
输出模块320包括第二开关管T2和第一电容C1,第二开关管T2的控制端与第一节点Q1连接,第一端与第三时钟信号输入端连接以接收时钟信号CLK3,第二端与输出端连接以输出本级栅极驱动信号Gn,第一电容C1连接于第二开关管T2的控制端和第二端之间。
下拉模块330包括第四开关管T4,第四开关管T4的控制端与第四时钟信号输入端连接以接收时钟信号CLK4,第一端与输出端相连,第二端与低电平信号输入端连接以接收低电平信号VGL。应当注意,下拉模块330的结构不仅限于上述的结构,也可以是其他的多个开关管组合的结构,本领域的技术人员可以根据具体情况进行选择。
稳定模块340包括第五至第八开关管T5-T7,第七开关管T7的控制端与第三时钟信号输入端相连以接收时钟信号CLK3,第一端与本级栅极驱动信号输出端连接,第二端与低电平信号输入端连接以接收低电平信号VGL。第六开关管T6的控制端与本级栅极驱动信号输出端连接,第一端与第三时钟信号输入端相连以接收时钟信号CLK3,第二端与低电平信号输入端连接以接收低电平信号VGL。第五开关管T5的第一端与第一节点Q1连接,控制端与第六开关管T6的第一端和第七开关管T7的控制端相连于第二节点Q2,第二端与本级栅极驱动信号输出端连接。
在一个优选地实施例中,所述稳定模块340还包括第二电容C2,第二电容C2的第一端接收第三时钟信号CLK3,第二端与所述第二节点Q2连接。
暂停模块350包括第八开关管T8,第八开关管T8的控制端与第一控制信号输入端连接以接收第一控制信号CL,第一端与第一节点Q1相连,第二端与低电平信号输入端连接以接收低电平信号VGL。应当注意,下拉模块330的结构不仅限于上述的结构,也可以是其他的多个开关管组合的结构,本领域的技术人员可以根据具体情况进行选择。恢复模块360包括第九至第十二开关管T9-T12,第九开关管T9的控制端接收第一启动信号Gn-4,第一端接收第一时钟信号CLK1,第二端与第三节点Q3连接,第十开关管T10的控制端接收第二启动信号Gn+4,第二端接收第二时钟信号CLK2,第二端与第三节点Q3连接。第十一开关管T11的控制端与所述第三节点Q3连接,第一端接收第二控制信号Tou,第二端与第四节点Q4连接。第十二开关管T12的控制端、第一端均与第四节点Q4连接,第二端与第一节点Q1连接。
在第一控制信号CL由低电平跳变为高电平时,暂停模块350将第一节点Q1的点位下拉至低电平,使得栅极驱动单元暂时停止工作,在此期间可以进行触控检测。在触控检测结束后,第一控制信号CL由高电平跳变为低电平,第二控制信号Tou由低电平跳变为高电平,恢复模块360恢复对第一节点Q1的充电,使得栅极驱动单元继续工作,进行显示扫描。
需要说明的是,在本发明中提及的第一至第十二开关管T1-T12均为N型薄膜晶体管,且各个晶体管的第一端与第二端可以互换(即漏极和源极可以互换),但是本发明的实现不限于此。
本发明实施例提供的栅极驱动单元的暂停模块可以在第一控制信号的控制下将第一节点下拉至低电平,从而暂停栅极驱动单元工作;在栅极驱动单元暂停过程中进行触控检测,在触控检测结束后,恢复模块在第二控制信号的控制下恢复对第一节点的充电,从而使栅极驱动单元恢复工作,可以在一帧时间内实现多次触控检测,提高触控频率。
应当说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。
Claims (10)
1.一种栅极驱动电路,包括级联的多个栅极驱动单元,其特征在于,多个所述栅极驱动单元分别包括:
输入模块,与第一节点相连接,根据第一启动信号和第二启动信号以及第一时钟信号和第二时钟信号,对所述第一节点进行充电;
输出模块,与所述第一节点相连接,根据第三时钟信号产生本级栅极驱动信号,以及在输出端提供所述本级栅极驱动信号;
下拉模块,与输出端相连接,在第四时钟信号的控制下,将所述本级栅极驱动信号维持于低电平信号;
稳定模块,与所述第一节点和输出端相连接,在所述第三时钟信号的控制下,将所述本级栅极驱动信号维持于低电平信号;
暂停模块,与所述第一节点相连接,在第一控制信号的控制下,将所述第一节点下拉至低电平;
恢复模块,与所述第一节点相连接,根据第一启动信号和第二启动信号、第一时钟信号和第二时钟信号将第二控制信号提供至第一节点,恢复对所述第一节点充电。
2.根据权利要求1所述的栅极驱动电路,其特征在于,多个所述栅极驱动单元中的第一级栅极驱动单元的所述第一启动信号为所述栅极驱动电路的外部提供的启动信号,所述第二启动信号为后级栅极驱动单元提供的第二栅极驱动信号,
多个所述栅极驱动单元中的最后级栅极驱动单元的所述第一启动信号为前级栅极驱动单元提供的第一栅极驱动信号,所述第二启动信号为外部提供的启动信号,
多个所述栅极驱动单元中的中间级栅极驱动单元的所述第一启动信号为所述前级栅极驱动单元提供的第一栅极驱动信号,所述第二启动信号为所述后级栅极驱动单元提供的第二栅极驱动信号;
在所述中间级栅极驱动单元的序号为n的情形下,所述前级栅极驱动单元和所述后级栅极驱动单元的序号分别为n-4和n+4。
3.根据权利要求1所述的栅极驱动电路,其特征在于,所述输入模块包括:
第一开关管,所述第一开关管的控制端接收第一启动信号,第一端接收所述第一时钟信号,第二端与所述第一节点连接;
第三开关管,所述第三开关管的控制端接收所述第二启动信号,第一端接收所述第二时钟信号,第二端与所述第一节点连接。
4.根据权利要求1所述的栅极驱动电路,其特征在于,所述输出模块包括:
第二开关管,所述第二开关管的控制端与所述第一节点连接,第一端用于接收所述第三时钟信号,第二端用于产生本级栅极驱动信号;
第一电容,连接于所述第二开关管的所述控制端与所述第二端之间。
5.根据权利要求1所述的栅极驱动电路,其特征在于,所述下拉模块包括:
第四开关管,所述第四开关管的控制端接收所述第四时钟信号,第一端与所述输出端连接,第二端接收所述低电平信号。
6.根据权利要求1所述的栅极驱动电路,其特征在于,所述稳定模块包括:
第五开关管,所述第五开关管的控制端连接至第二节点,第一端与所述第一节点连接,第二端与所述输出端连接;
第六开关管,所述第六开关管的控制端连接至所述输出端,第一端连接至所述第二节点,第二端接收所述低电平信号;
第七开关管,所述第七开关管的控制端连接至所述第二节点,第一端连接至所述输出端,第二端接收所述低电平信号。
7.根据权利要求6所述的栅极驱动电路,其特征在于,所述稳定模块还包括第二电容,所述第二电容的第一端接收第三时钟信号,第二端与所述第二节点连接。
8.根据权利要求1所述的栅极驱动电路,其特征在于,所述暂停模块包括:
第八开关管,所述第八开关管的控制端接收所述第一控制信号,第一端与所述第一节点连接,第二端接收所述低电平信号。
9.根据权利要求1所述的栅极驱动电路,其特征在于,所述恢复模块包括:
第九开关管,所述第九开关管的控制端接收第一启动信号,第一端接收所述第一时钟信号,第二端与第三节点连接;
第十开关管,所述第十开关管的控制端接收所述第二启动信号,第一端接收所述第二时钟信号,第二端与第三节点连接;
第十一开关管,所述第十一开关管的控制端与所述第三节点连接,第一端接收所述第二控制信号,第二端与第四节点连接;
第十二开关管,所述第十二开关管的控制端、第一端均与第四节点连接,第二端与第一节点连接;
第三电容,连接在第三节点和第四节点之间。
10.一种触控显示装置,其特征在于,包括:
根据权利要求1至9中任一项所述的栅极驱动电路,用于提供多个栅极驱动信号;
数据驱动电路,用于提供多个灰阶数据;以及
触控显示面板,所述触控显示面板包括排列成阵列的多个像素单元以及多条栅极线和多条数据线;
所述触控显示面板还包括多个触控电极和与所述触控电极电连接的多条触控信号引线,
其中,在显示阶段,所述触控显示面板经由多条所述栅极线接收所述多个栅极驱动信号,从而按行选择所述多个像素单元,以及经由多条所述数据线按列接收多个所述灰阶数据,从而提供给选定的像素单元以实现图像显示;
在触控阶段,所述触控显示面板经由多条触控信号引线接收多个触控驱动信号,从而提供给触控电极以实现触控检测。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910177229.5A CN109801602B (zh) | 2019-03-08 | 2019-03-08 | 栅极驱动电路及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910177229.5A CN109801602B (zh) | 2019-03-08 | 2019-03-08 | 栅极驱动电路及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109801602A CN109801602A (zh) | 2019-05-24 |
CN109801602B true CN109801602B (zh) | 2021-05-28 |
Family
ID=66561874
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910177229.5A Active CN109801602B (zh) | 2019-03-08 | 2019-03-08 | 栅极驱动电路及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109801602B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113838398B (zh) | 2020-06-24 | 2023-07-18 | 京东方科技集团股份有限公司 | 显示面板、显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104485060A (zh) * | 2014-10-09 | 2015-04-01 | 上海中航光电子有限公司 | 栅极控制单元、栅极控制电路、阵列基板和显示面板 |
CN105206238A (zh) * | 2015-10-15 | 2015-12-30 | 武汉华星光电技术有限公司 | 栅极驱动电路及应用该电路的显示装置 |
CN105590608A (zh) * | 2015-11-04 | 2016-05-18 | 友达光电股份有限公司 | 触控显示装置及其移位寄存器 |
CN106991986A (zh) * | 2017-05-15 | 2017-07-28 | 南京中电熊猫平板显示科技有限公司 | 一种双向扫描栅极驱动电路 |
CN107221279A (zh) * | 2017-05-19 | 2017-09-29 | 南京中电熊猫平板显示科技有限公司 | 一种双向扫描驱动电路 |
CN107633830A (zh) * | 2017-09-28 | 2018-01-26 | 深圳市华星光电技术有限公司 | 一种GOA电路时序控制方法及Gate IC、显示装置 |
CN109192156A (zh) * | 2018-09-25 | 2019-01-11 | 南京中电熊猫平板显示科技有限公司 | 一种栅极驱动电路和显示装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101542509B1 (ko) * | 2008-12-24 | 2015-08-06 | 삼성디스플레이 주식회사 | 게이트 구동 장치 및 이를 포함하는 액정 표시 장치 |
CN105045438B (zh) * | 2015-09-22 | 2018-02-13 | 京东方科技集团股份有限公司 | 一种触控显示电路及其驱动方法、显示装置 |
TWI575492B (zh) * | 2016-02-26 | 2017-03-21 | 友達光電股份有限公司 | 閘極驅動電路 |
-
2019
- 2019-03-08 CN CN201910177229.5A patent/CN109801602B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104485060A (zh) * | 2014-10-09 | 2015-04-01 | 上海中航光电子有限公司 | 栅极控制单元、栅极控制电路、阵列基板和显示面板 |
CN105206238A (zh) * | 2015-10-15 | 2015-12-30 | 武汉华星光电技术有限公司 | 栅极驱动电路及应用该电路的显示装置 |
CN105590608A (zh) * | 2015-11-04 | 2016-05-18 | 友达光电股份有限公司 | 触控显示装置及其移位寄存器 |
CN106991986A (zh) * | 2017-05-15 | 2017-07-28 | 南京中电熊猫平板显示科技有限公司 | 一种双向扫描栅极驱动电路 |
CN107221279A (zh) * | 2017-05-19 | 2017-09-29 | 南京中电熊猫平板显示科技有限公司 | 一种双向扫描驱动电路 |
CN107633830A (zh) * | 2017-09-28 | 2018-01-26 | 深圳市华星光电技术有限公司 | 一种GOA电路时序控制方法及Gate IC、显示装置 |
CN109192156A (zh) * | 2018-09-25 | 2019-01-11 | 南京中电熊猫平板显示科技有限公司 | 一种栅极驱动电路和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN109801602A (zh) | 2019-05-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10997886B2 (en) | Shift register and method of driving the same, gate driving circuit, and display device | |
US10217428B2 (en) | Output control unit for shift register, shift register and driving method thereof, and gate driving device | |
EP3086312B1 (en) | Shift register unit, gate drive circuit and display device | |
CN104134430B (zh) | 一种移位寄存器、栅极驱动电路及显示装置 | |
US10950323B2 (en) | Shift register unit, control method thereof, gate driving device, display device | |
US10453369B2 (en) | Shift register unit, driving method thereof, gate driver on array and display apparatus | |
CN102708779B (zh) | 移位寄存器及其驱动方法、栅极驱动装置与显示装置 | |
CN109326256B (zh) | 栅极驱动电路及显示装置 | |
CN109192154B (zh) | 栅极驱动电路及显示装置 | |
US9666152B2 (en) | Shift register unit, gate driving circuit and display device | |
US11282470B2 (en) | Shift register element, method for driving the same, gate driver circuit, and display device | |
US20150318052A1 (en) | Shift register unit, gate drive circuit and display device | |
CN109272960B (zh) | 栅极驱动电路及显示装置 | |
CN109872699B (zh) | 移位寄存器、栅极驱动电路和显示装置 | |
CN108665865B (zh) | 栅极驱动单元以及显示装置 | |
CN106910450B (zh) | 栅极驱动电路和显示装置 | |
US7148871B2 (en) | Liquid crystal display device, liquid crystal display device driving method, and liquid crystal projector apparatus | |
CN108389555B (zh) | 驱动电路和显示装置 | |
US11024399B2 (en) | Shift register unit, gate drive circuit, display device and driving method | |
CN109166543B (zh) | 数据同步方法、驱动装置以及显示装置 | |
US20190080661A1 (en) | Shift register and driving method thereof, gate driving circuit, and display device | |
CN105390086A (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN112102768B (zh) | Goa电路及显示面板 | |
CN104123918B (zh) | 移位寄存器与液晶显示装置 | |
WO2018205653A1 (zh) | 公共电压补偿电路单元、显示面板、显示装置和显示面板的公共电压补偿方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou Applicant after: InfoVision Optoelectronics(Kunshan)Co.,Ltd. Address before: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou Applicant before: INFOVISION OPTOELECTRONICS (KUNSHAN) Co.,Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |