CN107491131B - 一种数模混合控制多环路ldo电路 - Google Patents

一种数模混合控制多环路ldo电路 Download PDF

Info

Publication number
CN107491131B
CN107491131B CN201710962322.8A CN201710962322A CN107491131B CN 107491131 B CN107491131 B CN 107491131B CN 201710962322 A CN201710962322 A CN 201710962322A CN 107491131 B CN107491131 B CN 107491131B
Authority
CN
China
Prior art keywords
gate
voltage
pmos
nmos
input end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710962322.8A
Other languages
English (en)
Other versions
CN107491131A (zh
Inventor
段志奎
王志敏
陈建文
于昕梅
樊耘
李学夔
朱珍
王东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Foshan University
Original Assignee
Foshan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Foshan University filed Critical Foshan University
Priority to CN201710962322.8A priority Critical patent/CN107491131B/zh
Publication of CN107491131A publication Critical patent/CN107491131A/zh
Application granted granted Critical
Publication of CN107491131B publication Critical patent/CN107491131B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/561Voltage to current converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明公开了一种数模混合控制多环路LDO电路,包括:功率管MP、pMOS管M1、M3、M5、nMOS管M2、M4、M6、M7、M8、运算放大器AMP、非门INV1、INV2、INV3、INV4、INV5、INV6、与门AND1、AND2。本发明创造的LDO电路利用三个控制环路来应对负载电压的变化,提供负载瞬态响应能力,通过仿真,本发明创造的LDO电路与现有LDO电路对比提高了10%的负载瞬态响应能力。本发明创造的LDO电路结构可广泛应用于SoC芯片。

Description

一种数模混合控制多环路LDO电路
技术领域
本发明涉及一种调节电变量或磁变量的系统,特别涉及一种LDO(Low DropoutRegulator,LDO,低压差线性稳压器)电路。
背景技术
几乎所有的电子电路都需要一个稳定的电压源,它维持在特定容差范围内,以确保正确运行(典型的CPU电路只允许电压源与额定电压的最大偏离不超过±3%)。该固定电压由某些种类的稳压器提供。LDO电路就是其中的一种稳压器。
如图1所示,目前的LDO电路包括:基准电压Vref、误差放大器EA、功率管a1、电阻分压器a2、电流源a3。该LDO电路通过电阻分压器a2自动检测输出电压Vout,误差放大器EA不断调整电流源a3从而维持输出电压Vout稳定在额定电压上。该结构的LDO电路存在负载瞬态响应能力不高的问题。
发明内容
本发明的目的是提供一种负载瞬态响应能力高的LDO电路。
本发明解决其技术问题的解决方案是:一种数模混合控制多环路LDO电路,包括:功率管MP、pMOS管M1、M3、M5、nMOS管M2、M4、M6、M7、M8、运算放大器AMP、非门INV1、INV2、INV3、INV4、INV5、INV6、与门AND1、AND2,所述pMOS管M1、M3、功率管MP的源极分别与电源VDD连接,所述pMOS管M1的栅极与所述非门INV3的输出端连接,所述非门INV3的输入端与所述与门AND2的输出端连接,所述与门AND2的一输入端与所述非门INV4的输出端连接,所述与门AND2的另一输入端分别与所述非门INV4的输入端、所述非门INV5的输出端连接,所述非门INV4的输入端与所述非门INV5的输出端连接,所述非门INV5的输入端与所述非门INV6的输出端连接,所述非门INV6的输入端、所述nMOS管M4的源极、所述nMOS管M6的漏极、所述pMOS管M5的漏极均连接于第二节点,所述nMOS管M2、M4的漏极、所述功率管MP的栅极、所述pMOS管M1、M3的漏极、所述非门INV2的输入端均连接于第一节点,所述非门INV2的输出端分别与所述非门INV1的输入端、所述与门AND1的一输入端连接,所述非门INV1的输出端与所述与门AND1的另一输入端连接,所述与门AND1的输出端与所述nMOS管M2的栅极连接,所述功率管MP的漏极、所述pMOS管M5的源极、所述nMOS管M7的源极、所述nMOS管M7、M8的栅极均连接于所述LDO电路的电压输出端,所述nMOS管M7的源极、所述运算放大器的反相输入端、所述nMOS管M8的漏极均连接于第三节点,所述运算放大器AMP的输出端与所述pMOS管M5的栅极连接,所述运算放大器AMP的同相输入端与基准电压连接,所述pMOS管M3、nMOS管M4、M6的栅极均连接偏置电压,所述pMOS管M1、M3、M5的衬底分别与电源VDD连接,所述nMOS管M2、M4、M6、M7、M8的衬底分别与地GND连接,所述nMOS管M2、M6、M8的源极分别与地GND连接。
进一步,所述功率管MP为pMOS管。
进一步,所述基准电压为带隙基准电路的输出电压。
本发明的有益效果是:本发明创造采用数字和模拟电路混合的三个不同的控制环路,提高了LDO电路的负载响应速度。该电路结构可广泛应用于SoC芯片。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单说明。显然,所描述的附图只是本发明的一部分实施例,而不是全部实施例,本领域的技术人员在不付出创造性劳动的前提下,还可以根据这些附图获得其他设计方案和附图。
图1是背景技术中的LDO电路的结构示意图;
图2是本发明创造的LDO电路的结构示意图;
图3是第三控制环路时序图。
具体实施方式
以下将结合实施例和附图对本发明的构思、具体结构及产生的技术效果进行清楚、完整地描述,以充分地理解本发明的目的、特征和效果。显然,所描述的实施例只是本发明的一部分实施例,而不是全部实施例,基于本发明的实施例,本领域的技术人员在不付出创造性劳动的前提下所获得的其他实施例,均属于本发明保护的范围。另外,文中所提到的所有联接/连接关系,并非单指构件直接相接,而是指可根据具体实施情况,通过添加或减少联接辅件,来组成更优的联接结构。本发明创造中的各个技术特征,在不互相矛盾冲突的前提下可以交互组合。
实施例1,参考图2,一种数模混合控制多环路LDO电路,包括:功率管MP、pMOS管M1、M3、M5、nMOS管M2、M4、M6、M7、M8、运算放大器AMP、非门INV1、INV2、INV3、INV4、INV5、INV6、与门AND1、AND2,所述pMOS管M1、M3、功率管MP的源极分别与电源VDD连接,作为优化,其中功率管MP采用pMOS管,所述pMOS管M1的栅极与所述非门INV3的输出端连接,所述非门INV3的输入端与所述与门AND2的输出端连接,所述与门AND2的一输入端与所述非门INV4的输出端连接,所述与门AND2的另一输入端分别与所述非门INV4的输入端、所述非门INV5的输出端连接,所述非门INV4的输入端与所述非门INV5的输出端连接,所述非门INV5的输入端与所述非门INV6的输出端连接,所述非门INV6的输入端、所述nMOS管M4的源极、所述nMOS管M6的漏极、所述pMOS管M5的漏极均连接于第二节点B,所述nMOS管M2、M4的漏极、所述功率管MP的栅极、所述pMOS管M1、M3的漏极、所述非门INV2的输入端均连接于第一节点A,所述非门INV2的输出端分别与所述非门INV1的输入端、所述与门AND1的一输入端连接,所述非门INV1的输出端与所述与门AND1的另一输入端连接,所述与门AND1的输出端与所述nMOS管M2的栅极连接,所述功率管MP的漏极、所述pMOS管M5的源极、所述nMOS管M7的漏极、所述nMOS管M7、M8的栅极均连接于所述LDO电路的电压输出端b1,所述nMOS管M7的源极、所述运算放大器的反相输入端、所述nMOS管M8的漏极均连接于第三节点C,所述运算放大器AMP的输出端与所述pMOS管M5的栅极连接,所述运算放大器AMP的同相输入端与基准电压Vref连接,作为优化,所述基准电压Vref由带隙基准电路提供,带隙基准电路可建立一个与电源和工艺无关、具有确定温度特性的直流电压,从而为运算放大器AMP提供一个稳定的电压Vref,提高LDO电路的性能。所述pMOS管M3的栅极与偏置电压Vbias1连接,所述nMOS管M4、M6的栅极分别与偏置电压Vbias2、Vbias3连接,所述pMOS管M1、M3、M5的衬底分别与电源VDD连接,所述nMOS管M2、M4、M6、M7、M8的衬底分别与地GND连接,所述nMOS管M2、M6、M8的源极分别与地GND连接。
该LDO电路工作时,在电压输出端b1处对地连接负载电阻RL和负载电容CL
本发明创造所提出的数模混合控制多环路LDO电路的工作原理如下:
本发明创造的数模混合控制多环路LDO电路共有三个控制环路:第一个控制环路由pMOS管M5、nMOS管M7、M8、运算放大器AMP组成;第二个控制环路由pMOS管M3、M5、nMOS管M4、M6组成;第三个控制环路由pMOS管M1、M3、M5、功率管MP、nMOS管M2、M4、M6、与门AND1、AND2,非门INV1-INV6组成。
第一控制环路的工作原理为:
当电压输出端b1的电压Vout升高(负载变化)时,第三节点C处的电压VC与所述电压Vout处电压是同步变化的,因此电压VC也随之升高,运算放大器AMP的输出端输出的电压变低,因此pMOS管M5的栅极电压降低,pMOS管M5的电流I5增大,pMOS管M5的源极电压降低,进而将电压Vout拉低。同理,当电压Vout的电压值降低(负载变化)时,电压VC降低,运算放大器AMP输出电压升高,因此pMOS管M5的栅极电压升高,pMOS管M5的电流I5减小,故pMOS管M5的源极电压升高,将电压Vout拉高,使电压输出端b1的电压恢复正常,从而稳定负载电压。
第二控制环路的工作原理如下:
在负载电压稳定状态(负载不变化)下,流经nMOS管M6的电流I6是流经pMOS管M3的电流I3的两倍。当输出电压Vout升高时,流经M5的电流增大,又M6中的电流不变,所以流经M4的电流减小,点A处的电压升高,MP的电流减小,将输出电压Vout拉低,稳定负载电压。当输出电压Vout降低,流经M5的电流减小,流经M4的电流增加,点A处的电压降低,MP的电流增大,将输出电压拉高,稳定负载电压。
第三控制环路的工作原理如下:
pMOS管M1和nMOS管M2在负载不变化的情况下呈关断状态。当负载变化,即当电压Vout突然降低时,电压VA降低,该降低量经过非门INV2、INV1和与门AND1输出高电平信号,使nMOS管M2导通。拉低点A的电压,使流经MP的电流增大,稳定负载电压。当输出电压突然升高时,B点电压升高,电压VB的电压变化量经过非门INV6、INV5、INV4、与门AND2、非门INV3输出一个低电平信号,使pMOS管M1导通。pMOS管M1拉高点A电压,使流经MP的电流减小,稳定负载电压。
下面对LDO电路进行定量分析:
第一控制环路:
由图2可知nMOS管M7处于饱和区,nMOS管M8的可能处于饱和区,也可能处于线性区。假设nMOS管M8处于饱和区,可得I7、I8
Figure BDA0001435513210000071
Figure BDA0001435513210000072
VGS8=Vout (3)
VGS7=Vout-VC (4)
I7=I8 (5)
其中Ki=μn,pCox(W/L)i i=1,2...
由式(1)(2)(3)(4)(5)得
Figure BDA0001435513210000081
对式(6)求导可得
Figure BDA0001435513210000082
(W/L)7是nMOS管M7的宽长比,(W/L)8是nMOS管M8的宽长比。由式(7)可知C点电压VC与电压Vout之间的关系与nMOS管M7、M8的宽长比的比值有关,呈线性关系。当nMOS管M7、M8的宽长确定,电压VC与电压Vout之间的关系也随之确定。我们设置nMOS管M7、M8的宽长比的比值小于1,则电压VC与电压Vout之间成正比,电压VC随着电压Vout的升高而升高。
当电压Vout发生变化,设其变化量为ΔVout,由式(6)可得
Figure BDA0001435513210000083
由式(8)可知当ΔVout为正时,电压VC升高,当ΔVout为负时,电压VC减小。
设运算放大器AMP的放大倍数为Av,设点第三节点C处的电压变化量为ΔVC,则AMP的输出变化量为Av*ΔVC,当点第三节点C处的电压发生变化时,得I5
Figure BDA0001435513210000091
又电流I6恒定,有
ΔΙ5=-ΔΙ4 (10)
由式(8)可以看出电压VC与电压Vout是同步的,随着电压Vout的升高而升高,降低而降低。第三节点C与运算放大器AMP的反相输入端相连,第三节点C的电压升高,AMP的输出端输出电压变低,因此pMOS管M5的栅极电压降低,由式(9)可知pMOS管M5电流增大,源极电压降低,进而将电压Vout拉回来。同理,当电压Vout降低时,电压VC降低,经AMP的反相输入端,AMP输出电压升高,因此pMOS管M5的栅极电压降低,pMOS管M5电流减小,故pMOS管M5的源极电压升高,将电压Vout拉高,使电压Vout恢复正常状态,稳定负载电压。
第二控制环路:
稳定状态下,流经nMOS管M6的电流I6是流经pMOS管M3的电流I3的两倍。当电压Vout升高,故流经M5的电流增大,又因为流经M6的电流不变,所以流经pMOS管M4的电流减小,A点的电压升高,流经MP的电流减小,拉低输出电压,稳定负载电压。当电压Vout降低,流经M5的电流减小,流经M4的电流增大,点A的电压降低,流经MP的电流增大,稳定负载电压。
第三控制环路:
参考图3所示,从上往下依次为:电压Vout的时序图,电压VA的时序图,非门INV2输出端的时序图,非门INV1输出端的时序图,与门AND1输出端的时序图,电压VB的时序图,非门INV5输出端的时序图,非门INV4输出端的时序图,与门AND2输出端的时序图。
当电压VA没有发生变化的时候,经过非门INV2、INV1和与门AND1,输出到nMOS管M2栅极为低电平。当电压VB没有发生变化时,经过非门INV6、INV5、INV4、与门AND2、非门INV3,输出到pMOS管M1栅极电压为高电平。因此pMOS管M1和nMOS管M2在电压Vout没变化的情况下呈关断状态。
当电压Vout降低时,电压VA降低,非门INV2接收到低电平信号,输出高电平信号,INV1接收到高电平信号,会产生低电平信号,又经过非门INV1会产生一个延迟,因此与门AND1会短暂的接收到两个高电平信号,输出高电平信号,使nMOS管M2导通,拉低点A的电压,使流经MP的电流增大,拉高输出电压。
当电压Vout升高时,电压VB也会随之升高产生高电平信号。因此,非门INV6会接收到一个高电平信号,输出低电平信号,经过非门INV5输出一个高电平信号。INV4接收到高电平信号,会产生低电平信号,因为非门INV4产生一个延迟,因此与门AND2会短暂的接收到两个高电平信号,并输出高电平信号,经过非门INV3输出一个低电平信号,使pMOS管M1导通。拉高电压VA,反馈到电压Vout,使电压Vout恢复正常状态,稳定负载电压。
非门产生的延迟时间为tpd,其值可以由式(11)得到
Figure BDA0001435513210000101
tpd的值一般为几纳秒。其中tPHL为导通延迟时间,为从输入波形上升沿的中点到输出波形下降沿的中点所经历的时间。tPLH为截至延迟时间,为从输入波形下降沿的中点到输出波形上升沿的中点所经历的时间。
本发明创造的LDO电路利用三个控制环路来应对负载电压的变化,提供负载瞬态响应能力,通过仿真,本发明创造的LDO电路与现有LDO电路对比提高了10%的负载瞬态响应能力。
以上对本发明的较佳实施方式进行了具体说明,但本发明创造并不限于所述实施例,熟悉本领域的技术人员在不违背本发明精神的前提下还可做出种种的等同变型或替换,这些等同的变型或替换均包含在本申请权利要求所限定的范围内。

Claims (3)

1.一种数模混合控制多环路LDO电路,包括:功率管MP,其特征在于,还包括:pMOS管M1、M3、M5、nMOS管M2、M4、M6、M7、M8、运算放大器AMP、非门INV1、INV2、INV3、INV4、INV5、INV6、与门AND1、AND2,所述pMOS管M1、M3、功率管MP的源极分别与电源VDD连接,所述pMOS管M1的栅极与所述非门INV3的输出端连接,所述非门INV3的输入端与所述与门AND2的输出端连接,所述与门AND2的一输入端与所述非门INV4的输出端连接,所述与门AND2的另一输入端分别与所述非门INV4的输入端、所述非门INV5的输出端连接,所述非门INV4的输入端与所述非门INV5的输出端连接,所述非门INV5的输入端与所述非门INV6的输出端连接,所述非门INV6的输入端、所述nMOS管M4的源极、所述nMOS管M6的漏极、所述pMOS管M5的漏极均连接于第二节点,所述nMOS管M2、M4的漏极、所述功率管MP的栅极、所述pMOS管M1、M3的漏极、所述非门INV2的输入端均连接于第一节点,所述非门INV2的输出端分别与所述非门INV1的输入端、所述与门AND1的一输入端连接,所述非门INV1的输出端与所述与门AND1的另一输入端连接,所述与门AND1的输出端与所述nMOS管M2的栅极连接,所述功率管MP的漏极、所述pMOS管M5的源极、所述nMOS管M7的漏极、所述nMOS管M7、M8的栅极均连接于所述LDO电路的电压输出端,所述nMOS管M7的源极、所述运算放大器的反相输入端、所述nMOS管M8的漏极均连接于第三节点,所述运算放大器AMP的输出端与所述pMOS管M5的栅极连接,所述运算放大器AMP的同相输入端与基准电压连接,所述pMOS管M3、nMOS管M4、M6的栅极均连接偏置电压,所述pMOS管M1、M3、M5和功率管MP的衬底分别与电源VDD连接,所述nMOS管M2、M4、M6、M7、M8的衬底分别与地GND连接,所述nMOS管M2、M6、M8的源极分别与地GND连接。
2.根据权利要求1所述的一种数模混合控制多环路LDO电路,其特征在于:所述功率管MP为pMOS管。
3.根据权利要求1或2所述的一种数模混合控制多环路LDO电路,其特征在于:所述基准电压为带隙基准电路的输出电压。
CN201710962322.8A 2017-10-16 2017-10-16 一种数模混合控制多环路ldo电路 Active CN107491131B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710962322.8A CN107491131B (zh) 2017-10-16 2017-10-16 一种数模混合控制多环路ldo电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710962322.8A CN107491131B (zh) 2017-10-16 2017-10-16 一种数模混合控制多环路ldo电路

Publications (2)

Publication Number Publication Date
CN107491131A CN107491131A (zh) 2017-12-19
CN107491131B true CN107491131B (zh) 2023-02-28

Family

ID=60653796

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710962322.8A Active CN107491131B (zh) 2017-10-16 2017-10-16 一种数模混合控制多环路ldo电路

Country Status (1)

Country Link
CN (1) CN107491131B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101727120A (zh) * 2009-11-26 2010-06-09 四川和芯微电子股份有限公司 一种无需外挂电容快速响应负载变化的线性稳压电路
CN102789257A (zh) * 2012-08-31 2012-11-21 电子科技大学 低压差线性稳压器
CN103838286A (zh) * 2012-11-20 2014-06-04 杨洁 一种快速瞬态响应、高稳定性的低压差线性稳压器
CN104090621A (zh) * 2014-07-18 2014-10-08 周国文 数模混合电路
CN104699161A (zh) * 2015-03-27 2015-06-10 西安华芯半导体有限公司 一种根据负载频率和输出电压动态调整偏置电流的稳压器
CN105099159A (zh) * 2015-08-21 2015-11-25 电子科技大学 一种用于dc-dc变换器的快速启动电路
CN105242734A (zh) * 2014-07-08 2016-01-13 广州市力驰微电子科技有限公司 一种无外置电容的大功率ldo电路
CN106647915A (zh) * 2016-12-05 2017-05-10 清华大学 一种采用数字电路补偿电容的低压差线性稳压器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8981739B2 (en) * 2012-09-26 2015-03-17 Nxp B.V. Low power low dropout linear voltage regulator

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101727120A (zh) * 2009-11-26 2010-06-09 四川和芯微电子股份有限公司 一种无需外挂电容快速响应负载变化的线性稳压电路
CN102789257A (zh) * 2012-08-31 2012-11-21 电子科技大学 低压差线性稳压器
CN103838286A (zh) * 2012-11-20 2014-06-04 杨洁 一种快速瞬态响应、高稳定性的低压差线性稳压器
CN105242734A (zh) * 2014-07-08 2016-01-13 广州市力驰微电子科技有限公司 一种无外置电容的大功率ldo电路
CN104090621A (zh) * 2014-07-18 2014-10-08 周国文 数模混合电路
CN104699161A (zh) * 2015-03-27 2015-06-10 西安华芯半导体有限公司 一种根据负载频率和输出电压动态调整偏置电流的稳压器
CN105099159A (zh) * 2015-08-21 2015-11-25 电子科技大学 一种用于dc-dc变换器的快速启动电路
CN106647915A (zh) * 2016-12-05 2017-05-10 清华大学 一种采用数字电路补偿电容的低压差线性稳压器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
A single-event transient hardened LDO regulator with built-in filter;Zhikui Duan et al.;《IEICE Electronics Express》;20151231;第12卷(第22期);第1-7页 *

Also Published As

Publication number Publication date
CN107491131A (zh) 2017-12-19

Similar Documents

Publication Publication Date Title
CN107544605B (zh) 一种数模混合多环路衬底动态偏置ldo电路
US9684325B1 (en) Low dropout voltage regulator with improved power supply rejection
CN102830742B (zh) 一种低压差线性稳压器
CN107544613B (zh) 一种基于fvf控制的ldo电路
US20070210770A1 (en) AC-coupled equivalent series resistance
US20090128104A1 (en) Fully integrated on-chip low dropout voltage regulator
CN207488871U (zh) 一种采用新型缓冲器的cmos低压差线性稳压器
KR101238173B1 (ko) 고 슬루율과 고 단위 이득 대역폭을 가지는 저 드롭아웃 레귤레이터
TWI639909B (zh) 電壓調節器
WO2021035707A1 (zh) 一种低压差稳压器
CN212183486U (zh) 误差放大器、电路和电压调节器
TW201303545A (zh) 無需外掛穩壓電容之低壓降穩壓器及其穩壓方法
US10591941B2 (en) Low dropout regulator with wide input supply voltage
CN107783588B (zh) 一种推挽式快速响应ldo电路
JP2015184983A (ja) ボルテージレギュレータ
CN104699162A (zh) 一种快速响应的低压差线性稳压器
TW201939190A (zh) 電壓調節器
TW201643588A (zh) 電壓調節器
TW201602750A (zh) 用於穩壓器之電流源及其穩壓器
CN117389371A (zh) 一种适用于ldo的双环路频率补偿电路及其补偿方法
KR102227203B1 (ko) Sr 래치 스위치를 이용한 ldo 레귤레이터
WO2020258420A1 (zh) 一种稳压器
CN110825157B (zh) 基于重载补偿的低压差线性稳压器
CN107491131B (zh) 一种数模混合控制多环路ldo电路
CN114421897B (zh) 降低集成电路放大器噪声的电路及其降噪方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant