CN107481657B - 显示设备与驱动方法 - Google Patents

显示设备与驱动方法 Download PDF

Info

Publication number
CN107481657B
CN107481657B CN201710729551.5A CN201710729551A CN107481657B CN 107481657 B CN107481657 B CN 107481657B CN 201710729551 A CN201710729551 A CN 201710729551A CN 107481657 B CN107481657 B CN 107481657B
Authority
CN
China
Prior art keywords
pull
signal
transistor
circuit
receiving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710729551.5A
Other languages
English (en)
Other versions
CN107481657A (zh
Inventor
陈嘉亨
陈奕甫
陈文彬
李信贤
陈孝俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN107481657A publication Critical patent/CN107481657A/zh
Application granted granted Critical
Publication of CN107481657B publication Critical patent/CN107481657B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一种显示设备包含第一移位寄存器电路与第二下拉电路。第一移位寄存器电路设置于显示设备的第一侧并包含第一上拉电路、第一下拉电路、第一下拉控制电路与第一主下拉电路。第一上拉电路用以接收第一频率信号并根据第一控制信号输出第一传输扫描信号。第二下拉电路设置于显示设备的第二侧并经由第一扫描线耦接第一上拉电路。第二侧为第一侧的相对侧。第一上拉电路经由第一扫描线输出第一传输扫描信号至第二下拉电路。第二下拉电路用以接收第一频率信号并根据第二控制信号调整第二侧的第一接收扫描信号的下降缘。

Description

显示设备与驱动方法
技术领域
本揭示内容是一种显示技术,且特别是有关于一种显示设备与驱动方法。
背景技术
一般而言,扫描信号由设置于显示设备一侧的电路产生后往另一侧传递,以驱动像素阵列。然而,通过扫描线的传递过程中,扫描信号的波形可能产生失真现象,亦即传递至另一侧的扫描信号波形可能与本侧的扫描信号波形不同,因此显示质量难以提升。
发明内容
本揭示内容的一态样是提供一种显示设备,其包含第一移位寄存器电路与第二下拉电路。第一移位寄存器电路设置于显示设备的第一侧并包含第一上拉电路、第一下拉电路、第一下拉控制电路与第一主下拉电路。第一主下拉电路电性连接于第一上拉电路。第一上拉电路用以接收第一频率信号并根据第一控制信号输出第一传输扫描信号。第一下拉控制电路用以控制第一下拉电路将第一传输扫描信号输出至第一工作电压。第一主下拉电路用以将第一控制信号输出至第一工作电压。显示设备更包含第二下拉电路,其设置于显示设备的第二侧并经由第一扫描线耦接第一上拉电路。第二侧为第一侧的相对侧。第一移位寄存器电路与第二下拉电路设置于显示区的两侧第一上拉电路经由第一扫描线输出第一传输扫描信号至第二下拉电路。第二下拉电路更用以接收第一频率信号并根据第二控制信号调整第二侧的第一接收扫描信号的下降缘。
本揭示内容的另一态样是提供一种驱动方法,用于一显示设备。显示设备包含第一移位寄存器电路与第一下拉电路。第一移位寄存器电路设置于显示设备的第一侧,第一下拉电路设置于显示设备的第二侧。驱动方法包含以下步骤。借由第一移位寄存器电路,接收第一频率信号并根据第一控制信号输出第一传输扫描信号。借由第一下拉电路,接收第一频率信号并根据第二控制信号调整第二侧的第一接收扫描信号的下降缘。
综上所述,本揭示内容的下拉电路可有效地改善因通过扫描线传递至显示设备另一侧所产生的接收扫描信号下降缘波形失真现象。因此,调整后的接收扫描信号的下降缘重叠且一致,显示设备的显示质量因而提升。
以下将以实施方式对上述的说明作详细的描述,并对本揭示内容的技术方案提供更进一步的解释。
附图说明
为让本揭示内容的上述和其他目的、特征、优点与实施例能更明显易懂,所附图示的说明如下:
图1说明本揭示内容一实施例的显示设备的示意图;
图2A、2B说明本揭示内容一些实施例的移位寄存器电路的示意图;
图3说明本揭示内容一实施例的信号时序的示意图;以及
图4A、4B说明本揭示内容一实施例的传输扫描信号与接收扫描信号的示意图。
其中,附图标记:
100:显示设备
110、120:移位寄存器单元
111、113:移位寄存器电路
112、114:下拉电路
115:显示区
1111、1131、1211:栅极驱动阵列电路
11、21、31、41:第一端
12、22、32、42:第二端
13、23、33、43:控制端
T1、T2、T3、T4、T11、T12、T32、T33、T35、T36、T41、T42、T43、T44、T51、T52、T53、T54、T55、T56:晶体管
Ln、Ln+1:扫描线
HC(n)、HC(n+1):频率信号
Gn_1、Gn+1_2:传输扫描信号
Gn_2、Gn+1_1、Gn_2’:接收扫描信号
Qn_1、Qn+1_2、Qn+2_1:控制信号
E1:第一侧
E2:第二侧
1112:上拉电路
211:下拉电路
212:下拉控制电路
213:主下拉电路
214:上拉控制电路
VSS、VSSQ、VSSG、VGH:工作电压
Pn、Qn:节点
LC1、Qn-2、Qn+4、Kn+1、STn+4、ST、STn:信号
t1、t2:时间
V1:第一位准
V2:第二位准
具体实施方式
以下揭示提供许多不同实施例或例证用以实施本发明的特征。本揭示在不同例证中可能重复引用数字符号且/或字母,这些重复皆为了简化及阐述,其本身并未指定以下讨论中不同实施例且/或配置之间的关系。
于实施方式与申请专利范围中,除非内文中对于冠词有所特别限定,否则「一」与「该」可泛指单一个或多个。将进一步理解的是,本文中所使用的「包含」、「包括」、「具有」及相似词汇,指明其所记载的特征、区域、整数、步骤、操作、元件与/或元件,但不排除其所述或额外的其一个或多个其它特征、区域、整数、步骤、操作、元件、元件,与/或其中的群组。
关于本文中所使用的「耦接」或「连接」,均可指二或多个元件相互直接作实体或电性接触,或是相互间接作实体或电性接触,而「耦接」或「连接」还可指二或多个元件元件相互操作或动作。相对的,当一元件被称为「直接连接」或「直接耦接」至另一元件时,其中是没有额外元件存在。
关于本文中所使用的「约」、「大约」或「大致约」一般通常是指数值的误差或范围约百分之二十以内,较好地是约百分之十以内,而更佳地则是约百分五之以内。文中若无明确说明,其所提及的数值皆视作为近似值,即如「约」、「大约」或「大致约」所表示的误差或范围。
请参考图1。图1说明本揭示内容一实施例的显示设备100的示意图。显示设备100包含数个相同的移位寄存器单元110、120。以下叙述以移位寄存器单元110为例说明,移位寄存器单元110包含移位寄存器电路111、113与下拉电路112、114。移位寄存器电路111与下拉电路114设置于显示设备100的第一侧E1,移位寄存器电路113与下拉电路112设置于显示设备100的第二侧E2,第二侧E2为第一侧E1的相对侧。移位寄存器电路111与下拉电路112设置于显示区115的两侧,位于第一侧E1的移位寄存器电路111通过扫描线Ln连接至位于第二侧E2的下拉电路112。类似地,移位寄存器电路113与下拉电路114设置于显示区115的两侧,位于第二侧E2的移位寄存器电路113通过扫描线Ln+1连接至位于第一侧E1的下拉电路114。
请参考图2A。图2A系说明本揭示内容一实施例的移位寄存器电路111的示意图。移位寄存器电路111包含上拉电路1112与栅极驱动阵列电路1111。栅极驱动阵列电路1111包含下拉电路211、下拉控制电路212、主下拉电路213与上拉控制电路214。上拉控制电路214电性连接上拉电路1112,下拉控制电路212电性连接下拉电路211,主下拉电路213电性连接上拉电路1112。
具体而言,于一实施例中,图2A的移位寄存器电路111可用图2B所示的方式实作,但本揭示内容不以此为限。下拉电路211包含晶体管T32、T33、T35、T36、T42、T43,晶体管T32、T33耦接工作电压VSSG,晶体管T35、T36、T42、T43耦接工作电压VSSQ,其中工作电压VSSG与工作电压VSSQ可为相同或不同。下拉控制电路212包含晶体管T51、T52、T53、T54、T55、T56,晶体管T53与晶体管T54耦接于节点Pn。主下拉电路213包含晶体管T41、T44。上拉控制电路214包含晶体管T11、T12,晶体管T12耦接节点Qn。
下拉控制电路212内,晶体管T51根据信号LC1操作,晶体管T55、T56根据信号Qn-2操作,晶体管T52、T54根据控制信号Qn_1操作。下拉电路211内,晶体管T42、T32、T35根据节点Pn的电位操作,晶体管T43、T33、T36根据信号Kn+1操作。主下拉电路213内,晶体管T41根据信号STn+4操作,晶体管T44根据信号ST操作。上拉控制电路214内,晶体管T12接收频率信号HC(n),并根据节点Qn的电位操作而输出信号STn,晶体管T11接收工作电压VGH,并根据信号STn操作而输出Qn+4。
操作上,上拉控制电路214用以产生控制信号Qn_1,而上拉电路1112用以接收频率信号HC(n)并根据控制信号Qn_1输出传输扫描信号Gn_1至扫描线Ln。下拉控制电路212用以控制下拉电路211将传输扫描信号Gn_1输出至工作电压VSS。主下拉电路213用以将控制信号Qn_1输出至工作电压VSS。传输扫描信号Gn_1由第一侧E1经由扫描线Ln传送至第二侧E2可能发生波形失真现象,导致接收扫描信号Gn_2的波形不同于移位寄存器电路111产生的传输扫描信号Gn_1波形。下拉电路112用以接收频率信号HC(n)并根据控制信号Qn+1_2来调整第二侧E2的接收扫描信号Gn_2的下降缘。
于一实施例中,上拉电路1112包含晶体管T1。晶体管T1具有第一端11、第二端12与控制端13。晶体管T1的第一端11用以接收频率信号HC(n),晶体管T1的控制端13用以接收上拉控制电路214产生的控制信号Qn_1,晶体管T1的第二端12用以输出传输扫描信号Gn_1。
于一实施例中,下拉电路112包含晶体管T2。晶体管T2具有第一端21、第二端22与控制端23。晶体管T2的第一端21用以接收频率信号HC(n),晶体管T2的控制端23用以接收控制信号Qn+1_2,晶体管T2的第二端22经由扫描线Ln耦接晶体管T1的第二端12并用以调整第二侧E2的接收扫描信号Gn_2的下降缘。
须说明的是,移位寄存器电路113的栅极驱动阵列电路1131产生控制信号Qn+1_2以控制下拉电路112的晶体管T2的开启时间。于一实施例中,当晶体管T1于第一侧E1完成输出传输扫描信号Gn_1并根据控制信号Qn_1关闭时,晶体管T2根据控制信号Qn+1_2维持开启以调整第二侧E2的接收扫描信号Gn_2的下降缘。举例而言,晶体管T2调整第二侧E2的接收扫描信号Gn_2的下降缘以与第一侧E1的传输扫描信号Gn_1的下降缘重叠。具体而言,通过晶体管T2的尺寸设计与总线线的优化可将传输扫描信号Gn_1的下降缘与接收扫描信号Gn_2的下降缘调整成一致。
于一实施例中,如图3所示,控制信号Qn+1_2落后控制信号Qn_1。于时间t1之内,控制信号Qn_1由第一位准V1上升至第二位准V2(第二位准V2高于第一位准V1),此时晶体管T1输出传输扫描信号Gn_1,亦即传输扫描信号Gn_1的上升缘位于时间t1之内。控制信号Qn_2于时间t1之内仍位于第一位准V1,因此晶体管T2栅极与源极之间的小电位差Vgs造成第二端22的接收扫描信号Gn_2上升较缓慢。
另一方面,于时间t2之内,控制信号Qn_1由第二位准V2下降至第一位准V1,此时晶体管T1完成输出传输扫描信号Gn_1,亦即传输扫描信号Gn_1的下降缘位于时间t2之内。控制信号Qn_2于时间t2之内仍位于第二位准V2,因此晶体管T2栅极与源极之间的大电位差Vgs维持晶体管T2开启,造成第二端22的接收扫描信号Gn_2被快速下拉。如此一来,于时间t2之内,位于第二侧E2的接收扫描信号Gn_2的下降缘与位于第一侧E1的传输扫描信号Gn_1的下降缘重叠。具体而言,相较于未使用下拉电路112调整的接收扫描信号Gn_2’(如图4A所示),本揭示内容中下拉电路112的晶体管T2调整后的接收扫描信号Gn_2(如图4B所示)的下降缘明显与传输扫描信号Gn_1的下降缘重叠且一致。
如此一来,于时间t2内,根据控制信号Qn+1_2维持开启的下拉电路112可有效改善第二侧E2的接收扫描信号Gn_2下降缘的失真情形。
移位寄存器电路113与图2A的移位寄存器电路111的内部元件与连接方式类似,此处不再重复叙述。移位寄存器电路113与下拉电路114的操作上,上拉控制电路用以产生控制信号Qn+1_2,而上拉电路用以接收频率信号HC(n+1)并根据控制信号Qn+1_2输出传输扫描信号Gn+1_2至扫描线Ln+1。下拉控制电路用以控制下拉电路将传输扫描信号Gn+1_2输出至工作电压VSS。主下拉电路用以将控制信号Qn+1_2输出至工作电压VSS。传输扫描信号Gn+1_2由第二侧E2经由扫描线Ln+1传送至第一侧E1可能发生波形失真现象,导致接收扫描信号Gn+1_1的波形不同于移位寄存器电路113产生的传输扫描信号Gn+1_2波形。下拉电路114用以接收频率信号HC(n+1)并根据控制信号Qn+2_1来调整第一侧E1的接收扫描信号Gn+1_1的下降缘。
类似地,于一实施例中,移位寄存器电路113的上拉电路包含晶体管T3。晶体管T3具有第一端31、第二端32与控制端33。晶体管T3的第一端31用以接收频率信号HC(n+1),晶体管T3的控制端33用以接收移位寄存器电路113的上拉控制电路产生的控制信号Qn+1_2,晶体管T3的第二端32用以输出传输扫描信号Gn+1_2。
于一实施例中,下拉电路114包含晶体管T4。晶体管T4具有第一端41、第二端42与控制端43。晶体管T4的第一端41用以接收频率信号HC(n+1),晶体管T4的控制端43用以接收控制信号Qn+2_1,晶体管T4的第二端42经由扫描线Ln+1耦接晶体管T3的第二端32并用以调整第一侧E1的接收扫描信号Gn+1_1的下降缘。
须说明的是,移位寄存器单元120的栅极驱动阵列电路1211产生控制信号Qn+2_1以控制下拉电路114的晶体管T4的开启时间。于一实施例中,当晶体管T3于第二侧E2完成输出传输扫描信号Gn+1_2并根据控制信号Qn+1_2关闭时,晶体管T4根据控制信号Qn+2_1维持开启以调整第一侧E1的接收扫描信号Gn+1_1的下降缘。举例而言,晶体管T4调整第一侧E1的接收扫描信号Gn+1_1的下降缘以与第二侧E2的传输扫描信号Gn+1_2的下降缘重叠。
类似地,于一实施例中,控制信号Qn+2_1落后控制信号Qn+1_2。控制信号Qn+1_2、控制信号Qn+2_1、传输扫描信号Gn+1_2与接收扫描信号Gn+1_1的时序分别类似于图3中的控制信号Qn_1、控制信号Qn+1_2、传输扫描信号Gn_1与接收扫描信号Gn_2时序,此处不再重复叙述。
如此一来,于晶体管T3完成输出传输扫描信号Gn+1_2而关闭时,根据控制信号Qn+2_1维持开启的晶体管T4可有效改善第一侧E1的接收扫描信号Gn+1_1下降缘的失真情形。
综上所述,本揭示内容的下拉电路112、114可有效地改善因通过扫描线Ln、Ln+1传递至显示设备100另一侧所产生的接收扫描信号Gn_2、Gn+1_1下降缘波形失真现象。因此,调整后的接收扫描信号Gn_2、Gn+1_1的下降缘重叠且一致,显示设备100的显示质量因而提升。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明权利要求的保护范围。

Claims (15)

1.一种显示设备,其特征在于,包含:
一第一移位寄存器电路,设置于该显示设备的一第一侧并包含:
一第一上拉电路,用以接收一第一频率信号并根据一第
一控制信号输出一第一传输扫描信号;
一第一下拉电路;
一第一下拉控制电路,用以控制该第一下拉电路将该第
一传输扫描信号输出至一第一工作电压;以及
一第一主下拉电路,电性连接于该第一上拉电路并用以
将该第一控制信号输出至该第一工作电压;以及
一第二下拉电路,设置于该显示设备的一第二侧并经由一第一扫描线耦接该第一上拉电路,其中该第二侧为该第一侧的一相对侧,该第一移位寄存器电路与该第二下拉电路设置于一显示区的两侧,该第一上拉电路经由该第一扫描线输出该第一传输扫描信号至该第二下拉电路,该第二下拉电路更用以接收该第一频率信号并根据一第二控制信号调整该第二侧的一第一接收扫描信号的下降缘。
2.根据权利要求1所述的显示设备,其特征在于,该第一上拉电路包含一第一晶体管,该第二下拉电路包含一第二晶体管。
3.根据权利要求2所述的显示设备,其特征在于,该第一晶体管具有一第一端、一第二端与一控制端,该第一晶体管的该第一端用以接收该第一频率信号,该第一晶体管的该控制端用以接收该第一控制信号,该第一晶体管的该第二端用以输出该第一传输扫描信号,
该第二晶体管具有一第一端、一第二端与一控制端,该第二晶体管的该第一端用以接收该第一频率信号,该第二晶体管的该控制端用以接收该第二控制信号,该第二晶体管的该第二端经由该第一扫描线耦接该第一晶体管的该第二端并用以调整该第二侧的该第一接收扫描信号的下降缘。
4.根据权利要求1所述的显示设备,其特征在于,更包含:
一第二移位寄存器电路,设置于该第二侧并包含:
一第二上拉电路,用以接收一第二频率信号并根据一第
二控制信号输出一第二传输扫描信号;
一第三下拉电路;
一第二下拉控制电路,用以控制该第三下拉电路将该第
二传输扫描信号输出至该第一工作电压;以及
一第二主下拉电路,电性连接于该第二上拉电路并用以
将该第二控制信号输出至该第一工作电压;以及
一第四下拉电路,设置于该第一侧并经由一第二扫描线耦接该第二上拉电路,其中该第二上拉电路经由该第二扫描线输出该第二传输扫描信号至该第四下拉电路,该第四下拉电路更用以接收该第二频率信号并根据一第三控制信号调整该第一侧的一第二接收扫描信号的下降缘。
5.根据权利要求4所述的显示设备,其特征在于,该第二上拉电路包含一第三晶体管,该第四下拉电路包含一第四晶体管。
6.根据权利要求5所述的显示设备,其特征在于,该第三晶体管具有一第一端、一第二端与一控制端,该第三晶体管的该第一端用以接收该第二频率信号,该第三晶体管的该控制端用以接收该第二控制信号,该第三晶体管的该第二端用以输出该第二传输扫描信号,
该第四晶体管具有一第一端、一第二端与一控制端,其中该第四晶体管的该第一端用以接收该第二频率信号,该第四晶体管的该控制端用以接收该第三控制信号,该第四晶体管的该第二端经由该第二扫描线耦接该第三晶体管的该第二端并用以调整该第一侧的该第二接收扫描信号的下降缘。
7.根据权利要求2所述的显示设备,其特征在于,当该第一晶体管于该第一侧完成输出该第一传输扫描信号并根据该第一控制信号关闭时,该第二晶体管根据该第二控制信号维持开启以调整该第二侧的该第一接收扫描信号的下降缘。
8.根据权利要求7所述的显示设备,其特征在于,该第一侧的该第一传输扫描信号的下降缘与该第二侧的该第一接收扫描信号的下降缘重叠。
9.根据权利要求6所述的显示设备,其特征在于,当该第三晶体管于该第二侧完成输出该第二传输扫描信号并根据该第二控制信号关闭时,该第四晶体管根据该第三控制信号维持开启以调整该第一侧的该第二接收扫描信号的下降缘。
10.根据权利要求9所述的显示设备,其特征在于,该第二侧的该第二传输扫描信号的下降缘与该第一侧的该第二接收扫描信号的下降缘重叠。
11.根据权利要求1所述的显示设备,其特征在于,该第二控制信号落后该第一控制信号。
12.一种驱动方法,用于一显示设备,其特征在于,该显示设备包含一第一移位寄存器电路与一第一下拉电路,该第一移位寄存器电路设置于该显示设备的一第一侧,该第一下拉电路设置于该显示设备的一第二侧,该驱动方法包含:
借由该第一移位寄存器电路,接收一第一频率信号并根据一第一控制信号输出一第一传输扫描信号;以及
借由该第一下拉电路,接收该第一频率信号并根据一第二控制信号调整该第二侧的一第一接收扫描信号的下降缘。
13.根据权利要求12所述的驱动方法,其特征在于,该第一移位寄存器电路包含一第一晶体管,该第一下拉电路包含一第二晶体管,该驱动方法更包含:
当该第一晶体管于该第一侧完成输出该第一传输扫描信号,并且根据该第一控制信号关闭时,借由该第二晶体管,根据该第二控制信号维持开启以调整该第二侧的该第一接收扫描信号的下降缘。
14.根据权利要求12所述的驱动方法,其特征在于,该显示设备更包含一第二移位寄存器电路与一第二下拉电路,该第二移位寄存器电路设置于该第二侧,该第二下拉电路设置于该第一侧,该驱动方法更包含:
借由该第二移位寄存器电路,接收一第二频率信号并根据该第二控制信号输出一第二传输扫描信号;以及
借由该第二下拉电路,接收该第二频率信号并根据一第三控制信号调整该第一侧的一第二接收扫描信号的下降缘。
15.根据权利要求14所述的驱动方法,其特征在于,该第二移位寄存器电路包含一第三晶体管,该第二下拉电路包含一第四晶体管,该驱动方法更包含:
当该第三晶体管于该第二侧完成输出该第二传输扫描信号,并且根据该第二控制信号关闭时,借由该第四晶体管,根据该第三控制信号维持开启以调整该第一侧的该第二接收扫描信号的下降缘。
CN201710729551.5A 2017-07-04 2017-08-23 显示设备与驱动方法 Active CN107481657B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW106122426A TWI616865B (zh) 2017-07-04 2017-07-04 顯示裝置與驅動方法
TW106122426 2017-07-04

Publications (2)

Publication Number Publication Date
CN107481657A CN107481657A (zh) 2017-12-15
CN107481657B true CN107481657B (zh) 2020-05-15

Family

ID=60602069

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710729551.5A Active CN107481657B (zh) 2017-07-04 2017-08-23 显示设备与驱动方法

Country Status (2)

Country Link
CN (1) CN107481657B (zh)
TW (1) TWI616865B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108962175A (zh) * 2018-08-06 2018-12-07 深圳市华星光电技术有限公司 Goa电路
CN112669782A (zh) * 2020-12-28 2021-04-16 Tcl华星光电技术有限公司 显示面板的驱动电路及显示装置
TWI763235B (zh) 2021-01-06 2022-05-01 友達光電股份有限公司 顯示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103400561A (zh) * 2013-06-14 2013-11-20 友达光电股份有限公司 栅极驱动电路
CN103426409A (zh) * 2012-05-15 2013-12-04 联咏科技股份有限公司 显示驱动装置及显示面板的驱动方法
CN105355235A (zh) * 2015-10-13 2016-02-24 友达光电股份有限公司 感测显示装置及其移位暂存器
CN105845092A (zh) * 2016-03-23 2016-08-10 友达光电股份有限公司 移位暂存器及其感测显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101765876A (zh) * 2007-07-24 2010-06-30 皇家飞利浦电子股份有限公司 具有阈值电压补偿的移位寄存器电路
TWI473059B (zh) * 2013-05-28 2015-02-11 Au Optronics Corp 移位暫存器電路
TWI533606B (zh) * 2013-06-14 2016-05-11 友達光電股份有限公司 移位暫存器電路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103426409A (zh) * 2012-05-15 2013-12-04 联咏科技股份有限公司 显示驱动装置及显示面板的驱动方法
CN103400561A (zh) * 2013-06-14 2013-11-20 友达光电股份有限公司 栅极驱动电路
CN105355235A (zh) * 2015-10-13 2016-02-24 友达光电股份有限公司 感测显示装置及其移位暂存器
CN105845092A (zh) * 2016-03-23 2016-08-10 友达光电股份有限公司 移位暂存器及其感测显示装置

Also Published As

Publication number Publication date
CN107481657A (zh) 2017-12-15
TW201907383A (zh) 2019-02-16
TWI616865B (zh) 2018-03-01

Similar Documents

Publication Publication Date Title
JP7001805B2 (ja) シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置
KR101937963B1 (ko) 주사 구동 회로
US9607712B1 (en) Shift register group
CN110164352B (zh) 移位寄存器电路及其驱动方法、栅极驱动电路和显示面板
CN103500550B (zh) 电压拉升电路、移位寄存器和栅极驱动模块
US10573245B2 (en) Shift register unit using a bootstrap effect and driving method thereof, shift register and display device
EP3621062B1 (en) Shift register unit and drive method therefor, gate drive circuit and display apparatus
KR101944641B1 (ko) Igzo 프로세스 기반인 게이트 전극 구동회로
US9306572B2 (en) Output buffer, gate electrode driving circuit and method for controlling the same
US9437152B2 (en) Scan driving circuit
US9632527B2 (en) Shift register
CN107481657B (zh) 显示设备与驱动方法
US10319324B2 (en) Shift registers, driving methods, gate driving circuits and display apparatuses with reduced shift register output signal voltage switching time
CN110120200B (zh) 显示装置
US11069274B2 (en) Shift register unit, gate driving circuit, driving method and display apparatus
US11183103B2 (en) Shift register unit and driving method thereof, gate driving circuit, and display device
US9805638B2 (en) Shift register, array substrate and display apparatus
CN109979407B (zh) 一种goa电路、tft基板及显示装置
US10650767B2 (en) Scan-driving circuit and a display device
CN108428425B (zh) 一种扫描驱动电路、移位寄存器及其驱动方法
CN107767917B (zh) 移位暂存器及其控制方法
CN106782269B (zh) 多路复用选择电路及栅极驱动电路
US10115362B2 (en) Scan-driving circuit
US20210209988A1 (en) Shift register unit and method for driving the same, gate driving circuit and method for driving the same, and display apparatus
CN111402777B (zh) 驱动电路和其操作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant