CN107358924B - Goa电路及其驱动方法、显示面板 - Google Patents

Goa电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN107358924B
CN107358924B CN201710565257.5A CN201710565257A CN107358924B CN 107358924 B CN107358924 B CN 107358924B CN 201710565257 A CN201710565257 A CN 201710565257A CN 107358924 B CN107358924 B CN 107358924B
Authority
CN
China
Prior art keywords
circuit
display panel
pull
reset circuit
goa
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710565257.5A
Other languages
English (en)
Other versions
CN107358924A (zh
Inventor
吕晓文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201710565257.5A priority Critical patent/CN107358924B/zh
Priority to PCT/CN2017/098258 priority patent/WO2019010754A1/zh
Priority to US15/558,547 priority patent/US10403220B2/en
Publication of CN107358924A publication Critical patent/CN107358924A/zh
Application granted granted Critical
Publication of CN107358924B publication Critical patent/CN107358924B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开一种GOA电路及其驱动方法、显示面板。所述GOA电路的上拉控制电路和上拉电路之间具有可接入参考电压的节点,复位电路的输入端与所述节点连接,复位电路的输出端用于接入参考电压,复位电路的控制端用于在显示面板的关机瞬间接入启动信号STV,以拉低所述节点的电位。基于此,本发明在显示面板的关机瞬间只需输入启动信号STV,即可对Q节点进行放电,以此对GOA电路进行完全放电,操作方式简单。

Description

GOA电路及其驱动方法、显示面板
技术领域
本发明涉及驱动技术领域,具体涉及一种GOA(Gate Driver on Array,阵列基板行驱动)电路及其驱动方法、显示面板。
背景技术
GOA技术将扫描线的驱动电路制作在液晶显示面板的显示区周围的基板上,使之替代外接IC(Integrated Circuit,集成电路)来完成各级扫描线的驱动。GOA技术不仅能够减少外接IC的焊接(bonding)工序,而且有利于液晶显示面板的窄边框或无边框设计。
当前,GOA电路主要包括上拉电路、上拉控制电路以及下拉电路,其中上拉控制电路和上拉电路之间具有可接入参考电压的节点,即Q节点。并且,为了确保液晶显示面板在异常关机后能够正常开机,GOA电路需要在异常关机瞬间将Q节点的电荷完全释放。现有技术一般是在液晶显示面板关机瞬间拉高参考电压,例如拉高VSS(Voltage Series,公共接地端电压),来对整个GOA电路进行完全放电。但是参考电压为低电平,将其拉高至高电平需要时间,所需时间需要根据液晶显示面板的整个驱动系统进行特别设计,不仅操作困难,而且某些驱动系统可能无法支持该技术,导致难以实现完全放电。
发明内容
鉴于此,本发明提供一种GOA电路及其驱动方法、显示面板,能够以更加简单的方式对GOA电路进行完全放电。
本发明一实施例的显示面板的GOA电路,包括上拉控制电路、上拉电路以及复位电路,上拉控制电路和上拉电路之间具有可接入参考电压的节点,复位电路的输入端与所述节点连接,复位电路的输出端用于接入参考电压,复位电路的控制端用于在显示面板的关机瞬间接入启动信号STV,通过所述复位电路导通所述节点和所述参考电压之间的连接,以拉低所述节点的电位;其中,所述复位电路至少包括薄膜晶体管,所述复位电路的控制端、输入端和输出端分别为所述薄膜晶体管的栅极、源极和漏极;所述复位电路的控制端与形成于所述显示面板的显示区之外的IC连接;所述启动信号STV的电平高于所述显示面板在正常显示时施加给所述GOA电路的启动信号STV的电平。
本发明一实施例的显示面板,包括上述GOA电路。
本发明一实施例的显示面板的GOA电路的驱动方法,所述GOA电路包括上拉控制电路和上拉电路,上拉控制电路和上拉电路之间具有可接入参考电压的节点,所述驱动方法包括:
形成复位电路,且复位电路的输入端与所述节点连接,其中,所述复位电路至少包括薄膜晶体管,所述复位电路的控制端、输入端和输出端分别为所述薄膜晶体管的栅极、源极和漏极;所述复位电路的控制端与形成于所述显示面板的显示区之外的IC连接;
将复位电路的输出端接入参考电压,并在显示面板的关机瞬间将复位电路的控制端接入启动信号STV,通过所述复位电路导通所述节点和所述参考电压之间的连接,以拉低所述节点的电位,其中,所述启动信号STV的电平高于所述显示面板在正常显示时施加给所述GOA电路的启动信号STV的电平。
有益效果:本发明设计在显示面板的关机瞬间为复位电路接入启动信号STV,由于启动信号STV原本就是高电平信号,因此无需拉高参考电压VSS所需的时间,能够以更加简单的方式对GOA电路进行完全放电,防止Q节点有信号残留而导致放电不完全,从而避免开机异常。
附图说明
图1是本发明一实施例显示面板的结构示意图;
图2是本发明一实施例的GOA电路的示意图;
图3是本发明的各个信号的时序图;
图4是本发明一实施例的GOA电路的驱动方法的流程示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明所提供的各个示例性的实施例的技术方案进行清楚、完整地描述。在不冲突的情况下,下述各个实施例以及实施例中的特征可以相互组合。
图1是本发明一实施例显示面板的结构示意图。如图1所示,显示面板10在其显示区(Active Area)之外设置有GOA电路20,该GOA电路20可以形成于显示面板10的阵列基板或者彩膜基板上,并且由于显示面板10中驱动每一扫描线的GOA电路的结构均相同,因此本实施例以驱动第n级扫描线Gn的GOA电路20为例进行介绍。
图2是本发明一实施例的GOA电路的示意图。如图2所示,GOA电路20包括上拉控制电路21、上拉电路22以及复位电路23。其中,上拉控制电路21和上拉电路22之间具有节点(即Q节点)24,该节点24可接入参考电压,例如VSS。复位电路23的输入端与节点24连接,复位电路23的输出端用于接入参考电压VSS,复位电路23的控制端可以与形成于显示面板10的显示区之外的IC连接。
具体地,上拉控制电路21可以包括第一开关管T1,上拉电路22可以包括第二开关管T2。第一开关管T1的控制端(栅极)用于接收ST信号(循环启动输入信号),第一开关管T1的输入端(源极)用于从上一级(或前级)扫描线接收输出信号,第一开关管T1的输出端(漏极)与第二开关管T2的控制端连接,第二开关管T2的输入端用于接收CK信号(时钟信号),第二开关管T2的输出端用于向本级扫描线Gn输出驱动信号,其中第二开关管T2的输出端为GOA电路20的输出端,GOA电路20的输出端输出驱动信号。所述节点24可位于第一开关管T1的输出端和第二开关管T2的控制端之间。
结合图3所示,在显示面板10正常显示一帧画面时,形成于显示面板10的显示区之外的IC向第一开关管T1的控制端输入ST信号以及向第二开关管T2的输入端输入CK信号,ST信号和CK信号均为高电平。此时,第一开关管T1导通,第二开关管T2导通,上拉电路22根据CK信号向扫描线Gn输出驱动信号。
在显示面板10的关机瞬间,上拉控制电路21的ST信号以及上拉电路22的CK信号均为低电平,即IC停止向上拉控制电路21输入ST信号以及停止向上拉电路22输入CK信号,此时,第一开关管T1和第二开关管T2均断开,IC向复位电路23的控制端施加启动信号STV,相当于通过复位电路23导通节点24和参考电压VSS之间的连接,由于参考电压VSS为低电平信号、节点24在关机瞬间仍具有高电平信号,因此节点24的电荷会向参考电压VSS移动,从而实现对GOA电路20的完全放电,防止节点24有信号残留而导致放电不完全,进而避免显示面板10开机异常。
由于启动信号STV作为扫描线的启动信号,其原本就是高电平信号,因此,相比较于现有技术中通过拉高参考电压VSS实现完全放电,本实施例无需计算拉高参考电压VSS所需的时间,不仅能够以更加简单的方式对GOA电路20进行完全放电,而且能够适应各种驱动系统的显示面板10。
在本实施例中,在显示面板10关机瞬间IC施加给复位电路23的启动信号STV(视为第一启动信号STV)和IC在显示面板10正常显示时施加给GOA电路20的启动信号STV(视为第二启动信号STV)可以不相同。具体地,第一启动信号STV的电平高于第二启动信号STV的电平,即拉高启动信号STV,从而能够更快的将节点24的电荷释放完。另外,基于节点24的放电时间小于一帧画面的显示时间,本实施例施加第一启动信号STV的时间小于施加第二启动信号STV的时间。
应该理解到,本发明的目的是在显示面板10的关机瞬间为复位电路23接入启动信号STV,以实现Q节点24的完全放电。基于此,本发明所适用的GOA电路20并不限于上述,例如GOA电路20还可以包括下拉电路25,该下拉电路25可以包括第一下拉控制电路251、第二下拉控制电路252、第一下拉开关件T3和第二下拉开关件T4,第一下拉开关件T3和第二下拉开关件T4可以均为薄膜晶体管,其中,第一下拉开关件T3的第一端为源极,第一下拉开关件T3的控制端为栅极,第一下拉开关件T3的第三端为漏极;第二下拉开关件T4的第一端为源极,第二下拉开关件T4的控制端为栅极,第二下拉开关件T4的第二端为漏极。第一下拉开关件T3的栅极连接于第一下拉控制电路251,第一下拉开关件T3的源极与GOA电路20的输出端连接,第一下拉开关件T3的漏极用于接入参考电压VSS,第二下拉开关件T4的栅极连接于第二下拉控制电路252,第二下拉开关件T4的源极与GOA电路20的输出端连接,第二下拉开关件T4的漏极用于接入参考电压VSS。在显示面板10的关机瞬间为复位电路23接入STV时,本发明可以通过第一下拉控制电路251和第二下拉控制电路252控制第一下拉开关件T3和第二下拉开关件T4导通,使得GOA电路20的输出端接入参考电压VSS,从而拉低驱动信号的电位。另外,复位电路23也可以根据需要进行相应的结构设计,例如复位电路23可以包括薄膜晶体管,复位电路23的控制端、输入端和输出端分别为所述薄膜晶体管的栅极、源极和漏极。
本发明还提供一种GOA电路的驱动方法,该驱动方法适用于具有上拉控制电路和上拉电路的GOA电路,所述上拉控制电路和上拉电路之间具有可接入参考电压的节点。如图4所示,本实施例的GOA电路的驱动方法可以包括如下步骤S41和S42。
S41:形成复位电路,且复位电路的输入端与所述节点连接。
S42:将复位电路的输出端接入参考电压,并在显示面板的关机瞬间将复位电路的控制端接入启动信号STV,以拉低所述节点的电位。
其中,本实施例的复位电路可具有与图2所示复位电路23相同的结构设计。所述GOA测试方法的原理及过程可参阅上述描述,因此该驱动方法具有与其相同的有益效果。
再次说明,以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,例如各实施例之间技术特征的相互结合,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (4)

1.一种显示面板的阵列基板行驱动GOA电路,其特征在于,所述GOA电路至少包括上拉控制电路、上拉电路以及复位电路,所述上拉控制电路和所述上拉电路之间具有可接入参考电压的节点,所述复位电路的输入端与所述节点连接,所述复位电路的输出端用于接入所述参考电压,所述复位电路的控制端用于在所述显示面板的关机瞬间接入启动信号STV,通过所述复位电路导通所述节点和所述参考电压之间的连接,以拉低所述节点的电位;其中,所述复位电路至少包括薄膜晶体管,所述复位电路的控制端、输入端和输出端分别为所述薄膜晶体管的栅极、源极和漏极;所述复位电路的控制端与形成于所述显示面板的显示区之外的IC连接;所述启动信号STV的电平高于所述显示面板在正常显示时施加给所述GOA电路的启动信号STV的电平;所述复位电路的控制端接入启动信号STV的时间小于所述显示面板正常显示一帧画面时施加给所述GOA电路的启动信号STV的时间。
2.根据权利要求1所述的GOA电路,其特征在于,所述GOA电路的输出端输出驱动信号,所述GOA电路还包括第一下拉控制电路、第二下拉控制电路、第一下拉开关件和第二下拉开关件,所述第一下拉开关件的第一端和所述第二下拉开关件的第一端与所述输出端连接,所述第一下拉开关件的控制端连接所述第一下拉控制电路,所述第二下拉开关件的控制端连接所述第二下拉控制电路,所述第一下拉开关件的第二端和所述第二下拉开关件的第二端均接入参考电压。
3.一种显示面板,其特征在于,所述显示面板包括上述权利要求1-2任一项所述的GOA电路。
4.一种显示面板的阵列基板行驱动GOA电路的驱动方法,所述GOA电路包括上拉控制电路和上拉电路,所述上拉控制电路和所述上拉电路之间具有可接入参考电压的节点,其特征在于,所述驱动方法包括:
形成复位电路,且所述复位电路的输入端与所述节点连接,其中,所述复位电路至少包括薄膜晶体管,所述复位电路的控制端、输入端和输出端分别为所述薄膜晶体管的栅极、源极和漏极;所述复位电路的控制端与形成于所述显示面板的显示区之外的IC连接;
将所述复位电路的输出端接入参考电压,并在所述显示面板的关机瞬间将所述复位电路的控制端接入启动信号STV,通过所述复位电路导通所述节点和所述参考电压之间的连接,以拉低所述节点的电位,其中,所述启动信号STV的电平高于所述显示面板在正常显示时施加给所述GOA电路的启动信号STV的电平;所述复位电路的控制端接入启动信号STV的时间小于所述显示面板正常显示一帧画面时施加给所述GOA电路的启动信号STV的时间。
CN201710565257.5A 2017-07-12 2017-07-12 Goa电路及其驱动方法、显示面板 Active CN107358924B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710565257.5A CN107358924B (zh) 2017-07-12 2017-07-12 Goa电路及其驱动方法、显示面板
PCT/CN2017/098258 WO2019010754A1 (zh) 2017-07-12 2017-08-21 Goa电路及其驱动方法、显示面板
US15/558,547 US10403220B2 (en) 2017-07-12 2017-08-21 GOA circuit, driving method, and display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710565257.5A CN107358924B (zh) 2017-07-12 2017-07-12 Goa电路及其驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN107358924A CN107358924A (zh) 2017-11-17
CN107358924B true CN107358924B (zh) 2019-03-15

Family

ID=60293433

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710565257.5A Active CN107358924B (zh) 2017-07-12 2017-07-12 Goa电路及其驱动方法、显示面板

Country Status (2)

Country Link
CN (1) CN107358924B (zh)
WO (1) WO2019010754A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115244603A (zh) 2020-12-22 2022-10-25 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板及其驱动方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101383133A (zh) * 2008-10-20 2009-03-11 友达光电股份有限公司 消除残影的装置、移位缓存器单元、液晶显示设备及方法
CN104700789A (zh) * 2013-12-09 2015-06-10 北京大学深圳研究生院 移位寄存器、栅极驱动电路单元、栅极驱动电路及显示器
CN106328084A (zh) * 2016-10-18 2017-01-11 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示装置
CN106486085A (zh) * 2017-01-03 2017-03-08 京东方科技集团股份有限公司 移位寄存器电路、驱动方法、goa电路和显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003280573A (ja) * 2002-03-20 2003-10-02 Nec Corp ディジタル回路の誤信号供給抑止方法及びその回路並びにプラズマディスプレイの誤表示防止方法及びその回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101383133A (zh) * 2008-10-20 2009-03-11 友达光电股份有限公司 消除残影的装置、移位缓存器单元、液晶显示设备及方法
CN104700789A (zh) * 2013-12-09 2015-06-10 北京大学深圳研究生院 移位寄存器、栅极驱动电路单元、栅极驱动电路及显示器
CN106328084A (zh) * 2016-10-18 2017-01-11 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示装置
CN106486085A (zh) * 2017-01-03 2017-03-08 京东方科技集团股份有限公司 移位寄存器电路、驱动方法、goa电路和显示装置

Also Published As

Publication number Publication date
WO2019010754A1 (zh) 2019-01-17
CN107358924A (zh) 2017-11-17

Similar Documents

Publication Publication Date Title
CN106205528B (zh) 一种goa电路及液晶显示面板
CN102867491B (zh) 一种液晶面板驱动电路及方法、显示装置
CN105096876B (zh) Goa驱动系统及液晶面板
CN103680387B (zh) 一种移位寄存器及其驱动方法、显示装置
US9886921B2 (en) Gate driving circuit, gate driving method, and liquid crystal display
CN103065592B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路与显示器件
CN106023945A (zh) 栅极驱动电路及其驱动方法、显示装置
US11749154B2 (en) Gate driver on array circuit and display panel
CN106920498B (zh) Gip电路及其驱动方法和平板显示装置
CN102426817B (zh) 移位寄存器电路
CN105741807B (zh) 栅极驱动电路及显示屏
CN105185333B (zh) 一种液晶显示装置的栅极驱动电路
CN106251820B (zh) 用于in-cell触控显示屏的栅极驱动电路
CN103632641A (zh) 液晶显示器及其移位寄存装置
CN105976785B (zh) Goa电路及液晶显示面板
WO2020134947A1 (zh) 显示模组及显示装置
CN103680427A (zh) 液晶显示器及其移位寄存装置
CN105304054B (zh) 具有静电放电功能的栅极驱动电路及栅极驱动方法
CN107248401A (zh) Goa电路及其驱动方法、显示装置
CN108364622A (zh) 移位寄存器单元及其驱动方法、驱动装置和显示装置
CN106898322A (zh) 移位寄存器及其驱动方法、栅极驱动电路以及显示装置
CN107316619B (zh) Goa电路及液晶显示装置
WO2017008336A1 (zh) 阵列基板及驱动阵列基板的方法
CN107358924B (zh) Goa电路及其驱动方法、显示面板
CN104966489B (zh) 阵列基板行驱动电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant