CN107222203A - 一种基于FinFET晶体管的电流模一位全加器 - Google Patents

一种基于FinFET晶体管的电流模一位全加器 Download PDF

Info

Publication number
CN107222203A
CN107222203A CN201710255969.7A CN201710255969A CN107222203A CN 107222203 A CN107222203 A CN 107222203A CN 201710255969 A CN201710255969 A CN 201710255969A CN 107222203 A CN107222203 A CN 107222203A
Authority
CN
China
Prior art keywords
type finfet
finfet pipes
pipes
type
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710255969.7A
Other languages
English (en)
Inventor
胡建平
熊阳
杨廷锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ningbo University
Original Assignee
Ningbo University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ningbo University filed Critical Ningbo University
Priority to CN201710255969.7A priority Critical patent/CN107222203A/zh
Publication of CN107222203A publication Critical patent/CN107222203A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/50Adding; Subtracting
    • G06F7/501Half or full adders, i.e. basic adder cells for one denomination

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Pure & Applied Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Computational Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Optimization (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明公开了一种基于FinFET晶体管的电流模一位全加器,包括第一P型FinFET管、第二P型FinFET管、第三P型FinFET管、第四P型FinFET管、第一N型FinFET管、第二N型FinFET管、第三N型FinFET管、第四N型FinFET管、第五N型FinFET管、第六N型FinFET管、第七N型FinFET管、第八N型FinFET管、第九N型FinFET管、第十N型FinFET管和第十一N型FinFET管;优点是电路面积、延时、功耗和功耗延时积均较小。

Description

一种基于FinFET晶体管的电流模一位全加器
技术领域
本发明涉及一种一位全加器,尤其是涉及一种基于FinFET晶体管的电流模一位全加器。
背景技术
随着晶体管尺寸的不断缩小,受短沟道效应和当前制造工艺的限制,普通的CMOS晶体管尺寸降低的空间极度缩小。当普通CMOS晶体管的尺寸缩小到20nm以下时,器件的漏电流会急剧加大,造成较大的电路漏功耗。并且,电路短沟道效应变得更加明显,器件变得相当不稳定,极大的限制了电路性能的提高。FinFET管(鳍式场效晶体管,Fin Field-Effect Transistor)是一种新的互补式金氧半导体(CMOS)晶体管为一种新型的3D晶体管,在当前电路设计中被广泛应用。
一位全加器是数字运算最基本的单元,反映一位全加器的电路性能的主要指标是电路面积、延时、功耗和功耗延时积四个因素。现有的电流模一位全加器的电路如图1所示。该电流模一位全加器由25个CMOS管(P1、P2、P3、P4、P5、P6、N1、N2、N3、N4、N5、N6、N7、N8、N9、N10、N11、N12、N13、N14、N15、N16、N17、N18和N19)和运算放大器F1组成。该电流模一位全加器使用的晶体管数目较多,且串联的CMOS管导致电源至地的栈高度过长,为了使电路能正常工作,保证仿真波形不失真,需要相应提高电路的工作电源或者通过VSC电路调节偏置电压Vrfn和Vrfp,由此导致电路面积、延时、功耗和功耗延时积均较大。
鉴此,设计一种电路面积、延时、功耗和功耗延时积均较小的基于FinFET晶体管的电流模一位全加器具有重要意义。
发明内容
本发明所要解决的技术问题是提供一种电路面积、延时、功耗和功耗延时积均较小的基于FinFET晶体管的电流模一位全加器。
本发明解决上述技术问题所采用的技术方案为:一种基于FinFET晶体管的电流模一位全加器,包括第一P型FinFET管、第二P型FinFET管、第三P型FinFET管、第四P型FinFET管、第一N型FinFET管、第二N型FinFET管、第三N型FinFET管、第四N型FinFET管、第五N型FinFET管、第六N型FinFET管、第七N型FinFET管、第八N型FinFET管、第九N型FinFET管、第十N型FinFET管和第十一N型FinFET管,所述的第一P型FinFET管、所述的第二P型FinFET管、所述的第三P型FinFET管和所述的第四P型FinFET管分别为低阈值P型FinFET管,所述的第一N型FinFET管、所述的第三N型FinFET管、所述的第四N型FinFET管、所述的第五N型FinFET管、所述的第六N型FinFET管、所述的第七N型FinFET管、所述的第九N型FinFET管、所述的第十N型FinFET管和所述的第十一N型FinFET管分别为低阈值N型FinFET管,所述的第二N型FinFET管和所述的第八N型FinFET管分别为高阈值N型FinFET管,所述的第一P型FinFET管的源极、所述的第二P型FinFET管的源极、所述的第三P型FinFET管的源极和所述的第四P型FinFET管的源极均接入电源,所述的第一P型FinFET管的前栅、所述的第一P型FinFET管的背栅、所述的第二P型FinFET管的前栅、所述的第二P型FinFET管的背栅、所述的第三P型FinFET管的前栅、所述的第三P型FinFET管的背栅、所述的第四P型FinFET管的前栅和所述的第四P型FinFET管的背栅连接且其连接端为所述的电流模一位全加器的第一控制端,所述的第一P型FinFET管的漏极和所述的第一N型FinFET管的漏极连接且其连接端为所述的电流模一位全加器的高位进位信号输出端,输出高位进位信号,所述的第二P型FinFET管的漏极、所述的第一N型FinFET管的前栅、所述的第一N型FinFET管的背栅、所述的第二N型FinFET管的漏极、所述的第三N型FinFET管的漏极、所述的第七N型FinFET管的前栅和所述的第七N型FinFET管的背栅连接,所述的第三P型FinFET管的漏极、所述的第五N型FinFET管的漏极、所述的第六N型FinFET管的漏极、所述的第八N型FinFET管的漏极、所述的第十N型FinFET管的前栅和所述的第十N型FinFET管的背栅连接,所述的第四P型FinFET管的漏极和所述的第十N型FinFET管的漏极连接且其连接端为所述的电流模一位全加器的输出端,输出和信号,所述的第一N型FinFET管的源极、所述的第二N型FinFET管的源极、所述的第四N型FinFET管的源极、所述的第七N型FinFET管的源极、所述的第九N型FinFET管的源极、所述的第十N型FinFET管的源极和所述的第十一N型FinFET管的漏极连接,所述的第十一N型FinFET管的源极接地,所述的第三N型FinFET管的源极和所述的第四N型FinFET管的漏极连接,所述的第五N型FinFET管的源极、所述的第六N型FinFET管的源极和所述的第七N型FinFET管的漏极连接,所述的第八N型FinFET管的源极和所述的第九N型FinFET管的漏极连接,所述的第二N型FinFET管的前栅、所述的第三N型FinFET管的前栅、所述的第五N型FinFET管的前栅和所述的第八N型FinFET管的背栅连接且其连接端为所述的电流模一位全加器的第一加数信号输入端,接入第一加数信号,所述的第二N型FinFET管的背栅、所述的第三N型FinFET管的背栅、所述的第五N型FinFET管的背栅和所述的第八N型FinFET管的前栅连接且其连接端为所述的电流模一位全加器的第二加数信号输入端,接入第二加数信号,所述的第四N型FinFET管的前栅、所述的第四N型FinFET管的背栅、所述的第六N型FinFET管的前栅、所述的第六N型FinFET管的背栅、所述的第九N型FinFET管的前栅和所述的第九N型FinFET管的背栅连接且其连接端为所述的电流模一位全加器的低位进位信号输入端,接入低位进位信号,所述的第十一N型FinFET管的前栅和所述的第十一N型FinFET管的背栅连接且其连接端为所述的电流模一位全加器的第二控制端。
所述的第一P型FinFET管、所述的第二P型FinFET管、所述的第三P型FinFET管和所述的第四P型FinFET管的阈值电压均为0.17V,所述的第二N型FinFET管和所述的第八N型FinFET管的阈值电压均为0.70V,所述的第三N型FinFET管和第五N型FinFET管的阈值电压为0.47V,所述的第一N型FinFET管、所述的第四N型FinFET管、所述的第六N型FinFET管、所述的第七N型FinFET管、所述的第九N型FinFET管、所述的第十N型FinFET管和所述的第十一N型FinFET管的阈值电压均为0.33v。
所述的第一P型FinFET管鳍的个数为1,第二P型FinFET管鳍的个数为1,第三P型FinFET管鳍的个数为1,第四P型FinFET管鳍的个数为1,第一N型FinFET管鳍的个数为2,第二N型FinFET管鳍的个数为6,第三N型FinFET管鳍的个数为4,第四N型FinFET管鳍的个数为2,第五N型FinFET管鳍的个数为4,第六N型FinFET管鳍的个数为2,第七N型FinFET管鳍的个数为2,第八N型FinFET管鳍的个数为6,第九N型FinFET管鳍的个数为2,第十N型FinFET管鳍的个数为2,第十一N型FinFET管鳍的个数为7。
与现有技术相比,本发明的优点在于通过第一P型FinFET管、第二P型FinFET管、第三P型FinFET管、第四P型FinFET管、第一N型FinFET管、第二N型FinFET管、第三N型FinFET管、第四N型FinFET管、第五N型FinFET管、第六N型FinFET管、第七N型FinFET管、第八N型FinFET管、第九N型FinFET管、第十N型FinFET管和第十一N型FinFET管构成电流模一位全加器,第一P型FinFET管、第二P型FinFET管、第三P型FinFET管和第四P型FinFET管构成电流模一位全加器的上拉电阻网络,第十一N型FinFET管作为独立电流源,而第二N型FinFET管和第八N型FinFET管实现“与功能”,第三N型FinFET管和第五N型FinFET管实现“或功能”,第一N型FinFET管、第十N型FinFET管共用一个上拉电阻网络和一个尾电流,减少了P型FinFET管和尾电流的数目,由此将FinFET管和电流模结构结合起来实现一位全加器,保留了电流模的上拉电阻网络和独立电流源结构,减小电路的面积,降低电路的延时,同时有效的避免了下拉网络中FinFET管的串联和三层逻辑,减小了电源至地的栈高度,保证电路正常工作,在保证一位全加器性能的基础上,使其电路面积、延时、功耗和功耗延时积均较小。
附图说明
图1为现有的电流模一位全加器的电路图;
图2为本发明的基于FinFET晶体管的电流模一位全加器的电路图;
图3为标准电压(1v)下,本发明的基于FinFET晶体管的电流模一位全加器在BSIMIMG标准工艺下的仿真波形图。
具体实施方式
以下结合附图实施例对本发明作进一步详细描述。
实施例一:如图2所示,一种基于FinFET晶体管的电流模一位全加器,包括第一P型FinFET管P1、第二P型FinFET管P2、第三P型FinFET管P3、第四P型FinFET管P4、第一N型FinFET管N1、第二N型FinFET管N2、第三N型FinFET管N3、第四N型FinFET管N4、第五N型FinFET管N5、第六N型FinFET管N6、第七N型FinFET管N7、第八N型FinFET管N8、第九N型FinFET管N9、第十N型FinFET管N10和第十一N型FinFET管N11,第一P型FinFET管P1、第二P型FinFET管P2、第三P型FinFET管P3和第四P型FinFET管P4分别为低阈值P型FinFET管,第一N型FinFET管N1、第三N型FinFET管N3、第四N型FinFET管N4、第五N型FinFET管N5、第六N型FinFET管N6、第七N型FinFET管N7、第九N型FinFET管N9、第十N型FinFET管N10和第十一N型FinFET管N11分别为低阈值N型FinFET管,第二N型FinFET管N2和第八N型FinFET管N8分别为高阈值N型FinFET管,第一P型FinFET管P1的源极、第二P型FinFET管P2的源极、第三P型FinFET管P3的源极和第四P型FinFET管P4的源极均接入电源VDD,第一P型FinFET管P1的前栅、第一P型FinFET管P1的背栅、第二P型FinFET管P2的前栅、第二P型FinFET管P2的背栅、第三P型FinFET管P3的前栅、第三P型FinFET管P3的背栅、第四P型FinFET管P4的前栅和第四P型FinFET管P4的背栅连接且其连接端为电流模一位全加器的第一控制端,接入第一电压控制信号Vrfp,第一P型FinFET管P1的漏极和第一N型FinFET管N1的漏极连接且其连接端为电流模一位全加器的高位进位信号输出端,输出高位进位信号Co,第二P型FinFET管P2的漏极、第一N型FinFET管N1的前栅、第一N型FinFET管N1的背栅、第二N型FinFET管N2的漏极、第三N型FinFET管N3的漏极、第七N型FinFET管N7的前栅和第七N型FinFET管N7的背栅连接,第三P型FinFET管P3的漏极、第五N型FinFET管N5的漏极、第六N型FinFET管N6的漏极、第八N型FinFET管N8的漏极、第十N型FinFET管N10的前栅和第十N型FinFET管N10的背栅连接,第四P型FinFET管P4的漏极和第十N型FinFET管N10的漏极连接且其连接端为电流模一位全加器的输出端,输出和信号S,第一N型FinFET管N1的源极、第二N型FinFET管N2的源极、第四N型FinFET管N4的源极、第七N型FinFET管N7的源极、第九N型FinFET管N9的源极、第十N型FinFET管N10的源极和第十一N型FinFET管N11的漏极连接,第十一N型FinFET管N11的源极接地,第三N型FinFET管N3的源极和第四N型FinFET管N4的漏极连接,第五N型FinFET管N5的源极、第六N型FinFET管N6的源极和第七N型FinFET管N7的漏极连接,第八N型FinFET管N8的源极和第九N型FinFET管N9的漏极连接,第二N型FinFET管N2的前栅、第三N型FinFET管N3的前栅、第五N型FinFET管N5的前栅和第八N型FinFET管N8的背栅连接且其连接端为电流模一位全加器的第一加数信号输入端,接入第一加数信号A,第二N型FinFET管N2的背栅、第三N型FinFET管N3的背栅、第五N型FinFET管N5的背栅和第八N型FinFET管N8的前栅连接且其连接端为电流模一位全加器的第二加数信号输入端,接入第二加数信号B,第四N型FinFET管N4的前栅、第四N型FinFET管N4的背栅、第六N型FinFET管N6的前栅、第六N型FinFET管N6的背栅、第九N型FinFET管N9的前栅和第九N型FinFET管N9的背栅连接且其连接端为电流模一位全加器的低位进位信号输入端,接入低位进位信号Ci,第十一N型FinFET管N11的前栅和第十一N型FinFET管N11的背栅连接且其连接端为电流模一位全加器的第二控制端,接入第二电压控制信号Vrfn。
本实施例中,第一电压控制信号Vrfp由偏置电路产生,通常为0.3V~0.8V,第二电压控制信号Vrfn通常由常规的电流镜的偏置实现,第二电压控制信号Vrfn为0.6V~1V。
本实施例中,第一P型FinFET管P1鳍的个数为1,第二P型FinFET管P2鳍的个数为1,第三P型FinFET管P3鳍的个数为1,第四P型FinFET管P4鳍的个数为1,第一N型FinFET管N1鳍的个数为2,第二N型FinFET管N2鳍的个数为6,第三N型FinFET管N3鳍的个数为4,第四N型FinFET管N4鳍的个数为2,第五N型FinFET管N5鳍的个数为4,第六N型FinFET管N6鳍的个数为2,第七N型FinFET管N7鳍的个数为2,第八N型FinFET管N8鳍的个数为6,第九N型FinFET管N9鳍的个数为2,第十N型FinFET管N10鳍的个数为2,第十一N型FinFET管N11鳍的个数为7。
实施例二:如图2所示,一种基于FinFET晶体管的电流模一位全加器,包括第一P型FinFET管P1、第二P型FinFET管P2、第三P型FinFET管P3、第四P型FinFET管P4、第一N型FinFET管N1、第二N型FinFET管N2、第三N型FinFET管N3、第四N型FinFET管N4、第五N型FinFET管N5、第六N型FinFET管N6、第七N型FinFET管N7、第八N型FinFET管N8、第九N型FinFET管N9、第十N型FinFET管N10和第十一N型FinFET管N11,第一P型FinFET管P1、第二P型FinFET管P2、第三P型FinFET管P3和第四P型FinFET管P4分别为低阈值P型FinFET管,第一N型FinFET管N1、第三N型FinFET管N3、第四N型FinFET管N4、第五N型FinFET管N5、第六N型FinFET管N6、第七N型FinFET管N7、第九N型FinFET管N9、第十N型FinFET管N10和第十一N型FinFET管N11分别为低阈值N型FinFET管,第二N型FinFET管N2和第八N型FinFET管N8分别为高阈值N型FinFET管,第一P型FinFET管P1的源极、第二P型FinFET管P2的源极、第三P型FinFET管P3的源极和第四P型FinFET管P4的源极均接入电源VDD,第一P型FinFET管P1的前栅、第一P型FinFET管P1的背栅、第二P型FinFET管P2的前栅、第二P型FinFET管P2的背栅、第三P型FinFET管P3的前栅、第三P型FinFET管P3的背栅、第四P型FinFET管P4的前栅和第四P型FinFET管P4的背栅连接且其连接端为电流模一位全加器的第一控制端,接入第一电压控制信号Vrfp,第一P型FinFET管P1的漏极和第一N型FinFET管N1的漏极连接且其连接端为电流模一位全加器的高位进位信号输出端,输出高位进位信号Co,第二P型FinFET管P2的漏极、第一N型FinFET管N1的前栅、第一N型FinFET管N1的背栅、第二N型FinFET管N2的漏极、第三N型FinFET管N3的漏极、第七N型FinFET管N7的前栅和第七N型FinFET管N7的背栅连接,第三P型FinFET管P3的漏极、第五N型FinFET管N5的漏极、第六N型FinFET管N6的漏极、第八N型FinFET管N8的漏极、第十N型FinFET管N10的前栅和第十N型FinFET管N10的背栅连接,第四P型FinFET管P4的漏极和第十N型FinFET管N10的漏极连接且其连接端为电流模一位全加器的输出端,输出和信号S,第一N型FinFET管N1的源极、第二N型FinFET管N2的源极、第四N型FinFET管N4的源极、第七N型FinFET管N7的源极、第九N型FinFET管N9的源极、第十N型FinFET管N10的源极和第十一N型FinFET管N11的漏极连接,第十一N型FinFET管N11的源极接地,第三N型FinFET管N3的源极和第四N型FinFET管N4的漏极连接,第五N型FinFET管N5的源极、第六N型FinFET管N6的源极和第七N型FinFET管N7的漏极连接,第八N型FinFET管N8的源极和第九N型FinFET管N9的漏极连接,第二N型FinFET管N2的前栅、第三N型FinFET管N3的前栅、第五N型FinFET管N5的前栅和第八N型FinFET管N8的背栅连接且其连接端为电流模一位全加器的第一加数信号输入端,接入第一加数信号A,第二N型FinFET管N2的背栅、第三N型FinFET管N3的背栅、第五N型FinFET管N5的背栅和第八N型FinFET管N8的前栅连接且其连接端为电流模一位全加器的第二加数信号输入端,接入第二加数信号B,第四N型FinFET管N4的前栅、第四N型FinFET管N4的背栅、第六N型FinFET管N6的前栅、第六N型FinFET管N6的背栅、第九N型FinFET管N9的前栅和第九N型FinFET管N9的背栅连接且其连接端为电流模一位全加器的低位进位信号输入端,接入低位进位信号Ci,第十一N型FinFET管N11的前栅和第十一N型FinFET管N11的背栅连接且其连接端为电流模一位全加器的第二控制端,接入第二电压控制信号Vrfn。
本实施例中,第一电压控制信号Vrfp由偏置电路产生,通常为0.3V~0.8V,第二电压控制信号Vrfn通常由常规的电流镜的偏置实现,第二电压控制信号Vrfn为0.6V~1V。
本实施例中,第一P型FinFET管P1、第二P型FinFET管P2、第三P型FinFET管P3和第四P型FinFET管P4的阈值电压均为0.17V,第二N型FinFET管N2和第八N型FinFET管N8的阈值电压均为0.70V,第三N型FinFET管N3和第五N型FinFET管N5的阈值电压为0.47V,第一N型FinFET管N1、第四N型FinFET管N4、第六N型FinFET管N6、第七N型FinFET管N7、第九N型FinFET管N9、第十N型FinFET管N10和第十一N型FinFET管N11的阈值电压均为0.33v。
本实施例中,第一P型FinFET管P1鳍的个数为1,第二P型FinFET管P2鳍的个数为1,第三P型FinFET管P3鳍的个数为1,第四P型FinFET管P4鳍的个数为1,第一N型FinFET管N1鳍的个数为2,第二N型FinFET管N2鳍的个数为6,第三N型FinFET管N3鳍的个数为4,第四N型FinFET管N4鳍的个数为2,第五N型FinFET管N5鳍的个数为4,第六N型FinFET管N6鳍的个数为2,第七N型FinFET管N7鳍的个数为2,第八N型FinFET管N8鳍的个数为6,第九N型FinFET管N9鳍的个数为2,第十N型FinFET管N10鳍的个数为2,第十一N型FinFET管N11鳍的个数为7。
为了验证本发明的基于FinFET晶体管的电流模一位全加器的优益性,在BSIMIMG标准工艺下,使用电路仿真工具HSPICE在电路的输入频率为100MHz、200MHz、500MHz、1GHz的条件下,将本发明的基于FinFET晶体管的电流模一位全加器和图1所示的现有的电流模一位全加器这两种一位全加器的电路进行仿真比较分析,BSIMIMG工艺库对应的电源电压为1V。标准电压(1v)下,本发明的基于FinFET晶体管的电流模一位全加器基于BSIMIMG标准工艺的仿真波形图如图3所示。
在BSIMIMG标准工艺,输入频率为100MHz条件下对本发明的基于FinFET晶体管的电流模一位全加器和图1所示的现有的电流模一位全加器进行仿真比较,其性能比较表如表1所示。
表1
从表1中可以得出:本发明的基于FinFET晶体管的电流模一位全加器与图1所示的现有的电流模一位全加器相比,晶体管数目减少了10个,进位输出延时减小了5.26%,和输出延时减小了23.17%,功耗减小了1.96%,功耗延时积减小了20.01%。
在BSIMIMG标准工艺,输入频率为200MHz条件下对本发明的基于FinFET晶体管的电流模一位全加器和图1所示的现有的电流模一位全加器进行仿真比较,其性能比较表如表2所示。
表2
从表2中可以得出:本发明的基于FinFET晶体管的电流模一位全加器与图1所示的现有的电流模一位全加器相比,晶体管数目减少了10个,进位输出延时减小了5.26%,和输出延时减小了23.17%,功耗减小了0.62%,功耗延时积减小了19.31%。
在BSIMIMG标准工艺,输入频率为500MHz条件下对本发明的基于FinFET晶体管的电流模一位全加器和图1所示的现有的电流模一位全加器进行仿真比较,其性能比较表如表3所示。
表3
从表3中可以得出:本发明的基于FinFET晶体管的电流模一位全加器与图1所示的现有的电流模一位全加器相比,晶体管数目减少了10个,进位输出延时减小了5.26%,和输出延时减小了23.17%,功耗减小了0.86%,功耗延时积减小了19.51%。
在BSIMIMG标准工艺,输入频率为1GHz条件下对本发明的基于FinFET晶体管的电流模一位全加器和图1所示的现有的电流模一位全加器进行仿真比较,其性能比较表如表4所示。
表4
从表4中可以得出:本发明的基于FinFET晶体管的电流模一位全加器与图1所示的现有的电流模一位全加器相比,晶体管数目减少了10个,进位输出延时减小了5.26%,和输出延时减小了23.17%,功耗增大了0.47%,功耗延时积减小了18.43%。

Claims (3)

1.一种基于FinFET晶体管的电流模一位全加器,其特征在于包括第一P型FinFET管、第二P型FinFET管、第三P型FinFET管、第四P型FinFET管、第一N型FinFET管、第二N型FinFET管、第三N型FinFET管、第四N型FinFET管、第五N型FinFET管、第六N型FinFET管、第七N型FinFET管、第八N型FinFET管、第九N型FinFET管、第十N型FinFET管和第十一N型FinFET管,所述的第一P型FinFET管、所述的第二P型FinFET管、所述的第三P型FinFET管和所述的第四P型FinFET管分别为低阈值P型FinFET管,所述的第一N型FinFET管、所述的第三N型FinFET管、所述的第四N型FinFET管、所述的第五N型FinFET管、所述的第六N型FinFET管、所述的第七N型FinFET管、所述的第九N型FinFET管、所述的第十N型FinFET管和所述的第十一N型FinFET管分别为低阈值N型FinFET管,所述的第二N型FinFET管和所述的第八N型FinFET管分别为高阈值N型FinFET管,所述的第一P型FinFET管的源极、所述的第二P型FinFET管的源极、所述的第三P型FinFET管的源极和所述的第四P型FinFET管的源极均接入电源,所述的第一P型FinFET管的前栅、所述的第一P型FinFET管的背栅、所述的第二P型FinFET管的前栅、所述的第二P型FinFET管的背栅、所述的第三P型FinFET管的前栅、所述的第三P型FinFET管的背栅、所述的第四P型FinFET管的前栅和所述的第四P型FinFET管的背栅连接且其连接端为所述的电流模一位全加器的第一控制端,所述的第一P型FinFET管的漏极和所述的第一N型FinFET管的漏极连接且其连接端为所述的电流模一位全加器的高位进位信号输出端,输出高位进位信号,所述的第二P型FinFET管的漏极、所述的第一N型FinFET管的前栅、所述的第一N型FinFET管的背栅、所述的第二N型FinFET管的漏极、所述的第三N型FinFET管的漏极、所述的第七N型FinFET管的前栅和所述的第七N型FinFET管的背栅连接,所述的第三P型FinFET管的漏极、所述的第五N型FinFET管的漏极、所述的第六N型FinFET管的漏极、所述的第八N型FinFET管的漏极、所述的第十N型FinFET管的前栅和所述的第十N型FinFET管的背栅连接,所述的第四P型FinFET管的漏极和所述的第十N型FinFET管的漏极连接且其连接端为所述的电流模一位全加器的输出端,输出和信号,所述的第一N型FinFET管的源极、所述的第二N型FinFET管的源极、所述的第四N型FinFET管的源极、所述的第七N型FinFET管的源极、所述的第九N型FinFET管的源极、所述的第十N型FinFET管的源极和所述的第十一N型FinFET管的漏极连接,所述的第十一N型FinFET管的源极接地,所述的第三N型FinFET管的源极和所述的第四N型FinFET管的漏极连接,所述的第五N型FinFET管的源极、所述的第六N型FinFET管的源极和所述的第七N型FinFET管的漏极连接,所述的第八N型FinFET管的源极和所述的第九N型FinFET管的漏极连接,所述的第二N型FinFET管的前栅、所述的第三N型FinFET管的前栅、所述的第五N型FinFET管的前栅和所述的第八N型FinFET管的背栅连接且其连接端为所述的电流模一位全加器的第一加数信号输入端,接入第一加数信号,所述的第二N型FinFET管的背栅、所述的第三N型FinFET管的背栅、所述的第五N型FinFET管的背栅和所述的第八N型FinFET管的前栅连接且其连接端为所述的电流模一位全加器的第二加数信号输入端,接入第二加数信号,所述的第四N型FinFET管的前栅、所述的第四N型FinFET管的背栅、所述的第六N型FinFET管的前栅、所述的第六N型FinFET管的背栅、所述的第九N型FinFET管的前栅和所述的第九N型FinFET管的背栅连接且其连接端为所述的电流模一位全加器的低位进位信号输入端,接入低位进位信号,所述的第十一N型FinFET管的前栅和所述的第十一N型FinFET管的背栅连接且其连接端为所述的电流模一位全加器的第二控制端。
2.根据权利要求1所述的一种基于FinFET晶体管的电流模一位全加器,其特征在于所述的第一P型FinFET管、所述的第二P型FinFET管、所述的第三P型FinFET管和所述的第四P型FinFET管的阈值电压均为0.17V,所述的第二N型FinFET管和所述的第八N型FinFET管的阈值电压均为0.70V,所述的第三N型FinFET管和第五N型FinFET管的阈值电压为0.47V,所述的第一N型FinFET管、所述的第四N型FinFET管、所述的第六N型FinFET管、所述的第七N型FinFET管、所述的第九N型FinFET管、所述的第十N型FinFET管和所述的第十一N型FinFET管的阈值电压均为0.33v。
3.根据权利要求1所述的一种基于FinFET晶体管的电流模一位全加器,其特征在于所述的第一P型FinFET管鳍的个数为1,第二P型FinFET管鳍的个数为1,第三P型FinFET管鳍的个数为1,第四P型FinFET管鳍的个数为1,第一N型FinFET管鳍的个数为2,第二N型FinFET管鳍的个数为6,第三N型FinFET管鳍的个数为4,第四N型FinFET管鳍的个数为2,第五N型FinFET管鳍的个数为4,第六N型FinFET管鳍的个数为2,第七N型FinFET管鳍的个数为2,第八N型FinFET管鳍的个数为6,第九N型FinFET管鳍的个数为2,第十N型FinFET管鳍的个数为2,第十一N型FinFET管鳍的个数为7。
CN201710255969.7A 2017-04-18 2017-04-18 一种基于FinFET晶体管的电流模一位全加器 Pending CN107222203A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710255969.7A CN107222203A (zh) 2017-04-18 2017-04-18 一种基于FinFET晶体管的电流模一位全加器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710255969.7A CN107222203A (zh) 2017-04-18 2017-04-18 一种基于FinFET晶体管的电流模一位全加器

Publications (1)

Publication Number Publication Date
CN107222203A true CN107222203A (zh) 2017-09-29

Family

ID=59927652

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710255969.7A Pending CN107222203A (zh) 2017-04-18 2017-04-18 一种基于FinFET晶体管的电流模一位全加器

Country Status (1)

Country Link
CN (1) CN107222203A (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030212730A1 (en) * 2002-05-10 2003-11-13 Yong-Sup Lee Current-mode multi-valued full adder in semiconductor device
CN105684289A (zh) * 2013-11-27 2016-06-15 英特尔公司 连续电流模式多负载功率调节器
CN106505995A (zh) * 2016-10-14 2017-03-15 宁波华太车载技术有限公司 一种基于FinFET器件的单轨电流模一位全加器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030212730A1 (en) * 2002-05-10 2003-11-13 Yong-Sup Lee Current-mode multi-valued full adder in semiconductor device
CN105684289A (zh) * 2013-11-27 2016-06-15 英特尔公司 连续电流模式多负载功率调节器
CN106505995A (zh) * 2016-10-14 2017-03-15 宁波华太车载技术有限公司 一种基于FinFET器件的单轨电流模一位全加器

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
MICHAEL C. WANG: ""Independent-Gate FinFET Circuit Design Methodology"", 《IAENG INTERNATIONAL JOURNAL OF COMPUTER SCIENCE》 *
向薛成: ""单轨电流模标准单元包设计"", 《中国优秀硕士学位论文全文数据库 信息科技辑》 *

Similar Documents

Publication Publication Date Title
CN105720970B (zh) 一种基于FinFET器件的异或/同或门电路
CN102857217A (zh) 一种低功耗异或/同或门电路
CN106385250B (zh) 一种基于FinFET分栅结构互补对称逻辑的同或异或电路
US10056134B2 (en) Ternary 2-9 line address decoder realized by CNFET
CN105720969B (zh) 一种基于FinFET器件的一位全加器
CN101562449A (zh) 一种基于mos电流模逻辑的高速电流开关驱动器
CN104836570B (zh) 一种基于晶体管级的与/异或门电路
CN105375916A (zh) 一种改进的异或门逻辑单元电路
CN106100611B (zh) 一种cnfet型双边沿脉冲式jkl触发器
CN105337590A (zh) 一种基于cnfet的双边沿脉冲信号发生器
CN104579251B (zh) 一种门控时钟触发器
CN107222200A (zh) 基于FinFET器件的电流模RM或非‑异或单元
CN204376867U (zh) 低功耗逻辑电路及具有该逻辑电路的或非门、与非门和反相器
CN106505995B (zh) 一种基于FinFET器件的单轨电流模一位全加器
CN110798201A (zh) 一种高速耐压电平转换电路
CN107222203A (zh) 一种基于FinFET晶体管的电流模一位全加器
CN203071875U (zh) 一种减小射频功率放大器待机电流的偏置电路
CN106100612B (zh) 一种cnfet型单边沿脉冲式jkl触发器
CN107171664A (zh) 一种电流模一位全加器
CN105958975B (zh) 一种基于FinFET器件的脉冲型D触发器
CN104270145A (zh) 一种多pdn型电流模rm逻辑电路
CN104378104B (zh) 一种cmos加法单元
CN111355481A (zh) 一种电平转换器
CN108540123B (zh) 电平转换电路
CN107196627A (zh) 一种基于FinFET器件的电流模D触发器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170929

RJ01 Rejection of invention patent application after publication