CN107193317A - 稳压器 - Google Patents

稳压器 Download PDF

Info

Publication number
CN107193317A
CN107193317A CN201710154125.3A CN201710154125A CN107193317A CN 107193317 A CN107193317 A CN 107193317A CN 201710154125 A CN201710154125 A CN 201710154125A CN 107193317 A CN107193317 A CN 107193317A
Authority
CN
China
Prior art keywords
voltage
transistor
stablizer
current
pmos transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710154125.3A
Other languages
English (en)
Other versions
CN107193317B (zh
Inventor
高田幸辅
宇野正幸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Publication of CN107193317A publication Critical patent/CN107193317A/zh
Application granted granted Critical
Publication of CN107193317B publication Critical patent/CN107193317B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/565Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
    • G05F1/569Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for protection
    • G05F1/573Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for protection with overcurrent detector
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/461Regulating voltage or current wherein the variable actually regulated by the final control device is dc using an operational amplifier as final control device
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc

Abstract

课题在于提供谋求抑制极限电流的偏差的稳压器。解决方案为具备:比较基于输出电压的电压和基准电压而输出第1电压的第1差动放大电路;比较第1电压和第2电压而输出第3电压的第2差动放大电路;栅极接受第3电压并在漏极生成输出电压的第1晶体管;栅极与第1晶体管共同连接并对于第1晶体管具有既定尺寸比的第2晶体管;以及一端与第2晶体管的漏极连接并在该一端生成第2电压的电压生成部。

Description

稳压器
技术领域
本发明关于稳压器,特别是关于具备过电流保护功能的稳压器。
背景技术
图4中示出现有的稳压器300的电路图。
现有的稳压器300具备:电源端子301、接地端子302、基准电压源310、误差放大电路311、电阻312、317、318、319、NMOS晶体管316、PMOS晶体管313、314、315、以及输出端子320。
PMOS晶体管315的源极与电源端子301连接,漏极与输出端子320和电阻318的一端连接。电阻318的另一端与电阻319的一端和误差放大电路311的同相输入端子连接。电阻319的另一端与接地端子302连接。PMOS晶体管314的源极与电源端子301连接,漏极与电阻317的一端和NMOS晶体管316的栅极连接。PMOS晶体管313的源极与电源端子301连接,漏极与PMOS晶体管315的栅极和PMOS晶体管314的栅极和误差放大电路311的输出连接。电阻312的一端与电源端子301连接,另一端与PMOS晶体管313的栅极和NMOS晶体管316的漏极连接。误差放大电路311的反相输入端子与基准电压源310的一端连接。基准电压源310的另一端与接地端子302连接。NMOS晶体管316的源极与接地端子302连接。
在这样的现有的稳压器300中,通过由误差放大电路311和PMOS晶体管315和电阻318、319构成的负反馈电路,以电阻319的一端的电压成为与基准电压源310的电压VREF相等的方式进行动作。
若从该状态增加向与输出端子320连接的负载(未图示)的电流,则PMOS晶体管315的漏极电流I1增加,对于PMOS晶体管315以既定尺寸比构成的PMOS晶体管314的漏极电流I2也增加。电流I2向电阻317供给而在电阻317的一端生成电压Vx。即使电压Vx增加而超过NMOS晶体管316的阈值,NMOS晶体管316也导通而产生漏极电流。被供给NMOS晶体管316的漏极电流的电阻312,另一端的电压下降而使PMOS晶体管313导通。随着PMOS晶体管313的导通PMOS晶体管315的栅极电压上升,其漏极电流I1被限制。
在此,若设电阻317的电阻值为R1、PMOS晶体管315、314的尺寸比为K、NMOS晶体管316的阈值电压为|VTHN|,则电流I1的极限电流(limiting current)I1m由式(1)表示。
[数1]
这样,在现有的稳压器300中,设有过电流保护功能,在负载短路的情况下等,能够限制输出电流(例如,参照专利文献1)。
【现有技术文献】
【专利文献】
【专利文献1】日本特开2003-29856号公报。
发明内容
【发明要解决的课题】
然而,在如上述的现有的稳压器300中,存在极限电流I1m的偏差较大这一课题。该原因是因为如式(1)所示那样VTHN的偏差会影响极限电流I1m。
图5示出现有的稳压器300的输出电压VOUT对于输出电流IOUT的波形。虚线示出极限电流的偏差范围。VTHN一般对于中心值0.6V具有±0.1左右偏差,因此VTHN给予极限电流I1m的偏差成为±16.7%,成为非常大的偏差。
本发明为了解决以上那样的课题而成,提供能够抑制极限电流的偏差的稳压器。
【用于解决课题的方案】
本发明的稳压器,其特征在于具备:第1差动放大电路,比较基于输出电压的电压和基准电压而输出第1电压;第2差动放大电路,比较所述第1电压和第2电压而输出第3电压;第1晶体管,栅极接受所述第3电压,漏极生成所述输出电压;第2晶体管,栅极与所述第1晶体管共同连接,对于所述第1晶体管具有既定尺寸比;以及电压生成部,一端与所述第2晶体管的漏极连接,在所述一端生成所述第2电压。
【发明效果】
依据本发明的稳压器,第1差动放大电路的输出电压即第1电压成为第1晶体管的漏极电流的极限电流的基准值,由第2晶体管和电压生成部生成的第2电压成为与第1晶体管的漏极电流成比例的值。通过第2晶体管及电压生成部和构成负反馈电路的第2差动放大电路比较这些第1及第2电压,实现过电流保护。此时,成为判断为过电流的基准的极限电流的偏差,几乎只由基准电压的偏差决定,因此,例如通过采用带隙电压源等的偏差非常小的电压源生成基准电压,能够抑制极限电流的偏差。
附图说明
【图1】是示出本发明的第1实施方式的稳压器的电路图。
【图2】是示出图1的稳压器的输出电压VOUT对于输出电流的波形的图。
【图3】是示出本发明的第2实施方式的稳压器的电路图。
【图4】是现有的稳压器的电路图。
【图5】是示出图4的稳压器的输出电压VOUT对于输出电流的波形的图。
具体实施方式
以下,参照附图,对本发明的实施方式进行说明。
图1是本发明的第1实施方式的稳压器100的电路图。
本实施方式的稳压器100具备:电源端子101、接地端子102、第1差动放大电路127、第2差动放大电路128、电压生成部129、PMOS晶体管112、113、基准电压源114、电阻124、125、以及输出端子126。
第1差动放大电路127具备:PMOS晶体管115、116、NMOS晶体管117、118、以及电流源110。
第2差动放大电路128具备:NMOS晶体管119、120、电流源111、以及电阻121。
电压生成部129具备PMOS晶体管123和电阻122。
PMOS晶体管113的源极与电源端子101连接,漏极与输出端子126和电阻125的一端连接。PMOS晶体管112的源极与电源端子101连接,漏极与电压生成部129的一端(PMOS晶体管123的源极)和NMOS晶体管120的栅极连接。电流源111的一端与电源端子101连接,另一端与NMOS晶体管119的漏极和PMOS晶体管112的栅极和PMOS晶体管113的栅极连接。电阻125的另一端与电阻124的一端和PMOS晶体管116的栅极连接。电阻124的另一端与接地端子102连接。PMOS晶体管123的栅极与漏极和电阻122的一端连接。电阻122的另一端(电压生成部129的另一端)与接地端子102连接。NMOS晶体管120的漏极与电源端子101连接,源极与NMOS晶体管119的源极和电阻121的一端连接。电阻121的另一端与接地端子102连接。电流源110的一端与电源端子101连接,另一端与PMOS晶体管115的源极和PMOS晶体管116的源极连接。PMOS晶体管115的栅极与基准电压源114的一端连接,漏极与NMOS晶体管117的栅极和漏极连接。基准电压源114的另一端与接地端子102连接。PMOS晶体管116的漏极与NMOS晶体管119的栅极和NMOS晶体管118的漏极连接。NMOS晶体管118的栅极与NMOS晶体管117的栅极连接,源极与接地端子102连接。NMOS晶体管117的源极与接地端子102连接。
关于第1差动放大电路127,PMOS晶体管115的栅极和PMOS晶体管116的栅极为输入,PMOS晶体管116的漏极为输出。关于第2差动放大电路128,NMOS晶体管119的栅极和NMOS晶体管120的栅极为输入,NMOS晶体管119的漏极为输出。
在此为了说明,设PMOS晶体管113的漏极电流为I1、PMOS晶体管112的漏极电流为I2。PMOS晶体管112对于PMOS晶体管113具有既定尺寸比,作为仿形(replica)元件进行动作。另外,设输出端子126的电压为VOUT、NMOS晶体管120的栅极电压为VG2、NMOS晶体管119的栅极电压为VG1、电流源110的另一端的电压为VS1、电阻121的一端的电压为VS2、基准电压源114的一端的电压为VREF。进而,设电阻122的电阻值为R、电阻124的一端的电压为VFB、电流源111的另一端的电压为VGATE。
接着,对如上述构成的稳压器100的动作进行说明。
作为第1状态,对于向输出端子126供给的负载电流远比极限电流更小的情况进行说明。
在该情况下,电流I1以及由PMOS晶体管113和PMOS晶体管112的尺寸比决定的电流I2,电流值都较小。另外,由于电流I2供给电压生成部129,所以在电压生成部129的一端生成的电压VG2也成为较小的值。若使电压VG2低于NMOS晶体管120的阈值,则NMOS晶体管120截止。
在这样的状况下,第1差动放大电路127比较电压VREF和电压VFB,放大其差分而输出电压VG1。第2差动放大电路128由于NMOS晶体管120截止,所以通过NMOS晶体管119和电阻121、电流源111来放大电压VG1,输出电压VGATE。PMOS晶体管113的栅极接受电压VGATE,生成漏极电流I1而向与输出端子126连接的负载(未图示)供给。
电阻125和电阻124对电压VOUT进行分压并向第1差动放大电路127输入。通过这样的环路负反馈起作用,第1差动放大电路127以电压VREF与电压VFB相等的方式进行动作。
作为第2状态,对负载电流从第1状态上升的情况进行说明。
若与输出端子126连接的负载(未图示)的电流增加,则PMOS晶体管113的电流I1和PMOS晶体管112的电流I2增加。由此,电压VG2也增加,因此NMOS晶体管120导通。因而,NMOS晶体管120的漏极电流向电阻121供给,电压VS2上升。
此时,NMOS晶体管119看来是栅极-源极间电压变小而截止,但是因为负反馈的作用而不会处于截止。具体而言,因为负反馈的作用而以电压VREF和电压VFB相等的方式进行动作,因此电压VS2上升的部分使电压VG1上升,结果在NMOS晶体管119的栅极-源极间能确保既定电位差。即,即便负载电流增加而电压VG2增加也能得到期望的电压VOUT。
作为第3状态,对于负载电流进一步从第2状态上升而过电流保护功能进行动作的情况进行说明。
若与输出端子126连接的负载(未图示)的电流进一步增加,则电压VG1以与第2状态同样的机理上升,但是电压VG1的电压值的上限被电压VS1限制。电压VS1由电压VREF和PMOS晶体管115的栅极-源极间电压的绝对值|VGSP1|的和决定,由下式(2)表示。
[数2]
而且,若电压VG2与电压VS1相等,则NMOS晶体管119的栅极-源极间电压减少。由此,若NMOS晶体管119的漏极电流减少,则电压VGATE上升而PMOS晶体管113的漏极电流I1被限制。在此,若设PMOS晶体管123的栅极-源极间电压的绝对值为|VGSP2|、PMOS晶体管113、112的尺寸比为K,则此时的电压VG2由下式(3)表示。
[数3]
如上述那样,在PMOS晶体管113的漏极电流I1被限制的状态下,电压VS1和电压VG2变为相等,进而,|VGSP1|和|VGSP2|实质上相等,因此根据式(2)及(3),电流I1的极限电流I1m成为下式(4)。
[数4]
这样处理而决定电流I1的极限电流I1m,过电流保护功能进行动作。在此,由式(4)可知,极限电流I1m与电压VREF成比例。
图2示出本实施方式的稳压器100的输出电压VOUT对于输出电流IOUT的波形。虚线示出极限电流I1m的偏差范围。若假设基准电压源114由带隙电压源构成,则电压VREF的偏差成为±3%左右。因而,能够将电压VREF给予极限电流I1m的偏差抑制在±3%。
这样,本实施方式的稳压器100能够比现有的稳压器300更大幅地减少极限电流I1m的偏差。
接着,参照图3,对本发明的第2实施方式的稳压器200进行说明。
本实施方式的稳压器200对于第1实施方式的稳压器100,电压生成部129的结构不同。即,如图3所示,电压生成部129由一端与PMOS晶体管112的漏极连接、另一端与接地端子102连接的电阻122构成。
关于其他的结构,由于与图1的稳压器100相同,所以对相同结构要素标注相同标号,适当省略重复的说明。
对本实施方式的稳压器200的动作进行说明。与结构的不同点同样,对于与第1实施方式的稳压器100的动作的不同点进行描述。
动作的不同点在于第3状态下的电压VG2,与式(3)不同,成为下式(5)。
[数5]
电压VS1与式(2)相同,在第3状态下电压VS1和电压VG2相等,因此根据式(2)及(5),电流I1的极限电流I1m成为下式(6)。
[数6]
这样处理而决定电流I1的极限电流I1m,过电流保护功能进行动作。在此,由式(6)可知,本实施方式中的极限电流I1m与电压VREF和PMOS晶体管115的栅极-源极间电压的绝对值|VGSP1|的和成比例。
若假设由带隙电压源构成基准电压源114,则与电压VREF的电压的偏差为1.2V±0.036V,另外,若设|VGSP1|为0.6V±0.1V,则它们的和的电压成为1.8V±0.136V。因此,能够将该电压VREF和|VGSP1|的和的偏差给予极限电流I1m的偏差抑制到±7.6%。
这样,即便在仅由电阻122构成电压生成部129的情况下,相对于现有的稳压器300,也能大幅地抑制极限电流I1m的偏差。进而,一般电阻R具有负的温度系数的情况较多,另外,|VGSP1|也具有负的温度系数,因此也可以使这些抵消而提高温度特性。
这样,本实施方式的稳压器200能够比现有的稳压器300更减少极限电流I1m的偏差,并且提高温度特性。
以上,对本发明的实施方式进行了说明,但本发明不限于上述实施方式,在不脱离本发明的主旨的范围内能够进行各种各样的变更这一点无需赘述。
例如,上述第1实施方式中,说明了由PMOS晶体管123和电阻122的串联电路构成电压生成部129,并将PMOS晶体管123配置在PMOS晶体管112侧,将电阻122配置在接地端子102侧的例子,但是即便将电阻122配置在PMOS晶体管112侧,将PMOS晶体管123配置在接地端子102侧也无妨。
另外,在上述实施方式中,说明了稳压器为采用MOS晶体管的结构的例子,但也可以采用双极晶体管等。
另外,在上述实施方式中,也可以采用使PMOS晶体管和NMOS晶体管的极性反转的电路结构。
标号说明
100、200、300 稳压器;101 电源端子;102 接地端子;110、111 电流源;114 基准电压源;126 输出端子;127 第1差动放大电路;128 第2差动放大电路;129 电压生成部。

Claims (3)

1.一种稳压器,其特征在于具备:
第1差动放大电路,比较基于输出电压的电压和基准电压而输出第1电压;
第2差动放大电路,比较所述第1电压和第2电压而输出第3电压;
第1晶体管,栅极接受所述第3电压,漏极生成所述输出电压;
第2晶体管,栅极与所述第1晶体管共同连接,对于所述第1晶体管具有既定尺寸比;以及
电压生成部,一端与所述第2晶体管的漏极连接,在所述一端生成所述第2电压。
2.如权利要求1所述的稳压器,其特征在于,
所述电压生成部具有电阻元件。
3.如权利要求2所述的稳压器,其特征在于,
所述电压生成部还具有第3晶体管,所述第3晶体管与所述电阻元件串联连接,且栅极和漏极共同连接,导电型与构成所述第1差动放大电路的差动对的晶体管相同。
CN201710154125.3A 2016-03-15 2017-03-15 稳压器 Expired - Fee Related CN107193317B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016051497A JP6624979B2 (ja) 2016-03-15 2016-03-15 ボルテージレギュレータ
JP2016-051497 2016-03-15

Publications (2)

Publication Number Publication Date
CN107193317A true CN107193317A (zh) 2017-09-22
CN107193317B CN107193317B (zh) 2020-01-14

Family

ID=59847798

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710154125.3A Expired - Fee Related CN107193317B (zh) 2016-03-15 2017-03-15 稳压器

Country Status (5)

Country Link
US (1) US10007283B2 (zh)
JP (1) JP6624979B2 (zh)
KR (1) KR20170107393A (zh)
CN (1) CN107193317B (zh)
TW (1) TWI698731B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109885122B (zh) * 2019-03-16 2023-09-26 珠海泰芯半导体有限公司 一种用于低电压低压差ldo的限流电路
JP2021087146A (ja) 2019-11-28 2021-06-03 キヤノン株式会社 サーバーシステム、制御方法およびプログラム

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003029856A (ja) * 2001-07-13 2003-01-31 Seiko Instruments Inc ボルテージレギュレータの過電流保護回路
CN1448818A (zh) * 2002-03-28 2003-10-15 华邦电子股份有限公司 具有双向电流的电压调节器
US20050162141A1 (en) * 2004-01-28 2005-07-28 Yoshihide Kanakubo Voltage regulator
CN101951151A (zh) * 2010-08-05 2011-01-19 复旦大学 一种双模的具有高轻负载效率的全集成高频降压电源
CN102681582A (zh) * 2012-05-29 2012-09-19 昆山锐芯微电子有限公司 低压差线性稳压电路

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3782726B2 (ja) * 2001-12-13 2006-06-07 株式会社リコー 過電流保護回路
JP3983612B2 (ja) * 2002-07-08 2007-09-26 ローム株式会社 電流制限機能付き安定化電源装置
JP4546320B2 (ja) * 2005-04-19 2010-09-15 株式会社リコー 定電圧電源回路及び定電圧電源回路の制御方法
JP4758731B2 (ja) * 2005-11-11 2011-08-31 ルネサスエレクトロニクス株式会社 定電圧電源回路
JP2007249523A (ja) * 2006-03-15 2007-09-27 Ricoh Co Ltd 定電圧回路
TW200744284A (en) * 2006-05-24 2007-12-01 Asustek Comp Inc Voltage regulating circuit with over-current protection
TWI333598B (en) * 2006-10-31 2010-11-21 Upi Semiconductor Corp A voltage regulator
JP2008276611A (ja) * 2007-05-01 2008-11-13 Nec Electronics Corp 過電流保護回路
US8174251B2 (en) * 2007-09-13 2012-05-08 Freescale Semiconductor, Inc. Series regulator with over current protection circuit
JP5078866B2 (ja) * 2008-12-24 2012-11-21 セイコーインスツル株式会社 ボルテージレギュレータ
JP5670773B2 (ja) * 2011-02-01 2015-02-18 セイコーインスツル株式会社 ボルテージレギュレータ
TW201234156A (en) * 2011-02-09 2012-08-16 Richtek Technology Corp Method and circuit for adapter soft start current control in a low drop-out regulator
JP2012198624A (ja) * 2011-03-18 2012-10-18 Renesas Electronics Corp 過電流保護回路
EP2527946B1 (en) * 2011-04-13 2013-12-18 Dialog Semiconductor GmbH Current limitation for low dropout (LDO) voltage regulator
JP2013058093A (ja) * 2011-09-08 2013-03-28 Toshiba Corp 定電圧電源回路
JP5820990B2 (ja) * 2011-09-27 2015-11-24 パナソニックIpマネジメント株式会社 定電圧回路
JP5950591B2 (ja) * 2012-01-31 2016-07-13 エスアイアイ・セミコンダクタ株式会社 ボルテージレギュレータ
JP2013206142A (ja) * 2012-03-28 2013-10-07 Asahi Kasei Electronics Co Ltd 電源回路
US9041367B2 (en) * 2013-03-14 2015-05-26 Freescale Semiconductor, Inc. Voltage regulator with current limiter

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003029856A (ja) * 2001-07-13 2003-01-31 Seiko Instruments Inc ボルテージレギュレータの過電流保護回路
CN1448818A (zh) * 2002-03-28 2003-10-15 华邦电子股份有限公司 具有双向电流的电压调节器
US20050162141A1 (en) * 2004-01-28 2005-07-28 Yoshihide Kanakubo Voltage regulator
CN101951151A (zh) * 2010-08-05 2011-01-19 复旦大学 一种双模的具有高轻负载效率的全集成高频降压电源
CN102681582A (zh) * 2012-05-29 2012-09-19 昆山锐芯微电子有限公司 低压差线性稳压电路

Also Published As

Publication number Publication date
JP6624979B2 (ja) 2019-12-25
TWI698731B (zh) 2020-07-11
TW201805753A (zh) 2018-02-16
US10007283B2 (en) 2018-06-26
US20170269622A1 (en) 2017-09-21
JP2017167753A (ja) 2017-09-21
CN107193317B (zh) 2020-01-14
KR20170107393A (ko) 2017-09-25

Similar Documents

Publication Publication Date Title
CN106774580B (zh) 一种快速瞬态响应高电源抑制比的ldo电路
CN105242734B (zh) 一种无外置电容的大功率ldo电路
CN106771486B (zh) 一种电流采样电路
CN108646841A (zh) 一种线性稳压电路
KR20120003799A (ko) 차동 증폭 회로 및 시리즈 레귤레이터
CN101739054A (zh) 主动式电流限制电路及使用该电路的电源调节器
CN104204986A (zh) 基准电压电路
CN111290467B (zh) 工艺补偿的增益提升电压调节器
CN208351364U (zh) 一种线性稳压电路
CN106560758B (zh) 电流输出电路
US9755427B2 (en) Current clamp circuit based on BCD technology
CN106227287B (zh) 具有保护电路的低压差线性稳压器
US9246459B2 (en) Variable gain amplifier
TWI463792B (zh) 具有過衝抑制功能的放大電路
CN107193317A (zh) 稳压器
US20170199535A1 (en) Regulator
TWI632773B (zh) 低耗電電源啟動重設電路與參考訊號電路
JP2017027445A (ja) ボルテージレギュレータ
CN106484016B (zh) 电压翻转式零点补偿电路
CN105988499B (zh) 电源侧电压调节器
CN216313052U (zh) 一种运算放大电路
CN104333337A (zh) Ab类运算放大器的静态电流控制电路
CN208224880U (zh) 一种快速响应低压线性稳压源电路
CN109062308A (zh) 电压调整电路
CN104917469B (zh) 一种轨到轨输入固定跨导放大器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
CB02 Change of applicant information
CB02 Change of applicant information

Address after: Chiba County, Japan

Applicant after: ABLIC Inc.

Address before: Chiba County, Japan

Applicant before: DynaFine Semiconductor Co.,Ltd.

SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20200114