CN107046414B - 相位与频率控制电路和包括其的系统 - Google Patents

相位与频率控制电路和包括其的系统 Download PDF

Info

Publication number
CN107046414B
CN107046414B CN201610408934.8A CN201610408934A CN107046414B CN 107046414 B CN107046414 B CN 107046414B CN 201610408934 A CN201610408934 A CN 201610408934A CN 107046414 B CN107046414 B CN 107046414B
Authority
CN
China
Prior art keywords
frequency
phase
signal
control circuit
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610408934.8A
Other languages
English (en)
Other versions
CN107046414A (zh
Inventor
郑仁和
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Hynix Inc
Original Assignee
SK Hynix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SK Hynix Inc filed Critical SK Hynix Inc
Publication of CN107046414A publication Critical patent/CN107046414A/zh
Application granted granted Critical
Publication of CN107046414B publication Critical patent/CN107046414B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/133Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/00006Changing the frequency
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/0015Layout of the delay element
    • H03K2005/00234Layout of the delay element using circuits having two logic levels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00286Phase shifter, i.e. the delay between the output and input pulse is dependent on the frequency, and such that a phase difference is obtained independent of the frequency

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

本发明可以提供一种相位与频率控制电路。相位与频率控制电路可以包括分频电路,分频电路被配置成通过对输入信号进行分频来产生多个分频信号。相位与频率控制电路可以包括时序控制电路,时序控制电路被配置成根据相位控制码和采样参考信号对多个分频信号进行采样来产生多个时序控制信号。

Description

相位与频率控制电路和包括其的系统
相关申请的交叉引用
本申请要求于2016年2月5日向韩国知识产权局提交的韩国专利申请第10-2016-0014932号的优先权,该申请以全文引用的方式并入本文。
技术领域
各种实施例总体上涉及一种半导体电路,更具体地,涉及相位与频率控制电路。
背景技术
对于半导体电路技术,使用时钟信号作为用于调节系统或电路中的操作时序的参考信号。
具体地,在宽频率范围内操作的系统或电路需要将时钟信号的相位和频率稳定地控制在所需范围之内。
发明内容
在实施例中,可以提供一种相位与频率控制电路。相位与频率控制电路可以包括分频电路,分频电路被配置成通过对输入信号进行分频来产生多个分频信号。相位与频率控制电路可以包括时序控制电路,时序控制电路被配置成通过根据相位控制码和采样参考信号对多个分频信号进行采样来产生多个时序控制信号。
在实施例中,可以提供一种相位与频率控制电路。相位与频率控制电路可以包括输入选择电路,输入选择电路被配置成根据相位控制码使用差分信号来产生输出信号。相位与频率控制电路可以包括分频电路,分频电路被配置成通过对差分信号中的一个进行分频来产生多个分频信号。相位与频率控制电路可以包括时序控制电路,时序控制电路被配置成通过根据相位控制码和采样参考信号对多个分频信号进行采样来产生多个时序控制信号。
在实施例中,可以提供一种相位与频率控制电路。相位与频率控制电路可以包括输入选择电路,输入选择电路被配置成通过根据相位控制码的部分位而选择性地组合差分信号来产生输出信号。相位与频率控制电路可以包括分频电路,分频电路被配置成通过对差分信号中的一个进行分频来产生多个分频信号。相位与频率控制电路可以包括时序控制电路,时序控制电路被配置成通过根据相位控制码的其他位和输入选择电路的输出信号对多个分频信号进行采样来产生多个时序控制信号。
附图说明
图1是示出根据实施例的相位与频率控制电路100的配置的示例代表的示图。
图2是示出图1的时序控制器310的配置的示例代表的示图。
图3A和图3B是图1的时序控制器310的操作时序图的示例。
图4A和图4B是根据实施例的相位与频率控制电路100的操作时序图的示例。
图5是示出根据实施例的相位与频率控制电路101的配置的示例代表的示图。
图6是示出图5的输入选择电路500的配置的示例代表的示图。
图7是根据实施例的相位与频率控制电路101的操作时序图示例。
图8是示出根据实施例的相位与频率控制电路102的配置的示例代表的示图。
图9是示出图8的时序控制器340的配置的示例代表的示图。
图10是示出根据实施例的相位与频率控制电路103的配置的示例代表的示图。
图11是示出图10的输入选择电路600的配置的示例代表的示图。
图12是根据实施例的相位与频率控制电路103的操作时序图示例。
图13示出采用具有以上关于图1-图12所讨论的各种实施例的相位与频率控制电路的系统的代表示例的框图。
具体实施方式
各种实施例可以针对能够稳定地控制时钟信号的频率和相位的相位与频率控制电路。
在下文中,将参考附图通过实施例的示例来描述根据本公开的相位与频率控制电路。
参照图1,根据实施例的相位与频率控制电路100可以根据单相输入信号来产生具有期望的相位和频率的相位与频率控制信号CLKout。
根据实施例的相位与频率控制电路100可以包括分频电路(division circuit)200、时序控制电路300和多路复用电路400。
分频电路200可以对输入信号或先前分频器的输出信号分频并产生多个分频信号,即,第一分频信号至第三分频信号DIV2、DIV4和DIV8。
时钟信号CLKin可以用作输入信号,而第一分频信号至第三分频信号DIV2、DIV4和DIV8中的一部分或分频信号DIV2和DIV4可以用作先前分频器的输出信号。
分频电路200可以包括第一分频器210至第三分频器230。
第一分频器210至第三分频器230中的每个可以包括触发器T-FF。
第一分频器210可以通过以预定的分频比(例如,2)对时钟信号CLKin进行分频来产生第一分频信号DIV2。
当分频比为“2”时,第一分频信号DIV2可以具有与时钟信号CLKin的一半相对应的频率。
当执行分频操作时,触发器T-FF可以将反馈信号或通过对为触发器的输出的第一分频信号DIV2进行反相而获得的信号锁存,并根据为输入信号的时钟信号CLKin来输出锁存信号。
第二分频器220可以通过对第一分频信号DIV2进行2分频来产生第二分频信号DIV4。
第三分频器230可以通过对第二分频信号DIV4进行2分频来产生第三分频信号DIV8。
时序控制电路300可以根据相位控制码PH<0:2>和采样参考信号来对第一分频信号至第三分频信号DIV2、DIV4和DIV8进行采样,并产生多个时序控制信号或第一时序控制信号至第三时序控制信号CLK_RE2、CLK_RE4和CLK_RE8。
时钟信号CLKin或先前时序控制器的输出信号可以用作采样参考信号。
先前时序控制器的输出信号可以包括第一时序控制信号至第三时序控制信号CLK_RE2、CLK_RE4和CLK_RE8中的一部分,即,第一时序控制信号CLK_RE2和第二时序控制信号CLK_RE4。
时序控制电路300可以包括第一时序控制器310至第三时序控制器330。
第一时序控制器310可以通过第一输入端子DIVn来接收第一分频信号DIV2,通过第二输入端子FLIP来接收相位控制码PH<0:2>的对应位PH<0>,以及通过第三输入端子DIVn/2来接收作为采样参考信号的时钟信号CLKin。
第一时序控制器310可以通过根据时钟信号CLKin和相位控制码PH<0:2>的对应位PH<0>对第一分频信号DIV2进行采样来产生第一时序控制信号CLK_RE2。
第二时序控制器320可以通过第一输入端子DIVn来接收第二分频信号DIV4,通过第二输入端子FLIP来接收相位控制码PH<0:2>的对应位PH<1>,以及通过第三输入端子DIVn/2来接收作为采样参考信号的第一时序控制信号CLK_RE2。
第二时序控制器320可以通过根据第一时序控制信号CLK_RE2和相位控制码PH<0:2>的对应位PH<1>对第二分频信号DIV4进行采样来产生第二时序控制信号CLK_RE4。
第三时序控制器330可以通过第一输入端子DIVn来接收第三分频信号DIV8,通过第二输入端子FLIP来接收相位控制码PH<0:2>的对应位PH<2>,以及通过第三输入端子DIVn/2来接收作为采样参考信号的第二时序控制信号CLK_RE4。
第三时序控制器330可以通过根据第二时序控制信号CLK_RE4和相位控制码PH<0:2>的对应位PH<2>对第三分频信号DIV8进行采样来产生第三时序控制信号CLK_RE8。
多路复用电路400可以根据分频比N的值(即,N=1,N=2,N=4,N=8等)来在时钟信号CLKin和第一时序控制信号至第三时序控制信号CLK_RE2、CLK_RE4和CLK_RE8之中选择一个信号,并将选中的信号输出作为相位与频率控制信号CLKout。
参照图2,第一时序控制器310可以包括反相器311、多路复用器312和触发器(D-FF)313。
反相器311可以将第一分频信号DIV2反相,并输出反相第一分频信号DIVB2。
多路复用器312可以根据通过控制端子FLIP输入的相位控制码PH<0:2>的对应位PH<0>来选择性地输出第一分频信号DIV2或反相第一分频信号DIVB2。
触发器313可以根据DIV1(即,时钟信号CLKin)来输出通过将多路复用器312的输出信号锁存而获得的信号作为第一时序控制信号CLK_RE2。
除了输入信号和输出信号以外,第一时序控制器310至第三时序控制器330可以以基本上相同的方式配置。因此,在下文将省略对第二时序控制器320和第三时序控制器330的描述,以避免重复说明。
参考图3A和3B,以下将描述第一时序控制器310的操作。
如图3A所示,当相位控制码PH<0:2>的对应位PH<0>具有逻辑低值时,第一时序控制器310可以根据时钟信号CLKin来对第一分频信号DIV2进行采样,并输出采样的信号作为第一时序控制信号CLK_RE2。
另一方面,如图3B所示,当相位控制码PH<0:2>的对应位PH<0>具有逻辑高值时,第一时序控制器310可以根据时钟信号CLKin来对反相第一分频信号DIVB2进行采样,并输出采样的信号作为第一时序控制信号CLK_RE2。
此时,由于图3B的第一时序控制信号CLK_RE2是通过根据时钟信号CLKin对反相第一分频信号DIVB2进行采样而产生的,因此图3B的第一时序控制信号CLK_RE2可以与图3A的第一时序控制信号CLK_RE2具有180°的相位差。
如图4A所示,根据本实施例的相位与频率控制电路100的最终输出信号(即,相位与频率控制信号CLKout)可以具有与输入相位的数目和分频比N成比例的各种相位。
此时,由于图4A示出了输入相位的数目为“1”(CLKin)且分频比N的最大值为8的示例,因此相位与频率控制信号CLKout可以具有8个相位。
参照图4A,在每个波形的顶部处标记的数字0至7可以分别指示用于选择相位与频率控制信号CLKout的8个相位的相位控制码PH<0:2>的十进制值。
参照图4B,将描述产生具有期望的相位和频率的相位与频率控制信号CLKout的操作。
分频比N可以被设定为1、2、4或8。当分频比N为1(N=1)时,时钟信号CLKin可以被选择并被输出作为相位与频率控制信号CLKout。当分频比N为2(N=2)时,具有与时钟信号CLKin的一半频率相对应的频率的第一时序控制信号CLK_RE2可以被选择并被输出作为相位与频率控制信号CLKout。当分频比N为4(N=4)时,具有与第二时序控制信号CLK_RE4的一半频率相对应的频率的第三时序控制信号CLK_RE8可以被选择并被输出作为相位与频率控制信号CLKout。
相位与频率控制信号CLKout可以根据分频比N和相位控制码PH<0:2>的十进制值的组合而被设定为期望的相位。
例如,将描述产生具有225°的相位的第三时序控制信号CLK_RE8作为相位与频率控制信号CLKout的操作。
第三时序控制信号CLK_RE8是通过对输入信号或时钟信号CLKin进行8分频而获得的信号。
时钟信号CLKin的一个周期可以对应于第三时序控制信号CLK_RE8的一个周期的1/8(45°)。
因此,分频比N可以被设定为“8”,并且相位控制码PH<0:2>的十进制值可以被设定为与时钟信号CLKin的5个周期相对应的“5”。
当相位控制码PH<0:2>为“5”(十进制值)时,相位控制码PH<0:2>的二进制值可以被设定为101。
因为PH<0>=1,所以相位与频率控制电路100可以通过根据时钟信号CLKin对反相第一分频信号DIVB2进行采样来产生第一时序控制信号CLK_RE2。
因为PH<1>=0,所以相位与频率控制电路100可以通过根据第一时序控制信号CLK_RE2对第二分频信号DIV4进行采样来产生第二时序控制信号CLK_RE4。
因为PH<2>=1,所以相位与频率控制电路100可以通过根据第二时序控制信号CLK_RE4对反相第三分频信号DIVB8进行采样来产生第三时序控制信号CLK_RE8。
因为分频比N为“8”,所以具有225°的相位的第三时序控制信号CLK_RE8可以被输出作为相位与频率控制信号CLKout。
参照图5,根据实施例的相位与频率控制电路101可以根据差分输入信号来产生具有期望的相位和频率的相位与频率控制信号CLKout。
根据本实施例的相位与频率控制电路101可以包括分频电路200、时序控制电路300、多路复用电路400和输入选择电路500。
输入选择电路500可以根据相位控制码PH<0>来选择差分信号中的一个或时钟信号CLKin和反相时钟信号CLKBin,并产生输出信号DIV1。
输入选择电路500的输出信号DIV1可以作为采样参考信号被提供至时序控制电路300。
分频电路200可以对输入信号或先前分频器的输出信号进行分频,并产生多个分频信号,即,第一分频信号至第三分频信号DIV2、DIV4和DIV8。
反相时钟信号CLKBin可以用作输入信号,而第一分频信号至第三分频信号DIV2、DIV4和DIV8的一部分(即,分频信号DIV2和DIV4)可以用作先前分频器的输出信号。
时序控制电路300可以根据相位控制码PH<1:3>和采样参考信号来对第一分频信号至第三分频信号DIV2、DIV4和DIV8进行采样,并产生多个时序控制信号或第一时序控制信号至第三时序控制信号CLK_RE2、CLK_RE4和CLK_RE8。
输入选择电路500的输出信号DIV1或先前时序控制器的输出信号可以用作采样参考信号。
先前时序控制器的输出信号可以包括第一时序控制信号至第三时序控制信号CLK_RE2、CLK_RE4和CLK_RE8中的一部分,即,第一时序控制信号CLK_RE2和第二时序控制信号CLK_RE4。
多路复用电路400可以根据分频比N的值(即,N=1,N=2,N=4,N=8等)而在输入选择电路500的输出信号DIV1和第一时序控制信号至第三时序控制信号CLK_RE2、CLK_RE4和CLK_RE8之中选择一个信号,并将选中的信号输出作为相位与频率控制信号CLKout。
除了输入信号和输出信号以外,分频电路200、时序控制电路300和多路复用电路400可以以与图1基本上相同的方式配置。因此,在下文将省略对分频电路200、时序控制电路300和多路复用电路400的描述,以避免重复说明。
参照图6,图5的输入选择电路500可以包括第一多路复用器510和第二多路复用器520。
第一多路复用器510可以通过根据相位控制码PH<0>选择时钟信号CLKin或反相时钟信号CLKBin来产生输出信号DIV1。
第二多路复用器520可以通过根据相位控制码PH<0>选择反相时钟信号CLKBin或时钟信号CLKin来产生输出信号DIVB1。
在图5的实施例中,输入选择电路500使用第一多路复用器510的输出信号DIV1和第二多路复用器520的输出信号DIVB1之中的输出信号DIV1的情况被用作示例。
参照图7,根据实施例的相位与频率控制电路101的最终输出信号(即,相位与频率控制信号CLKout)可以具有与输入相位的数目和分频比N成比例的各种相位。
由于图7示出了输入相位的数目为“2”(CLKin和CLKBin)且分频比N的最大值为8的示例,因此相位与频率控制信号CLKout可以具有16个相位。
在每个波形的顶部处标记的数字0至15可以分别指示用于选择相位与频率控制信号CLKout的16个相位的相位控制码PH<0:3>的十进制值。
根据实施例的相位与频率控制电路101可以以与图4B基本上相同的方式来产生具有期望的频率和相位的相位与频率控制信号CLKout,在此省略该操作的具体描述。
参照图8,根据实施例的相位与频率控制电路102可以根据差分输入信号来产生具有期望的相位和频率的差分相位与频率控制信号组CLKout/CLKBout。
根据实施例的相位与频率控制电路102可以包括分频电路200、时序控制电路301、多路复用电路401和输入选择电路500。
输入选择电路500可以根据相位控制码PH<0>来选择时钟信号CLKin或反相时钟信号CLKBin,并输出选中的信号作为差分输出信号组DIV1和DIVB1。
输入选择电路500的差分输出信号组DIV1和DIVB1中的一个信号(例如,输出信号DIV1)可以作为采样参考信号提供给时序控制电路301。
输入选择电路500可以以与图6基本上相同的方式配置。图8示出了使用第一多路复用器510的输出信号DIV1和第二多路复用器520的输出信号DIVB1二者的示例。
分频电路200可以对输入信号或先前分频器的输出信号进行分频并产生多个分频信号,即,第一分频信号至第三分频信号DIV2、DIV4和DIV8。
反相时钟信号CLKBin可以用作输入信号,而第一分频信号至第三分频信号DIV2、DIV4和DIV8的一部分(即,分频信号DIV2和DIV4)可以用作先前分频器的输出信号。
分频电路200可以以与图1基本上相同的方式配置。
时序控制电路301可以根据相位控制码PH<1:3>和采样参考信号来对第一分频信号至第三分频信号DIV2、DIV4和DIV8进行采样,并产生多个差分时序控制信号组或第一差分时序控制信号组至第三差分时序控制信号组CLK_RE2/CLKB_RE2、CLK_RE4/CLKB_RE4和CLK_RE8/CLKB_RE8。
输入选择电路500的输出信号DIV1或先前时序控制器的输出信号可以用作采样参考信号。
先前时序控制器的输出信号可以包括第一差分时序控制信号组至第三差分时序控制信号组CLK_RE2/CLKB_RE2、CLK_RE4/CLKB_RE4和CLK_RE8/CLKB_RE8中的一部分,即,差分时序控制信号组CLK_RE2/CLKB_RE2和CLK_RE4/CLKB_RE4。
多路复用电路401可以根据分频比N的值(即,N=1,N=2,N=4,N=8等)而在输入选择电路600的差分输出信号组DIV1/DIVB1以及第一差分时序控制信号组至第三差分时序控制信号组CLK_RE2/CLKB_RE2、CLK_RE4/CLKB_RE4和CLK_RE8/CLKB_RE8之中选择一个组,并将选中的组输出作为差分相位与频率控制信号组CLKout/CLKBout。
参照图9,第一时序控制器340可以包括反相器341、第一多路复用器342、第二多路复用器343、第一触发器(D-FF)344和第二触发器345。
反相器341可以将第一分频信号DIV2反相,并输出反相第一分频信号DIVB2。
第一多路复用器342可以根据通过控制端子FLIP输入的相位控制码PH<0:2>的对应位PH<0>来选择性地输出第一分频信号DIV2或反相第一分频信号DIVB2。
第二多路复用器343可以根据对应位PH<0>来选择并输出反相第一分频信号DIVB2或第一分频信号DIV2。
第一触发器344可以根据输入选择电路500的输出信号DIV1来输出通过将第一多路复用器342的输出信号锁存而获得的信号作为第一差分时序控制信号组CLK_RE2/CLKB_RE2的一个信号,例如,时序控制信号CLK_RE2。
第二触发器345可以根据输入选择电路500的输入信号DIV1来输出通过将第二多路复用器343的输出信号锁存而获得的信号作为第一差分时序控制信号组CLK_RE2/CLKB_RE2的另一信号,例如,时序控制信号CLKB_RE2。
除了输入信号和输出信号以外,第一时序控制器340至第三时序控制器360可以以基本上相同的方式配置。因此,在下方将省略对第二时序控制器350和第三时序控制器360的描述,以避免重复说明。
根据实施例的相位与频率控制电路102可以以与图4B基本上相同的方式来产生具有期望的频率和相位的差分相位与频率控制信号组CLKout/CLKBout,在此省略该操作的具体描述。
参照图10,根据实施例的相位与频率控制电路103可以根据多相输入信号来产生具有期望的相位和频率的差分相位与频率控制信号组CLKout/CLKBout。
根据实施例的相位与频率控制电路103可以包括分频电路200、时序控制电路301、多路复用电路401和输入选择电路600。
输入选择电路600可以根据相位控制码PH<0:1>来选择性地组合多相时钟信号或第一相位时钟信号至第四相位时钟信号CLKin_<1:4>,并通过选择组合中的一个来产生差分输出信号DIV1和DIVB1。
第一相位时钟信号至第四相位时钟信号CLKin_<1:4>可以彼此具有90°的相位差。
例如,当第一相位时钟信号CLKin_1为0°时,第二相位时钟信号至第四相位时钟信号CLKin_<2:4>可以分别设定为90°、180°和270°。
输入选择电路600的差分输出信号DIV1和DIVB1中的一个(例如,输出信号DIV1)可以作为采样参考信号提供给时序控制电路301。
分频电路200可以对输入信号或先前分频器的输出信号进行分频,并产生多个分频信号,即,第一分频信号至第三分频信号DIV2、DIV4和DIV8。
反相时钟信号CLKBin可以用作输入信号,而第一分频信号至第三分频信号DIV2、DIV4和DIV8的一部分(即,分频信号DIV2和DIV4)可以用作先前分频器的输出信号。
分频电路200可以以与图1基本相同的方式配置。
时序控制电路301可以根据相位控制码PH<2:4>和采样参考信号来对第一分频信号至第三分频信号DIV2、DIV4和DIV8进行采样,并产生多个差分时序控制信号组或第一差分时序控制信号组至第三差分时序控制信号组CLK_RE2/CLKB_RE2、CLK_RE4/CLKB_RE4和CLK_RE8/CLKB_RE8。
输入选择电路600的输出信号DIV1或先前时序控制器的输出信号可以用作采样参考信号。
先前时序控制器的输出信号可以包括第一差分时序控制信号组至第三差分时序控制信号组CLK_RE2/CLKB_RE2、CLK_RE4/CLKB_RE4和CLK_RE8/CLKB_RE8中的一部分,即,差分时序控制信号组CLK_RE2/CLKB_RE2和CLK_RE4/CLKB_RE4。
时序控制电路301可以包括第一时序控制器340至第三时序控制器360,并且除了输入信号和输出信号以外,第一时序控制器340至第三时序控制器360可以以与图9所示的基本上相同的方式配置。因此,在下方将省略对第一时序控制器340至第三时序控制器360的描述,以避免重复说明。
多路复用电路401可以根据分频比N的值(即,N=1,N=2,N=4,N=8等)而在输入选择电路600的差分输出信号组DIV1/DIVB1以及第一差分时序控制信号组至第三差分时序控制信号组CLK_RE2/CLKB_RE2、CLK_RE4/CLKB_RE4和CLK_RE8/CLKB_RE8之中选择一个组,并将选中的组输出作为差分相位与频率控制信号组CLKout/CLKBout。
参照图11,图10的输入选择电路600可以包括第一多路复用器610至第四多路复用器640。
第一多路复用器610可以根据相位控制码PH<0>来选择并输出第一相位时钟信号CLKin_1和第二相位时钟信号CLKin_2中的一个。
第二多路复用器620可以根据相位控制码PH<0>来选择并输出第三相位时钟信号CLKin_3和第四相位时钟信号CLKin_4中的一个。
第三多路复用器630可以根据相位控制码PH<1>来在第一多路复用器610的输出信号和第二多路复用器620的输出信号之间选择一个信号,并输出选中的信号作为差分输出信号组DIV1和DIVB1中的一个信号(例如,DIV1)。
第四多路复用器640可以根据相位控制码PH<1>来在第二多路复用器620的输出信号和第一多路复用器610的输出信号之间选择一个信号,并输出选中的信号作为差分输出信号组DIV1和DIVB1中的另一信号(例如,DIVB1)。
参照图12,根据实施例的相位与频率控制电路103的最终输出信号(即,相位与频率控制信号CLKout)可以具有与输入相位的数目和分频比N成比例的各种相位。
由于图12示出了输入相位的数目为“4”(CLKin_<1:4>)且分频比N的最大值为8的示例,因此相位与频率控制信号CLKout可以具有32个相位。
参照图12,在每个波形的顶部处标记的数字0至31可以分别指示用于选择相位与频率控制信号CLKout的32个相位的相位控制码PH<0:4>的十进制值。
根据本实施例的相位与频率控制电路103可以以与图4B基本上相同的方式来产生具有期望的频率和相位的相位与频率控制信号CLKout,在此省略该操作的具体描述。
在参照图1、图5、图8和图10描述的各种实施例中,相位控制码PH具有3至5位的情况已经被作为示例进行描述。然而,可以使用更多位。随着相位控制码的位数增加,分频电路和时序控制电路中包括的电路数目可以与相位控制码的位数成比例地增加。
以上讨论的相位与频率控制电路(参见图1-12)在存储器件、处理器和计算机系统的设计中特别有用。例如,参照图13,示出了采用根据各种实施例的相位与频率控制电路的系统的框图,并通常由附图标记1000指定。系统1000可以包括一个或更多个处理器(即,Processor),或者,例如但不限于,中央处理单元(CPU)1100。处理器(即,CPU)1100可以单独使用,或者与其他处理器(即,CPU)组合使用。尽管处理器(即,CPU)1100主要以单数提及,但本领域技术人员将理解,可以实施具有任意数目的物理处理器或逻辑处理器(即,CPU)的系统1000。
芯片组1150可以可操作地耦接至处理器(即,CPU)1100。芯片组1150是用于处理器(即,CPU)1100与系统1000的其他部件之间的信号的通信路径。系统1000的其他部件可以包括存储器控制器1200、输入/输出(“I/O”)总线1250,和磁盘驱动控制器1300。根据系统1000的配置,若干不同信号中的任意一个可以通过芯片组1150来传送,以及本领域技术人员将认识到,在不改变系统1000的基本性质的情况下,系统1000中的信号的路径可以被容易地调整。
如上所述,存储器控制器1200可以可操作地耦接至芯片组1150。存储器控制器1200可以包括至少一个以上参照图1-12讨论的相位与频率控制电路。因此,存储器控制器1200可以通过芯片组1150接收从处理器(即,CPU)1100提供的请求。在可选实施例中,存储器控制器1200可以集成到芯片组1150中。存储器控制器1200可以可操作地耦接至一个或更多个存储器件1350。在实施例中,存储器件1350可以包括至少一个以上关于图1-12讨论的相位与频率控制电路,存储器件1350可以包括用于限定多个存储单元的多个字线和多个位线。存储器件1350可以是若干工业标准存储器类型中的任意一种,包括但不限于,单列直插式存储模块(SIMM)和双列直插式存储模块(DIMM)。此外,存储器件1350可以通过储存指令和数据二者而有利于外部数据储存设备的安全移除。
芯片组1150也可以耦接至I/O总线1250。I/O总线1250可以用作从芯片组1150到I/O设备1410、1420和1430的信号的通信路径。I/O设备1410、1420和1430可以包括,例如但不限于,鼠标1410、视频显示器1420或键盘1430。I/O总线1250可以采用若干通信协议中的任意一种来与I/O设备1410、1420和1430通信。在实施例中,I/O总线1250可以集成到芯片组1150中。
磁盘驱动控制器1300可以可操作地耦接至芯片组1150。磁盘驱动控制器1300可以用作芯片组1150与一个内部磁盘驱动器1450或一个以上内部磁盘驱动器1450之间的通信路径。内部磁盘驱动器1450可以通过存储指令和数据二者而有利于外部数据储存设备的断开。磁盘驱动控制器1300和内部磁盘驱动器1450可以使用几乎任意类型的通信协议(包括,例如但不限于以上关于I/O总线1250而提及的所有通信协议)来彼此通信或者与芯片组1150通信。
值得注意的是,以上关于图13所描述的系统1000仅是采用以上关于图1至图12所讨论的相位与频率控制电路的系统1000的一个示例。在可选实施例(诸如,例如但不限于,蜂窝电话或数字相机)中,部件可以与图13中所示出的实施例不同。
尽管以上已经描述了特定实施例,但本领域技术人员将理解的是,所描述的实施例仅是示例。因此,本文描述的相位与频率控制电路不应基于所描述的实施例而受到限制。更确切地说,本文描述的相位与频率控制电路应结合以上的描述和附图仅根据权利要求来进行限定。

Claims (17)

1.一种相位与频率控制电路,包括:
分频电路,被配置成通过对输入信号进行分频来产生多个分频信号;以及
时序控制电路,被配置成通过根据相位控制码和采样参考信号对所述多个分频信号进行采样来产生多个时序控制信号,
其中,时序控制电路使用输入信号作为采样参考信号。
2.根据权利要求1所述的相位与频率控制电路,还包括多路复用电路,多路复用电路被配置成根据分频比来选择时序控制信号中的一个,并将选中的信号输出作为相位与频率控制信号。
3.根据权利要求2所述的相位与频率控制电路,其中,随着分频比和相位控制码的值被控制,相位与频率控制信号的频率和相位被控制为目标值。
4.根据权利要求1所述的相位与频率控制电路,其中,分频电路包括多个分频器,并且,
每个分频器被配置成,当执行分频操作时,锁存通过将对应分频器的输出反相而获得的信号,并根据输入信号或先前分频器的输出信号来输出锁存信号。
5.根据权利要求1所述的相位与频率控制电路,其中,时序控制电路包括多个时序控制器,并且,
所述多个时序控制器被配置成通过根据相位控制码和采样参考信号对所述多个分频信号或所述多个分频信号的反相信号进行采样来产生所述多个时序控制信号。
6.一种相位与频率控制电路,包括:
输入选择电路,被配置成根据相位控制码使用差分信号来产生输出信号;
分频电路,被配置成通过对差分信号中的一个进行分频来产生多个分频信号;以及
时序控制电路,被配置成通过根据相位控制码和采样参考信号对所述多个分频信号进行采样来产生多个时序控制信号,
其中,时序控制电路使用输入选择电路的输出信号作为采样参考信号。
7.根据权利要求6所述的相位与频率控制电路,还包括多路复用电路,多路复用电路被配置成根据分频比来选择时序控制信号中的一个,并将选中的信号输出作为相位与频率控制信号。
8.根据权利要求7所述的相位与频率控制电路,其中,随着分频比和相位控制码的值被控制,相位与频率控制信号的频率和相位被控制为目标值。
9.根据权利要求6所述的相位与频率控制电路,其中,分频电路包括多个分频器,并且,
每个分频器被配置成当执行分频操作时,锁存通过将对应分频器的输出反相而获得的信号,并根据差分信号中的一个或先前分频器的输出信号来输出锁存信号。
10.根据权利要求6所述的相位与频率控制电路,其中,时序控制电路包括多个时序控制器,并且,
所述多个时序控制器被配置成通过根据相位控制码和采样参考信号对所述多个分频信号或所述多个分频信号的反相信号进行采样来产生所述多个时序控制信号。
11.根据权利要求6所述的相位与频率控制电路,其中,输入选择电路被配置成根据相位控制码使用差分信号来产生差分输出信号。
12.根据权利要求6所述的相位与频率控制电路,其中,时序控制电路被配置成通过根据相位控制码和采样参考信号对所述多个分频信号进行采样来产生多个差分时序控制信号组。
13.一种相位与频率控制电路,包括:
输入选择电路,被配置成通过根据相位控制码的部分位而选择性地组合差分信号来产生输出信号;
分频电路,被配置成通过对差分信号中的一个进行分频来产生多个分频信号;以及
时序控制电路,被配置成通过根据相位控制码的其他位和输入选择电路的输出信号对所述多个分频信号进行采样来产生多个时序控制信号,
其中,时序控制电路被配置成以差分信号的形式输出所述多个时序控制信号。
14.根据权利要求13所述的相位与频率控制电路,还包括多路复用电路,多路复用电路被配置成根据分频比来选择时序控制信号中的一个,并将选中的信号输出作为相位与频率控制信号。
15.根据权利要求14所述的相位与频率控制电路,其中,随着分频比和相位控制码的值被控制,相位与频率控制信号的频率和相位被控制为目标值。
16.根据权利要求13所述的相位与频率控制电路,其中,分频电路包括多个分频器,并且,
每个分频器被配置成当执行分频操作时,锁存通过将对应分频器的输出反相而获得的信号,并根据差分信号中的一个或先前分频器的输出信号来输出锁存信号。
17.根据权利要求13所述的相位与频率控制电路,其中,时序控制电路包括多个时序控制器,并且,
所述多个时序控制器被配置成通过根据相位控制码的其他位和输入选择电路的输出信号或先前时序控制器的输出信号而分别对所述多个分频信号或所述多个分频信号的反相信号进行采样来产生所述多个时序控制信号。
CN201610408934.8A 2016-02-05 2016-06-12 相位与频率控制电路和包括其的系统 Active CN107046414B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020160014932A KR102442147B1 (ko) 2016-02-05 2016-02-05 위상 및 주파수 조정 회로
KR10-2016-0014932 2016-02-05

Publications (2)

Publication Number Publication Date
CN107046414A CN107046414A (zh) 2017-08-15
CN107046414B true CN107046414B (zh) 2021-01-26

Family

ID=59497956

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610408934.8A Active CN107046414B (zh) 2016-02-05 2016-06-12 相位与频率控制电路和包括其的系统

Country Status (3)

Country Link
US (1) US9998102B2 (zh)
KR (1) KR102442147B1 (zh)
CN (1) CN107046414B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102439017B1 (ko) * 2017-11-30 2022-09-01 엘지디스플레이 주식회사 디스플레이 장치 및 그의 인터페이스 방법
CN110286711B (zh) * 2019-06-28 2021-04-13 联想(北京)有限公司 信息处理方法、信息处理装置、存储装置和电子设备

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3369746B2 (ja) * 1994-09-09 2003-01-20 三洋電機株式会社 分周回路
JP4095987B2 (ja) * 2004-12-16 2008-06-04 富士通株式会社 クロック発生回路、信号多重化回路及び光送信器、並びに、クロック発生方法
US7372340B2 (en) * 2005-01-03 2008-05-13 Texas Instruments Incorporated Precision frequency and phase synthesis with fewer voltage-controlled oscillator stages
KR101198964B1 (ko) 2010-07-07 2012-11-07 건국대학교 산학협력단 저주파용 주파수 범위를 지원하는 클럭 및 데이터 복원 장치
JP5613605B2 (ja) * 2011-03-28 2014-10-29 ルネサスエレクトロニクス株式会社 クロック生成回路、それを用いたプロセッサシステム、及びクロック周波数制御方法
CN102291133A (zh) * 2011-07-05 2011-12-21 上海信朴臻微电子有限公司 多模分频器
US8497716B2 (en) * 2011-08-05 2013-07-30 Qualcomm Incorporated Phase locked loop with phase correction in the feedback loop

Also Published As

Publication number Publication date
KR20170094037A (ko) 2017-08-17
KR102442147B1 (ko) 2022-09-14
CN107046414A (zh) 2017-08-15
US9998102B2 (en) 2018-06-12
US20170230036A1 (en) 2017-08-10

Similar Documents

Publication Publication Date Title
JP4780144B2 (ja) 分周回路
WO2005117266A1 (en) Wide range clock generator
US10972112B1 (en) 50%-duty-cycle consecutive integer frequency divider and phase-locked loop circuit
JP2007215213A (ja) 多相クロックを生成するためのシステム及び方法
US7151398B2 (en) Clock signal generators having programmable full-period clock skew control
JP2010158004A (ja) 遅延回路及び可変遅延回路
CN107046414B (zh) 相位与频率控制电路和包括其的系统
CN107544616B (zh) 用于相位对齐的2x频率时钟生成的方法和装置
US10171091B2 (en) Phase interpolator for interpolating phase of delay clock signal and device including the same and for performing data sampling by using phase interpolated clock signal
EP4042571A1 (en) Low noise quadrature signal generation
US11757437B2 (en) Monotonic and glitch-free phase interpolator and communication device including the same
TWI705332B (zh) 以互斥或(xor)爲基礎之用於數位相位控制的三角混合技術
CN108008763B (zh) 时钟发生电路以及使用其的半导体器件和系统
US7629816B1 (en) Method and apparatus for pre-clocking
CN107634739B (zh) 关于可变分频比的分频器
WO2019212683A1 (en) Apparatuses and methods for avoiding glitches when switching clock sources
CN115225083A (zh) 时钟数据校正电路
US20150171875A1 (en) Clock generation circuit
US7308596B1 (en) Controlling a clock divider by selecting a preset value
US9160327B2 (en) Semiconductor device and information processing apparatus
KR102348057B1 (ko) 전자기간섭을 줄이기 위한 클럭 신호의 위상 제어 장치
CN115967380A (zh) 延迟电路和包括该延迟电路的时钟误差校正装置
US8253448B1 (en) Techniques for varying frequencies of periodic signals
CN115603744A (zh) 一种直接小数分频电路及方法
KR20210026976A (ko) 전자기간섭을 줄이기 위한 클럭 신호의 위상 제어 장치 및 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant