CN106919734A - 一种多fpga上电自动配置方法 - Google Patents

一种多fpga上电自动配置方法 Download PDF

Info

Publication number
CN106919734A
CN106919734A CN201710015609.XA CN201710015609A CN106919734A CN 106919734 A CN106919734 A CN 106919734A CN 201710015609 A CN201710015609 A CN 201710015609A CN 106919734 A CN106919734 A CN 106919734A
Authority
CN
China
Prior art keywords
fpga
configuration
reading
data platform
electric method
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710015609.XA
Other languages
English (en)
Inventor
李晨晨
马艳新
梁彦
张萍
王达
张�浩
范东睿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Zhongke Rui Core Technology Co Ltd
Original Assignee
Beijing Zhongke Rui Core Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Zhongke Rui Core Technology Co Ltd filed Critical Beijing Zhongke Rui Core Technology Co Ltd
Priority to CN201710015609.XA priority Critical patent/CN106919734A/zh
Publication of CN106919734A publication Critical patent/CN106919734A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/34Circuit design for reconfigurable circuits, e.g. field programmable gate arrays [FPGA] or programmable logic devices [PLD]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明公开了一种多FPGA上电自动配置方法,用于将多个配置文件分别写入多个FPGA芯片中,一个配置文件对应其中一个FPGA芯片,其包括以下步骤:S1:将多个配置文件分别写入多个存储模块中;S2:将每一FPGA芯片分别与一数据读写平台连接;S3:将每一数据平台与对应的存储模块连接;S4:每一数据读写平台分别从对应的存储模块中读取配置文件;S5:每一数据读写平台分别将读取到的配置文件写入对应的FPGA芯片中。本发明提供的多FPGA上电自动配置方法能够节省配置时间、节省人力及物力成本,并且能够解决各平台无法同步工作的问题。

Description

一种多FPGA上电自动配置方法
技术领域
本发明涉及FPGA配置这一技术领域,具体而言,涉及一种同时对多片FPGA进行上电配置的多FPGA上电自动配置方法。
背景技术
随着摩尔定律(Moore’s Law)不断的被人们用一代代技术证明,多核处理器(Multi-Core)结构成为微处理器体系结构技术发展的主流,流片后验证处理器设计正确性的工作也越来越重要。目前,对处理器进行流片后验证的方法主要有软件验证方法、硬件验证方法和FPGA验证方法,其中,软件验证方法采用软件验证系统进行验证,软件验证系统虽然灵活,但是验证速度太慢;硬件验证方法采用专用的硬件验证系统进行验证,而专用的硬件验证系统的成本很高,无法普及使用;FPGA验证方法从速度和成本上都有自身的优点,是现在处理器设计验证中广泛应用的方法。
FPGA验证方法是把处理器设计通过FPGA公司提供的配套软件经过综合后生成网表,通过软件将网表变换为对应的门级电路,最后生成配置文件,以将整个处理器设计在FPGA芯片上并且真正用硬件实现,然后在FPGA的硬件系统上面运行软件,FPGA验证方法实现了软硬件协同验证,所以能够避免软件验证方法和硬件验证方法存在的缺点。
FPGA器件的配置是实现FPGA功能的前提,上电后,配置数据保存在配置RAM中,将配置数据载入配置RAM即是对FPGA编程,但是掉电后FPGA内部的配置信息便丢失,下次上电需要再次对FPGA进行配置。
目前主流的对FPGA进行配置的方式是JTAG配置(Joint Test Action GroupConfiguration),在使用JTAG配置时,每次都要使用JTAG下载器将PC机和FPGA连接进行通信。每一片FPGA需要一台PC机和一条JTAG下载器,在硬件上通过插拔的方式进行连接及下载,这种配置方式在对数量不多的FPGA进行配置时可以方便的实现。但是,在用FPGA搭建众核处理器架构验证平台的时候,动辄就需要上百块FPGA互连,如果对每一块FPGA仍采用传统的JTAG下载器进行逐片插拔的方式下载,整个平台配置中仅插拔动作就需要耗费4小时的时间,并且PC机对JTAG设备的识别率并不高,耗费人力物力;其次,用JTAG方式进行下载时,软件每配置一片FPGA需要3分钟的时间,上百块FPGA仅软件配置就需要耗费5小时。这样算下来,整个平台配置过程需要至少一天的时间。由此可见,JTAG配置方式在对多FPGA进行配置时非常不方便。
发明内容
本发明提供一种多FPGA上电自动配置方法,用以解决现有技术中对多FPGA平台配置耗费人力、物力大的问题。
为达到上述目的,本发明提供了一种多FPGA上电自动配置方法,用于将多个配置文件分别写入多个FPGA芯片中,一个配置文件对应其中一个FPGA芯片,其包括以下步骤:
S1:将多个配置文件分别写入多个存储模块中;
S2:将每一FPGA芯片分别与一数据读写平台连接;
S3:将每一数据平台与对应的存储模块连接;
S4:每一数据读写平台分别从对应的存储模块中读取配置文件;
S5:每一数据读写平台分别将读取到的配置文件写入对应的FPGA芯片中。
在本发明的一实施例中,步骤S1中,通过SD卡烧写器将多个配置文件分别写入多个FPGA芯片。
在本发明的一实施例中,所述数据读写平台为STM32F103ZET6。
在本发明的一实施例中,所述存储模块为SD卡。
在本发明的一实施例中,步骤S4中,数据读写平台通过SPI串行总线的方式从对应的存储模块中读取配置文件。
在本发明的一实施例中,步骤S5中,数据读写平台为主设备,FPGA芯片为从设备,采用slave serial模式或slave selectMAP模式进行数据写入。
在本发明的一实施例中,配置文件的格式为FAT32。
在本发明的一实施例中,步骤S4和步骤S5为同时进行。
下面以对包括256个FPGA芯片的FPGA平台进行配置为例,本发明提供的多FPGA上电自动配置方法与现有的采用JTAG方式配置FPGA的方法相比,具有以下优势:
(1)节省大量时间,采用JTAG配置方式需要逐片配置,并且至少需要一天的时间,而采用本发明提供的多FPGA上电自动配置方法只需要一分钟就可以完成配置,大大节省了时间,提高了效率。
(2)节省人力成本,采用JTAG配置方式进行配置时,每配置一个FPGA芯片需要对板卡进行两次插拔,在PC端也需要两次插拔,费时费力,一个人无法一次完成对这么多个FPGA的配置,而本发明提供的多FPGA上电自动配置方法不需要人为进行操作就可以自动完成对FPGA芯片的配置,大大降低了人力成本。
(3)节省物资成本,采用JTAG配置方式进行配置时,配置一个FPGA芯片需要一个JTAG烧写器和一台PC机,而本发明提供的多FPGA上电自动配置方法只需要一个SD卡和一块STM32的最小系统,一个FPGA芯片就可节省物资成本3000元左右,整个FPGA平台即可节省一大笔项目开发费用。
(4)解决了各平台无法同步工作的问题,采用JTAG配置方式进行配置时,会出现一些FPGA芯片中的程序已经开始运行甚至已经运行结束了,而其他剩余的FPGA芯片中的程序还没有开始配置,这种用串行的烧写方式会造成整个平台无法运行以及时钟不同步等问题,导致整个FPGA平台无法正常运行下去。而本发明提供的多FPGA上电自动配置方法是对所有FPGA芯片同步并行配置,同步上电即可实现同步配置,程序在所有FPGA芯片中同步运行,使得整个FPGA平台中的所有FPGA芯片同时工作,从而能够保证整个FPGA平台中的程序顺利配置完成。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明中的SD卡、STM32F103ZET6和FPGA芯片的连接示意图;
图2为本发明中的SD卡与STM32F103ZET6的管脚连接示意图;
图3为FPGA芯片采用slave serial模式进行配置时的时序关系示意图;
图4为FPGA芯片采用slave serial模式进行配置时的流程图;
图5为FPGA芯片采用slave selectMAP模式进行配置时bit交换示意图;
图6为FPGA芯片的配置过程示意图;
图7为配置文件采用FAT32格式进行存储时的文件存储结构。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有付出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明中的SD卡、STM32F103ZET6和FPGA芯片的连接示意图,图2为本发明中的SD卡与STM32F103ZET6的管脚连接示意图,如图1、图2所示,本发明提供的多FPGA上电自动配置方法用于将多个配置文件分别写入多个FPGA芯片中,一个配置文件对应其中一个FPGA芯片,其包括以下步骤:
S1:将多个配置文件分别写入多个存储模块中;
本实施例中的存储模块为SD卡,配置文件的格式为FAT32,也可以根据实际需要选择使用其他具有存储功能的器件作为存储模块。
除了FAT32格式,配置文件的格式还可以设置为*.bit、*.bin、*.rbt、*.mcs、*.hex等,“写入”方式可以是通过SD卡烧写器将多个配置文件分别写入多个FPGA芯片,以于短时间内实现快速写入,也可以根据实际的写入工作量选择其他写入方式。
如图7所示为配置文件采用FAT32格式进行存储时的文件存储结构,主引导记录(MBR)由446个字节的引导代码、64字节的主分区(4个)表以及两个字节的签名“55AA”组成。其中最重要的参数是逻辑扇区的起始地址(LBA)。获得该参数后即可以读取BIOS参数数据块(BPB)。BPB中存储了每扇区字节数、每簇扇区数、保留扇区数、FAT表个数、文件系统大小、每个FAT表大小、根目录起始簇号等信息。可通过上述信息定位文件系统根目录位置。文件分配表描述簇的分配状态以及标明文件或目录的下一簇的簇号。根目录中记录了各不同文件的文件名和起始簇以及文件大小等信息,根目录是数据区的起始位置,通常位于2号簇(第一簇)。
关于配置文件的读取和发送进一步说明如下:
首先读取主引导记录(MBR),获取逻辑扇区的起始位置(偏移字节数为0x08-0x0B)。根据此地址获取BIOS参数数据块(BPB),得到保留扇区数、每个FAT表大小扇区数和FAT表个数信息,并计算根目录的位置,计算公式为:
根目录位置(数据区起始扇区号)=保留扇区数+每个FAT表大小扇区数×FAT表个数。
从根目录中读取当前文件的起始簇号,然后通过访问FAT(该地址由BPB得到)读取对应该起始簇的字节,获得文件系统的下一个簇号,直至最后一簇(FAT中对应数值为0xFFFF)。需要注意的是,最后一簇的数据量可能不足一簇,因此需要特殊处理。
使用SD卡或其他具有存储功能的器件作为存储模块,是考虑到FPGA芯片作为验证平台,需要经常更换配置文件,而将配置文件写入SD卡中则十分便于更换配置文件。
另外,为了便于对单片FPGA进行配置和调试,FPGA上还预留了JTAG接口。
S2:将每一FPGA芯片分别与一数据读写平台连接;
本实施例中,数据读写平台选用STM32F103ZET6,其是一种常用的微处理器,其具体功能可参考其对应的数据手册。
S3:将每一数据平台与对应的存储模块连接;
图1为本发明中的SD卡、STM32F103ZET6和FPGA芯片的连接示意图,图2为本发明中的SD卡与STM32F103ZET6的管脚连接示意图,如图1、图2所示,对多个FPGA芯片进行配置之前,SD卡、STM32F103ZET6和FPGA芯片需要先按照图1和图2所示连接。
S4:每一数据读写平台分别从对应的存储模块中读取配置文件;
本实施例中,数据读写平台通过SPI串行总线的方式从对应的存储模块中读取配置文件,SPI串行总线方式是一种常见的数据传输方式,具体读取过程为本领域技术人员所熟知,在此不予赘述。
S5:每一数据读写平台分别将读取到的配置文件写入对应的FPGA芯片中;
在本实施例中,步骤S5在执行时,数据读写平台为主设备,FPGA芯片为从设备,采用slave serial模式或slave selectMAP模式进行数据写入,如图3所示为FPGA芯片采用slave serial模式进行配置时的时序关系示意图,图4为FPGA芯片采用slave serial模式进行配置时的流程图,图6为FPGA芯片的配置过程示意图,其中,图4虚线框内的流程是slave selectMAP模式且配置时钟频率大于50MHz时所需。
需要注意的是,接收完配置数据后,DONE信号会拉高,但此时FPGA的配置过程并未结束,系统仍需要CCLK进行后续的启动工作,因此,在DONE信号拉高后,还要持续输出8个周期的CCLK,以保证配置过程的正确性。
此外,在slave serial模式中发送1字节数据过程中,应先发送高位,依次递减;在slave selectMAP模式中,则需要进行bit交换,以发送0xABCD为例,经bit交换之后,发送的数据为0xD5B3,如图5所示为FPGA芯片采用slave selectMAP模式进行配置时bit交换示意图。
以Xilinx系列FPGA为例,配置模式是由上电时其专用配置管脚的状态决定的,对应关系如表1所示。
表1 FPGA配置模式选择表
FPGA配置模式 配置管脚
Slave serial 111
Slave SelectMAP 110
当设置FPGA的配置模式为slave serial模式时,对应的配置管脚有5个,分别是:CCLK、PROG_B、INIT、DIN和DONE,其管脚信号说明如表2所示。
表2 slave serial模式配置管脚说明
管脚名称 方向 功能说明
CCLK 输入 配置时钟
PROG_B 输入 复位配置逻辑
INIT 输出 标识是否准备接收配置数
DIN 输入 配置数据传输管脚
DONE 输出 标识是否配置完毕
由于本发明为每一个FPGA芯片均设置了一个与其连接的SD卡数据和一个数据读写平台,因此,各个FPGA芯片之间的配置文件的读取和写入可以同时进行,不必等待一个FPGA芯片的配置文件读写完成后才开始下一个,从而大大节省了FPGA的上电配置时间,另外,步骤S4和步骤S5可以为同时进行,一边从存储模块中读取数据文件,一边将读取到的数据文件写入对应的FPGA芯片,实现了边读边写,从而能够节省时间和成本。
下面以对包括256个FPGA芯片的FPGA平台进行配置为例,本发明提供的多FPGA上电自动配置方法与现有的采用JTAG方式配置FPGA的方法相比,具有以下优势:
(1)节省大量时间,采用JTAG配置方式需要逐片配置,并且至少需要一天的时间,而采用本发明提供的多FPGA上电自动配置方法只需要一分钟就可以完成配置,大大节省了时间,提高了效率。
(2)节省人力成本,采用JTAG配置方式进行配置时,每配置一个FPGA芯片需要对板卡进行两次插拔,在PC端也需要两次插拔,费时费力,一个人无法一次完成对这么多个FPGA的配置,而本发明提供的多FPGA上电自动配置方法不需要人为进行操作就可以自动完成对FPGA芯片的配置,大大降低了人力成本。
(3)节省物资成本,采用JTAG配置方式进行配置时,配置一个FPGA芯片需要一个JTAG烧写器和一台PC机,而本发明提供的多FPGA上电自动配置方法只需要一个SD卡和一块STM32的最小系统,一个FPGA芯片就可节省物资成本3000元左右,整个FPGA平台即可节省一大笔项目开发费用。
(4)解决了各平台无法同步工作的问题,采用JTAG配置方式进行配置时,会出现一些FPGA芯片中的程序已经开始运行甚至已经运行结束了,而其他剩余的FPGA芯片中的程序还没有开始配置,这种用串行的烧写方式会造成整个平台无法运行以及时钟不同步等问题,导致整个FPGA平台无法正常运行下去。而本发明提供的多FPGA上电自动配置方法是对所有FPGA芯片同步并行配置,同步上电即可实现同步配置,程序在所有FPGA芯片中同步运行,使得整个FPGA平台中的所有FPGA芯片同时工作,从而能够保证整个FPGA平台中的程序顺利配置完成。
本发明提供的多FPGA上电自动配置方法中,若仅限于其中的一个烧写平台(即一个FPGA芯片、一个STM32F103ZET6和一个SD卡),则本发明并不具有明显的优势。在进行众核处理器架构模拟时,动辄需要上百块烧写平台,此时本发明才能充分体现其优势,通过开启总电源,使得所有烧写平台能够同时上电工作,实现了于非常短时间内完成大量烧写任务的目的。
前案1(齐冶.基于微处理器的FPGA配置方案[J].2007.)公开了一种基于微处理器的FPGA配置方案,本发明与其的区别如下:
(1)微处理器的选择不同:前案1中的微处理器选择的是AT89C2051,本发明选择的是STM32F103ZET6。但是,受限于AT89C2051本身受到晶振频率的限制,本案发明人实验证明,用AT89C2051进行一次烧写,在超频的状态下需要12分钟,而且成功率很低。而本发明配置过程只需要一分钟,而且是在正常工作状态下,并且成功率高。
(2)存储文件的器件选择不同:前案1选择EEPROM芯片AT24C01。首先,FPGA的配置文件很大,AT24C01的存储空间不足。其次,前案1中也提到,配置文件可以利用编程器烧入其中,那这个方法产生的问题又和用JTAG的方式一样了,上千块的板卡就需要上千个烧写器,上千个PC机和上千个工程人员进行工作,而且难以保证时序的同步。
(3)前案1中的图4为一块AT89C2051配置多块FPGA。这种方式在实际工程中不可用。区别(1)中已经指出,超频烧写一块就需要12分钟,而且错误率很高。再进行一个AT89C2051配置多块FPGA,速度之慢和错误率之高可想而知。而本发明中的每一烧写平台均为一个STM32和一个SD卡配置一块FPGA,并且能够同步烧写。
综上所述,前案1在进行单个FPGA的烧写时不比本发明有优势,在进行上千个FPGA的烧写时,根本没法工作。
前案2(张承畅,严单贵,杨力生,等.基于XCF32P的多FPGA配置方案[J].计算机工程,2010,36(15):259-261.)公开了一种基于XCF32P的多FPGA配置方案,本发明与其的区别如下:
(1)配置方式不同:前案2使用的是并行配置,本发明使用串行配置。在保证速度为前提的条件下,占用的微处理器接口和资源越少越好,前案2采用并行方式占用的微处理器接口太多,而且速度和串行配置相对于一块板卡而言无异。
(2)前案2选择XCF32P的存储器,该存储器工作时需要特有的下载器,前案2中提到的一个XCF32P和一个CPLD可配置4块FPGA,那么,当达到上百核的时候,需要上百个下载器和上百个PC机,相比于本发明只需要一台PC机和一台SD卡烧写器,上百个下载器和上百个PC机花费要大很多,而且工程人员的工作量也要大很多。
(3)前案2中也指出了可用于配置数据小于8Mb的FPGA,在进行众核处理器架构模拟的时候,FPGA的程序远远大于8Mb,而本发明使用的SD卡存储容量例如可以扩充至8G甚至更高,以满足配置文件的存储需求。
综上所述,前案2具有很多的限制因素,当FPGA板卡的数量多到百块的时候无法进行快速自动的配置。
本领域普通技术人员可以理解:附图只是一个实施例的示意图,附图中的模块或流程并不一定是实施本发明所必须的。
本领域普通技术人员可以理解:实施例中的装置中的模块可以按照实施例描述分布于实施例的装置中,也可以进行相应变化位于不同于本实施例的一个或多个装置中。上述实施例的模块可以合并为一个模块,也可以进一步拆分成多个子模块。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明实施例技术方案的精神和范围。

Claims (8)

1.一种多FPGA上电自动配置方法,用于将多个配置文件分别写入多个FPGA芯片中,一个配置文件对应其中一个FPGA芯片,其特征在于,包括以下步骤:
S1:将多个配置文件分别写入多个存储模块中;
S2:将每一FPGA芯片分别与一数据读写平台连接;
S3:将每一数据平台与对应的存储模块连接;
S4:每一数据读写平台分别从对应的存储模块中读取配置文件;
S5:每一数据读写平台分别将读取到的配置文件写入对应的FPGA芯片中。
2.根据权利要求1所述的多FPGA上电自动配置方法,其特征在于,步骤S1中,通过SD卡烧写器将多个配置文件分别写入多个FPGA芯片。
3.根据权利要求1所述的多FPGA上电自动配置方法,其特征在于,所述数据读写平台为STM32F103ZET6。
4.根据权利要求1所述的多FPGA上电自动配置方法,其特征在于,所述存储模块为SD卡。
5.根据权利要求1所述的多FPGA上电自动配置方法,其特征在于,步骤S4中,数据读写平台通过SPI串行总线的方式从对应的存储模块中读取配置文件。
6.根据权利要求1所述的多FPGA上电自动配置方法,其特征在于,步骤S5中,数据读写平台为主设备,FPGA芯片为从设备,采用slave serial模式或slave selectMAP模式进行数据写入。
7.根据权利要求1所述的多FPGA上电自动配置方法,其特征在于,配置文件的格式为FAT32。
8.根据权利要求1所述的多FPGA上电自动配置方法,其特征在于,步骤S4和步骤S5为同时进行。
CN201710015609.XA 2017-01-10 2017-01-10 一种多fpga上电自动配置方法 Pending CN106919734A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710015609.XA CN106919734A (zh) 2017-01-10 2017-01-10 一种多fpga上电自动配置方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710015609.XA CN106919734A (zh) 2017-01-10 2017-01-10 一种多fpga上电自动配置方法

Publications (1)

Publication Number Publication Date
CN106919734A true CN106919734A (zh) 2017-07-04

Family

ID=59453413

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710015609.XA Pending CN106919734A (zh) 2017-01-10 2017-01-10 一种多fpga上电自动配置方法

Country Status (1)

Country Link
CN (1) CN106919734A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107678769A (zh) * 2017-09-13 2018-02-09 湖南斯北图科技有限公司 一种sram型fpga抗辐射加固文件生成方法
CN107967041A (zh) * 2017-12-05 2018-04-27 中国科学院长春光学精密机械与物理研究所 一种多fpga的上电配置控制方法
CN114238207A (zh) * 2021-12-09 2022-03-25 讯牧信息科技(上海)有限公司 多片fpga的配置方法和多片fpga系统
CN118444972A (zh) * 2024-07-08 2024-08-06 天津普智芯网络测控技术有限公司 一种多fpga程序同步配置方法和系统

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105808290A (zh) * 2016-03-02 2016-07-27 中国科学院自动化研究所 用于多fpga整机系统的远程动态更新系统和方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105808290A (zh) * 2016-03-02 2016-07-27 中国科学院自动化研究所 用于多fpga整机系统的远程动态更新系统和方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
佘佑军等: "TMS320C61416EMIF总线下双FPGA加载设计", 《单片机与嵌入式系统应用》 *
梁彦: "可配置的众核结构验证系统的研究与实现", 《中国优秀硕士学位论文全文数据库信息科技辑》 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107678769A (zh) * 2017-09-13 2018-02-09 湖南斯北图科技有限公司 一种sram型fpga抗辐射加固文件生成方法
CN107678769B (zh) * 2017-09-13 2020-07-17 湖南斯北图科技有限公司 一种sram型fpga抗辐射加固文件生成方法
CN107967041A (zh) * 2017-12-05 2018-04-27 中国科学院长春光学精密机械与物理研究所 一种多fpga的上电配置控制方法
CN114238207A (zh) * 2021-12-09 2022-03-25 讯牧信息科技(上海)有限公司 多片fpga的配置方法和多片fpga系统
CN118444972A (zh) * 2024-07-08 2024-08-06 天津普智芯网络测控技术有限公司 一种多fpga程序同步配置方法和系统

Similar Documents

Publication Publication Date Title
CN106919734A (zh) 一种多fpga上电自动配置方法
CN102609286B (zh) 一种基于处理器控制的fpga配置程序远程更新系统及其方法
CN103777972B (zh) 基于现场可编程门阵列的系统、配置方法以及升级方法
CN102087606B (zh) 一种fpga配置文件更新装置
CN102540060A (zh) 一种数字集成电路芯片测试系统
CN104679559B (zh) 单片机在线编程的方法
CN109117151A (zh) 烧写器以及程序烧写方法、装置、计算机设备和存储介质
CN107368636B (zh) 一种兼容sparc V8架构SOC的单机应用验证系统
CN205067685U (zh) 一种芯片的验证装置
CN109542478A (zh) 一种更新SPI Flash内FPGA程序的系统及方法
CN101604244A (zh) 一种实现fpga上电即用和远程升级的装置及方法
CN106444498A (zh) Cpu板卡可插拔式替换的飞控计算机
CN104199756A (zh) 一种fpga多重自动配置装置及其方法
CN113270137A (zh) 一种基于fpga嵌入式软核的ddr2测试方法
CN116486892A (zh) 存储器功能验证与数据采集系统、测试方法及电子设备
CN106970778B (zh) 一种基于fpga的嵌入式设备的在线配置方法及系统
CN101140330B (zh) 可动态配置硬件电路的综合数控地面测井系统
CN208907999U (zh) 一种新型Raid扣卡
CN106547716B (zh) 一种面向低管脚数的扩展总线配置系统及方法
CN205486087U (zh) 一种基于pci9052的pci总线接口卡
CN116257037B (zh) 控制器测试程序的生成方法、系统、电子设备及存储介质
CN106897097A (zh) 一种用epld加载多片fpga的方法及系统
CN201000625Y (zh) 一种现场可编程门阵列在线配置的装置
CN103309781B (zh) 基于dsp与fpga的单倍率同步动态内存的检测方法
CN111710357B (zh) Mcu的mtp单元读写控制电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170704

RJ01 Rejection of invention patent application after publication