CN1068167C - 用于视频图形信号的模拟/数字转换电路 - Google Patents

用于视频图形信号的模拟/数字转换电路 Download PDF

Info

Publication number
CN1068167C
CN1068167C CN98114745A CN98114745A CN1068167C CN 1068167 C CN1068167 C CN 1068167C CN 98114745 A CN98114745 A CN 98114745A CN 98114745 A CN98114745 A CN 98114745A CN 1068167 C CN1068167 C CN 1068167C
Authority
CN
China
Prior art keywords
signal
digital
analog
video
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN98114745A
Other languages
English (en)
Other versions
CN1239379A (zh
Inventor
吴明德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Amtran Technology Co Ltd
Original Assignee
Amtran Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Amtran Technology Co Ltd filed Critical Amtran Technology Co Ltd
Priority to CN98114745A priority Critical patent/CN1068167C/zh
Publication of CN1239379A publication Critical patent/CN1239379A/zh
Application granted granted Critical
Publication of CN1068167C publication Critical patent/CN1068167C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种用于视频信号的模拟/数字转换电路,包括:时钟信号合成器;视频信号处理器,将视频信号与一固定的电位信号比较得到输出信号;一个D型触发器,其连接视频信号处理器及时钟信号合成器;一数字/模拟转换器,将相位指示信号转换成模拟信号;一中央处理器,连接D型触发器、时钟信号合成器与数字/模拟转换器;一相位延迟电路,用于延迟水平同步信号的相位;一模拟/数字转换器,接收待转换的模拟视频信号与时钟信号,输出一数字视频信号。

Description

用于视频图形信号的模拟/数字转换电路
本发明有关一种用于视频图形信号的模拟/数字转换电路,其为一种将视频图形阵列(Video Graphics Array)卡输出的模拟视频信号精确地转换成数字信号的电路,特别是一种用以将视频图形阵列卡输出的模拟视频信号转换为适合于液晶显示器(Liquid CrystalDisplay,以下称LCD)显示的数字视频信号的电路。
由于现行阴极射线管(Cathode Ray Tube,以下称CRT)彩色监视器一般是采用模拟信号,为了配合其使用,市面上的视频图形阵列卡均是依模拟方式而设计。此外,市面上的视频图形阵列卡具有多种不同的解析度,因而有多种不同频率的信号输出。就阴极射线管彩色多频监视器而言,有各式各样不同的设计应用。
由于液晶显示器面板(或称LCD监视器)的体积远小于传统的阴极射线管监视器,伴随着液晶显示器技术的发展,未来液晶显示监视器会逐渐取代传统的阴极射线管监视器。因此,如何将现有的视频图形阵列卡输出的模拟视频信号显示在液晶显示监视器上,有其重要的意义。
欲将视频图形阵列卡输出的模拟视频信号显示于液晶显示监视器上,有许多问题必须解决。首先,市面上的液晶显示监视器并不具备多频及多种解析度的功能,例如,以1024×768解析度的液晶显示监视器而言,其无法显示800×600或其他解析度的信号。因此,当使用液晶显示监视器显示时,若欲适应不同的解析度,必须先处理视频信号,使其转换成适合液晶显示监视器的信号。
再者,由于液晶显示监视器是显示数字式视频信号,因此视频图形阵列卡输出的模拟视频信号必须藉由模拟/数字转换器(以下称A/D转换器)转换成数字信号,才能将经转换的信号显示于液晶显示监视器上。由于视频信号是由像素(pixel)构成的,欲将每一个视频像素精确地转换成数字信号,又牵涉到同步及相位对准的问题。其次,如何将视频信号显示在液晶显示监视器上的正确位置的问题亦必须解决。
目前市面上常见的模拟式液晶显示器多频彩色监视器存在以下问题:(1)需处理多频及不同解析度的方式,有的为自动检测,有的则为人工手调;(2)画面的显示位置需要藉助人工手调;(3)画面稳定度亦需要藉助人工手调,然而,大多数使用者均不会调整。
另一方面,少数产品虽可自动进行调整,但其精确度均不够,且需要特别的画面内容(pattern),经自动调整才能有效进行。实际上电脑无法显示这种特别的画面。
如图1、2所示,图1表示传统的模拟式液晶显示器多频彩色监视器用以将模拟视频信号转换成数字视频信号的电路方块图。图2表示在理想状况下,模拟信号转换成数字信号的信号处理的时序(timing),其中A/D时钟信号的有效边缘(脉冲信号的下降缘)刚好落在每一个像素的中间。这样可以确保在转换成数字信号的步骤中,每一个像素的频率与相位与A/D时钟信号的频率与相位的一致性。
欲达此目的,必须满足以下条件:(1)A/D时钟信号的频率必须与原来视频信号的像素频率完全一致,不能有任何误差。而此频率是由视频图形阵列卡上的锁相回路产生的,对使用者或对监视器而言,此频率无法预先得知;(2)当频率为正确的情况下,相位亦需精确对准,才能获得正确无误的数字信号。
图3表示当A/D时钟信号的频率与原来视频信号的像素频率不完全一致的情况下,由于A/D时钟信号的有效边缘无法保证落在每一个像素的中间位置,因此造成取样错误及不良情形,结果会在液晶显示监视器上,看到不良的图形。
为了能自动寻找可靠的像素频率,有人采用数字信号处理器,这种做法的缺点在于:由于像素的频率约在10MHz-100MHz以上的高频段,即使采用一般数字信号处理器或是离散电路亦难以准确显示,而且价格相当昂贵。
本发明的目的在于提供一种成本低的转换电路,其利用廉价的中央处理器(如型号为8051或6805等)及一些简单的电路元件,将视频图形阵列卡输出的模拟视频信号转换成数字视频信号,这样不但可以降低成本,且模拟/数字信号的转换也十分精确。
为达到上述目的,本发明采取如下措施:
本发明的用于视频图形信号的模拟/数字转换电路,包括:
一时钟信号合成器,用于接收一个同步信号与一数字式频率指示信号,根据同步信号与频率指示信号,输出一个频率同于像素频率的时钟信号;
一视频信号处理器,接收一视频图形阵列卡输出的模拟视频信号与一固定电位信号,将两信号作比较而得到输出信号;
一个D型触发器,其时钟信号端子接收视频信号处理器的输出信号,其D端子接收时钟信号合成器输出的时钟信号;
一数字/模拟转换器,接收一个数字式相位指示信号,将其转换成模拟信号输出;
一中央处理器,连接于D型触发器的Q端子,根据Q端子的信号而输出频率指示信号与相位指示信号,分别送至所述时钟信号合成器与数字/模拟转换器;
一相位延迟电路,接收视频图形阵列卡输出的水平同步信号与数字/模拟转换器的输出信号,根据输出信号而延迟所述水平同步信号的相位,此经过延迟相位的水平同步信号再输入至时钟信号合成器,作为同步信号;及
一模拟/数字转换器,接收视频图形阵列卡输出的模拟视频信号与所述时钟信号合成器所输出的时钟信号,输出一数字视频信号,此数字视频信号为整个电路的输出信号。
所述的转换电路,其特征在于,还包括一前级放大器,用以将所述视频图形阵列卡输出的模拟视频信号作前级放大,然后再进入模拟/数字转换器。
所述的转换电路,其特征在于,所述视频信号处理器为一放大器。
所述的转换电路,其特征在于,所述视频信号处理器为比较器。
所述的转换电路,其特征在于,还包括第一缓冲器与第二缓冲器,第一缓冲器用以在所述视频图形阵列卡输出的水平同步信号进入所述相位延迟电路之前,提供一暂时存放的位置;第二缓冲器用以在相位延迟电路输出的同步信号进入所述时钟信号合成器之前,提供一暂时存放的位置。
所述的转换电路,其特征在于,所述相位延迟电路为阻容电路。
结合附图及实施例对本发明的电路说明如下:
附图简单说明:
图1:传统的模拟式液晶显示器多频彩色监视器中,用以将模拟视频信号转换成数字视频信号的电路方框图;
图2:理想状况下,模拟信号转成数字信号的信号处理的时序示意图;
图3:当时钟信号的频率与原来视频信号的像素频率不完全一致的情况下,所造成取样错误的示意图;
图4:为图1的电路方框图的更详细的电路方框图;
图5:利用一高速比较器与一D型触发器,检测视频信号的像素频率与相位是否与A/D时钟信号的频率与相位一致的电路示意图;
图6:利用一简单的阻容(RC)相位延迟电路,来调整A/D时钟信号的相位示意图;
图7:本发明的将视频图形阵列卡输出的模拟视频信号精确地转换成数字视频信号的电路方框图;
图8:本发明的流程示意图。
如图4所示,其表示本实用新型的较佳实施例,其与图1不同处仅在于将图1中的时钟信号合成器部分更精确地以锁相回路与分频器来表示的电路方框图。图中,时钟信号合成器1所输出的A/D时钟信号的频率由输入锁相回路的水平同步信号与来自分频器的回授信号N来决定,不过由于视频信号的像素频率取决于视频信号产生器或视频图形阵列卡,因此N值无法预先得知。
如图2所示,为了将视频图形阵列卡输出的模拟视频信号精确地转换成数字视频信号,视频信号的像素频率与相位必须与A/D时钟信号的频率与相位一致。欲达此目的,请参考图5,可利用一高速比较器(或放大器)将视频图形阵列卡输出的模拟视频信号转换成逻辑信号,再利用一个D型触发器来检测视频信号的像素频率与相位是否与A/D时钟信号的频率与相位一致,说明如下:该高速比较器的输出信号接至D型触发器的CLK(时钟信号)端子;A/D时钟信号接至D型触发器的D端子。藉此,若A/D时钟信号的频率及相位与视频信号的频率及相位完全一致,则Q端的信号会保持固定;反之,若二者频率不同,则Q值会有高低变化。只需利用一般的中央处理器来观察Q端的信号即可。
必须注意的是,像素的频率与A/D时钟信号的频率一致的情况下,仍然有可能存在不当的相位差。此相位的偏差来自于电路本身的传播延迟或是视频信号本身,无法精确加以估算,因此必须对A/D时钟信号的相位加以调整。以下说明如何调整其相位:如前所述,像素频率范围可能由100MHz到超过100MHz,欲对此种信号采取精密的信号延迟处理(约1-200ns),极难用控制极电路或是其他集成电路IC制程来实现,一般是藉由模拟电路来完成,但由于其频率非常高,因此电路成本亦相对提高。
本发明是利用另一种方式来调整A/D时钟信号的相位:
由于A/D时钟信号是由锁相回路所产生,而锁相回路是根据水平同步信号的相位动作,且水平同步信号可视为与视频信号的相位相同。因此,可藉由延迟水平同步信号的相位来进行延迟A/D时钟信号的相位。这种作法的好处在于:因为水平同步信号的频率只有数十KHz,故藉由例如阻容(RC)电路等简单电路即可达到延迟其相位的目的,如图6所示。
将图5与图6的电路加入图4所示的电路中,即可得图7的结果,此即本发明的将视频图形阵列卡输出的模拟视频信号精确地转换成数字视频信号的模拟/数字转换电路。
参考图7,根据本发明的将视频图形阵列卡输出的模拟视频信号精确地转换成数字视频信号的电路包括:一时钟信号合成器1,其接收一个同步信号与来自中央处理器的频率指示信号,根据同步信号与频率指示信号,输出一个频率同于像素频率的A/D时钟信号;视频信号处理器2,接收视频图形阵列卡输出的模拟视频信号与一固定的电位信号,将两信号作比较而得到输出信号;一D型触发器,其时钟信号端子接收视频信号处理器2的输出信号,D端子接收时钟信号合成器1输出的A/D时钟信号;数字/模拟转换器,接收来自中央处理器的相位指示信号,将其转换成模拟信号输出;中央处理器连接于D型触发的Q端子,根据Q端子的信号而输出频率指示信号与相位指示信号,分别送至时钟信号合成器1与数字/模拟转换器;相位延迟电路6,接收视频图形阵列卡输出的水平同步信号与数字/模拟转换器的输出信号,根据输出信号而延迟水平同步信号的相位,此经过延迟相位的水平同步信号再输入至时钟信号合成器1,作为其同步信号;及模拟/数字转换器,接收视频图形阵列卡输出的模拟视频信号与时钟信号合成器1所输出的A/D时钟信号,输出一数字视频信号,此数字视频信号为整个电路的输出信号。
参考图8,上述电路的动作方式分成两部分,第一部分(图8的上半部)先调整输出的数字视频信号的频率,使其同于像素频率;第二部分(图8的下半部)固定该数字视频信号的频率而调整该数字视频信号的相位,
第一部分依如下方式进行:
(1-1)检查D型触发器的输出信号Q,当Q值固定,表示模拟/数字转换器所输出的数字视频信号的频率已同于像素频率,第一部分结束,否则进行步骤(1-2);
(1-2)中央处理器发出相位指示信号至数字/模拟转换器,数字/模拟转换器因此输出一模拟信号,通知相位延迟电路6延迟输入的水平同步信号的相位,进一步造成时钟信号合成器1所输出的时钟信号的相位被延迟,接着进行(1-3);
(1-3)检查时钟信号的相位延迟是否已超过一个周期,若未超过则进行(1-1),否则进行(1-4);
(1-4)中央处理器发出该频率指示信号,通知时钟信号合成器1改变输出的时钟信号的频率,回到(1-1)。
第二部分依如下方式进行:
(2-1)中央处理器发出相位指示信号至数字/模拟转换器,这会造成时钟信号合成器1所输出的时钟信号的相位被延迟,接着进行(2-2);
(2-2)检查Q值,当Q值非为固定,表示模拟/数字转换器所输出的数字视频信号具有所需的相位,第二部分结束,否则回到(2-1)。
在较佳实施例的详细说明中所提出的具体的实施例仅为了易于说明本发明的技术内容,而并非将本发明狭义地限制于该实施例,在不超出本发明的构思的情况下,可作种种变化。

Claims (6)

1、一种用于视频图形信号的模拟/数字转换电路,包括:
一时钟信号合成器,用于接收一个同步信号与一数字式频率指示信号,根据同步信号与频率指示信号,输出一个频率同于像素频率的时钟信号;
一视频信号处理器,接收一视频图形阵列卡输出的模拟视频信号与一固定的电位信号,将两信号作比较而得到输出信号;
一个D型触发器,其时钟信号端子接收视频信号处理器的输出信号,其D端子接收时钟信号合成器输出的时钟信号;
一数字/模拟转换器,接收一个数字式相位指示信号,将其转换成模拟信号输出;
一中央处理器,连接于D型触发器的Q端子,根据Q端子的信号而输出频率指示信号与相位指示信号,分别送至所述时钟信号合成器与数字/模拟转换器;
一相位延迟电路,接收视频图形阵列卡输出的水平同步信号与数字/模拟转换器的输出信号,根据输出信号而延迟所述水平同步信号的相位,此经过延迟相位的水平同步信号再输入至时钟信号合成器,作为同步信号;及
一模拟/数字转换器,接收视频图形阵列卡输出的模拟视频信号与所述时钟信号合成器所输出的时钟信号,输出一数字视频信号,此数字视频信号为整个电路的输出信号;
动作方式分成两部份,第一部份先调整输出的数字视频信号的频率,使其同于像素频率;第二部份固定数字视频信号的频率而调整数字视频信号的相位;
第一部分依如下方式进行:
(1-1)检查D型触发器的输出信号Q,当Q值固定,表示此模拟/数字转换器所输出的数字视频信号的频率已同于像素频率,第一部分结束,否则进行(1-2);
(1-2)中央处理器发出相位指示信号至数字/模拟转换器,数字/模拟转换器输出一模拟信号,通知相位延迟电路延迟输入的水平同步信号的相位,进一步延迟时钟信号合成器所输出的时钟信号的相位,接着进行(1-3);
(1-3)检查时钟信号相位延迟是否已超过一个周期,若未超过则进行(1-1),否则进行(1-4);
(1-4)中央处理器发生频率指示信号,通知时钟信号合成器改变输出的时钟信号的频率,回到(1-1),
第二部分依如下方式进行:
(2-1)由中央处理器发出相位指示信号至数字/模拟转换器,这会造成时钟信号合成器所输出的时钟信号的相位被延迟,接着进行(2-2);
(2-2)检查Q值,当Q值为固定,表示模拟/数字转换器所输出的数字视频信号具有所需的相位,第二部分结束,否则回到(2-1)。
2、根据权利要求1所述的转换电路,其特征在于,还包括一前级放大器,用以将所述视频图形阵列卡输出的模拟视频信号作前级放大,然后再进入模拟/数字转换器。
3、根据权利要求1所述的转换电路,其特征在于,所述视频信号处理器为一放大器。
4、根据权利要求1所述的转换电路,其特征在于,所述视频信号处理器为比较器。
5、根据权利要求1所述的转换电路,其特征在于,还包括第一缓冲器与第二缓冲器,第一缓冲器用以在所述视频图形阵列卡输出的水平同步信号进入所述相位延迟电路之前,提供一暂时存放的位置;第二缓冲器用以在相位延迟电路输出的同步信号进入所述时钟信号合成器之前,提供一暂时存放的位置。
6、根据权利要求1所述的转换电路,其特征在于,所述相位延迟电路为阻容电路。
CN98114745A 1998-06-12 1998-06-12 用于视频图形信号的模拟/数字转换电路 Expired - Fee Related CN1068167C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN98114745A CN1068167C (zh) 1998-06-12 1998-06-12 用于视频图形信号的模拟/数字转换电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN98114745A CN1068167C (zh) 1998-06-12 1998-06-12 用于视频图形信号的模拟/数字转换电路

Publications (2)

Publication Number Publication Date
CN1239379A CN1239379A (zh) 1999-12-22
CN1068167C true CN1068167C (zh) 2001-07-04

Family

ID=5224309

Family Applications (1)

Application Number Title Priority Date Filing Date
CN98114745A Expired - Fee Related CN1068167C (zh) 1998-06-12 1998-06-12 用于视频图形信号的模拟/数字转换电路

Country Status (1)

Country Link
CN (1) CN1068167C (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0519744A2 (en) * 1991-06-21 1992-12-23 Canon Kabushiki Kaisha Display control apparatus and display device
WO1997005739A1 (en) * 1995-08-01 1997-02-13 Auravision Corporation Transition aligned video synchronization system
US5663767A (en) * 1995-10-25 1997-09-02 Thomson Consumer Electronics, Inc. Clock re-timing apparatus with cascaded delay stages
US5767916A (en) * 1996-03-13 1998-06-16 In Focus Systems, Inc. Method and apparatus for automatic pixel clock phase and frequency correction in analog to digital video signal conversion

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0519744A2 (en) * 1991-06-21 1992-12-23 Canon Kabushiki Kaisha Display control apparatus and display device
WO1997005739A1 (en) * 1995-08-01 1997-02-13 Auravision Corporation Transition aligned video synchronization system
US5663767A (en) * 1995-10-25 1997-09-02 Thomson Consumer Electronics, Inc. Clock re-timing apparatus with cascaded delay stages
US5767916A (en) * 1996-03-13 1998-06-16 In Focus Systems, Inc. Method and apparatus for automatic pixel clock phase and frequency correction in analog to digital video signal conversion

Also Published As

Publication number Publication date
CN1239379A (zh) 1999-12-22

Similar Documents

Publication Publication Date Title
CN1190957C (zh) 用于检测显示模式的装置和方法
US6577322B1 (en) Method and apparatus for converting video signal resolution
JP3622270B2 (ja) 映像信号処理装置、情報処理システム及び映像信号処理方法
JP3220023B2 (ja) 液晶表示装置
CN1324454C (zh) 用于图像帧同步的装置及相关方法
US6924796B1 (en) Dot-clock adjustment method and apparatus for a display device, determining correctness of dot-clock frequency from variations in an image characteristic with respect to dot-clock phase
CN104754272B (zh) 一种vga全分辨率锁定显示系统及方法
US6329981B1 (en) Intelligent video mode detection circuit
US6768385B2 (en) Intelligent phase lock loop
CN1281154A (zh) 用于自动控制液晶显示器屏幕状态的装置和方法
CN1165033C (zh) 在监视器系统中处理图像信号的装置
US6538648B1 (en) Display device
CN1068167C (zh) 用于视频图形信号的模拟/数字转换电路
CN1164081C (zh) 用于处理监视器同步信号的装置和方法
US6201535B1 (en) Flat panel display apparatus with automatic tracking control
JPH11161220A (ja) デジタル表示装置
US7154495B1 (en) Analog interface structures and methods for digital displays
US20030058236A1 (en) Method and apparatus for auto-generation of horizontal synchronization of an analog signal to digital display
WO2006005575A1 (en) A method and a system for calibrating an analogue video interface
KR100339459B1 (ko) 액정표시장치
US20030052898A1 (en) Method and apparatus for auto-generation of horizontal synchronization of an analog signal to a digital display
US6046693A (en) Circuit for accurately converting analog video signals output from a VGA card into digital video signals
JP3326627B2 (ja) ドットクロック位相調整装置,その方法および液晶表示装置
CN1246000A (zh) 数字式模拟信号/数字信号的转换电路
KR100464415B1 (ko) 디스플레이 장치의 액티브 비디오 영역 검출 회로, 검출방법 및 검출된 액티브 비디오 영역을 이용한 좌표 매핑방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20010704

Termination date: 20170612

CF01 Termination of patent right due to non-payment of annual fee