CN106773378B - 阵列基板及其制作方法、显示面板和显示装置 - Google Patents

阵列基板及其制作方法、显示面板和显示装置 Download PDF

Info

Publication number
CN106773378B
CN106773378B CN201710044813.4A CN201710044813A CN106773378B CN 106773378 B CN106773378 B CN 106773378B CN 201710044813 A CN201710044813 A CN 201710044813A CN 106773378 B CN106773378 B CN 106773378B
Authority
CN
China
Prior art keywords
pixel
item
electrode
public electrode
subregion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710044813.4A
Other languages
English (en)
Other versions
CN106773378A (zh
Inventor
栗鹏
朴正淏
金熙哲
金在光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chongqing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710044813.4A priority Critical patent/CN106773378B/zh
Publication of CN106773378A publication Critical patent/CN106773378A/zh
Priority to PCT/CN2017/095651 priority patent/WO2018133376A1/zh
Priority to US15/757,492 priority patent/US10768491B2/en
Application granted granted Critical
Publication of CN106773378B publication Critical patent/CN106773378B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/165Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on translational movement of particles in a fluid under the influence of an applied field
    • G02F1/1675Constructional details
    • G02F1/1676Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134318Electrodes characterised by their geometrical arrangement having a patterned common electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/122Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode having a particular pattern
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/124Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode interdigital

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Geometry (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Power Engineering (AREA)

Abstract

一种阵列基板及其制作方法、显示面板和显示装置。该阵列基板包括衬底基板和多个像素单元,像素单元包括像素电极和公共电极。像素电极和公共电极分别包括沿第一方向并列布置多个第一像素电极条和多个第一公共电极条,每个第一公共电极条与至少一个第一像素电极条重叠。像素单元包括至少一个像素单元子区域,像素单元子区域具有子区域对称轴,像素电极在像素单元子区域中的第一像素电极条和公共电极在像素单元子区域中的第一公共电极条分别相对于子区域对称轴对称设置。在子区域对称轴的任一侧,第一公共电极条相对于与之重叠的至少一个第一像素电极条更远离或者更靠近子区域对称轴。该阵列基板降低了工艺波动引起的显示面板的透过率波动。

Description

阵列基板及其制作方法、显示面板和显示装置
技术领域
本公开的实施例涉及一种阵列基板及其制作方法、显示面板和显示装置。
背景技术
由于具有高级超维场转换(Advanced super Dimension Switch,简称ADS)显示模式的显示面板具有宽视角的优势,因而广泛应用于显示装置中。然而由于采用ADS显示技术的显示面板的像素电极与公共电极交叠区域构成存储电容过大,导致薄膜晶体管充电时间较长,因此亟需降低采用ADS显示技术的显示面板的存储电容。通常降低ADS型显示面板存储电容的方法为增加像素电极与公共电极之间绝缘层厚度或者降低开口率来减少像素电极与公共电极的交叠面积。对于第一种方法,会增加显示面板的制造难度和制造成本;对于第二种方法,会降低显示面板的开口率,上述两种方法均与消费者对显示装置的期望相背离。
发明内容
本公开的一个实施例提供了一种阵列基板,该阵列基板包括衬底基板以及在所述衬底基板上按阵列布置的多个像素单元。每个所述像素单元包括像素电极和与所述像素电极位于不同层的公共电极。所述像素电极包括多个第一像素电极条和位于相邻的第一像素电极条之间的多个第一狭缝,所述多个第一像素电极条沿第一方向并列布置。所述公共电极包括多个第一公共电极条和位于相邻的第一公共电极条之间的多个第二狭缝,所述多个第一公共电极条沿所述第一方向并列布置;每个所述第一公共电极条与至少一个所述第一像素电极条重叠。所述像素单元包括至少一个像素单元子区域,所述像素单元子区域具有子区域对称轴,所述像素电极在所述像素单元子区域中的第一像素电极条和所述公共电极在所述像素单元子区域中的第一公共电极条分别相对于所述子区域对称轴对称设置。在所述像素单元子区域中,在所述子区域对称轴的任一侧,所述第一公共电极条相对于与之重叠的至少一个所述第一像素电极条更远离或者更靠近所述子区域对称轴。
本公开的一个实施例还提供了一种显示面板,该显示面板包括上述的阵列基板。
本公开的另一个实施例提供了一种显示装置,该显示装置包括上述的显示面板。
本公开的再一个实施例提供了一种阵列基板的制作方法,该阵列基板的制作方法包括提供衬底基板,以及在所述衬底基板上形成按阵列布置的多个像素单元。每个所述像素单元包括像素电极和与所述像素电极位于不同层的公共电极。所述像素电极包括多个第一像素电极条和位于相邻的第一像素电极条之间的多个第一狭缝,所述多个第一像素电极条沿第一方向并列布置。所述公共电极包括多个第一公共电极条和位于相邻的第一公共电极条之间的多个第二狭缝,所述多个第一公共电极条沿所述第一方向并列布置;每个所述第一公共电极条与至少一个所述第一像素电极条重叠。所述像素单元包括至少一个像素单元子区域,所述像素单元子区域具有子区域对称轴,所述像素电极在所述像素单元子区域中的第一像素电极条和所述公共电极在所述像素单元子区域中的第一公共电极条分别相对于所述子区域对称轴对称设置。在所述像素单元子区域中,在所述子区域对称轴的任一侧,所述第一公共电极条相对于与之重叠的至少一个所述第一像素电极条更远离或者更靠近所述子区域对称轴。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,并非对本公开的限制。
图1是一种低存储电容式显示面板的剖面示意图;
图2(a)是本公开一个实施例提供的一种阵列基板的一种结构的平面示意图;
图2(b)是包含图2(a)所示的阵列基板的显示面板沿I-I’线的剖面示意图;
图3(a)示出了包含图2(a)所示的阵列基板的显示面板的透射率随电压变化曲线;
图3(b)示出了包含图2(a)所示的阵列基板的显示面板的存储电容随电压变化曲线;
图3(c)示出了包含图2(a)所示的阵列基板的显示面板的透射率波动随电压变化曲线;
图4是本公开一个实施例提供的一种阵列基板的另一种结构的平面示意图;
图5是本公开一个实施例提供的一种阵列基板的再一种结构的平面示意图;
图6是本公开一个实施例提供的一种阵列基板的再一种结构的平面示意图;
图7是本公开另一个实施例提供的一种显示装置的示意性框图;以及
图8是本公开再一个实施例提供的一种阵列基板的制作方法。
具体实施方式
下面将结合附图,对本公开实施例中的技术方案进行清楚、完整地描述参考在附图中示出并在以下描述中详述的非限制性示例实施例,更加全面地说明本公开的示例实施例和它们的多种特征及有利细节。应注意的是,图中示出的特征不是必须按照比例绘制。本公开省略了已知材料、组件和工艺技术的描述,从而不使本公开的示例实施例模糊。所给出的示例仅旨在有利于理解本公开示例实施例的实施,以及进一步使本领域技术人员能够实施示例实施例。因而,这些示例不应被理解为对本公开的实施例的范围的限制。
除非另外特别定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。此外,在本公开各个实施例中,相同或类似的参考标号表示相同或类似的构件。
发明人注意到,可以通过将板状公共电极变为条状公共电极,并使部分像素电极对应于条状公共电极之间的狭缝的方式来减少像素电极与公共电极的交叠面积。例如,图1是一种低存储电容式显示面板的剖面示意图,如图1所示,该显示面板包括阵列基板,该阵列基板包括衬底基板510以及在衬底基板510上按阵列布置的多个像素单元,每个像素单元包括:像素电极530,与像素电极530位于不同层的公共电极540,以及位于像素电极530和公共电极540之间的介电材料层564。像素电极530可以包括多个第一像素电极条531,公共电极540可以包括多个第一公共电极条541。部分第一像素电极条531与第一公共电极条541重叠,部分第一像素电极条531的正投影位于相邻的两个第一公共电极条541之间。第一像素电极条531的宽度W1’和第一公共电极条541的宽度W2’,第一像素电极条531之间的间距S1以及第一公共电极条541之间的间距S2满足关系:2*(W1+S1)=(W2+S2)。例如,该显示面板还可以包括与阵列基板对置的玻璃基板572,设置于阵列基板和玻璃基板572之间的液晶层571,设置于阵列基板的远离液晶层571的第一偏振片573,以及设置于玻璃基板572的远离液晶层571的第二偏振片574。由于只有部分像素电极530与公共电极540交叠,因此可以在不增加像素电极530和公共电极540之间的间距以及降低阵列基板开口率的情况下降低存储电容。
然而,发明人还注意到,对于图1所示的低存储电容式显示面板,由于将公共电极由板状变为条状,工艺波动引起的所有像素电极的中心相对于公共电极的中心向一侧偏移会导致显示面板的透射率出现较大的波动。例如,在制造像素电极时,用于构图工艺的掩模板,向图1所示的衬底基板的左侧偏移1微米,会使得所有像素电极的中心相对于公共电极的中心均向左侧偏移1微米。又例如,在制造像素电极时,用于构图工艺的掩模板,向图1所示的衬底基板的右侧偏移0.5微米,会使得所有像素电极的中心相对于公共电极的中心均向右侧偏移0.5微米。因此,工艺波动会使得显示面板的透射率出现较大的波动,并因此影响用户的使用体验。因此,亟需解决低存储电容式显示面板的透射率随工艺波动变化过大的问题。
本公开的实施例提供了一种阵列基板及其制作方法、显示面板和显示装置,通过使得子区域对称轴的任一侧的第一公共电极条相对于与之重叠的至少一个第一像素电极条更远离或者更靠近子区域对称轴,子区域对称轴两侧的透射率可以对制作过程中出现的工艺波动相互补偿,进而可以缓解低存储电容式阵列基板的像素电极向同一侧偏移引起的包含该阵列基板的显示面板的透射率波动过大问题。
本公开的至少一个实施例提供了一种阵列基板,该阵列基板包括衬底基板以及在衬底基板上按阵列布置的多个像素单元。每个像素单元包括像素电极和与像素电极位于不同层的公共电极。像素电极包括多个第一像素电极条和位于相邻的第一像素电极条之间的多个第一狭缝,多个第一像素电极条沿第一方向并列布置;公共电极包括多个第一公共电极条和位于相邻的第一公共电极条之间的多个第二狭缝,多个第一公共电极条沿第一方向并列布置,并且每个第一公共电极条与至少一个第一像素电极条重叠。像素单元包括至少一个像素单元子区域,像素单元子区域具有子区域对称轴,像素电极在像素单元子区域中的第一像素电极条和公共电极在像素单元子区域中的第一公共电极条分别相对于子区域对称轴对称设置;在像素单元子区域中,在子区域对称轴的任一侧,第一公共电极条相对于与之重叠的至少一个第一像素电极条更远离或者更靠近子区域对称轴。
例如,下面以第一公共电极条仅与一个第一像素电极条重叠的设置方式为例对本申请的实施例进行说明,但是每个第一公共电极条不限于设置成仅与一个第一像素电极条重叠的形式,根据实际应用需求,每个第一公共电极条还可以设置成与两个或多个第一像素电极条重叠的形式,本申请的实施例对此不做具体限定。
例如,图2(a)是本公开一个实施例提供的一种阵列基板100的一种结构的平面示意图,图2(b)是包含图2(a)所示的阵列基板100的显示面板沿I-I’线的剖面示意图。
如图2(a)和图2(b)所示,该阵列基板100包括衬底基板110、在衬底基板110上按阵列布置的多个像素单元120以及用于驱动所述像素单元120的薄膜晶体管163、栅线162和数据线161,所述像素单元120由多条交叉的栅线162和数据线161限定。例如,每个像素单元120包括:像素电极130,与像素电极130位于不同层的公共电极140,以及位于像素电极130和公共电极140之间的介电材料层164。例如,如图2(b)所示,衬底基板110可以设置于公共电极140的远离像素电极130的一侧。显然,衬底基板110的设置形式不限于图2(b)所示的形式,衬底基板110还可以设置于像素电极130的远离公共电极140的一侧,本申请的实施例对此不做具体限定。
例如,衬底基板110可以是玻璃基板、石英基板、塑料基板(例如聚对苯二甲酸乙二醇酯(PET)基板)或者由其它适合的材料制成的基板。例如,栅线162和数据线161可以采用金属材料(例如,铜、铝或者铝合金)形成。例如,公共电极140和像素电极130可以采用透明导电材料形成。例如,透明导电材料可以为氧化铟锡(ITO)或氧化铟锌(IZO)。例如,像素电极130还可以采用金属材料(例如,铜、铝或者铝合金)形成。例如,介电材料层164可以采用无机或有机材料形成。例如,介电材料层164可以采用有机树脂、氧化硅(SiOx)、氧氮化硅(SiNxOy)或者氮化硅(SiNx)形成。
例如,像素电极130可以包括多个第一像素电极条131和位于相邻的第一像素电极条131之间的多个第一狭缝132,多个第一像素电极条131沿第一方向并列布置;公共电极140可以包括多个第一公共电极条141和位于相邻的第一公共电极条141之间的多个第二狭缝142,多个第一公共电极条141沿第一方向并列布置。每个第一公共电极条141与一个第一像素电极条131重叠。
例如,第一方向可以平行于阵列布置的多个像素单元120的列方向,也即是平行于数据线161的延伸方向。例如,如图2(a)所示,第一像素电极条131和第一公共电极条141的延伸方向平行于阵列布置的多个像素单元120的行方向,也即是平行于栅线162的延伸方向。显然,第一像素电极条131和第一公共电极条141的延伸方向不限于图2(a)所示的形式,第一像素电极条131和第一公共电极条141的延伸方向可以设置成如图4所示的与栅线162延伸方向交叉的形式,此时,第一像素电极条131和第一公共电极条141分别沿第一方向排布成“八”字形。
例如,如图2(a)和图2(b)所示,每个像素电极130包括两个将多个第一像素电极条131电连接的第二像素电极条133,公共电极140还包括两个将多个第一公共电极条141电连接的第二公共电极条143,该第二像素电极条133和第二公共电极条143分别用于向多个第一像素电极条131和多个第一公共电极条141施加电压,以使多个第一像素电极条131处于相同的电势,并使多个第一公共电极条141处于相同的电势。显然,根据实际应用需求,每个像素电极130可以包括一个或多个第二像素电极条133,每个公共电极140可以包括一个或多个第二公共电极条143,本申请的实施例对此不做具体限定。
例如,如图2(a)和图2(b)所示,每个像素单元120可以包括一个像素单元子区域150。例如,像素单元子区域150具有子区域对称轴151,像素电极130在像素单元子区域150中的第一像素电极条131和公共电极140在像素单元子区域150中的第一公共电极条141分别相对于子区域对称轴151对称设置。例如,此处的对称设置也包括大致对称设置,例如,由于工艺精度,可能会引起第一像素电极条131和第一公共电极条141的形状、宽度在一定程度上偏离预定值,例如,第一像素电极条131和第一公共电极条141的宽度可能偏离预定值。例如,偏离预定值±0.5微米。例如,由于工艺精度,还可能会引起第一像素电极条131和第一公共电极条141的设置角度或者设置位置会在一定程度上偏离预定值,例如,第一像素电极条131和第一公共电极条141的设置角度可能偏离预定位置0.1度。上述由例如工艺精度引起的大致对称设置的情况也属于本申请的保护范围之内。
例如,像素电极130的沿第一方向的宽度W1和公共电极140的沿第一方向的宽度W2可以满足以下条件:
n*(W1+S1)=(W2+S2);
其中,S1为位于区域对称轴151的任一侧的第一像素电极条131在第一方向上的间隔,S2为位于区域对称轴151的任一侧的第一公共电极条141在第一方向上的间隔,n为大于等于2的整数。
例如,如图2(a)和图2(b)所示,多个第一像素电极条131沿第一方向的宽度相同,多个第一公共电极条141沿第一方向的宽度相同。例如,像素电极130的沿第一方向的宽度W1和公共电极140的沿第一方向的宽度W2可以分别设置为2.5微米和13.5微米。例如,位于区域对称轴151的任一侧的第一像素电极条131在第一方向上的间隔S1和位于区域对称轴151的任一侧的第一公共电极条141在第一方向上的间隔S2可以分别设置为6.5微米和4.5微米,此时n为2。显然,根据实际应用需求,多个第一像素电极条131还可以设置成如图6所示的沿第一方向的宽度不完全相同的形式,多个第一公共电极条141也可以设置成如图6所示的沿第一方向的宽度不完全相同的形式,本申请的实施例对此不做具体限定。
例如,如图2(a)和图2(b)所示,在像素单元子区域150中,在子区域对称轴151的任一侧,第一公共电极条141相对于与之重叠的第一像素电极条131更远离子区域对称轴151。例如,如图2(b)所示,第一像素电极条131在整个像素单元子区域150具有相同的间距;位于子区域的a区域的第一公共电极条141相对于与之重叠的第一像素电极条131向左偏移,位于子区域的a’区域的第一公共电极条141相对于与之重叠的第一像素电极条131向右偏移。此时,子区域对称轴151的任一侧的第一公共电极条141之间的间距相同,而子区域的a区域的最右侧的第一公共电极条141与子区域的a’区域的最左侧的第一公共电极条141之间的间距大于区域对称轴151的任一侧的第一公共电极条141之间的间距。
例如,图2(b)所示的d1可以设置为2.0微米,S1和S2可以分别设置为6.5微米和4.5微米。此时,a区域的最右侧的第一公共电极条141与a’区域的最左侧的第一公共电极条141之间的间距为6.5微米,a区域的第一公共电极条141相对于与之重叠的第一像素电极条131在第一方向上向左偏移1.0微米,a’区域的第一公共电极条141相对于与之重叠的第一像素电极条131在第一方向上向右偏移1.0微米。
例如,a区域第一公共电极条141左侧与其左侧第一个第一像素电极条131的间距可以设置为零,由此可以降低存储电容的波动。
例如,对于上述的像素结构,在制造过程中出现工艺波动的情况下,例如,在使用掩模板制造像素电极130过程中,在掩模板的位置相比于预定位置向左偏离0.8微米的情况下,对于所制造像素电极130,a区域的第一公共电极条141相对于与之重叠的第一像素电极条131在第一方向上向左偏移0.2微米,a’区域的第一公共电极条141相对于与之重叠的第一像素电极条131在第一方向上向右偏移1.8微米。又例如,在掩模板的位置相比于预定位置向右偏离0.5微米的情况在,对于所制造的像素电极130,a区域的第一公共电极条141相对于与之重叠的第一像素电极条131在第一方向上向左偏移1.5微米,a’区域的第一公共电极条141相对于与之重叠的第一像素电极条131在第一方向上向右偏移0.5微米。
图3(a)-图3(c)分别示出了普通ADS结构显示面板、低存储电容式显示面板以及包含本公开一个实施例(也即是图2(a)和图2(b)所示的实施例)提供的一种阵列基板100的显示面板的透射率、存储电容和透射率波动随电压变化曲线,其中,工艺波动使得像素电极130相对于公共电极140偏移预定位置±1微米,并使得像素电极130与公共电极140的宽度波动为偏离预定宽度±0.2微米。
例如,如图3(a)所示,包含本公开一个实施例提供的一种阵列基板100的显示面板的透射率与普通ADS结构显示面板和低存储电容式显示面板的透射率接近,因此,本公开一个实施例提供的一种阵列基板100的结构对包含该阵列基板100的显示面板的透射率的影响很小。如图3(b)所示,包含本公开一个实施例提供的一种阵列基板100的显示面板的存储电容略大于低存储电容式显示面板的存储电容,但远小于普通ADS结构显示面板的存储电容,因此,本公开一个实施例提供的一种阵列基板100的结构仍然具有良好的降低存储电容的效果。如图3(c)所示,包含本公开一个实施例提供的一种阵列基板100的显示面板的透射率波动小于普通ADS结构显示面板和低存储电容式显示面板的透射率波动。
因此,通过使得像素电极130在像素单元子区域150中的第一像素电极条131和公共电极140在像素单元子区域150中的第一公共电极条141相对于子区域对称轴151对称设置,并使得子区域对称轴151的任一侧的第一公共电极条141相对于与之重叠的第一像素电极条131更远离或者更靠近子区域对称轴151,在制作过程中出现工艺波动时,像素单元子区域150中子区域对称轴151两侧的透射率可以相互补偿。因此,上述的像素结构可以缓解低存储电容式阵列基板100的像素电极130向同一侧偏移引起的透射率波动过大问题。
例如,第一像素电极条131和第一公共电极条141的设置方式不限于如图2(a)和图2(b)所示的第一像素电极条131在整个像素单元子区域150具有相同的间距,子区域对称轴151的任一侧的第一公共电极条141相对于与之重叠的第一像素电极条131更远离子区域对称轴151的形式。例如,第一像素电极条131和第一公共电极条141还可以设置成第一像素电极条131在整个像素单元子区域150具有相同的间距,子区域对称轴151的任一侧的第一公共电极条141相对于与之重叠的第一像素电极条131更靠近子区域对称轴151的形式。又例如,第一像素电极条131和第一公共电极条141还可以设置成第一公共电极条141在整个像素单元子区域150具有相同的间距,位于子区域对称轴151的任一侧的第一像素电极条131相对于与之重叠的第一公共电极条141更靠近或更远离子区域对称轴151的形式。再例如,位于子区域对称轴151任一侧的第一像素电极条131和第一公共电极条141还可以设置成整体均向子区域对称轴151靠近或远离,并且位于子区域对称轴151的任一侧的第一像素电极条131相对于与之重叠的第一公共电极条141更靠近或更远离子区域对称轴151的形式。本申请的实施例对此不做具体限定。
例如,像素区域不限于仅包括图2(a)和图2(b)所示的一个像素单元子区域150的情况,根据实际应用需求,每个像素区域还可以包括两个或多个像素单元子区域150。例如,如图5和图6所示,像素区域可以包括两个像素单元子区域150。例如,像素区域具有沿像素单元120的行方向延伸的像素区域对称轴152,至少两个像素单元子区域150相对于像素区域对称轴152对称设置。
例如,本公开的一个实施例还提供了一种显示面板10,如图2(b)所示,该显示面板10包括本公开的一个实施例提供的阵列基板100。例如,该显示面板10还可以包括:与阵列基板100对置的玻璃基板172,设置于阵列基板100和玻璃基板172之间的液晶层171,设置于阵列基板100的远离液晶层171的第一偏振片173,以及设置于玻璃基板172的远离液晶层171的第二偏振片174。通过使得子区域对称轴的任一侧的第一公共电极条相对于与之重叠的至少一个第一像素电极条更远离或者更靠近子区域对称轴,子区域对称轴两侧的透射率可以对制作过程中出现的工艺波动相互补偿,进而可以缓解低存储电容式显示面板的像素电极向同一侧偏移引起的透射率波动过大问题。
例如,图7是本公开另一个实施例提供的一种显示装置20的示意图。该显示装置20包括本公开任一实施例所述的显示面板10。需要说明的是,对于该显示装置20的其它必不可少的组成部分(例如控制装置、图像数据编码/解码装置、行扫描驱动器、列扫描驱动器、时钟电路等)均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明实施例的限制。通过使得子区域对称轴的任一侧的第一公共电极条相对于与之重叠的至少一个第一像素电极条更远离或者更靠近子区域对称轴,子区域对称轴两侧的透射率可以对制作过程中出现的工艺波动相互补偿,进而可以缓解低存储电容式显示装置的像素电极向同一侧偏移引起的透射率波动过大问题。
例如,本公开的至少一个实施例还提供了一种阵列基板的制作方法,该阵列基板的制作方法包括提供衬底基板,以及在所述衬底基板上形成按阵列布置的多个像素单元。每个所述像素单元包括像素电极和与所述像素电极位于不同层的公共电极。所述像素电极包括多个第一像素电极条和位于相邻的第一像素电极条之间的多个第一狭缝,所述多个第一像素电极条沿第一方向并列布置。所述公共电极包括多个第一公共电极条和位于相邻的第一公共电极条之间的多个第二狭缝,所述多个第一公共电极条沿所述第一方向并列布置;每个所述第一公共电极条与至少一个所述第一像素电极条重叠。所述像素单元包括至少一个像素单元子区域,所述像素单元子区域具有子区域对称轴,所述像素电极在所述像素单元子区域中的第一像素电极条和所述公共电极在所述像素单元子区域中的第一公共电极条相对于所述子区域对称轴对称设置。在所述像素单元子区域中,在所述子区域对称轴的任一侧,所述第一公共电极条相对于与之重叠的至少一个所述第一像素电极条更远离或者更靠近所述子区域对称轴。
例如,图8是本公开再一个实施例提供的一种显示面板的制作方法的流程图。如图8所示,该制作方法可以包括以下步骤:
步骤S10:提供衬底基板;以及
步骤S20:在衬底基板上形成按阵列布置的多个像素单元。
例如,多个像素单元由多条交叉的栅线和数据线限定。例如,每个像素单元包括像素电极,与像素电极位于不同层的公共电极,以及位于像素电极和公共电极之间的介电材料层。例如,根据实际应用需求,衬底基板可以设置于公共电极的远离像素电极的一侧或者设置于像素电极的远离公共电极的一侧,本申请的实施例对此不做具体限定。例如,栅线、数据线、像素电极、公共电极和介电材料层的形成材料可以参见图2(a)和图2(b)所示的实施例,在此不再赘述。
例如,像素电极可以包括多个第一像素电极条和位于相邻的第一像素电极条之间的多个第一狭缝,多个第一像素电极条沿第一方向并列布置;公共电极可以包括多个第一公共电极条和位于相邻的第一公共电极条之间的多个第二狭缝,多个第一公共电极条沿第一方向并列布置。每个第一公共电极条与一个第一像素电极条重叠。例如,像素电极还包括至少一个将多个第一像素电极条电连接的第二像素电极条,公共电极还包括至少一个将多个第一公共电极条电连接的第二公共电极条。例如,第一方向,第一像素电极条和第一公共电极条的延伸方向,以及第二像素电极条和第二公共电极条的相关描述可以参见图2(a)和图2(b)所示的实施例,在此不再赘述。
例如,像素单元可以包括至少一个像素单元子区域,每个像素单元子区域具有子区域对称轴,像素电极在像素单元子区域中的第一像素电极条和公共电极在像素单元子区域中的第一公共电极条分别相对于子区域对称轴对称设置,在像素单元子区域中,在子区域对称轴的任一侧,第一公共电极条的沿其延伸方向延伸的中心线相对于与之重叠的第一像素电极条的沿其延伸方向延伸的中心线更远离或者更靠近子区域对称轴。
例如,像素电极在像素单元子区域中的第一像素电极条和公共电极在像素单元子区域中的第一公共电极条相对于子区域对称轴对称设置的具体方式,像素电极和的公共电极沿第一方向的宽度W1和W2和位于区域对称轴的任一侧的第一像素电极条和第一公共电极条在第一方向上的间隔S1和S2所满足的条件及示例性的设置方式,普通ADS结构显示面板、低存储电容式显示面板以及包含本公开一个实施例提供的一种阵列基板的显示面板的透射率、存储电容和透射率波动随电压变化曲线,以及像素单元可以所包含的像素单元子区域的个数以及设置方式等内容可以参见图2(a)和图2(b)所示的实施例,在此不再赘述。
通过使得像素电极在像素单元子区域中的第一像素电极条和公共电极在像素单元子区域中的第一公共电极条相对于子区域对称轴对称设置,并使得子区域对称轴的任一侧的第一公共电极条相对于与之重叠的至少一个第一像素电极条更远离或者更靠近子区域对称轴,在制作过程中出现工艺波动时,像素单元子区域中子区域对称轴两侧的透射率可以相互补偿。因此,上述的像素结构可以缓解低存储电容式阵列基板的像素电极向同一侧偏移引起的包含该阵列基板的显示面板的透射率波动过大问题。
本公开的实施例提供了一种阵列基板及其制作方法、显示面板和显示装置,可以缓解低存储电容式阵列基板的像素电极向同一侧偏移引起的透射率波动过大问题。
虽然上文中已经用一般性说明及具体实施方式,对本公开作了详尽的描述,但在本公开实施例基础上,可以对之作一些修改或改进,这对本领域技术人员而言是显而易见的。因此,在不偏离本公开精神的基础上所做的这些修改或改进,均属于本公开要求保护的范围。

Claims (15)

1.一种阵列基板,包括衬底基板以及在所述衬底基板上按阵列布置的多个像素单元,其中,每个所述像素单元包括:
像素电极,其中,所述像素电极包括多个第一像素电极条和位于相邻的所述第一像素电极条之间的多个第一狭缝,所述多个第一像素电极条沿第一方向并列布置;
与所述像素电极位于不同层的公共电极,其中,所述公共电极包括多个第一公共电极条和位于相邻的所述第一公共电极条之间的多个第二狭缝,所述多个第一公共电极条沿所述第一方向并列布置,
其中,每个所述第一公共电极条与至少一个所述第一像素电极条重叠;
所述像素单元包括至少一个像素单元子区域,所述像素单元子区域具有子区域对称轴,所述像素电极在所述像素单元子区域中的所述第一像素电极条和所述公共电极在所述像素单元子区域中的所述第一公共电极条分别相对于所述子区域对称轴对称设置,
在所述像素单元子区域中,在所述子区域对称轴的任一侧,所述第一公共电极条的沿所述第一公共电极条的延伸方向延伸的中心线相对于与之重叠的至少一个所述第一像素电极条的沿所述至少一个第一像素电极条的延伸方向延伸的中心线更远离或者更靠近所述子区域对称轴。
2.根据权利要求1所述的阵列基板,其中,所述衬底基板设置于所述公共电极的远离所述像素电极的一侧,或者设置于所述像素电极的远离所述公共电极的一侧。
3.根据权利要求1所述的阵列基板,其中,所述第一方向平行于阵列布置的多个所述像素单元的列方向。
4.根据权利要求1所述的阵列基板,其中,所述第一像素电极条和所述第一公共电极条的延伸方向平行于阵列布置的多个所述像素单元的行方向。
5.根据权利要求1-4任一项所述的阵列基板,其中,每个所述第一公共电极条与一个所述第一像素电极条重叠,在所述像素单元子区域中,在所述子区域对称轴的任一侧,所述第一公共电极条相对于与之重叠的所述第一像素电极条更远离或者更靠近所述子区域对称轴。
6.根据权利要求1-4任一项所述的阵列基板,其中,所述像素电极还包括至少一个将多个所述第一像素电极条电连接的第二像素电极条,所述公共电极还包括至少一个将多个所述第一公共电极条电连接的第二公共电极条。
7.根据权利要求1-4任一项所述的阵列基板,其中,所述像素单元的像素区域包括至少两个所述像素单元子区域,且所述像素区域具有沿所述像素单元的行方向延伸的像素区域对称轴,至少所述两个像素单元子区域相对于所述像素区域对称轴对称设置。
8.根据权利要求3所述的阵列基板,其中,所述像素电极的沿所述第一方向的宽度W1和所述公共电极的沿所述第一方向的宽度W2满足以下条件:
n*(W1+S1)=(W2+S2);
其中,S1为位于所述子区域对称轴任一侧的所述第一像素电极条在所述第一方向上的间隔,S2为位于所述子区域对称轴任一侧的所述第一公共电极条在所述第一方向上的间隔,n为大于等于2的整数。
9.一种显示面板,包括如权利要求1-8任一所述的阵列基板。
10.一种显示装置,包括如权利要求9所述的显示面板。
11.一种阵列基板的制作方法,包括:
提供衬底基板;
在所述衬底基板上形成按阵列布置的多个像素单元,其中,每个所述像素单元包括:
像素电极,其中,所述像素电极包括多个第一像素电极条和位于相邻的所述第一像素电极条之间的多个第一狭缝,所述多个第一像素电极条沿第一方向并列布置;
与所述像素电极位于不同层的公共电极,其中,所述公共电极包括多个第一公共电极条和位于相邻的所述第一公共电极条之间的多个第二狭缝,所述多个第一公共电极条沿所述第一方向并列布置,
其中,每个所述第一公共电极条与至少一个所述第一像素电极条重叠;
所述像素单元包括至少一个像素单元子区域,所述像素单元子区域具有子区域对称轴,所述像素电极在所述像素单元子区域中的所述第一像素电极条和所述公共电极在所述像素单元子区域中的所述第一公共电极条分别相对于所述子区域对称轴对称设置,
在所述像素单元子区域中,在所述子区域对称轴的任一侧,所述第一公共电极条的沿所述第一公共电极条的延伸方向延伸的中心线相对于与之重叠的至少一个所述第一像素电极条的沿所述至少一个第一像素电极条的延伸方向延伸的中心线更远离或者更靠近所述子区域对称轴。
12.根据权利要求11所述的制作方法,其中,
所述衬底基板设置于所述公共电极的远离所述像素电极的一侧,或者设置于所述像素电极的远离所述公共电极的一侧。
13.根据权利要求11所述的制作方法,其中,所述第一方向平行于阵列布置的多个所述像素单元的列方向。
14.根据权利要求11-13任一项所述的制作方法,其中,所述像素电极还包括至少一个将多个所述第一像素电极条电连接的第二像素电极条,所述公共电极还包括至少一个将多个所述第一公共电极条电连接的第二公共电极条。
15.根据权利要求11-13任一项所述的制作方法,其中,所述像素单元的像素区域包括至少两个所述像素单元子区域,且所述像素区域具有沿所述像素单元的行方向延伸的像素区域对称轴,所述至少两个像素单元子区域相对于所述像素区域对称轴对称设置。
CN201710044813.4A 2017-01-20 2017-01-20 阵列基板及其制作方法、显示面板和显示装置 Active CN106773378B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710044813.4A CN106773378B (zh) 2017-01-20 2017-01-20 阵列基板及其制作方法、显示面板和显示装置
PCT/CN2017/095651 WO2018133376A1 (zh) 2017-01-20 2017-08-02 阵列基板及其制作方法、显示面板和显示装置
US15/757,492 US10768491B2 (en) 2017-01-20 2017-08-02 Array substrate comprising a plurality of first pixel electrode strips and first common electrode strips arranged symmetrically with respect to a sub-area symmetry axis of a pixel unit sub-area and manufacture method thereof, display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710044813.4A CN106773378B (zh) 2017-01-20 2017-01-20 阵列基板及其制作方法、显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN106773378A CN106773378A (zh) 2017-05-31
CN106773378B true CN106773378B (zh) 2019-10-01

Family

ID=58945311

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710044813.4A Active CN106773378B (zh) 2017-01-20 2017-01-20 阵列基板及其制作方法、显示面板和显示装置

Country Status (3)

Country Link
US (1) US10768491B2 (zh)
CN (1) CN106773378B (zh)
WO (1) WO2018133376A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106773378B (zh) 2017-01-20 2019-10-01 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板和显示装置
CN111103734A (zh) 2018-10-25 2020-05-05 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
CN109856871B (zh) * 2019-03-29 2022-08-19 京东方科技集团股份有限公司 显示基板、显示面板和显示装置
CN112363348A (zh) * 2020-12-10 2021-02-12 深圳市华星光电半导体显示技术有限公司 多域垂直配向型显示面板及其显示装置
CN114764204A (zh) 2021-01-13 2022-07-19 京东方科技集团股份有限公司 显示面板及电子设备
JP2024512846A (ja) * 2021-04-06 2024-03-21 京東方科技集團股▲ふん▼有限公司 画素電極、アレイ基板及び表示装置
CN114660856B (zh) * 2022-03-16 2024-02-20 Tcl华星光电技术有限公司 阵列基板及显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011017891A (ja) * 2009-07-09 2011-01-27 Seiko Epson Corp 液晶装置、および電子機器
KR20150002328A (ko) * 2013-06-28 2015-01-07 엘지디스플레이 주식회사 고 개구율 및 고 투과율을 갖는 액정표시장치
CN105278180A (zh) * 2015-11-05 2016-01-27 京东方科技集团股份有限公司 像素结构及其制作方法、阵列基板和显示面板
CN205080343U (zh) * 2015-11-05 2016-03-09 京东方科技集团股份有限公司 像素结构、阵列基板和显示面板
CN205247019U (zh) * 2015-12-21 2016-05-18 上海中航光电子有限公司 一种显示面板及显示装置
CN105789223A (zh) * 2016-05-16 2016-07-20 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示面板、显示装置
CN106129065A (zh) * 2016-07-15 2016-11-16 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示面板
CN106249490A (zh) * 2016-09-09 2016-12-21 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100899627B1 (ko) 2002-11-18 2009-05-27 엘지디스플레이 주식회사 횡전계모드 액정표시소자
KR101134932B1 (ko) 2005-06-14 2012-04-17 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법
KR100978370B1 (ko) * 2005-12-29 2010-08-30 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이 기판과 그 제조방법
KR101224047B1 (ko) * 2005-12-30 2013-01-18 엘지디스플레이 주식회사 횡전계방식 액정표시장치
JP5061505B2 (ja) * 2006-05-25 2012-10-31 日本電気株式会社 横電界方式のアクティブマトリクス型液晶表示装置
CN101484846A (zh) * 2006-07-07 2009-07-15 夏普株式会社 显示装置
WO2008010333A1 (fr) * 2006-07-21 2008-01-24 Sharp Kabushiki Kaisha Dispositif d'affichage
JP4421639B2 (ja) * 2007-08-03 2010-02-24 株式会社 日立ディスプレイズ 液晶表示装置
JP2011158690A (ja) * 2010-02-01 2011-08-18 Sony Corp 液晶表示パネル及び電子機器
JP5430521B2 (ja) * 2010-08-24 2014-03-05 株式会社ジャパンディスプレイ 表示装置
JP5134676B2 (ja) * 2010-11-24 2013-01-30 株式会社ジャパンディスプレイイースト 液晶表示装置およびその製造方法
KR20120077818A (ko) * 2010-12-31 2012-07-10 삼성전자주식회사 표시 기판 및 이의 제조 방법
CN102789101A (zh) * 2012-07-27 2012-11-21 京东方科技集团股份有限公司 一种蓝相液晶面板和显示装置
CN102819153B (zh) 2012-08-10 2015-03-11 京东方科技集团股份有限公司 一种彩膜基板、液晶面板及液晶显示装置
CN103488008B (zh) * 2013-10-09 2017-02-01 京东方科技集团股份有限公司 阵列基板及其驱动方法、显示装置
CN103941498B (zh) * 2013-11-15 2016-12-14 上海中航光电子有限公司 一种tft阵列基板、显示面板和显示装置
CN105929610B (zh) * 2016-07-01 2019-05-24 上海中航光电子有限公司 一种阵列基板和包括其的液晶显示面板
CN106773378B (zh) 2017-01-20 2019-10-01 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板和显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011017891A (ja) * 2009-07-09 2011-01-27 Seiko Epson Corp 液晶装置、および電子機器
KR20150002328A (ko) * 2013-06-28 2015-01-07 엘지디스플레이 주식회사 고 개구율 및 고 투과율을 갖는 액정표시장치
CN105278180A (zh) * 2015-11-05 2016-01-27 京东方科技集团股份有限公司 像素结构及其制作方法、阵列基板和显示面板
CN205080343U (zh) * 2015-11-05 2016-03-09 京东方科技集团股份有限公司 像素结构、阵列基板和显示面板
CN205247019U (zh) * 2015-12-21 2016-05-18 上海中航光电子有限公司 一种显示面板及显示装置
CN105789223A (zh) * 2016-05-16 2016-07-20 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示面板、显示装置
CN106129065A (zh) * 2016-07-15 2016-11-16 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示面板
CN106249490A (zh) * 2016-09-09 2016-12-21 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置

Also Published As

Publication number Publication date
WO2018133376A1 (zh) 2018-07-26
US10768491B2 (en) 2020-09-08
US20190361301A1 (en) 2019-11-28
CN106773378A (zh) 2017-05-31

Similar Documents

Publication Publication Date Title
CN106773378B (zh) 阵列基板及其制作方法、显示面板和显示装置
TW591319B (en) LCD array substrate and fabrication method thereof
TW513604B (en) A thin film transistor liquid crystal display
US10466557B2 (en) Array substrate, manufacturing method thereof, and display device
CN105719613B (zh) 阵列基板、显示面板及显示装置
US10488714B2 (en) Array substrate and display device
CN104280951A (zh) 阵列基板及其制造方法、显示装置
JP2006330634A (ja) 液晶表示装置
US9417493B2 (en) Array substrate, method for producing the array substrate, and display apparatus
US20090073367A1 (en) Array substrate and display panel having the same
CN101109881A (zh) 一种液晶显示面板及其制造方法
US9041870B2 (en) Opposed substrate, manufacturing method thereof and LCD touch panel
US20070146563A1 (en) Liquid crystal display and method of manufacturing thereof
US20170358601A1 (en) Display Substrate, Manufacturing Method Thereof and Display Device
CN103186001B (zh) 一种阵列基板及其制造方法、显示装置
CN104297970A (zh) Goa 单元、阵列基板、显示装置及制作方法
CN103454817A (zh) 阵列基板及其制作方法、显示装置
US20160299389A1 (en) Array substrate and method for manufacturing the same
US8115878B2 (en) Thin film transistor array substrate and liquid crystal display
CN103576358B (zh) 低色偏的液晶面板及显示器
CN105487307A (zh) 阵列基板、显示面板以及显示装置
CN104733478A (zh) 一种阵列基板及其制作方法、显示装置
US20210165294A1 (en) Array substrate and driving method thereof, manufacturing method and display apparatus
US10048555B2 (en) Array substrate, manufacturing method thereof and display device
CN203444217U (zh) 阵列基板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant