CN106707639B - 阵列基板、显示面板、阵列基板制作方法 - Google Patents
阵列基板、显示面板、阵列基板制作方法 Download PDFInfo
- Publication number
- CN106707639B CN106707639B CN201611188128.0A CN201611188128A CN106707639B CN 106707639 B CN106707639 B CN 106707639B CN 201611188128 A CN201611188128 A CN 201611188128A CN 106707639 B CN106707639 B CN 106707639B
- Authority
- CN
- China
- Prior art keywords
- insulating layer
- substrate
- projection
- layer
- sub
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133345—Insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
本发明实施例公开了一种阵列基板、显示面板、阵列基板的制作方法,该阵列基板包括:第一基板、多条扫描线、具有多个刻缝的第一绝缘层和多条数据线,多条数据线与多条扫描线交叉设置限定出多个子像素区域,子像素区域包括开口区和包围所述开口区的遮光区;第一绝缘层在第一基板上的投影至少覆盖扫描线和数据线的交叠区域在第一基板上的投影,且刻缝在第一基板上的投影覆盖开口区在第一基板上的投影,从而通过去除各子像素区域中所述开口区的第一绝缘层,来避免由于第一绝缘层中的氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,缓解各子像素区域的色偏现象,提高显示质量,同时提高了显示亮度。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板、包括该阵列基板的显示面板以及一种阵列基板的制作方法。
背景技术
随着显示技术的发展,显示面板的应用越来越广泛,已逐渐成为人们生活和工作必不可少的重要工具。
目前显示面板通常包括:交叉且绝缘设置的多条数据线和多条扫描线,多条数据线和多条扫描线限定出多个子像素区域;位于所述数据线和所述扫描线之间的层间绝缘层;与各子像素区域一一对应的薄膜晶体管,其中,薄膜晶体管的栅极与扫描线电连接,源极与数据线电连接,从而使得该薄膜晶体管可以在扫描线的控制下,将数据线中的信号传输给各子像素,控制各子像素区域的显示。
需要说明的是,为了保证数据线和扫描线之间的良好电绝缘性,现有显示面板中,该层间绝缘层通常包括氮化硅层,具体制作时,主要是通过先形成一较厚的氮化硅层,再通过刻蚀将该氮化硅层刻蚀至预设厚度,但是,由于氮化硅层的刻蚀速率较快,使得其刻蚀过程难以精确控制,从而导致各子像素处的层间绝缘层厚度不均,造成在同一背光下,各子像素的显示颜色不完全相同,使得所述显示面板存在色偏现象,显示质量有待提高。
发明内容
为解决上述技术问题,本发明实施例提供了一种阵列基板及包括该阵列基板的显示面板,以改善该显示面板的色偏现象,提高显示质量。
为解决上述问题,本发明实施例提供了如下技术方案:
一种阵列基板,其特征在于,包括:
第一基板;
位于所述第一基板第一侧的多条扫描线;
覆盖所述扫描线的第一绝缘层,所述第一绝缘层至少包括一层氮化硅层,且所述第一绝缘层中具有多个贯穿所述第一绝缘层的刻缝;
位于所述第一绝缘层背离所述扫描线一侧的多条数据线,所述多条数据线与所述多条扫描线交叉设置限定出多个子像素区域,所述子像素区域包括开口区和包围所述开口区的遮光区;
其中,所述第一绝缘层在所述第一基板上的投影至少覆盖所述扫描线和所述数据线的交叠区域在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影覆盖所述开口区在所述第一基板上的投影。
可选的,所述多个贯穿所述第一绝缘层的刻缝的延伸方向相互平行。
可选的,所述第一绝缘层在所述第一基板上的投影完全覆盖所述扫描线在所述第一基板上的投影;所述刻缝的延伸方向平行于所述扫描线的延伸方向。
可选的,所述第一绝缘层在所述第一基板上的投影完全覆盖所述数据线在所述第一基板上的投影;所述刻缝的延伸方向平行于所述数据线的延伸方向。
可选的,所述第一绝缘层还包括至少一层氧化硅层。
可选的,所述第一绝缘层为一层所述氮化硅层和一层所述氧化硅层的堆叠结构。
可选的,所述第一绝缘层为包括两层所述氧化硅层和位于所述两层所述氧化硅层之间的一层所述氮化硅层的堆叠结构。
可选的,所述第一绝缘层为包括两层所述氮化硅层和位于所述两层所述氮化硅层之间的一层所述氧化硅层的堆叠结构。
可选的,所述第一绝缘层各处的厚度取值范围为300-900nm,包括端点值;一层所述氧化硅层的厚度取值范围为100-600nm,包括端点值;一层所述氮化硅层的厚度取值范围为100-600nm,包括端点值。
可选的,所述阵列基板还包括:
位于所述第一基板第一侧,与所述子像素区域一一对应且位于所述子像素区域内的薄膜晶体管,所述薄膜晶体管包括栅极、与所述栅极相绝缘的源极、漏极以及连接所述源极和所述漏极的有源层,其中,所述栅极与所述扫描线位于同一层且电连接,所述源极与所述数据线电连接,所述漏极与其对应所述子像素区域的像素电极电连接;且所述源极、所述漏极与所述数据线位于同一层,所述源极通过第一过孔与所述有源层电连接,所述漏极通过第二过孔与所述有源层电连接。
可选的,所述有源层位于所述扫描线背离所述数据线一侧。
可选的,所述有源层包括:与所述源极电连接的源区、与所述漏极电连接的漏区,以及位于所述源区和所述漏区之间的沟道区;
所述阵列基板还包括:位于所述扫描线朝向所述第一基板一侧的遮光结构,以及位于所述遮光结构与所述扫描线之间的缓冲层,其中,所述遮光结构在所述第一基板上的投影至少覆盖所述沟道区在所述第一基板上的投影。
可选的,还包括:
位于所述第一基板第一侧与所述像素电极相绝缘的公共电极,所述公共电极位于所述像素电极朝向所述第一基板一侧或位于所述像素电极背离所述第一基板一侧。
一种显示面板,包括:上述阵列基板,与所述阵列基板相对设置的第二基板。
一种阵列基板的制作方法,包括:
在第一基板第一侧形成多条扫描线;
在所述扫描线背离所述第一基板一侧形成第一绝缘层,并在所述第一绝缘层背离所述扫描线一侧形成多条数据线,所述多条数据线与所述多条扫描线交叉设置限定出多个子像素区域,所述子像素区域包括开口区和包围所述开口区的遮光区;
其中,所述第一绝缘层包括至少一层氮化硅层,所述第一绝缘层中具有多个贯穿所述第一绝缘层的刻缝;所述第一绝缘层在所述第一基板上的投影至少覆盖所述扫描线和所述数据线的交叠区域在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影覆盖所述开口区在所述第一基板上的投影。
可选的,所述在所述扫描线背离所述第一基板一侧形成第一绝缘层,并在所述第一绝缘层背离所述扫描线一侧形成多条数据线包括:
在所述扫描线背离所述第一基板一侧形成所述第一绝缘层;
对所述第一绝缘层进行刻蚀,在所述第一绝缘中形成多个平行于所述扫描线延伸方向,且贯穿所述第一绝缘层的所述刻缝,所述第一绝缘层在所述第一基板上的投影完全覆盖所述扫描线在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影与所述开口区在所述第一基板上的投影至少部分交叠;
在所述第一绝缘层背离所述扫描线一侧形成多条与所述扫描线交叉设置的所述数据线。
可选的,所述在所述扫描线背离所述第一基板一侧形成第一绝缘层,并在所述第一绝缘层背离所述扫描线一侧形成多条数据线包括:
在所述扫描线背离所述第一基板一侧形成所述第一绝缘层;
在所述第一绝缘层背离所述扫描线一侧形成多条与所述扫描线交叉设置的所述数据线;
对所述第一绝缘层进行刻蚀,在所述第一绝缘中形成多个平行于所述数据线延伸方向,且贯穿所述第一绝缘层的所述刻缝,所述第一绝缘层在所述第一基板上的投影完全覆盖所述数据线在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影与所述开口区在所述第一基板上的投影至少部分交叠。
本发明实施例所提供的技术方案中,所述第一绝缘层在所述第一基板上的投影至少覆盖所述扫描线和所述数据线的交叠区域在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影覆盖所述开口区在所述第一基板上的投影,从而通过去除各子像素区域中所述开口区的第一绝缘层,来避免由于所述第一绝缘层中的氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量。
而且,由于各子像素区域中开口区少了第一绝缘层,从而提高了各子像素区域中开口区的光线透过率,提高了各子像素区域中开口区的显示亮度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明一个实施例所提供的阵列基板的俯视图;
图2为图1沿AB方向的一种剖视图;
图3为本发明另一个实施例所提供的阵列基板的俯视图;
图4为本发明又一个实施例所提供的阵列基板的俯视图;
图5为图1沿AB方向的另一种剖视图;
图6为图1沿AB方向的又一种剖视图;
图7为图1沿AB方向的再一种剖视图;
图8为本发明另一个实施例所提供的阵列基板的俯视图;
图9为图8所示阵列基板的一种局部剖视图;
图10为图8所示阵列基板的另一种局部剖视图;
图11为本发明一个实施例所提供的显示面板的结构剖视图;
图12为现有显示面板和本发明所提供显示面板在不同视角下的色偏示意图;
图13为本发明一个实施例所提供的阵列基板的制作方法流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以采用其他不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广,因此本发明不受下面公开的具体实施例的限制。
本发明实施例提供了一种阵列基板,如图1和图2所示,图1为本发明一个实施例所提供的阵列基板的俯视图,图2为图1沿AB方向的一种剖视图,在本发明实施例中,该阵列基板包括:第一基板10;位于所述第一基板10第一侧的多条扫描线20;覆盖所述扫描线20的第一绝缘层30,所述第一绝缘层30至少包括一层氮化硅层,且所述第一绝缘层30中具有多个贯穿所述第一绝缘层的刻缝301;位于所述第一绝缘层30背离所述扫描线20一侧的多条数据线40,所述多条数据线40与所述多条扫描线20交叉设置限定出多个子像素区域50,所述子像素区域50包括开口区51和包围所述开口区51的遮光区52。其中,所述第一绝缘层30在所述第一基板10上的投影至少覆盖所述扫描线20与所述数据线40的交叠区域在所述第一基板10上的投影,所述刻缝301在所述第一基板10上的投影覆盖所述开口区51在所述第一基板10上的投影,从而通过去除掉所述开口区51的第一绝缘层30,去除所述开口区51的氮化硅层,以避免由于氮化硅层的刻蚀过程难以控制而导致各子像素区域50中开口区51的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量。
而且,由于各子像素区域50中开口区51少了第一绝缘层30,从而提高了各子像素区域50中开口区51的光线透过率,提高了各子像素区域50中开口区51的显示亮度。
此外,在各子像素区域50的遮光区52,所述第一绝缘层30至少包括一层氮化硅层,从而可以充分利用氮化硅层介电常数大的特性来保证数据线和扫描线之间的良好电绝缘性。
需要说明的是,在本发明实施例中,所述第一绝缘层30在所述第一基板10上的投影可以大于所述数据线40与所述扫描线20的交叠区域在所述第一基板10上的投影,也可以和所述数据线40与所述扫描线20的交叠区域在所述第一基板10上的投影重合,本发明对此并不做限定,只要保证所述第一绝缘层30在所述第一基板10上的投影覆盖所述数据线40与所述扫描线20的交叠区域在所述第一基板10上的投影即可。
同理,在本发明实施例中,所述刻缝301在所述第一基板10上的投影可以大于所述开口区51在所述第一基板10上的投影,也可以和所述开口区51在第一基板10上的投影重合,本发明对此并不做限定,只要保证所述刻缝301在所述第一基板10上的投影覆盖所述开口区51在所述第一基板10上的投影即可。
可选的,在本发明实施例中,所述多个贯穿所述第一绝缘层30的刻缝301的延伸方向相互平行,以保证各所述数据线40和所述扫描线20的交叠区域处都被所述第一绝缘层30覆盖的同时,降低所述刻缝301的制作工艺难度,需要说明的是,在本发明实施例中,所述刻缝301的俯视图可以为直线形,也可以为折线形,还可以为其他形状,本发明对此并不做限定,在本发明的其他实施例中,所述多个贯穿所述第一绝缘层30的刻缝301的延伸方向也可以不相互平行,只要保证所述第一绝缘层30在所述第一基板10上的投影至少覆盖所述扫描线20与所述数据线40的交叠区域在所述第一基板10上的投影,所述刻缝301在所述第一基板10上的投影覆盖所述开口区51在所述第一基板10上的投影即可。
如图3所示,图3为本发明另一个实施例所提供的阵列基板的俯视图,在本发明实施例中,所述第一绝缘层在所述第一基板10上的投影完全覆盖所述扫描线20在所述第一基板10上的投影,以便于所述阵列基板在制作时,可以在形成所述第一绝缘层30后先形成所述刻缝301,再形成位于第一绝缘层30背离扫描线20一侧的数据线40,使其制作工艺与现有制作工艺流程最大限度的兼容;具体的,所述刻缝301的延伸方向平行于所述扫描线20的延伸方向,以通过在平行于所述扫描线20方向上刻蚀所述第一绝缘层,去除各子像素区域中所述开口区51处的第一绝缘层,以避免由于第一绝缘层中氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量。
如图4所示,图4为本发明又一个实施例所提供的阵列基板的俯视图,在本发明实施例中,所述第一绝缘层在所述第一基板10上的投影完全覆盖所述数据线40在所述第一基板10上的投影,以便于在所述阵列基板的制作过程中,先在第一绝缘层30背离扫描线20一侧形成数据线40,再对第一绝缘层30进行刻蚀,形成多个刻缝301,从而保证刻缝301在第一基板10上的投影与数据线40在第一基板上的投影不交叠,进而使得所述第一绝缘层30在所述第一基板10上的投影区域完全覆盖所述数据线40和所述扫描线20的交叠区域在所述第一基板上的投影;具体的,所述刻缝301的延伸方向平行于所述数据线40的延伸方向,以通过在平行于所述数据线40方向上刻蚀所述第一绝缘层,去除各子像素区域中所述开口区处的第一绝缘层,以避免由于第一绝缘层中氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量。
需要说明的是,在上述任一实施例中,所述第一绝缘层可以只包括一层氮化硅层,以利用氮化硅层介电常数大的特性来保证数据线和扫描线之间的良好电绝缘性;在本发明的其他实施例中,所述第一绝缘层还可以包括至少一层氧化硅层,所述氧化硅层的介电常数小于所述氮化硅层的介电常数,以利用所述氧化硅层调节所述第一绝缘层的介电常数,从而减小所述数据线和所述扫描线之间的寄生电容,缓解由于该寄生电容而导致的显示画面闪烁现象。
具体的,在上述实施例的基础上,在本发明的一个实施例中,如图5所示,所述第一绝缘层30为一层氮化硅层31和一层氧化硅层32的堆叠结构。需要说明的是,在本发明实施例中,所述氮化硅层31可以位于所述氧化硅层32靠近所述数据线40一侧,也可以位于所述氧化硅32层靠近所述扫描线20一侧,本发明对此并不做限定,具体视情况而定。
在本发明的另一个实施例中,如图6所示,所述第一绝缘层30为包括两层氧化硅层32和位于两层氧化硅层32之间的一层氮化硅层31的堆叠结构,以利用一层氮化硅层来保证数据线和扫描线之间的良好电绝缘性,两层氧化硅层调节所述第一绝缘层的介电常数,从而减小所述数据线和所述扫描线之间的寄生电容,缓解由于该寄生电容而导致的显示画面闪烁现象。具体的,需要说明的是,位于氮化硅层31朝向数据线40一侧的氧化硅层32由于刻蚀速度易于控制,故其刻蚀后的表面较为平坦,从而使得位于氧化硅层表面的数据线不易发生断裂。
如图7所示,在本发明又一个实施例中,所述第一绝缘层30为包括两层氮化硅层31和位于两层氮化硅层31之间的一层氧化硅层32的堆叠结构,以利用两层氮化硅层来保证数据线和扫描线之间的良好电绝缘性,一层氧化硅层调节所述第一绝缘层的介电常数,从而减小所述数据线和所述扫描线之间的寄生电容,缓解由于该寄生电容而导致的显示画面闪烁现象,需要说明的是,位于氧化硅层31朝向数据线40一侧的氮化硅层还有利于改善阵列基板制成显示面板后的显示不均现象。本发明对此并不做限定,具体视情况而定。
在上述实施例中,可选的,所述第一绝缘层各处的厚度取值范围为300-900nm,包括端点值;一层所述氧化硅层的厚度取值范围为100-600nm,包括端点值,以在利用所述氧化硅层32减小所述扫描线20和所述数据线40之间寄生电容的同时不会导致阵列基板的厚度过大;一层所述氮化硅层的厚度取值范围为100-600nm,包括端点值,以在利用所述氮化硅层31保证扫描线20和数据线40之间的绝缘效果的同时不会导致阵列基板的厚度过大。但本发明对此并不做限定,具体视情况而定。
在上述任一实施例的基础上,在本发明的一个实施例中,如图8和图9所示,图8为本发明另一个实施例所提供的阵列基板俯视图,图9为图8所示阵列基板的一种局部剖视图,在本实施例中,所述阵列基板还包括:
位于所述第一基板10第一侧,与所述子像素区域50一一对应且位于所述子像素区域50内的薄膜晶体管60,所述薄膜晶体管60包括:栅极g、与所述栅极g相绝缘的源极s、漏极d以及连接所述源极s和所述漏极d的有源层61,其中,所述栅极g与所述扫描线20位于同一层且电连接,所述源极s与所述数据线40电连接,所述漏极d与其对应子像素区域的像素电极70电连接;且所述源极s、所述漏极d与所述数据线40位于同一层,所述源极s通过第一过孔与所述有源层61电连接,所述漏极d通过第二过孔与所述有源层61电连接。
此外,所述阵列基板还包括:位于所述第一基板10第一侧,与所述像素电极70相绝缘的公共电极80。需要说明的是,在本发明实施例中,所述公共电极80可以位于所述像素电极70背离所述第一基板70一侧,也可以位于所述像素电极70朝向所述第一基板10一侧,还可以与所述像素电极70位于同一层,本发明对此并不做限定,具体视情况而定。
具体工作时,所述公共电极80电连接至一固定电位,所述薄膜晶体管60在所述扫描线20的控制下导通,将其源极s输入的所述数据线40中的数据信号经其漏极d传输给像素电极70,从而在像素电极70和公共电极80之间形成控制电场,控制各子像素区域的显示。
在上述实施例中,在本发明的一个实施例中,如图9所示,所述薄膜晶体管60为底栅结构,即所述有源层61位于所述扫描线朝向所述数据线一侧,以减少所述薄膜晶体管60的制作工艺步骤,从而减少所述阵列基板的制作工艺步骤。如图10所示,图10为图8所示阵列基板的另一种局部剖视图,在本发明实施例中,所述薄膜晶体管60为顶栅结构,即所述有源层61位于所述扫描线背离所述数据线一侧,以降低所述薄膜晶体管60的制作工艺难度,从而降低所述阵列基板的制作工艺难度,本发明对此并不做限定,具体视情况而定。其中,所述有源层61包括:与所述源极电连接的源区、与所述漏极电连接的漏区,以及位于所述源区和所述漏区之间的沟道区。
需要说明的是,当所述薄膜晶体管60为顶栅结构时,所述阵列基板还包括:位于所述扫描线朝向所述第一基板一侧的遮光结构90,以及位于所述遮光结构90与所述扫描线(栅极g所在层)之间的缓冲层91,其中,所述遮光结构90在所述第一基板10上的投影至少覆盖所述有源层61中沟道区在所述第一基板10上的投影,以利用所述遮光结构90对所述沟道区进行遮光,避免从所述遮光结构背离所述有源层一侧射向所述遮光结构一侧的光线射向所述沟道区,影响所述薄膜晶体管的工作性能。当所述薄膜晶体管为底栅结构时,所述栅极在所述第一基板上的投影至少覆盖所述沟道区在所述第一基板上的投影,以利用所述栅极对所述沟道区进行遮光,避免从所述栅极背离所述有源层一侧射向所述栅极一侧的光线射向所述沟道区,影响所述薄膜晶体管的工作性能。
此外,本发明实施例还提供了一种显示面板,如图11所示,图11为本发明一个实施例所提供的显示面板的剖视图,在本发明实施例中,该显示面板包括:阵列基板100以及与所述阵列基板100相对设置的第二基板200,其中,所述阵列基板为本发明上述任一实施例所提供的阵列基板。其中,所述显示面板可以为液晶显示面板,也可以为OLED显示面板,本发明对此并不做限定,具体视情况而定。
如表1所示,表1示出了现有技术显示面板和本发明提供的显示面板中子像素区域对应的像素驱动电压和光线透过率。其中,本发明所提供的显示面板包括多个平行于所述扫描线方向的刻缝。从表1中可以看出,现有显示面板在4.5V的驱动电压线下光线透过率为4.63%,而本发明所提供的显示面板在4V的驱动电压下光线透过率为4.94%,折算至同一驱动电压下,相较于现有显示面板,本发明实施例所提供的显示面板的光线透过率可以提升6.7%左右。
现有技术 | 本发明 | |
像素驱动电压(V) | 4.5V | 4V |
光线透过率(Tr%) | 4.63% | 4.94% |
提升比例 | 参考 | 6.7% |
如图12所示,图12示出了现有显示面板和本发明所提供显示面板在不同视角下的色偏示意图。其中,曲线a为现有显示面板在不同视角下的色偏示意图;曲线b为本发明所提供显示面板在不同视角下的色偏示意图。从图12中可以看出,本发明所提供的显示面板可以明显改善色偏。
由上所述可知,本发明实施例所提供的阵列基板及包括该阵列基板的显示面板中,所述第一绝缘层在所述第一基板上的投影至少覆盖所述扫描线和所述数据线的交叠区域在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影覆盖所述开口区在所述第一基板上的投影,从而通过去除各子像素区域中所述开口区的第一绝缘层,来避免由于所述第一绝缘层中的氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量,同时提高了显示亮度。
相应的,本发明实施例还提供了一种阵列基板的制作方法,如图13所示,该制作方法包括:
S1:在第一基板第一侧形成多条扫描线;
S2:在所述扫描线背离第一基板一侧形成第一绝缘层,并在所述第一绝缘层背离所述扫描线的一侧形成多条数据线,所述多条数据线与所述多条扫描线交叉设置限定出多个子像素区域,所述子像素区域包括开口区和包围所述开口区的遮光区。其中,所述第一绝缘层包括至少一层氮化硅层,所述第一绝缘层中具有多个贯穿所述第一绝缘层的刻缝;所述第一绝缘层在所述第一基板上的投影至少覆盖所述扫描线和所述数据线的交叠区域在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影覆盖所述开口区在所述第一基板上的投影,以通过去除掉所述开口区的第一绝缘层,去除所述开口区的氮化硅层,从而避免由于氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,进而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量。
而且,由于各子像素区域中开口区少了第一绝缘层,从而提高了各子像素区域中开口区的光线透过率,提高了各子像素区域中开口区的显示亮度。
此外,在各子像素区域的遮光区,所述第一绝缘层至少包括一层氮化硅层,从而可以充分利用氮化硅层介电常数大的特性来保证数据线和扫描线之间的良好电绝缘性。
可选的,在本发明实施例中,所述多个贯穿所述第一绝缘层的刻缝的延伸方向相互平行,以保证各所述数据线和所述扫描线的交叠区域处都被所述第一绝缘层覆盖的同时,降低所述刻缝的制作工艺难度,需要说明的是,在本发明实施例中,所述刻缝的俯视图可以为直线形,也可以为折线形,还可以为其他形状,本发明对此并不做限定,在本发明的其他实施例中,所述多个贯穿所述第一绝缘层的刻缝的延伸方向也可以不相互平行,只要保证所述第一绝缘层在所述第一基板上的投影至少覆盖所述扫描线与所述数据线的交叠区域在所述第一基板上的投影,所述刻缝在所述第一基板上的投影覆盖所述开口区在所述第一基板上的投影即可。
在上述实施例的基础上,在本发明的一个实施例中,所述第一绝缘层在所述第一基板上的投影完全覆盖所述扫描线在所述第一基板上的投影,以便于所述阵列基板在制作时,可以在形成所述第一绝缘层后先形成所述刻缝,再形成位于第一绝缘层背离扫描线一侧的数据线,使其制作工艺与现有制作工艺流程最大限度的兼容;所述刻缝的延伸方向平行于所述扫描线的延伸方向,以通过在平行于所述扫描线方向上刻蚀所述第一绝缘层,去除各子像素区域中所述开口区处的第一绝缘层,以避免由于第一绝缘层中氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量。在本发明实施例中,在所述扫描线背离所述第一基板一侧形成第一绝缘层,并在所述第一绝缘层背离所述扫描线一侧形成多条数据线包括:
在所述扫描线背离所述第一基板一侧形成所述第一绝缘层;
对所述第一绝缘层进行刻蚀,在所述第一绝缘中形成多个平行于所述扫描线延伸方向,且贯穿所述第一绝缘层的所述刻缝,所述第一绝缘层在所述第一基板上的投影完全覆盖所述扫描线在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影与所述开口区在所述第一基板上的投影至少部分交叠;
在所述第一绝缘层背离所述扫描线一侧形成多条与所述扫描线交叉设置的所述数据线;以通过在平行于所述扫描线方向上刻蚀所述第一绝缘层,去除各子像素区域中所述开口区处的第一绝缘层,以避免由于氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量。
在本发明的另一个实施例中,所述第一绝缘层在所述第一基板上的投影完全覆盖所述数据线在所述第一基板上的投影,以便于在所述阵列基板的制作过程中,先在第一绝缘层背离扫描线一侧形成数据线,再对第一绝缘层进行刻蚀,形成多个刻缝,从而保证刻缝在第一基板上的投影与数据线在第一基板上的投影不交叠,进而使得所述第一绝缘层在所述第一基板上的投影区域完全覆盖所述数据线和所述扫描线的交叠区域在所述第一基板上的投影;所述刻缝的延伸方向平行于所述数据线的延伸方向,以通过在平行于所述数据线方向上刻蚀所述第一绝缘层,去除各子像素区域中所述开口区处的第一绝缘层,以避免由于第一绝缘层中氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量。在本发明实施例中,在所述扫描线背离所述第一基板一侧形成第一绝缘层,并在所述第一绝缘层背离所述扫描线一侧形成多条数据线包括:
在所述扫描线背离所述第一基板一侧形成所述第一绝缘层;
在所述第一绝缘层背离所述扫描线一侧形成多条与所述扫描线交叉设置的所述数据线;
对所述第一绝缘层进行刻蚀,在所述第一绝缘中形成多个平行于所述数据线延伸方向,且贯穿所述第一绝缘层的所述刻缝,所述第一绝缘层在所述第一基板上的投影完全覆盖所述数据线在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影与所述开口区在所述第一基板上的投影至少部分交叠,以通过在平行于所述数据线方向上刻蚀所述第一绝缘层,去除各子像素区域中所述开口区处的第一绝缘层,以避免由于氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量。
此外,在上述任一实施例的基础上,在本发明的一个实施例中,该制作方法还包括:
位于所述第一基板第一侧形成与所述子像素区域一一对应且位于所述子像素区域内的薄膜晶体管,所述薄膜晶体管包括栅极、与所述栅极相绝缘的源极、漏极以及连接所述源极和所述漏极的有源层,其中,所述栅极与所述扫描线位于同一层且电连接,所述源极与所述数据线电连接,所述漏极与其对应子像素区域的像素电极电连接;且所述源极、所述漏极与所述数据线位于同一层,所述源极通过第一过孔与所述有源层电连接,所述漏极通过第二过孔与所述有源层电连接;
在所述第一基板第一侧形成与所述像素电极相绝缘的公共电极。
需要说明的是,在本发明实施例中,所述公共电极可以位于所述像素电极背离所述第一基板一侧,也可以位于所述像素电极朝向所述第一基板一侧,还可以与所述像素电极位于同一层,本发明对此并不做限定,具体视情况而定。
具体工作时,所述公共电极电连接至一固定电位,所述薄膜晶体管在所述扫描线的控制下导通,将其源极输入的所述数据线中的数据信号经其漏极传输给像素电极,从而在像素电极和公共电极之间形成控制电场,控制各子像素区域的显示。
还需要说明的是,在上述实施例中,所述薄膜晶体管可以为底栅结构,也可以为顶栅结构,当所述薄膜晶体管为顶栅结构时,该制作方法还包括:
在所述扫描线于所述第一基板之间形成遮光结构;在所述遮光结构与所述扫描线之间形成缓冲层,其中,所述遮光结构在所述第一基板上的投影至少覆盖所述沟道区在所述第一基板上的投影,以利用所述遮光结构对所述沟道区进行遮光,避免从所述遮光结构背离所述有源层一侧射向所述遮光结构一侧的光线射向所述沟道区,影响所述薄膜晶体管的工作性能。当所述薄膜晶体管为底栅结构时,所述栅极在所述第一基板上的投影至少覆盖所述沟道区在所述第一基板上的投影,以利用所述栅极对所述沟道区进行遮光,避免从所述栅极背离所述有源层一侧射向所述栅极一侧的光线射向所述沟道区,影响所述薄膜晶体管的工作性能。
综上所述,利用本发明实施例所提供的阵列基板制作方法制作的阵列基板,在用于制成显面板时,可以避免由于所述第一绝缘层中氮化硅层的刻蚀过程难以控制而导致各子像素区域中开口区的第一绝缘层厚度不均现象,从而缓解各子像素区域因其对应部分的第一绝缘层厚度不均而造成的色偏现象,提高显示质量,同时提高了显示亮度。
本说明书中各个部分采用递进的方式描述,每个部分重点说明的都是与其他部分的不同之处,各个部分之间相同相似部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (17)
1.一种阵列基板,其特征在于,包括:
第一基板;
位于所述第一基板第一侧的多条扫描线;
覆盖所述扫描线的第一绝缘层,所述第一绝缘层至少包括一层氮化硅层,且所述第一绝缘层中具有多个贯穿所述第一绝缘层的刻缝,所述刻缝仅贯穿所述第一绝缘层;
位于所述第一绝缘层背离所述扫描线一侧的多条数据线,所述多条数据线与所述多条扫描线交叉设置限定出多个子像素区域,所述子像素区域包括开口区和包围所述开口区的遮光区;
其中,所述第一绝缘层在所述第一基板上的投影至少覆盖所述扫描线和所述数据线的交叠区域在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影覆盖所述开口区在所述第一基板上的投影,以通过去除各所述子像素区域中所述开口区的第一绝缘层,来避免由于所述第一绝缘层中的氮化硅层的刻蚀过程难以控制而导致各所述子像素区域中开口区的第一绝缘层厚度不均现象。
2.根据权利要求1所述的阵列基板,其特征在于,所述多个贯穿所述第一绝缘层的刻缝的延伸方向相互平行。
3.根据权利要求2所述的阵列基板,其特征在于,所述第一绝缘层在所述第一基板上的投影完全覆盖所述扫描线在所述第一基板上的投影;所述刻缝的延伸方向平行于所述扫描线的延伸方向。
4.根据权利要求2所述的阵列基板,其特征在于,所述第一绝缘层在所述第一基板上的投影完全覆盖所述数据线在所述第一基板上的投影;所述刻缝的延伸方向平行于所述数据线的延伸方向。
5.根据权利要求1所述的阵列基板,其特征在于,所述第一绝缘层还包括至少一层氧化硅层。
6.根据权利要求5所述的阵列基板,其特征在于,所述第一绝缘层为一层所述氮化硅层和一层所述氧化硅层的堆叠结构。
7.根据权利要求5所述的阵列基板,其特征在于,所述第一绝缘层为包括两层所述氧化硅层和位于所述两层所述氧化硅层之间的一层所述氮化硅层的堆叠结构。
8.根据权利要求5所述的阵列基板,其特征在于,所述第一绝缘层为包括两层所述氮化硅层和位于所述两层所述氮化硅层之间的一层所述氧化硅层的堆叠结构。
9.根据权利要求5-8任一项所述的阵列基板,其特征在于,所述第一绝缘层各处的厚度取值范围为300-900nm,包括端点值;一层所述氧化硅层的厚度取值范围为100-600nm,包括端点值;一层所述氮化硅层的厚度取值范围为100-600nm,包括端点值。
10.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括:
位于所述第一基板第一侧,与所述子像素区域一一对应且位于所述子像素区域内的薄膜晶体管,所述薄膜晶体管包括栅极、与所述栅极相绝缘的源极、漏极以及连接所述源极和所述漏极的有源层,其中,所述栅极与所述扫描线位于同一层且电连接,所述源极与所述数据线电连接,所述漏极与其对应所述子像素区域的像素电极电连接;且所述源极、所述漏极与所述数据线位于同一层,所述源极通过第一过孔与所述有源层电连接,所述漏极通过第二过孔与所述有源层电连接。
11.根据权利要求10所述的阵列基板,其特征在于,所述有源层位于所述扫描线背离所述数据线一侧。
12.根据权利要求11所述的阵列基板,其特征在于,所述有源层包括:与所述源极电连接的源区、与所述漏极电连接的漏区,以及位于所述源区和所述漏区之间的沟道区;
所述阵列基板还包括:位于所述扫描线朝向所述第一基板一侧的遮光结构,以及位于所述遮光结构与所述扫描线之间的缓冲层,其中,所述遮光结构在所述第一基板上的投影至少覆盖所述沟道区在所述第一基板上的投影。
13.根据权利要求10所述的阵列基板,其特征在于,还包括:
位于所述第一基板第一侧与所述像素电极相绝缘的公共电极,所述公共电极位于所述像素电极朝向所述第一基板一侧或位于所述像素电极背离所述第一基板一侧。
14.一种显示面板,其特征在于,包括:权利要求1-13任一项所述的阵列基板,与所述阵列基板相对设置的第二基板。
15.一种阵列基板的制作方法,其特征在于,包括:
在第一基板第一侧形成多条扫描线;
在所述扫描线背离所述第一基板一侧形成第一绝缘层,并在所述第一绝缘层背离所述扫描线一侧形成多条数据线,所述多条数据线与所述多条扫描线交叉设置限定出多个子像素区域,所述子像素区域包括开口区和包围所述开口区的遮光区;
其中,所述第一绝缘层包括至少一层氮化硅层,所述第一绝缘层中具有多个贯穿所述第一绝缘层的刻缝,所述刻缝仅贯穿所述第一绝缘层;所述第一绝缘层在所述第一基板上的投影至少覆盖所述扫描线和所述数据线的交叠区域在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影覆盖所述开口区在所述第一基板上的投影,以通过去除各所述子像素区域中所述开口区的第一绝缘层,来避免由于所述第一绝缘层中的氮化硅层的刻蚀过程难以控制而导致各所述子像素区域中开口区的第一绝缘层厚度不均现象。
16.根据权利要求15所述的制作方法,其特征在于,所述在所述扫描线背离所述第一基板一侧形成第一绝缘层,并在所述第一绝缘层背离所述扫描线一侧形成多条数据线包括:
在所述扫描线背离所述第一基板一侧形成所述第一绝缘层;
对所述第一绝缘层进行刻蚀,在所述第一绝缘中形成多个平行于所述扫描线延伸方向,且贯穿所述第一绝缘层的所述刻缝,所述第一绝缘层在所述第一基板上的投影完全覆盖所述扫描线在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影与所述开口区在所述第一基板上的投影至少部分交叠;
在所述第一绝缘层背离所述扫描线一侧形成多条与所述扫描线交叉设置的所述数据线。
17.根据权利要求15所述的制作方法,其特征在于,所述在所述扫描线背离所述第一基板一侧形成第一绝缘层,并在所述第一绝缘层背离所述扫描线一侧形成多条数据线包括:
在所述扫描线背离所述第一基板一侧形成所述第一绝缘层;
在所述第一绝缘层背离所述扫描线一侧形成多条与所述扫描线交叉设置的所述数据线;
对所述第一绝缘层进行刻蚀,在所述第一绝缘中形成多个平行于所述数据线延伸方向,且贯穿所述第一绝缘层的所述刻缝,所述第一绝缘层在所述第一基板上的投影完全覆盖所述数据线在所述第一基板上的投影,且所述刻缝在所述第一基板上的投影与所述开口区在所述第一基板上的投影至少部分交叠。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611188128.0A CN106707639B (zh) | 2016-12-20 | 2016-12-20 | 阵列基板、显示面板、阵列基板制作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611188128.0A CN106707639B (zh) | 2016-12-20 | 2016-12-20 | 阵列基板、显示面板、阵列基板制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106707639A CN106707639A (zh) | 2017-05-24 |
CN106707639B true CN106707639B (zh) | 2021-01-22 |
Family
ID=58939601
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201611188128.0A Active CN106707639B (zh) | 2016-12-20 | 2016-12-20 | 阵列基板、显示面板、阵列基板制作方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106707639B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113469079B (zh) * | 2021-07-07 | 2024-09-13 | 上海天马微电子有限公司 | 一种显示面板及显示装置 |
CN114220822A (zh) * | 2021-12-13 | 2022-03-22 | 武汉华星光电半导体显示技术有限公司 | 显示面板、拼接屏 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1641450A (zh) * | 2004-01-17 | 2005-07-20 | 统宝光电股份有限公司 | 液晶显示器及其制作方法及其晶体管数组基板及制作方法 |
CN102468232A (zh) * | 2010-11-02 | 2012-05-23 | 乐金显示有限公司 | 制造阵列基板的方法 |
CN103295959A (zh) * | 2012-09-14 | 2013-09-11 | 上海中航光电子有限公司 | 阵列基板及其制造方法、液晶显示面板 |
CN104503172A (zh) * | 2014-12-19 | 2015-04-08 | 深圳市华星光电技术有限公司 | 阵列基板及显示装置 |
CN104657024A (zh) * | 2015-03-13 | 2015-05-27 | 京东方科技集团股份有限公司 | 一种内嵌式触摸屏及显示装置 |
CN105655353A (zh) * | 2016-01-21 | 2016-06-08 | 武汉华星光电技术有限公司 | Tft阵列基板结构及其制作方法 |
-
2016
- 2016-12-20 CN CN201611188128.0A patent/CN106707639B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1641450A (zh) * | 2004-01-17 | 2005-07-20 | 统宝光电股份有限公司 | 液晶显示器及其制作方法及其晶体管数组基板及制作方法 |
CN102468232A (zh) * | 2010-11-02 | 2012-05-23 | 乐金显示有限公司 | 制造阵列基板的方法 |
CN103295959A (zh) * | 2012-09-14 | 2013-09-11 | 上海中航光电子有限公司 | 阵列基板及其制造方法、液晶显示面板 |
CN104503172A (zh) * | 2014-12-19 | 2015-04-08 | 深圳市华星光电技术有限公司 | 阵列基板及显示装置 |
CN104657024A (zh) * | 2015-03-13 | 2015-05-27 | 京东方科技集团股份有限公司 | 一种内嵌式触摸屏及显示装置 |
CN105655353A (zh) * | 2016-01-21 | 2016-06-08 | 武汉华星光电技术有限公司 | Tft阵列基板结构及其制作方法 |
Also Published As
Publication number | Publication date |
---|---|
CN106707639A (zh) | 2017-05-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106855674B (zh) | 阵列基板、显示面板和显示装置 | |
CN107797321B (zh) | 阵列基板、液晶显示面板和液晶显示装置 | |
CN102411242B (zh) | 像素结构及其驱动方法 | |
US11112895B2 (en) | Active matrix substrate, touch-panel-equipped display device including same, and liquid crystal display device including same | |
JP6405086B2 (ja) | 画素ユニット構造、アレー基板及び表示装置 | |
JP2010230744A (ja) | 液晶表示装置及びその製造方法 | |
US10050061B2 (en) | Array substrate and manufacturing method thereof, display device | |
EP2775345A1 (en) | Array substrate and colour film substrate of display device and preparation method thereof | |
CN106405963B (zh) | 阵列基板及包括该阵列基板的显示面板 | |
CN104871080B (zh) | 液晶显示器 | |
US10539844B2 (en) | Liquid crystal display device and method of manufacturing the same | |
TWI594050B (zh) | LCD panel and display device | |
US8730442B2 (en) | Liquid crystal display device and manufacturing method thereof | |
US10263017B2 (en) | Pixel structure, display panel and manufacturing method of pixel structure | |
US20240142836A1 (en) | Display device and semiconductor device | |
US20150212380A1 (en) | Pixel structure and liquid crystal panel | |
US9235091B2 (en) | Liquid crystal display device and manufacturing method thereof | |
KR20160042256A (ko) | 빛샘 현상이 방지된 액정 표시 장치 및 그의 제조방법 | |
CN106707639B (zh) | 阵列基板、显示面板、阵列基板制作方法 | |
JP2017037135A (ja) | 液晶表示装置 | |
WO2018131649A1 (ja) | アクティブマトリクス基板、液晶表示パネルおよび液晶表示パネルの製造方法 | |
CN107065324B (zh) | 像素结构 | |
CN106707638B (zh) | 阵列基板及其制作方法、显示面板 | |
WO2015132819A1 (ja) | 液晶表示装置及びその製造方法 | |
JP2015052773A (ja) | 表示装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |