CN106487721B - 网络设备和用于网络设备中的报文转发方法 - Google Patents

网络设备和用于网络设备中的报文转发方法 Download PDF

Info

Publication number
CN106487721B
CN106487721B CN201510524605.5A CN201510524605A CN106487721B CN 106487721 B CN106487721 B CN 106487721B CN 201510524605 A CN201510524605 A CN 201510524605A CN 106487721 B CN106487721 B CN 106487721B
Authority
CN
China
Prior art keywords
pci
bus
conversion board
network interface
buffer queue
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510524605.5A
Other languages
English (en)
Other versions
CN106487721A (zh
Inventor
赵志宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Technologies Co Ltd
Original Assignee
New H3C Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Technologies Co Ltd filed Critical New H3C Technologies Co Ltd
Priority to CN201510524605.5A priority Critical patent/CN106487721B/zh
Priority to JP2018528374A priority patent/JP6550192B2/ja
Priority to US15/753,471 priority patent/US10432557B2/en
Priority to EP16838575.5A priority patent/EP3343853B1/en
Priority to PCT/CN2016/096633 priority patent/WO2017032317A1/zh
Publication of CN106487721A publication Critical patent/CN106487721A/zh
Application granted granted Critical
Publication of CN106487721B publication Critical patent/CN106487721B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/109Integrated on microchip, e.g. switch-on-chip
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/40Constructional details, e.g. power supply, mechanical construction or backplane
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/2002Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where interconnections or communication control functionality are redundant
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/08Configuration management of networks or network elements
    • H04L41/0803Configuration setting
    • H04L41/0806Configuration setting for initial configuration or provisioning, e.g. plug-and-play
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/38Flow based routing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/253Routing or path finding in a switch fabric using establishment or release of connections between ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/55Prevention, detection or correction of errors
    • H04L49/552Prevention, detection or correction of errors by ensuring the integrity of packets received through redundant connections
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/102Packet switching elements characterised by the switching fabric construction using shared medium, e.g. bus or ring

Abstract

本发明公开了一种网络设备和用于网络设备中的报文转发方法。通过本发明,接口板的网络接口芯片从网络设备外部接收到的数据报文可以形成为通过第一I/O总线发送至第一转发板的第一上行数据报文流、以及通过第二I/O总线发送至第二转发板的第二上行数据报文流;因此,当第一转发板和第二转发板均能够实现正常转发时,可以同时存在分别通过第一I/O总线和第二I/O总线独立传输的第一下行数据报文流和第二下行数据报文流,并且,通过将第一下行数据报文流和第二下行数据报文流与网络接口芯片择一地导通。

Description

网络设备和用于网络设备中的报文转发方法
技术领域
本发明涉及一种网络设备和用于网络设备中的报文转发方法。
背景技术
网络设备包括转发板和接口板,并且,为了提高转发的可靠性,转发板可以采用主备冗余的配备方式。
当需要进行转发板的主备切换时,可以对转发板与接口板之间的I/O总线执行物理切换操作。即,接口板与降至备用状态的转发板之间的I/O总线的物理连接断开,接口板与晋升为主用状态的转发板之间建立新的I/O总线的物理连接。并且,晋升为主用状态的转发板还需要对新建立物理连接的I/O总线进行初始化配置。
可见,由于对I/O总线的物理切换操作,网络设备会发生数据报文流的流量中断。并且,主备切换后对I/O总线进行的初始化配置会延长流量中断的时间。尤其是,若I/O总线选用PCI-E(Peripheral Component Interconnect Express,高速外设部件互连标准)总线,则主备切换后对I/O总线进行的初始化配置会大幅延长流量中断的时间。
发明内容
有鉴于此,本发明的实施例提供了一种网络设备和用于网络设备中的报文转发方法。
在一个实施例中,一种网络设备,包括:
第一转发板;
第二转发板;
接口板,该接口板具有逻辑装置和网络接口芯片,该逻辑装置通过第一I/O总线连接第一转发板、通过第二I/O总线连接第二转发板、以及通过网络接口总线连接网络接口芯片;
其中,该逻辑装置将网络接口芯片从网络设备的外部接收到的数据报文形成通过第一I/O总线发送至第一转发板的第一上行数据报文流、以及通过第二I/O总线发送至第二转发板的第二上行数据报文流;
并且,该逻辑装置根据第一转发板和第二转发板的主备状态,将通过第一I/O总线接收的第一转发板处理后的第一下行数据报文流和通过第二I/O总线接收的第二转发板处理后的第二下行数据报文流通过网络接口总线与网络接口芯片择一地导通。
可选地,第一I/O总线为第一PCI-E总线,第二I/O总线为第二PCI-E总线,第一转发板具有连接第一PCI-E总线的第一PCI-E根复合体和驱动第一PCI-E根复合体的第一CPU,第二转发板具有连接第二PCI-E总线的第二PCI-E根复合体和驱动第二PCI-E根复合体的第二CPU,并且,逻辑装置包括:连接第一PCI-E总线的第一PCI-E端点;连接第二PCI-E总线的第二PCI-E端点;连接第一PCI-E端点的第一接收缓存队列和第一发送缓存队列;连接第二PCI-E端点的第二接收缓存队列和第二发送缓存队列;通过网络接口总线连接网络接口芯片的网络接口总线控制器;将网络接口总线控制器分别连接第一接收缓存队列和第二接收缓存队列的复制驱动器,用于利用第一接收缓存队列形成第一上行数据报文流、利用第二接收缓存队列形成第二上行数据报文流;以及,将第一发送缓存队列和第二发送缓存队列择一地连接至网络接口总线控制器的选择切换器,用于使第一下行数据报文流和第二下行数据报文流通过网络接口总线与网络接口芯片择一地导通。
可选地,该逻辑装置进一步包括:第一PCI-E端点、第一接收缓存队列以及第一发送缓存队列在网络设备上电启动后的PCI-E初始化过程中由第一CPU通过驱动第一PCI-E根复合体配置;第二PCI-E端点、第二接收缓存队列以及第二发送缓存队列在网络设备上电启动后的PCI-E初始化过程中由第二CPU通过驱动第二PCI-E根复合体配置。
可选地,该逻辑装置进一步包括:
第一PCI-E端点、第一接收缓存队列以及第一发送缓存队列在网络设备上电启动时的PCI-E初始化过程中由第一CPU通过驱动第一PCI-E根复合体配置;
第二PCI-E端点、第二接收缓存队列以及第二发送缓存队列在网络设备上电启动时的PCI-E初始化过程中由第二CPU通过驱动第二PCI-E根复合体配置。
可选地,该逻辑装置进一步包括:状态识别模块,用于通过第一CPU的控制管脚和第二CPU的控制管脚记录第一转发板和第二转发板的主备状态;选择切换开关,用于根据状态识别模块记录的主备状态,当第一转发板为主用转发板时,将通过第一I/O总线接收的第一转发板处理后的第一下行数据报文流通过网络接口总线与网络接口芯片导通,当第二转发板为主用转发板时,将通过第二I/O总线接收的第二转发板处理后的第二下行数据报文流通过网络接口总线与网络接口芯片导通。
可选地,该逻辑装置进一步包括:网络接口配置模块,用于在网络接口配置过程中,根据状态识别模块记录的主备状态,当第一转发板为主用转发板时,从第一PCI-E根复合体接收第一CPU对网络接口总线控制器和网络接口芯片的初始化配置;当第二转发板为主用转发板时,从第二PCI-E根复合体接收第二CPU对网络接口总线控制器和网络接口芯片的初始化配置。
可选地,该逻辑装置进一步包括:板级配置模块,通过第一管理总线连接第一CPU、并通过第二管理总线连接第二CPU,用于在网络设备启动时,根据状态识别模块记录的主备状态,当第一转发板为主用转发板时,通过第一管理总线从第一CPU获取对接口板的初始化配置,当第一转发板为主用转发板时,通过第二管理总线从第二CPU获取对接口板的初始化配置。
在一个实施例中,一种用于网络设备中的报文转发方法,该网络设备包括具有网络接口芯片的接口板、通过第一I/O总线连接接口板的第一转发板、以及通过第二I/O总线连接接口板的第二转发板,并且,该报文转发方法包括应用在接口板的如下步骤:
将网络接口芯片从网络设备的外部接收到的数据报文形成通过第一I/O总线发送至第一转发板的第一上行数据报文流、以及通过第二I/O总线发送至第二转发板的第二上行数据报文流;
根据第一转发板和第二转发板的主备状态,将通过第一I/O总线接收的第一转发板处理后的第一下行数据报文流和通过第二I/O总线接收的第二转发板处理后的第二下行数据报文流通过网络接口总线与网络接口芯片择一地导通。
可选地,第一I/O总线为第一PCI-E总线,第二I/O总线为第二PCI-E总线,第一转发板具有连接第一PCI-E总线的第一PCI-E根复合体和驱动第一PCI-E根复合体的第一CPU,第二转发板具有连接第二PCI-E总线的第二PCI-E根复合体和驱动第二PCI-E根复合体的第二CPU,接口板具有连接第一PCI-E总线的第一PCI-E端点、连接第二PCI-E总线的第二PCI-E端点、连接第一PCI-E端点的第一接收缓存队列和第一发送缓存队列、连接第二PCI-E端点的第二接收缓存队列和第二发送缓存队列、以及通过网络接口总线连接网络接口芯片的网络接口总线控制器;该报文转发方法将网络接口总线控制器从网络接口芯片接收到的数据报文复制、并分别填充至第一接收缓存队列和第二接收缓存队列,以利用第一接收缓存队列形成第一上行数据报文流、利用第二接收缓存队列形成第二上行数据报文流;并且,该报文转发方法还包括:将第一发送缓存队列和第二发送缓存队列择一地与网络接口总线控制器导通,以使第一下行数据报文流和第二下行数据报文流通过网络接口总线与网络接口芯片择一地导通。
可选地,在网络设备上电启动后的PCI-E初始化过程中,该报文转发方法进一步包括:第一PCI-E端点、第一接收缓存队列以及第一发送缓存队列由第一CPU通过驱动第一PCI-E根复合体配置;第二PCI-E端点、第二接收缓存队列以及第二发送缓存队列由第二CPU通过驱动第二PCI-E根复合体配置。
可选地,该报文转发方法进一步包括:通过第一CPU的控制管脚和第二CPU的控制管脚识别第一转发板和第二转发板的主备状态,当第一转发板为主用转发板时,将通过第一I/O总线接收的第一转发板处理后的第一下行数据报文流通过网络接口总线与网络接口芯片导通,当第二转发板为主用转发板时,将通过第二I/O总线接收的第二转发板处理后的第二下行数据报文流通过网络接口总线与网络接口芯片导通。
可选地,在网络接口配置过程中,该报文转发方法进一步包括:当第一转发板为主用转发板时,从第一PCI-E根复合体接收第一CPU对网络接口总线控制器和网络接口芯片的初始化配置;当第二转发板为主用转发板时,从第二PCI-E根复合体接收第二CPU对网络接口总线控制器和网络接口芯片的初始化配置。
可选地,在网络设备启动时,该报文转发方法进一步包括:当第一转发板为主用转发板时,通过第一管理总线从第一CPU获取对接口板的初始化配置,当第一转发板为主用转发板时,通过第二管理总线从第二CPU获取对接口板的初始化配置。
通过上述的实施例,接口板的网络接口芯片从网络设备外部接收到的数据报文可以形成为通过第一I/O总线发送至第一转发板的第一上行数据报文流、以及通过第二I/O总线发送至第二转发板的第二上行数据报文流;因此,当第一转发板和第二转发板均能够实现正常转发时,可以同时存在分别通过第一I/O总线和第二I/O总线独立传输的第一下行数据报文流和第二下行数据报文流,并且,通过将第一下行数据报文流和第二下行数据报文流与网络接口芯片择一地导通,实现数据报文流的转发。可见,当转发板需要进行主备切换时,可以不需要对第一I/O总线和第二I/O总线中的任意一个执行物理切换操作,因此,上述实施例可以避免对I/O总线的物理切换操作及物理切换完成后的初始化过程,从而,上述实施例可以缩短主备切换导致的流量中断的时间。
附图说明
图1为一个实施例中的网络设备的原理性示意图;
图2a和图2b为如图1所示实施例的工作状态示意图;
图3为一个实施例中基于PCI-E总线的网络设备的结构示意图;
图4a和图4b为如图3所示实施例的工作状态示意图;
图5为如图3所示的网络设备的扩展结构示意图;
图6为一个实施例中用于网络设备中的报文转发方法的流程示意图;
图7为一个实施例中的网络设备的初始化流程示意图。
具体实施方式
为使本发明的目的、技术方案及优点更加清楚明白,以下参照附图并举实施例,对本发明进一步详细说明。
如图1所示,在一个实施例中,网络设备10包括:
第一转发板11;
第二转发板12;
接口板13,该接口板13具有逻辑装置131和网络接口芯片132,该逻辑装置131通过第一I/O总线21连接第一转发板11、通过第二I/O总线22连接第二转发板12、并通过网络接口总线23连接网络接口芯片132;
其中,该逻辑装置131将网络接口芯片132从网络设备10的外部接收到的数据报文200a形成通过第一I/O总线21发送至第一转发板11的第一上行数据报文流211、以及通过第二I/O总线22发送至第二转发板12的第二上行数据报文流212;
并且,该逻辑装置根据第一转发板11和第二转发板12的主备状态,将通过第一I/O总线21接收的第一转发板11处理后的第一下行数据报文流221和第二下行数据报文流222通过网络接口总线23与网络接口芯片132择一地导通,使网络接口芯片132可以在网络设备10的出方向上发出数据报文200b。
其中,上述限定数据报文流方向的“上行”可以理解为从网络设备10的外部进入到网络设备10内部的方向(即,入方向),或者,也可以理解为从接口板13向第一转发板11和第二转发板12发送的方向;相应地,上述限定数据报文流方向的“下行”可以理解为从网络设备10的内部发出至网络设备10外部的方向(即,出方向),或者,也可以理解为从第一转发板11和第二转发板12向接口板13发送的方向。并且,“上行”和“下行”是用来限定相反的两个相对方向,而非表示绝对方向。
上述的实施例所述的原理中,可以包括如图2a和图2b所示的两种状态:
如图2a所示,当第一转发板11处于主用状态、第二转发板12处于备用状态时,逻辑装置131可以通过网络接口芯片132从网络设备10的外部接收到数据报文200a,形成通过第一I/O总线21发送至第一转发板11的第一上行数据报文流211和通过第二I/O总线22发送至第二转发板12的第二上行数据报文流212,并且,逻辑装置131从第一转发板11接收到的第一下行数据报文流221与网络接口芯片132导通,逻辑装置132从第二转发板12接收到的第二下行数据报文流222与网络接口芯片132断开,从而,网络接口芯片132向网络设备10的外部发出的数据报文200b为来自第一下行数据报文流221;
如图2b所示,当第一转发板11处于备用状态、第二转发板12处于主用状态时,逻辑芯片131可以通过网络接口芯片132从网络设备10的外部接收到的数据报文200a,形成通过第一I/O总线21发送至第一转发板11的第一上行数据报文流211和通过第二I/O总线22发送至第二转发板12的第二上行数据报文流212,并且,逻辑装置131从第一转发板11接收到的第一下行数据报文流221与网络接口芯片132断开,逻辑装置131从第二转发板12接收到的第二下行数据报文流222与网络接口芯片132导通,从而,网络接口芯片132向网络设备10的外部发出的数据报文200b为来自第二下行数据报文流222。
上述的图2a和图2b中,分别以备用状态的第二转发板22和备用状态的第一转发板21可以正常实现转发为例,因此,图2a中存在第二下行数据报文流222、图2b中存在第一下行数据报文流221。若图2a中的第二转发板22或图2b中的第一转发板21是由于自身的故障而切换成为备用状态的时,则图2a中的第二转发板22或图2b中的第一转发板21可能不具备在网络设备10的出方向上转发的能力,相应地,可能不存在图2a中的第二下行数据报文流222或图2b中的第一下行数据报文流221。
在上述的实施例中,接口板13通过相互独立的第一I/O总线21和第二I/O总线22分别连接第一转发板11和第二转发板12,并且,接口板13的网络接口芯片132在入方向上接收到的数据报文200a可以形成为通过第一I/O总线21发送至第一转发板11的第一上行数据报文流211、以及通过第二I/O总线22发送至第二转发板12的第二上行数据报文流212。
从而,当分别处于主用状态和备用状态的第一转发板11和第二转发板12均能够实现正常转发时,可以同时存在分别通过第一I/O总线21和第二I/O总线22独立传输的第一下行数据报文流221和第二下行数据报文流222,从而,通过将第一下行数据报文流221和第二下行数据报文流222与网络接口芯片132择一地导通,即可实现下行数据报文流的转发。
可见,当转发板需要主备切换时,可以不需要对第一I/O总线21和第二I/O总线22中的任意一个执行物理切换操作,因此,上述实施例可以避免对I/O总线的物理切换操作及物理切换完成后的初始化过程,从而,上述实施例可以缩短主备切换导致的流量中断的时间。
另外,上述实施例中的第一转发板11和第二转发板12可以是至少具有转发功能的板体,并且,第一转发板11和/或第二转发板12还可以进一步集成控制、计算、存储等功能。即,上述的实施例将具有转发功能的板体称作转发板,并不意味着转发板的功能仅限于转发。
当上述实施例中的第一I/O总线21和第二I/O总线22均选用PCI-E总线时,上述的流量中断时间的缩短程度可以更为明显。这是因为,PCI-E总线的一端会在转发板形成PCI-E RC(Root Complex,根复合体)、另一端会在接口板形成PCI-E Endpoint(端点),对PCI-E总线执行物理切换操作,会导致接口板的PCI-E Endpoint分别在不同转发板的PCI-E RC发生热拔出和热插入,并且,在晋升为主用状态的转发板执行的热插入过程,会导致流量中断达到10秒的量级,而如果避免对PCI-E总线的物理切换操作,则可以至少将流量中断降低至纳秒的量级。
为了更好地理解上述实施例的方案基于PCI-E总线的应用,下面以第一I/O总线和第二I/O总线均选用PCI-E总线为例进行说明。
如图3所示,在一个实施例中,网络设备30包括:
第一转发板31,该第一转发板31具有连接第一PCI-E总线41的第一PCI-E RC 411、以及驱动第一PCI-E RC 411的第一CPU 310;其中,在图3中,第一PCI-E RC 411集成于第一转发板31的第一CPU 310,但可以理解的是,第一PCI-E RC 411也可以独立于第一CPU 310,并且,独立于第一CPU 310的第一PCI-E RC 411同样能够被第一CPU 310驱动;
第二转发板32,该第二转发板32具有连接第二PCI-E总线42的第二PCI-E RC 421、以及驱动第二PCI-E RC 421的第二CPU 320;其中,在图3中,第二PCI-E RC 421集成于第二转发板32的第二CPU 320,但可以理解的是,第二PCI-E RC 421也可以独立于第二CPU 320,并且,独立于第二CPU 320的第二PCI-E RC 421同样能够被第二CPU 320驱动;
接口板33,该接口板33具有逻辑装置331和网络接口芯片332,该逻辑装置331通过第一PCI-E总线41连接第一转发板31、并通过第二PCI-E总线42连接第二转发板32,并且,该逻辑装置331包括:
连接第一PCI-E总线41的第一PCI-E Endpoint 412;
连接第二PCI-E总线42的第二PCI-E Endpoint 422;
连接第一PCI-E Endpoint 412的第一接收缓存队列413和第一发送缓存队列414;
连接第二PCI-E Endpoint 422的第二接收缓存队列423和第二发送缓存队列424;
通过网络接口总线43连接网络接口芯片332的网络接口总线控制器430;
将网络接口总线控制器430分别连接第一接收缓存队列413和第二接收缓存队列423的复制驱动器440;
将第一发送缓存队列414和第二发送缓存队424列择一地连接至网络接口总线控制器430的选择切换器450。
请在参见图3的同时结合图4a,当第一转发板31处于主用状态、第二转发板32处于备用状态时:
逻辑芯片331中的复制驱动器440将网络接口芯片332从网络设备30的外部接收到的数据报文400a复制、并存储至第一接收缓存队列413和第二接收缓存队列423中;
第一PCI-E Endpoint 412读取第一接收缓存队列413、并通过第一PCI-E总线41向第一转发板31发送第一上行数据报文流811、以供第一CPU 310处理,第二PCI-E Endpoint422读取第二接收缓存队列423、并通过第二PCI-E总线42向第二转发板32发送第二上行数据报文流812、以供第二CPU 320处理;
第一PCI-E Endpoint 412还通过第一PCI-E总线41从第一转发板31接收经第一CPU 310处理后的第一下行数据报文流821、并填入第一发送缓存队列414,第二PCI-EEndpoint 412还通过第二PCI-E总线42从第二转发板32接收经第二CPU 320处理后的第二下行数据报文流822、并填入第二发送缓存队列424;
并且,选择切换器450将第一发送缓存队列414连接至网络接口总线控制器430、并将第二发送缓存队424与网络接口总线控制器430断开,使缓存在第一发送缓存队列414中的第一下行数据报文流821可以被网络接口总线控制器430读取、并通过网络接口总线43向网络接口芯片332发送,从而,网络接口芯片332在网络设备40的出方向上发出的数据报文400b来自第一下行数据报文流821。
请在参见图3的同时结合图4b,当第一转发板31处于备用状态、第二转发板32处于主用状态时:
逻辑芯片331中的复制驱动器440将网络接口芯片332从网络设备30的外部接收到的数据报文400a复制、并存储至第一接收缓存队列413和第二接收缓存队列423中;
第一PCI-E Endpoint 412读取第一接收缓存队列413、并通过第一PCI-E总线41向第一转发板31发送第一上行数据报文流811、以供第一CPU 310处理,第二PCI-E Endpoint422读取第二接收缓存队列423、并通过第二PCI-E总线42向第二转发板32发送第二上行数据报文流812、以供第二CPU 320处理;
第一PCI-E Endpoint 412还通过第一PCI-E总线41从第一转发板31接收经第一CPU 310处理后的第一下行数据报文流821、并填入第一发送缓存队列414,第二PCI-EEndpoint 412还通过第二PCI-E总线42从第二转发板32接收经第二CPU 320处理后的第二下行数据报文流822、并填入第二发送缓存队列424;
并且,选择切换器450将第一发送缓存队列414与网络接口总线控制器430断开、并将第二发送缓存队424连接至网络接口总线控制器430,使缓存在第二发送缓存队列424中的第二下行数据报文流822可以被网络接口总线控制器430读取、并通过网络接口总线43向网络接口芯片332发送,从而,网络接口芯片332在网络设备40的出方向上发出的数据报文400b来自第二数据报文流420。
在网络设备30上电启动时,主用转发板对接口板13通过板级初始化过程进行板级的初始化配置,例如板卡上电、解复位、板卡识别等。
在板级初始化过程之后,进行PCI-E配置,包括第一PCI-E Endpoint 412、第二PCI-E Endpoint 422、第一接收缓存队列413和第一发送缓存队列414、第二接收缓存队列423和第二发送缓存队列424将被配置,可以是PCI-E协议的Endpoint Function(端点功能)配置,Endpoint Function配置可以通过板级初始化过程之后的PCI-E初始化过程实现。
对于被第一PCI-E总线41独占的第一PCI-E Endpoint 412、以及第一接收缓存队列413和第一发送缓存队列414,可以由第一CPU 310通过驱动第一PCI-E总线41对端的第一PCI-E RC 411配置;例如,第一接收缓存队列413和第一发送缓存队列414可以映射在第一PCI-E Endpoint 412的预定空间内,第一PCI-E RC 411在第一CPU 310的驱动下配置第一PCI-E Endpoint 412,即可实现对第一PCI-E Endpoint 412、以及第一接收缓存队列413和第一发送缓存队列414的配置;
对于被第二PCI-E总线42独占的第二PCI-E Endpoint 422、以及第二接收缓存队列423和第二发送缓存队列424,可以由第二CPU 320通过驱动第二PCI-E总线42对端的第二PCI-E RC 421配置;例如,第二接收缓存队列423和第二发送缓存队列424可以映射在第二PCI-E Endpoint 422的预定空间内,第二PCI-E RC 421在第二CPU 320的驱动下配置第二PCI-E Endpoint 422,即可实现对第二PCI-E Endpoint 422、以及第二接收缓存队列423和第二发送缓存队列424的配置;
在PCI-E初始化配置过程之后,对网络接口总线控制器430和网络接口芯片332进行网络接口配置,网络接口配置可以包括例如自协商设置、双工或半双工配置、百兆或千兆配置等链路层配置。
对于被第一PCI-E总线41和第二PCI-E总线42共用的网络接口总线控制器430和网络接口芯片332,可以由主用状态的转发板的PCI-E RC配置,即,若第一转发板31处于主用状态,则网络接口总线控制器430和网络接口芯片332可以由第一CPU 310通过驱动第一PCI-E RC 411配置,若第二转发板32处于主用状态,则网络接口总线控制器430和网络接口芯片332可以由第二CPU 320通过驱动第二PCI-E RC 421配置。
另外,为了实现对第一转发板31和第二转发板32的主备状态识别、以及上述的板级初始化配置和网络接口配置,逻辑装置331可以进一步包括:
状态识别模块510,连接第一转发板31的第一CPU 310的控制管脚511以及第二转发板32的第二CPU 320的控制管脚512,用于通过检测控制管脚511和512识别并记录第一转发板31和第二转发板32的主备状态,以供选择切换器450识别;
板级配置模块520,通过第一管理总线521连接第一转发板31的第一CPU 310、通过第二管理总线522连接第二转发板32的第二CPU 320;并且,板级配置模块520可以通过状态识别模块510识别第一转发板31和第二转发板32的主备状态;在网络设备的上电启动时,若识别出第一转发板31处于主用状态,则板级配置模块通520过第一管理总线521从第一转发板31的第一CPU 310获取对接口板33的板级初始化配置,若识别出第二转发板32处于主用状态,则板级配置模块520通过第二管理总线522从第二转发板32的第二CPU 320获取对接口板33的板级初始化配置;
网络接口配置模块530,可以通过状态识别模块510识别第一转发板31和第二转发板32的主备状态;若识别出第一转发板31处于主用状态,则网络接口配置模块530通过第一PCI-E Endpoint 412从第一PCI-E RC 411接收第一CPU 310对网络接口总线控制器430和网络接口芯片332的初始化配置,若识别出第二转发板32处于主用状态,则网络接口配置模块530通过第二PCI-E Endpoint 422从第二PCI-E RC 421接收第二CPU 320对网络接口总线控制器430和网络接口芯片332的初始化配置;以及,网络接口配置模块530在完成对网络接口总线控制器430的初始化配置后,驱动网络接口总线控制器430通过网络接口总线43配置网络接口芯片332。
除了上述实施例中的网络设备,后续实施例还提供了一种用于网络设备中的报文转发方法。应用该报文转发方法的网络设备可以包括具有网络接口芯片的接口板、通过第一I/O总线连接接口板的第一转发板、以及通过第二I/O总线连接接口板的第二转发板。
并且,如图6所示,该报文转发方法包括应用在接口板的如下步骤:
S61,将网络接口芯片从网络设备的外部接收到的数据报文形成通过第一I/O总线发送至第一转发板的第一上行数据报文流、以及通过第二I/O总线发送至第二转发板交互的第二上行数据报文流;
S62,根据第一转发板和第二转发板的主备状态,将通过第一I/O总线接收的第一转发板处理后的第一下行数据报文流和通过第二I/O总线接收的第二转发板处理后的第二下行数据报文流通过网络接口总线与网络接口芯片择一地导通。
在应用该报文转发方法的网络设备中,若第一I/O总线为第一PCI-E总线、第二I/O总线为第二PCI-E总线,则:
第一转发板可以具有连接第一PCI-E总线的第一PCI-E RC、以及驱动第一PCI-ERC的第一CPU;
第二转发板可以具有连接第二PCI-E总线的第二PCI-E RC、以及驱动第二PCI-ERC的第二CPU;
接口板具有连接第一PCI-E总线的第一PCI-E Endpoint和连接第二PCI-E总线的第二PCI-E Endpoint、连接第一PCI-E Endpoint的第一接收缓存队列和第一发送缓存队列、连接第二PCI-E Endpoint的第二接收缓存队列和第二发送缓存队列、以及通过网络接口总线连接网络接口芯片的网络接口总线控制器。
相应地,该报文转发方法将网络接口总线控制器从网络接口芯片接收到的数据报文复制、并分别填充至第一接收缓存队列和第二接收缓存队列,以利用第一接收缓存队列形成第一上行数据报文流、利用第二接收缓存队列形成第二上行数据报文流;
并且,该报文转发方法还可以将第一发送缓存队列和第二发送缓存队列择一地与网络接口总线控制器导通,以使第一下行数据报文流和第二下行数据报文流通过网络接口总线与网络接口芯片择一地导通。
另外,上述实施例中的报文转发方法还可以实现网络设备的接口板的初始化过程,包括板级初始化配置、PCI-E初始化配置以及网络接口配置。
如图7所示,以第一转发板在网络设备上电启动后的初始化过程中处于主用状态、第二转发板在网络设备上电起动后的初始化过程中处于备用状态为例,该初始化过程由第一转发板发起初始化流程、并包括:
S711,第一转发板对接口板进行板级初始化配置、并在板级初始化配置完成后通知第二转发板开始PCI-E初始化配置;
S712,第一转发板对接口板中的第一PCI-E Endpoint以及第一接收缓存队列和第一发送缓存队列进行PCI-E初始化配置,同时,第二转发板对接口板中的第二PCI-EEndpoint以及第二接收缓存队列和第二发送缓存队列进行PCI-E初始化配置;
S713,第一转发板对接口板的网络接口总线控制器和网络接口芯片进行网络接口配置。
上述流程中由第一转发板和第二转发板执行的操作,可以理解为分别由第一CPU和第二CPU实现。同时,接口板可以通过第一转发板的第一CPU的控制管脚和第二转发板的第二CPU的控制管脚识别第一转发板和第二转发板的主备状态,
为实现如图7所示的初始化过程中的板级初始化配置,该报文转发方法可以进一步从主用状态的第一或第二转发板的第一或第二PCI-E RC接收第一CPU或第二CPU对接口板的板级初始化配置。
其中,接口板可以进一步通过第一管理总线连接第一转发板的第一CPU、进一步通过第二管理总线连接第二转发板的第二CPU,相应地,该报文转发方法进一步包括:
若第一转发板处于主用状态,则通过第一管理总线从第一转发板的第一CPU获取对接口板的板级初始化配置;
若第二转发板处于主用状态,则通过第二管理总线从第二转发板的第二CPU获取对接口板的板级初始化配置。
对于如图7所示的PCI-E初始化配置可以包括:
第一PCI-E Endpoint、第一接收缓存队列以及第一发送缓存队列可以由第一CPU通过驱动第一PCI-E RC配置;
第二PCI-E Endpoint、第二接收缓存队列以及第二发送缓存队列可以由第二CPU通过驱动第二PCI-E RC配置;
对于网络接口接口配置可以包括:当第一转发板为主用转发板时,从第一PCI-E根复合体接收第一CPU对网络接口总线控制器和网络接口芯片的初始化配置;当第二转发板为主用转发板时,从第二PCI-E根复合体接收第二CPU对网络接口总线控制器和网络接口芯片的初始化配置。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。

Claims (12)

1.一种网络设备,其特征在于,包括:
第一转发板,该第一转发板具有连接第一PCI-E总线的第一PCI-E根复合体和驱动第一PCI-E根复合体的第一CPU;
第二转发板,该第二转发板具有连接第二PCI-E总线的第二PCI-E根复合体和驱动第二PCI-E根复合体的第二CPU;
接口板,该接口板具有逻辑装置和网络接口芯片,该逻辑装置通过第一PCI-E总线连接第一转发板、通过第二PCI-E总线连接第二转发板、以及通过网络接口总线连接网络接口芯片;
其中,该逻辑装置包括:
连接第一PCI-E总线的第一PCI-E端点;
连接第二PCI-E总线的第二PCI-E端点;
连接第一PCI-E端点的第一接收缓存队列和第一发送缓存队列;
连接第二PCI-E端点的第二接收缓存队列和第二发送缓存队列;
复制驱动器,用于利用第一接收缓存队列将网络接口芯片从网络设备的外部接收到的数据报文形成通过第一PCI-E总线发送至第一转发板的第一上行数据报文流、以及利用第二接收缓存队列将网络接口芯片从网络设备的外部接收到的数据报文形成通过第二PCI-E总线发送至第二转发板的第二上行数据报文流;
选择切换器,用于根据第一转发板和第二转发板的主备状态,使通过第一PCI-E总线接收的第一转发板处理后的第一下行数据报文流和通过第二PCI-E总线接收的第二转发板处理后的第二下行数据报文流通过网络接口总线与网络接口芯片择一地导通。
2.根据权利要求1所述的网络设备,其特征在于,逻辑装置进一步包括:
通过网络接口总线连接网络接口芯片的网络接口总线控制器;
复制驱动器将网络接口总线控制器分别连接第一接收缓存队列和第二接收缓存队列;
选择切换器将第一发送缓存队列和第二发送缓存队列择一地连接至网络接口总线控制器。
3.根据权利要求2所述的网络设备,其特征在于,该逻辑装置进一步包括:
第一PCI-E端点、第一接收缓存队列以及第一发送缓存队列在网络设备上电启动时的PCI-E初始化过程中由第一CPU通过驱动第一PCI-E根复合体配置;
第二PCI-E端点、第二接收缓存队列以及第二发送缓存队列在网络设备上电启动时的PCI-E初始化过程中由第二CPU通过驱动第二PCI-E根复合体配置。
4.根据权利要求2所述的网络设备,其特征在于,该逻辑装置进一步包括:
状态识别模块,用于通过第一CPU的控制管脚和第二CPU的控制管脚记录第一转发板和第二转发板的主备状态;
选择切换开关,用于根据状态识别模块记录的主备状态,当第一转发板为主用转发板时,将通过第一PCI-E总线接收的第一转发板处理后的第一下行数据报文流通过网络接口总线与网络接口芯片导通,当第二转发板为主用转发板时,将通过第二PCI-E总线接收的第二转发板处理后的第二下行数据报文流通过网络接口总线与网络接口芯片导通。
5.根据权利要求4所述的网络设备,其特征在于,该逻辑装置进一步包括:
网络接口配置模块,用于在网络接口配置过程中,根据状态识别模块记录的主备状态,当第一转发板为主用转发板时,从第一PCI-E根复合体接收第一CPU对网络接口总线控制器和网络接口芯片的初始化配置;当第二转发板为主用转发板时,从第二PCI-E根复合体接收第二CPU对网络接口总线控制器和网络接口芯片的初始化配置。
6.根据权利要求4所述的网络设备,其特征在于,该逻辑装置进一步包括:
板级配置模块,通过第一管理总线连接第一CPU、并通过第二管理总线连接第二CPU,用于在网络设备启动时,根据状态识别模块记录的主备状态,当第一转发板为主用转发板时,通过第一管理总线从第一CPU获取对接口板的初始化配置,当第一转发板为主用转发板时,通过第二管理总线从第二CPU获取对接口板的初始化配置。
7.一种用于网络设备中的报文转发方法,其特征在于,该网络设备包括具有网络接口芯片的接口板、通过第一PCI-E总线连接接口板的第一转发板、以及通过第二PCI-E总线连接接口板的第二转发板,其中:
第一转发板具有连接第一PCI-E总线的第一PCI-E根复合体和驱动第一PCI-E根复合体的第一CPU;
第二转发板具有连接第二PCI-E总线的第二PCI-E根复合体和驱动第二PCI-E根复合体的第二CPU;
接口板具有连接第一PCI-E总线的第一PCI-E端点以及连接第二PCI-E总线的第二PCI-E端点、连接第一PCI-E端点的第一接收缓存队列和第一发送缓存队列、连接第二PCI-E端点的第二接收缓存队列和第二发送缓存队列;
并且,该报文转发方法包括应用在接口板的如下步骤:
将网络接口总线控制器从网络接口芯片接收到的数据报文复制、并分别填充至第一接收缓存队列和第二接收缓存队列;
利用第一接收缓存队列将网络接口芯片从网络设备的外部接收到的数据报文形成通过第一PCI-E总线发送至第一转发板的第一上行数据报文流、以及利用第二接收缓存队列将网络接口芯片从网络设备的外部接收到的数据报文形成通过第二PCI-E总线发送至第二转发板的第二上行数据报文流;
根据第一转发板和第二转发板的主备状态,将通过第一PCI-E总线接收的第一转发板处理后的第一下行数据报文流和通过第二PCI-E总线接收的第二转发板处理后的第二下行数据报文流通过网络接口总线与网络接口芯片择一地导通。
8.根据权利要求7所述的报文转发方法,其特征在于,接口板进一步具有通过网络接口总线连接网络接口芯片的网络接口总线控制器;
该报文转发方法还包括:将第一发送缓存队列和第二发送缓存队列择一地与网络接口总线控制器导通,以使第一下行数据报文流和第二下行数据报文流通过网络接口总线与网络接口芯片择一地导通。
9.根据权利要求8所述的报文转发方法,其特征在于,在网络设备上电启动后的PCI-E初始化过程中,该报文转发方法进一步包括:
第一PCI-E端点、第一接收缓存队列以及第一发送缓存队列由第一CPU通过驱动第一PCI-E根复合体配置;
第二PCI-E端点、第二接收缓存队列以及第二发送缓存队列由第二CPU通过驱动第二PCI-E根复合体配置。
10.根据权利要求8所述的报文转发方法,其特征在于,该报文转发方法进一步包括:
通过第一CPU的控制管脚和第二CPU的控制管脚识别第一转发板和第二转发板的主备状态,当第一转发板为主用转发板时,将通过第一PCI-E总线接收的第一转发板处理后的第一下行数据报文流通过网络接口总线与网络接口芯片导通,当第二转发板为主用转发板时,将通过第二PCI-E总线接收的第二转发板处理后的第二下行数据报文流通过网络接口总线与网络接口芯片导通。
11.根据权利要求10所述的报文转发方法,其特征在于,在网络接口配置过程中,该报文转发方法进一步包括:
当第一转发板为主用转发板时,从第一PCI-E根复合体接收第一CPU对网络接口总线控制器和网络接口芯片的初始化配置;当第二转发板为主用转发板时,从第二PCI-E根复合体接收第二CPU对网络接口总线控制器和网络接口芯片的初始化配置。
12.根据权利要求10所述的报文转发方法,其特征在于,在网络设备启动时,该报文转发方法进一步包括:
当第一转发板为主用转发板时,通过第一管理总线从第一CPU获取对接口板的初始化配置,当第一转发板为主用转发板时,通过第二管理总线从第二CPU获取对接口板的初始化配置。
CN201510524605.5A 2015-08-25 2015-08-25 网络设备和用于网络设备中的报文转发方法 Active CN106487721B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201510524605.5A CN106487721B (zh) 2015-08-25 2015-08-25 网络设备和用于网络设备中的报文转发方法
JP2018528374A JP6550192B2 (ja) 2015-08-25 2016-08-25 ネットワーク機器
US15/753,471 US10432557B2 (en) 2015-08-25 2016-08-25 Network device
EP16838575.5A EP3343853B1 (en) 2015-08-25 2016-08-25 Network device
PCT/CN2016/096633 WO2017032317A1 (zh) 2015-08-25 2016-08-25 网络设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510524605.5A CN106487721B (zh) 2015-08-25 2015-08-25 网络设备和用于网络设备中的报文转发方法

Publications (2)

Publication Number Publication Date
CN106487721A CN106487721A (zh) 2017-03-08
CN106487721B true CN106487721B (zh) 2019-10-08

Family

ID=58099575

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510524605.5A Active CN106487721B (zh) 2015-08-25 2015-08-25 网络设备和用于网络设备中的报文转发方法

Country Status (5)

Country Link
US (1) US10432557B2 (zh)
EP (1) EP3343853B1 (zh)
JP (1) JP6550192B2 (zh)
CN (1) CN106487721B (zh)
WO (1) WO2017032317A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10761939B1 (en) * 2018-12-13 2020-09-01 Amazon Technologies, Inc. Powering-down or rebooting a device in a system fabric
CN109995681B (zh) * 2019-03-07 2021-03-23 盛科网络(苏州)有限公司 一种单芯片实现双主控主备切换的装置及方法
CN109947579B (zh) * 2019-03-22 2021-04-09 中车青岛四方车辆研究所有限公司 轨道车辆通用网络控制器平台及控制方法
DE102020117632B4 (de) * 2020-07-03 2022-03-03 Krohne Messtechnik Gmbh Bussystem für eine Prozessanlage
US11829315B2 (en) 2020-12-16 2023-11-28 Samsung Electronics Co., Ltd. Electronic device including a structure in which an insertable device is insertable and method for operating the same
US11892550B2 (en) 2020-12-22 2024-02-06 Samsung Electronics Co., Ltd. Three-dimensional angle of arrival capability in electronic devices
CN113839816B (zh) * 2021-09-23 2024-01-19 新华三信息安全技术有限公司 一种配线装置及其故障切换方法
CN114709205B (zh) * 2022-06-02 2022-09-09 西安紫光国芯半导体有限公司 一种三维堆叠芯片及其数据处理方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003087832A (ja) * 2001-09-07 2003-03-20 Matsushita Electric Ind Co Ltd デジタル構内交換機とデジタル専用電話機及びデジタル構内交換システム
CN1909559A (zh) * 2006-08-30 2007-02-07 杭州华为三康技术有限公司 基于快速外围组件互连的接口板及其切换主控板的方法
US7382724B1 (en) * 2001-11-21 2008-06-03 Juniper Networks, Inc. Automatic switchover mechanism in a network device
CN104301145A (zh) * 2014-10-20 2015-01-21 杭州华三通信技术有限公司 网络设备及用于网络设备的控制串口配置方法
CN104410502A (zh) * 2014-10-28 2015-03-11 杭州华三通信技术有限公司 网络设备及用于网络设备的接口板上电初始化方法
CN104601490A (zh) * 2015-02-16 2015-05-06 杭州华三通信技术有限公司 网络设备的流控方法和流控装置以及网络设备

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3608534B2 (ja) 2001-07-18 2005-01-12 日本電気株式会社 パケット交換装置
EP1309135B1 (en) * 2001-10-30 2005-03-02 Alcatel Forwarding of IP packets for routing protocols
US6791554B1 (en) * 2001-12-27 2004-09-14 Advanced Micro Devices, Inc. I/O node for a computer system including an integrated graphics engine
US7376760B1 (en) * 2003-02-28 2008-05-20 United Electronic Industries Methods and apparatus to support acquisition of data
CN1540933A (zh) * 2003-04-23 2004-10-27 华为技术有限公司 业务板接口及与双千兆以太网交换平面互连的方法
CN1996993B (zh) * 2006-01-05 2010-08-04 华为技术有限公司 一种提高背板业务总线利用率的方法和系统
CN101977139B (zh) 2010-07-28 2012-09-05 北京星网锐捷网络技术有限公司 路由转发实现装置、方法及交换设备
US8527666B2 (en) * 2011-02-21 2013-09-03 International Business Machines Corporation Accessing a configuration space of a virtual function
JP6007849B2 (ja) 2013-03-28 2016-10-12 日立金属株式会社 ネットワーク中継装置
JP6155500B2 (ja) * 2014-02-12 2017-07-05 APRESIA Systems株式会社 中継装置
MY173962A (en) * 2014-03-19 2020-02-28 Intel Corp Method, apparatus and system for single-ended communication of transaction layer packets
CN104283718B (zh) * 2014-10-27 2018-01-12 新华三技术有限公司 网络设备及用于网络设备的硬件故障诊断方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003087832A (ja) * 2001-09-07 2003-03-20 Matsushita Electric Ind Co Ltd デジタル構内交換機とデジタル専用電話機及びデジタル構内交換システム
US7382724B1 (en) * 2001-11-21 2008-06-03 Juniper Networks, Inc. Automatic switchover mechanism in a network device
CN1909559A (zh) * 2006-08-30 2007-02-07 杭州华为三康技术有限公司 基于快速外围组件互连的接口板及其切换主控板的方法
CN104301145A (zh) * 2014-10-20 2015-01-21 杭州华三通信技术有限公司 网络设备及用于网络设备的控制串口配置方法
CN104410502A (zh) * 2014-10-28 2015-03-11 杭州华三通信技术有限公司 网络设备及用于网络设备的接口板上电初始化方法
CN104601490A (zh) * 2015-02-16 2015-05-06 杭州华三通信技术有限公司 网络设备的流控方法和流控装置以及网络设备

Also Published As

Publication number Publication date
US10432557B2 (en) 2019-10-01
EP3343853B1 (en) 2020-12-16
CN106487721A (zh) 2017-03-08
JP2018523957A (ja) 2018-08-23
US20180241698A1 (en) 2018-08-23
EP3343853A1 (en) 2018-07-04
EP3343853A4 (en) 2018-12-26
WO2017032317A1 (zh) 2017-03-02
JP6550192B2 (ja) 2019-07-24

Similar Documents

Publication Publication Date Title
CN106487721B (zh) 网络设备和用于网络设备中的报文转发方法
KR100968641B1 (ko) 점-대-점 링크 협의 방법, 디바이스, 집적 회로 및 전자시스템
CN104202197B (zh) 设备管理的方法和装置
CN105978750B (zh) 一种实现DisplayPort接口链路训练的方法
JP2016076257A5 (zh)
CN103543961A (zh) 一种基于PCIe的存储扩展系统及存储扩展方法
CN101557379B (zh) 一种pcie接口的链路重组方法和装置
KR101679333B1 (ko) 트랜잭션 계층 패킷의 싱글 엔드형 통신을 위한 방법, 장치 및 시스템
CN109558371A (zh) 管理控制器与微控制器之间的串行连接
CN104618187A (zh) 一种在线测试ncsi网卡功能完整性的方法
US20180210851A1 (en) Apparatus, method, and electronic device for implementing solid-state drive data interaction
CN107211550A (zh) 用于无线机架管理控制器通信的系统和方法
CN107528829A (zh) Bmc芯片、服务器端及其远程监控管理方法
CN103401955B (zh) 一种车辆总线设备地址配置方法及装置
CN103778092A (zh) Usb和sd接口复用电路及复用方法
CN104536853B (zh) 一种保障双控制器存储设备资源连续可用性的装置
CN109697179A (zh) 硬件资源扩充系统及热插入管理装置
CN103970705A (zh) 一种采用冗余对称的可热插拔io箱的多路服务器架构设计
CN108885484A (zh) 远程终端设备、其控制方法、计算机系统和程序
CN104679615A (zh) 总线压力测试系统及其方法
CN103858105B (zh) 连接方法
JP6399105B2 (ja) 情報処理システム、情報処理方法、情報処理装置および制御プログラム
WO2017012459A1 (zh) 系统总线设备响应超时的处理方法、装置及存储介质
CN104656478B (zh) 一种多电源模块的控制电路及控制方法
TWI423638B (zh) 通訊系統、測試裝置、通訊裝置、通訊方法以及測試方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 310052 Binjiang District Changhe Road, Zhejiang, China, No. 466, No.

Applicant after: Xinhua three Technology Co., Ltd.

Address before: 310052 Binjiang District Changhe Road, Zhejiang, China, No. 466, No.

Applicant before: Huasan Communication Technology Co., Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant