CN106486498A - 一种显示面板 - Google Patents

一种显示面板 Download PDF

Info

Publication number
CN106486498A
CN106486498A CN201610900937.3A CN201610900937A CN106486498A CN 106486498 A CN106486498 A CN 106486498A CN 201610900937 A CN201610900937 A CN 201610900937A CN 106486498 A CN106486498 A CN 106486498A
Authority
CN
China
Prior art keywords
display floater
circulus
layer
different layers
dielectric layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610900937.3A
Other languages
English (en)
Other versions
CN106486498B (zh
Inventor
张春倩
陈彩琴
王超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201610900937.3A priority Critical patent/CN106486498B/zh
Publication of CN106486498A publication Critical patent/CN106486498A/zh
Application granted granted Critical
Publication of CN106486498B publication Critical patent/CN106486498B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本发明提供了一种显示面板,该面板包括:将连通显示面板不同层之间的过孔设置为环状结构,并通过该环状结构的过孔来连通显示面板的不同层。本发明可以增加金属间的接触面积,从而减小接触阻抗,有利于省电节能,并且可以减小面板中的信号延迟,有利于面板的显示质量,减少画面显示异常。

Description

一种显示面板
技术领域
本发明属于面板设计技术领域,具体地说,尤其涉及一种显示面板。
背景技术
在显示面板设计过程中,减小面板线路阻抗是一项非常重要的技术。减少面板线路阻抗,有利于省电节能,减小面板中的信号延迟,有利于提高面板的显示质量,减少画面显示异常。
因此,有必要在现有显示面板设计中,进一步减少面板线路阻抗,提高面板的画面显示质量。
发明内容
为解决以上问题,本发明提供了一种显示面板,用以减小线路接触阻抗,省电节能,减小面板中的信号延迟。
根据本发明的一个实施例,提供了一种显示面板,包括:
将连通显示面板不同层之间的过孔设置为环状结构,并通过所述环状结构的过孔来连通显示面板的不同层。
根据本发明的一个实施例,所述环状结构的剖面为矩形环状结构。
根据本发明的一个实施例,所述环状结构的剖面为圆形环状结构。
根据本发明的一个实施例,一个所述过孔具有一个或多个所述环状结构。
根据本发明的一个实施例,所述显示面板上的过孔包括同时具有一个环状结构的过孔和多个环状结构的过孔。
根据本发明的一个实施例,将不同层的重叠位置的环状结构的过孔同心设置。
根据本发明的一个实施例,所述环状结构的边缘设置为波浪形或锯齿形。
根据本发明的一个实施例,所述显示面板的平坦层上的一个过孔设置为具有一个环状结构,所述平坦层上具有一个环状结构的一个过孔对应位置的介电层和钝化层的一个过孔设置为具有多个环状结构。
根据本发明的一个实施例,所述显示面板的平坦层、介电层和钝化层对应位置的一个过孔均设置为具有一个环状结构。
根据本发明的一个实施例,所述显示面板的平坦层、介电层和钝化层的部分环状结构的过孔的边缘设置为波浪形或锯齿形。
本发明的有益效果:
本发明通过将不同层间的过孔设计为环状结构,增加了金属间的接触面积,减小了线路接触阻抗,有利于省电节能。并且,本发明可以减小面板中的信号延迟,有利于提高面板的显示质量,减少画面显示异常。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍:
图1是现有技术中一种过孔设计方案;
图2a是现有技术中另外一种过孔设计方案;
图2b是对应图2a的剖面结构示意图;
图3是根据本发明的第一个实施例的环状结构的过孔示意图;
图4是根据本发明的第二个实施例的环状结构的过孔示意图;
图5是根据本发明的第三个实施例的环状结构的过孔示意图;
图6是根据本发明的第四个实施例的环状结构的过孔示意图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
如图1所示为现有技术中显示面板上一种盒组测试引线焊接衬垫中的过孔设计平面图,其包括设置于栅绝缘层11上的介质层ILD过孔12、平坦层PLN过孔13和钝化层PV过孔14。其中,介质层ILD过孔12和钝化层PV过孔14设计为较小的孔连续分布。这种设计通过增加过孔的数量来提高过孔接触面积,但是该种过孔的锥度角较大,容易造成金属在爬坡部分断开,导致线路接触不良。
如图2所示为现有技术中显示面板的另外一种盒组测试引线焊接衬垫中的过孔设计。如图2a所示,该显示面板包括设置于栅绝缘层11上的介质层ILD过孔12、平坦层PLN过孔13和钝化层PV过孔14。其中,图2a中所示面板及各过孔的剖面结构如图2b所示,其包括设置于栅绝缘层11上的介质层ILD以及该介质层ILD上的过孔12、平坦层PLN以及该平坦层PLN上的过孔13和钝化层PV以及该钝化层PV上的过孔14,还包括设置于裸露的栅绝缘层11和介质层ILD上的栅极层15、连通栅极层15和ITO电极层17的金属层16。在该设计中,过孔均为整体挖孔设计。这种设计方式使得底部金属的接触面积增大,避免了金属断开的风险,但由于金属的接触面积太大,不利于减小接触阻抗。
因此,本发明提供了一种通过改变阵列测试引线焊接衬垫、盒组测试引线焊接衬垫以及IC焊接衬垫、柔性线路板FPC焊接衬垫中的过孔形状,从而增加金属间的接触面积,减小线路接触阻抗的显示面板。
该显示面板包括将连通显示面板不同层之间的过孔设置为环状结构,并通过环状结构结构的过孔连通显示面板的不同层。具体的,如图3所示,以平坦层PLN上的过孔13以及图2b对应的层级结构为例进行说明。该平坦层PLN上的过孔13为环状结构,通过该环状结构的过孔连通显示面板的ITO电极层17和金属层16。这样,相对于图1的小孔连通方式(由于小孔内径很小,容易发生断路,导致无法连通),可以增加ITO电极层17和栅极层15(即栅极层15中对应源极及漏极区域的接触面积),从而减小线路接触阻抗,减小面板的信号延迟。同时,相对于图1的小孔连通方式,达到相同的连通阻抗效果需要的环状结构过孔的剖面过孔面积可以减少,从而使得该环状结构的过孔内径减少,占据的显示面板面积减小,因而本发明的环状过孔结构可以用于窄边框设置,有利于减小面板的边框设计。
在图3所示的实施例中,该环状结构的过孔的剖面设置为矩形。当然,该环状结构过孔的剖面也可以设置为圆形或其他任意不规则形状。通过在该环形结构的过孔中灌注导电材料,可以连通不同导电层。
在本发明的一个实施例中,一个过孔具有一个环状结构。具体的,如图3所示,可以将平坦层PLN上的一个过孔13设置为一个较大的矩形环状结构。
在本发明的一个实施例中,一个过孔具有为多个环状结构。具体的,如图4所示,可以将介质层ILD上的一个过孔12和钝化层PV上的一个过孔14设计为多个环状结构,各个环状结构均用于连通对应的导电层。这样,相对于图1可以增加不同导电层间的金属接触面积;相对于图2a,可以减少线路接触阻抗。
并且,如图3所示,在将一个过孔设置为具有多个环状结构时,各个环状结构在该过孔位置均匀排列,这样有利于不同层间金属均匀接触,减少接触阻抗。
在本发明的一个实施例中,该显示面板上的过孔包括同时具有一个环状结构的过孔和多个环状结构的过孔。具体的,如图4所示,平坦层PLN上的过孔13设置为具有一个较大的矩形环状结构,介电层ILD上的一个过孔12和钝化层PV上的一个过孔14设计为具有多个较小的环状结构。
在本发明的一个实施例中,将不同层的重叠的环状结构的过孔同心设置。具体的,如图5所示,在平坦层PLN、介电层ILD和、钝化层PV各均有一个环状结构的过孔时,三个层的各过孔在显示面板上重叠设置,并且将各孔设置为一个过孔具有一个环状结构,各环状结构的过孔同心设置。当然,在平坦层PLN、介电层ILD和、钝化层PV各具有有多个环状结构的过孔时,不同层间的过孔也可同心设置。
在本发明的一个实施例中,环状结构的边缘设置为波浪形或锯齿形。具体的,如图6所示,可以将环形结构过孔的边缘设置为波浪形,可以进一步增加不同层间金属的接触面积,减小线路接触阻抗。当然,该环状结构的边缘也可以设置为其他可以增加金属接触面积的形状。
在本发明的一个实施例中,该显示面板的平坦层上的一个过孔设置为具有一个环状结构,该平坦层上具有一个环状结构的一个过孔对应位置的介电层和钝化层的一个过孔设置为具有多个环状结构。具体的,如图4所示,平坦层PLN上设置具有一个环状结构的过孔13,该平坦层PLN上的该过孔13对应位置的介电层ILD设置具有多个环状结构的过孔12以及对应过孔13对应位置的钝化层PV上设置具有多个环状结构的过孔14。
在本发明的一个实施例中,该显示面板的平坦层、介电层和钝化层对应位置的一个过孔均设置为具有一个环状结构。具体的,如图5所示。
在本发明的一个实施例中,该显示面板的平坦层、介电层和钝化层的部分环状结构的过孔的边缘设置为波浪形或锯齿形。具体的,如图6所示,在图5所示过孔结构的基础上,将部分环状结构的过孔的边缘设置为波浪形(如将平坦层PLN上的环状结构的过孔13和钝化层PV上的环状结构的过孔14的边缘均设置为波浪形,介电层ILD上的环状结构的过孔12的边缘设置为普通的直线形),可以进一步增加不同层之间的金属接触面积。
虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (10)

1.一种显示面板,包括:
将连通显示面板不同层之间的过孔设置为环状结构,并通过所述环状结构的过孔来连通显示面板的不同层。
2.根据权利要求1所述的显示面板,其特征在于,所述环状结构的剖面为矩形环状结构。
3.根据权利要求1所述的显示面板,其特征在于,所述环状结构的剖面为圆形环状结构。
4.根据权利要求2或3所述的显示面板,其特征在于,一个所述过孔具有一个或多个所述环状结构。
5.根据权利要求4所述的显示面板,其特征在于,所述显示面板上的过孔包括同时具有一个环状结构的过孔和多个环状结构的过孔。
6.根据权利要求4所述的显示面板,其特征在于,将不同层的重叠位置的环状结构的过孔同心设置。
7.根据权利要求1所述的显示面板,其特征在于,所述环状结构的边缘设置为波浪形或锯齿形。
8.根据权利要求5所述的显示面板,其特征在于,所述显示面板的平坦层上的一个过孔设置为具有一个环状结构,所述平坦层上具有一个环状结构的一个过孔对应位置的介电层和钝化层的一个过孔设置为具有多个环状结构。
9.根据权利要求6所述的显示面板,其特征在于,所述显示面板的平坦层、介电层和钝化层对应位置的一个过孔均设置为具有一个环状结构。
10.根据权利要求9所述的显示面板,其特征在于,所述显示面板的平坦层、介电层和钝化层的部分环状结构的过孔的边缘设置为波浪形或锯齿形。
CN201610900937.3A 2016-10-14 2016-10-14 一种显示面板 Active CN106486498B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610900937.3A CN106486498B (zh) 2016-10-14 2016-10-14 一种显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610900937.3A CN106486498B (zh) 2016-10-14 2016-10-14 一种显示面板

Publications (2)

Publication Number Publication Date
CN106486498A true CN106486498A (zh) 2017-03-08
CN106486498B CN106486498B (zh) 2019-09-10

Family

ID=58269550

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610900937.3A Active CN106486498B (zh) 2016-10-14 2016-10-14 一种显示面板

Country Status (1)

Country Link
CN (1) CN106486498B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108198826A (zh) * 2018-01-24 2018-06-22 京东方科技集团股份有限公司 阵列基板及其制作方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1482567A9 (en) * 2002-03-05 2005-11-02 Rohm Co., Ltd. Light-emitting device comprising led chip and method for manufacturing this device
CN103531096A (zh) * 2013-10-17 2014-01-22 京东方科技集团股份有限公司 显示基板及其制作方法、显示面板和显示装置
CN104483793A (zh) * 2014-12-30 2015-04-01 深圳市华星光电技术有限公司 Tft-lcd像素结构及其制作方法
CN104681629A (zh) * 2015-03-18 2015-06-03 京东方科技集团股份有限公司 薄膜晶体管、阵列基板及其各自的制备方法、显示装置
KR20150066058A (ko) * 2013-12-06 2015-06-16 삼성디스플레이 주식회사 표시장치 및 그 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1482567A9 (en) * 2002-03-05 2005-11-02 Rohm Co., Ltd. Light-emitting device comprising led chip and method for manufacturing this device
CN103531096A (zh) * 2013-10-17 2014-01-22 京东方科技集团股份有限公司 显示基板及其制作方法、显示面板和显示装置
KR20150066058A (ko) * 2013-12-06 2015-06-16 삼성디스플레이 주식회사 표시장치 및 그 제조방법
CN104483793A (zh) * 2014-12-30 2015-04-01 深圳市华星光电技术有限公司 Tft-lcd像素结构及其制作方法
CN104681629A (zh) * 2015-03-18 2015-06-03 京东方科技集团股份有限公司 薄膜晶体管、阵列基板及其各自的制备方法、显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108198826A (zh) * 2018-01-24 2018-06-22 京东方科技集团股份有限公司 阵列基板及其制作方法

Also Published As

Publication number Publication date
CN106486498B (zh) 2019-09-10

Similar Documents

Publication Publication Date Title
CN104465675B (zh) 薄膜晶体管阵列基板、液晶面板以及液晶显示器
CN104868058B (zh) 一种显示面板、显示装置和显示面板母板
US9933664B2 (en) Display panel and encapsulation method thereof, and liquid crystal display device
CN104698702B (zh) 一种阵列基板、显示装置以及驱动方法
CN105679795B (zh) 显示面板及显示装置
CN104731412B (zh) 阵列基板、显示面板及显示装置
CN103293750B (zh) 一种内嵌式触摸屏彩膜基板及其制造方法
US7352427B2 (en) Display device
CN108874256A (zh) 显示面板和显示装置
CN202159214U (zh) 阵列基板和液晶显示器
CN103399665A (zh) 阵列基板及其制造方法、触摸屏和显示装置
TWI405989B (zh) 液晶顯示裝置之自動驗證設備及方法
CN105093606B (zh) 阵列基板、液晶显示面板和液晶显示装置
CN103984145B (zh) 一种内嵌式触摸屏彩膜基板及其制造方法
CN103472600B (zh) 线路基板及包含其的显示面板
CN104932128A (zh) 一种阵列基板、显示装置、维修方法及制作方法
CN107065363A (zh) 一种阵列基板及其制作方法
CN105319792A (zh) 阵列基板及液晶显示面板
CN103698948A (zh) 一种液晶面板及液晶显示器
CN103439844B (zh) 阵列基板、显示装置及制作阵列基板的方法
CN210294739U (zh) 一种显示面板和显示装置
CN106486498A (zh) 一种显示面板
CN202794782U (zh) 一种交替布线的接触端子对
CN107065237A (zh) 一种显示面板制程
CN105974689A (zh) 一种阵列基板及其制备方法、液晶显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant