CN106291148A - 测试电路及其测试方法 - Google Patents

测试电路及其测试方法 Download PDF

Info

Publication number
CN106291148A
CN106291148A CN201510260019.4A CN201510260019A CN106291148A CN 106291148 A CN106291148 A CN 106291148A CN 201510260019 A CN201510260019 A CN 201510260019A CN 106291148 A CN106291148 A CN 106291148A
Authority
CN
China
Prior art keywords
ring oscillator
counting
signal
reference clock
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510260019.4A
Other languages
English (en)
Inventor
李智
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Manufacturing International Shanghai Corp
Original Assignee
Semiconductor Manufacturing International Shanghai Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Manufacturing International Shanghai Corp filed Critical Semiconductor Manufacturing International Shanghai Corp
Priority to CN201510260019.4A priority Critical patent/CN106291148A/zh
Publication of CN106291148A publication Critical patent/CN106291148A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本申请公开了一种测试电路及其测试方法。其中,该测试电路包括:D型触发器,用于接收第一使能信号和参考时钟信号,并根据第一使能信号和参考时钟信号生成第二使能信号;环形振荡器,与D型触发器的输出端相连接,用于根据第二使能信号输出振荡信号;计数单元,与环形振荡器的输出端相连接,用于对环形振荡器的输出频率进行计数。本申请解决了现有技术中在监测工艺的波动时效率低、占用体积大的技术问题。

Description

测试电路及其测试方法
技术领域
本申请涉及电路领域,具体而言,涉及一种测试电路及其测试方法。
背景技术
在28nm以下的电子制造工艺中,工艺变化高度影响IC制造的成品率和产品性能。现有的监测制造工艺的波动通常是在器件外部添加监测设备,但是这样就增加了器件的体积,并且监测的频率并不准确且效率比较低。
针对上述的问题,目前尚未提出有效的解决方案。
发明内容
本申请实施例提供了一种测试电路及其测试方法,以至少解决现有技术中在监测工艺的波动时效率低、占用体积大的技术问题。
根据本申请实施例的一个方面,提供了一种测试电路,包括:D型触发器,用于接收第一使能信号和参考时钟信号,并根据所述第一使能信号和所述参考时钟信号生成第二使能信号;环形振荡器,与所述D型触发器的输出端相连接,用于根据所述第二使能信号输出振荡信号;计数单元,与所述环形振荡器的输出端相连接,用于对所述环形振荡器的输出频率进行计数。
进一步地,上述计数单元为二进制计数器。
进一步地,上述计数单元包括:D型触发器,信号输入端连接上述环形振荡器的输出端,用于接收上述振荡信号;反相器,输入端与上述D型触发器的输出端相连接,输出端与上述D型触发器的D端相连接。
进一步地,上述计数单元包括n个依次首尾相连的计数器,第n-1个计数器中D型触发器的输出端与第n个上述D型触发器的信号输入端相连接,其中,n个上述计数器的RN端相连接。
进一步地,n个上述计数器输出n位二进制编码。
进一步地,上述环形振荡器包括多个依次首位相连的反相器,在上述环形振荡器的输出端还设置有与非门,其中,上述与非门的一个输入端与末端反相器的输出端相连接,另外一个输入端用于接收上述D型触发器生成的第二使能信号。
根据本申请实施例的另一方面,还提供了一种测试电路的测试方法,包括:在触发器接收的参考时钟信号的触发沿到来时,控制环形振荡器的开始振荡或者停止振荡;在上述环形振荡器开始振荡时,控制计数器开始计数,在上述环形振荡器停止振荡时,控制上述计数器停止计数;输出上述开始计数到上述停止计数之间上述计数器的计数结果。
进一步地,在触发器接收的参考时钟信号的触发沿到来时,控制环形振荡器的开始振荡或者停止振荡包括:在触发器接收的参考时钟信号的上升沿到来时,控制环形振荡器的开始振荡或者停止振荡;或者在触发器接收的参考时钟信号的下降沿到来时,控制环形振荡器的开始振荡或者停止振荡。
进一步地,在触发器接收的参考时钟信号的上升沿到来时,控制环形振荡器的开始振荡或者停止振荡包括:在上述触发器的参考时钟信号的触发沿到来,且上述触发器的第一使能信号处于高电平时,控制上述环形振荡器开始震荡;在上述触发器的参考时钟信号的触发沿到来,且上述触发器的第一使能信号处于低电平时,控制上述环形振荡器停止振荡。
进一步地,输出从上述开始计数到上述停止计数之间上述计数器的计数结果包括:计算上述开始计数的时刻至上述停止计数时刻之间上述环形振荡器的计数个数;将上述计数个数转换为二进制编码输出。
在本申请实施例中,采用D型触发器用于接收第一使能信号和参考时钟信号,并根据第一使能信号和参考时钟信号生成第二使能信号;环形振荡器与D型触发器的输出端相连接,用于根据第二使能信号输出振荡信号;计数单元与环形振荡器的输出端相连接,用于对环形振荡器的输出频率进行计数,通过计数单元对环形振荡器输出的振荡频率进行计数,该测试电路可以直接与JTAG控制器连接进行测试,而不需要额外的测试电路。同时,与JTAG扫描程序相结合还能提高测试效率,达到了提高测试效率但是不增加器件面积的效果,进而解决了现有技术中在监测工艺的波动时效率低、占用体积大的技术问题。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1是根据本申请实施例的一种测试电路的示意图;
图2是根据本申请实施例的一种可选的计数单元的示意图;
图3是根据本申请实施例的环形振荡器的示意图;
图4是根据本申请实施例的D型触发器的示意图;
图5是根据本申请实施例的测试电路的测试方法的流程图;以及
图6是根据本申请实施例的多个时钟的波形图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
为了便于描述,在这里可以使用空间相对术语,如“在……之上”、“在……上方”、“在……上表面”、“上面的”等,用来描述如在图中所示的一个器件或特征与其他器件或特征的空间位置关系。应当理解的是,空间相对术语旨在包含除了器件在图中所描述的方位之外的在使用或操作中的不同方位。例如,如果附图中的器件被倒置,则描述为“在其他器件或构造上方”或“在其他器件或构造之上”的器件之后将被定位为“在其他器件或构造下方”或“在其他器件或构造之下”。因而,示例性术语“在……上方”可以包括“在……上方”和“在……下方”两种方位。该器件也可以其他不同方式定位(旋转90度或处于其他方位),并且对这里所使用的空间相对描述作出相应解释。
本申请实施例提供了一种测试电路。如图1所示,该测试电路包括D型触发器10、环形振荡器20和计数单元30。该测试电路可以通过计数单元30将环形振荡器20的振荡信号转换为数字信号进行输出,并且在D型触发器输入有参考时钟信号,在参考时钟信号的一个时钟周期内对环形振荡器的输出频率进行计数。具体地,D型触发器10用于接收第一使能信号和参考时钟信号,并根据第一使能信号和参考时钟信号生成第二使能信号;环形振荡器20与D型触发器10的输出端相连接,用于根据第二使能信号输出振荡信号;计数单元30与环形振荡器20的输出端相连接,用于对环形振荡器20的输出频率进行计数。
D型触发器10根据接收到的第一使能信号和参考时钟信号生成的第二使能信号能够控制环形振荡器的振荡。当第一个第二使能信号的触发沿到达环形振荡器20后,控制环形振荡器20开始振荡并输出振荡频率,此时计数单元30开始对环形振荡器20的输出频率进行计数;当下一个第二使能信号的触发沿到达环形振荡器20后,控制环形振荡器20停止振荡,此时计数单元30不再有振荡频率的输入,停止对振荡信号的计数,则从计数单元30开始计数到停止计数之间的时间内计数单元30输出的数字则为环形振荡器的频率。
本实施例通过计数单元对环形振荡器输出的振荡频率进行计数,利用计数单元的技术结果与工艺仿真的目标值进行比较,从而达到监视工艺的波动的目的。该测试电路可以直接与JTAG控制器连接进行测试,而不需要额外的测试电路。同时,与JTAG扫描程序相结合还能提高测试效率,达到了提高测试效率但是不增加器件面积的效果。
优选地,为了增加输出的振荡频率的可读性,计数单元30为二进制计数器,将环形振荡器的振荡频率转换为二进制编码输出。
如图2所示,计数单元30包括n个依次首尾相连的计数器,第n-1个计数器中D型触发器的输出端与第n个D型触发器的信号输入端相连接,其中,n个计数器的RN端相连接。其中,每个计数器包括一个D型触发器和一个反相器。D型触发器,信号输入端连接环形振荡器的输出端,用于接收振荡信号;反相器,输入端与D型触发器的输出端相连接,输出端与D型触发器的D端相连接。每个计数器输出一位二进制编码,因此,可以根据振荡频率和参考时钟信号周期的频率来确定计数器的个数。例如,参考时钟信号的频率为100Mhz,环形振荡器的频率为2GHz,那么,需要记录2G/100M个周期,即20个周期。通过二进制的输出单元输出20个周期,5个计数器能够对32个周期进行计数,4个计数器能够对16个周期进行计数,则20个周期需要5个首尾相连的计数器,这5个计数器输出5位的二进制编码。
图3是根据本申请实施例的环形振荡器的示意图。该环形振荡器包括多个依次首尾相连的反相器,在环形振荡器的输出端还设置有与非门,其中,与非门的一个输入端与末端反相器的输出端相连接,另外一个输入端用于接收D型触发器生成的第二使能信号。多个反相器的VSS端相连接,VDD端相连接。根据振荡器的需要选择连接的反相器的个数,处于环形振荡器的输出端的反相器连接与非门的一个输入端,与非门的另外一个输入端连接D型触发器的第二使能信号输出端,以控制该环形振荡器开始振荡或者停止振荡。
图4是根据本申请实施例的D型触发器的示意图。其将第二使能信号发送给环形振荡器。
本申请实施例还提供了一种测试电路的测试方法。该测试方法可以用于上述的测试电路,如图5所示,该测试电路的测试方法包括:
步骤S402,在触发器接收的参考时钟信号的触发沿到来时,控制环形振荡器的开始振荡或者停止振荡。
步骤S404,在环形振荡器开始振荡时,控制计数器开始计数,在环形振荡器停止振荡时,控制计数器停止计数。
步骤S406,输出开始计数到停止计数之间计数器的计数结果。
图6是根据本申请实施例的多个时钟的波形图。下面以图6所示的波形图为例对本申请的实施例进行说明。
参考时钟信号的上升沿到来时,第一使能信号处于高电平,则输出的第二使能信号在参考时钟的上升沿为上升沿的触发信号,此时环形振荡器开始振荡。参考时钟信号的下一个上升沿到来时,第一使能信号处于低电平,则输出的第二使能信号在参考时钟信号的该上升沿处变为下降沿的信号,该下降沿的信号控制环形振荡器停止振荡。计数器记录环形振荡器从开始振荡到结束振荡之间的振荡次数。可选地,输出从开始计数到停止计数之间计数器的计数结果包括:计算开始计数的时刻至停止计数时刻之间环形振荡器的计数个数;将计数个数转换为二进制编码输出。通过每个计数器输出一位二进制编码,可以根据振荡频率和参考时钟信号周期的频率来确定计数器的个数,利用多个计数器输出多位二进制编码,通过二进制编码可以直接指示计数器计算的环形振荡器的振荡周期的个数,增加了计数结果的可读性。
同时,该测试方法可以计算环形振荡器的周期个数,输出计数结果并存储在寄存器中,方便的利用计数结果与工艺的仿真目标值进行比较,从而监视工艺的波动情况。该输出结果可以通过JTAG扫描链进行扫描,从而提高计数效率。即通过上述方法,利用计数器计算一个参考时钟信号的一个周期内环形振荡器的振荡周期,并输出二进制编码,在对环形振荡器的高频信号进行计数时能够更加准确、高效,且不增加器件的面积。
需要说明的是,上述例子中以参考时钟信号的上升沿作为触发沿来控制环形振荡器振荡的开始和停止,本实施例还可以用参考时钟信号的下降沿作为触发沿来控制环形振荡器振荡的开始和停止。
同理,上述例子中参考时钟信号的触发沿到来,且第一使能处于高电平时控制环形振荡器开始振荡,第一使能信号处于低电平时控制环形振荡器停止振荡。本实施例还可以在参考时钟信号的触发沿到来,且第一使能处于低电平时控制环形振荡器开始振荡,第一使能信号处于高电平时控制环形振荡器停止振荡。本申请对上述情况并不做限制,应该理解到,上述实施例的变形也在本申请的保护范围之内。
上述本申请实施例序号仅仅为了描述,不代表实施例的优劣。
在本申请的上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上所述仅是本申请的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。

Claims (10)

1.一种测试电路,其特征在于,包括:
D型触发器,用于接收第一使能信号和参考时钟信号,并根据所述第一使能信号和所述参考时钟信号生成第二使能信号;
环形振荡器,与所述D型触发器的输出端相连接,用于根据所述第二使能信号输出振荡信号;
计数单元,与所述环形振荡器的输出端相连接,用于对所述环形振荡器的输出频率进行计数。
2.根据权利要求1所述的测试电路,其特征在于,所述计数单元为二进制计数器。
3.根据权利要求1或2所述的测试电路,其特征在于,所述计数单元包括:
D型触发器,信号输入端连接所述环形振荡器的输出端,用于接收所述振荡信号;
反相器,输入端与所述D型触发器的输出端相连接,输出端与所述D型触发器的D端相连接。
4.根据权利要求3所述的测试电路,其特征在于,所述计数单元包括n个依次首尾相连的计数器,第n-1个计数器中D型触发器的输出端与第n个所述D型触发器的信号输入端相连接,其中,n个所述计数器的RN端相连接。
5.根据权利要求4所述的测试电路,其特征在于,n个所述计数器输出n位二进制编码。
6.根据权利要求1所述的测试电路,其特征在于,所述环形振荡器包括多个依次首位相连的反相器,在所述环形振荡器的输出端还设置有与非门,其中,所述与非门的一个输入端与末端反相器的输出端相连接,另外一个输入端用于接收所述D型触发器生成的第二使能信号。
7.一种测试电路的测试方法,其特征在于,包括:
在触发器接收的参考时钟信号的触发沿到来时,控制环形振荡器的开始振荡或者停止振荡;
在所述环形振荡器开始振荡时,控制计数器开始计数,在所述环形振荡器停止振荡时,控制所述计数器停止计数;
输出所述开始计数到所述停止计数之间所述计数器的计数结果。
8.根据权利要求7所述的方法,其特征在于,在触发器接收的参考时钟信号的触发沿到来时,控制环形振荡器的开始振荡或者停止振荡包括:
在触发器接收的参考时钟信号的上升沿到来时,控制环形振荡器的开始振荡或者停止振荡;或者
在触发器接收的参考时钟信号的下降沿到来时,控制环形振荡器的开始振荡或者停止振荡。
9.根据权利要求7所述的方法,其特征在于,在触发器接收的参考时钟信号的上升沿到来时,控制环形振荡器的开始振荡或者停止振荡包括:
在所述触发器的参考时钟信号的触发沿到来,且所述触发器的第一使能信号处于高电平时,控制所述环形振荡器开始震荡;
在所述触发器的参考时钟信号的触发沿到来,且所述触发器的第一使能信号处于低电平时,控制所述环形振荡器停止振荡。
10.根据权利要求7所述的方法,其特征在于,输出从所述开始计数到所述停止计数之间所述计数器的计数结果包括:
计算所述开始计数的时刻至所述停止计数时刻之间所述环形振荡器的计数个数;
将所述计数个数转换为二进制编码输出。
CN201510260019.4A 2015-05-20 2015-05-20 测试电路及其测试方法 Pending CN106291148A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510260019.4A CN106291148A (zh) 2015-05-20 2015-05-20 测试电路及其测试方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510260019.4A CN106291148A (zh) 2015-05-20 2015-05-20 测试电路及其测试方法

Publications (1)

Publication Number Publication Date
CN106291148A true CN106291148A (zh) 2017-01-04

Family

ID=57632986

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510260019.4A Pending CN106291148A (zh) 2015-05-20 2015-05-20 测试电路及其测试方法

Country Status (1)

Country Link
CN (1) CN106291148A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107945834A (zh) * 2017-12-14 2018-04-20 睿力集成电路有限公司 存储器测试装置及测试方法
CN111510111A (zh) * 2020-04-27 2020-08-07 上海华虹宏力半导体制造有限公司 振荡模块及芯片上电方法
CN113131929A (zh) * 2020-01-15 2021-07-16 夏泰鑫半导体(青岛)有限公司 分频电路及具有该分频电路的环形振荡器
CN113176482A (zh) * 2020-01-08 2021-07-27 中芯国际集成电路制造(天津)有限公司 测试电路、测试系统及其测试方法
CN114420191A (zh) * 2020-10-28 2022-04-29 长鑫存储技术有限公司 存储器
WO2023024262A1 (zh) * 2021-08-27 2023-03-02 长鑫存储技术有限公司 一种振荡周期检测电路、方法和半导体存储器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101290566A (zh) * 2003-06-24 2008-10-22 株式会社瑞萨科技 具备环形振荡电路的随机数产生装置
CN101510150A (zh) * 2009-03-24 2009-08-19 北京中星微电子有限公司 随机数产生装置
CN202043085U (zh) * 2011-04-02 2011-11-16 东南大学 基于振荡环电路的全程可调数字脉宽调制器
CN102253643A (zh) * 2011-06-23 2011-11-23 山东力创科技有限公司 一种高精度时间测量电路及测量方法
CN202166844U (zh) * 2011-06-23 2012-03-14 山东力创科技有限公司 一种高精度时间测量电路
US20130162274A1 (en) * 2011-12-21 2013-06-27 Hong-Sok Choi Semiconductor integrated circuit and test control method thereof

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101290566A (zh) * 2003-06-24 2008-10-22 株式会社瑞萨科技 具备环形振荡电路的随机数产生装置
CN101510150A (zh) * 2009-03-24 2009-08-19 北京中星微电子有限公司 随机数产生装置
CN202043085U (zh) * 2011-04-02 2011-11-16 东南大学 基于振荡环电路的全程可调数字脉宽调制器
CN102253643A (zh) * 2011-06-23 2011-11-23 山东力创科技有限公司 一种高精度时间测量电路及测量方法
CN202166844U (zh) * 2011-06-23 2012-03-14 山东力创科技有限公司 一种高精度时间测量电路
US20130162274A1 (en) * 2011-12-21 2013-06-27 Hong-Sok Choi Semiconductor integrated circuit and test control method thereof

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107945834A (zh) * 2017-12-14 2018-04-20 睿力集成电路有限公司 存储器测试装置及测试方法
CN113176482A (zh) * 2020-01-08 2021-07-27 中芯国际集成电路制造(天津)有限公司 测试电路、测试系统及其测试方法
CN113176482B (zh) * 2020-01-08 2023-03-07 中芯国际集成电路制造(天津)有限公司 测试电路、测试系统及其测试方法
CN113131929A (zh) * 2020-01-15 2021-07-16 夏泰鑫半导体(青岛)有限公司 分频电路及具有该分频电路的环形振荡器
CN111510111A (zh) * 2020-04-27 2020-08-07 上海华虹宏力半导体制造有限公司 振荡模块及芯片上电方法
CN111510111B (zh) * 2020-04-27 2024-03-15 上海华虹宏力半导体制造有限公司 振荡模块及芯片上电方法
CN114420191A (zh) * 2020-10-28 2022-04-29 长鑫存储技术有限公司 存储器
CN114420191B (zh) * 2020-10-28 2023-09-08 长鑫存储技术有限公司 存储器
WO2023024262A1 (zh) * 2021-08-27 2023-03-02 长鑫存储技术有限公司 一种振荡周期检测电路、方法和半导体存储器

Similar Documents

Publication Publication Date Title
CN106291148A (zh) 测试电路及其测试方法
US7791330B2 (en) On-chip jitter measurement circuit
CN105021972B (zh) 老化侦测电路及其方法
CN106533654B (zh) 可配置物理不可克隆函数电路及其响应产生方法
CN106130547A (zh) 一种时钟频率校准方法和装置
CN103325422B (zh) Sram时序测试电路及测试方法
CN105790736B (zh) 一种用于频率信号发生芯片的修调装置
CN107040243A (zh) 低频精密振荡器
US20150249453A1 (en) Fast on-chip oscillator trimming
CN102466779B (zh) 触发器延时的内建测试方法及电路
TW201243364A (en) Device measurement circuit and method thereof
CN109298621A (zh) 集成电路装置、物理量测量装置、电子设备和移动体
CN109856525A (zh) 一种基于查找表的电路老化检测传感器
CN107565936B (zh) 一种输入时钟稳定电路的逻辑实现装置
CN110197069A (zh) 一种兼容故障扫描测试实现a2木马检测的方法及装置
US7065684B1 (en) Circuits and methods for measuring signal propagation delays on integrated circuits
TWI385925B (zh) 振盪電路及其驅動電路與驅動方法
CN107945834A (zh) 存储器测试装置及测试方法
CN104168015B (zh) 振荡装置与时脉信号的产生方法
US9502956B1 (en) Configuration of semiconductor device supply voltage
CN110232278A (zh) 基于复合型环形振荡器的降频分时a2木马检测方法及装置
JP4944288B2 (ja) 集積回路によって発生された周波数を調整する方法
CN106168751B (zh) 分频电路、分频电路的控制方法以及模拟电子钟表
CN101877585B (zh) 振荡电路及其驱动电路
CN106297897B (zh) 存储单元及其测试方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170104

RJ01 Rejection of invention patent application after publication