CN106031027B - 用于开关模式功率放大器的数字预失真的方法及设备 - Google Patents
用于开关模式功率放大器的数字预失真的方法及设备 Download PDFInfo
- Publication number
- CN106031027B CN106031027B CN201580008790.0A CN201580008790A CN106031027B CN 106031027 B CN106031027 B CN 106031027B CN 201580008790 A CN201580008790 A CN 201580008790A CN 106031027 B CN106031027 B CN 106031027B
- Authority
- CN
- China
- Prior art keywords
- input signal
- baseband
- representation
- representing
- power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/62—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for providing a predistortion of the signal in the transmitter and corresponding correction in the receiver, e.g. for improving the signal/noise ratio
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3241—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3241—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
- H03F1/3247—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/217—Class D power amplifiers; Switching amplifiers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03343—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0408—Circuits with power amplifiers
- H04B2001/0425—Circuits with power amplifiers with linearisation using predistortion
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Amplifiers (AREA)
- Transmitters (AREA)
Abstract
本发明揭示一种方法,其包含:接收(1001)输入信号;及以载波频率(1003)及一或多个谐波频率(1005)使所述输入信号的基带表示预失真。所述方法还包含:基于所述输入信号的所述经预失真的基带表示产生(1007)输出信号;及将所述输出信号发射(1009)到功率放大器。以所述载波频率使所述输入信号的所述基带表示预失真可与以所述一或多个谐波频率使所述输入信号的所述基带表示预失真并行发生。
Description
技术领域
本发明大体上涉及功率放大器,且更特定来说,涉及用于开关模式功率放大器(例如用于无线发射器中)的数字预失真的方法及设备。
背景技术
功率放大器(PA)为用于多种多样的通信系统中的固有非线性装置。数字基带预失真是使功率放大器线性化的极具成本效率的方式。不幸的是,多数现有预失真架构假设功率放大器具有“无记忆”非线性度,使得这些架构假设功率放大器的输出电流仅取决于功率放大器的输入电流。
发明内容
在第一实例中,一种方法包含:接收输入信号;及以载波频率及一或多个谐波频率使所述输入信号的基带表示预失真。所述方法还包含:基于所述输入信号的所述经预失真的基带表示产生输出信号;及将所述输出信号发射到功率放大器。
在第二实例中,一种设备包含:数字预失真块,其具有:第一处理单元及第二处理单元。所述第一处理单元经配置以接收输入信号及以载波频率使所述输入信号的基带表示预失真。所述第二处理单元经配置以接收所述输入信号及以一或多个谐波频率使所述输入信号的基带表示预失真。所述数字预失真块经配置以基于所述输入信号的所述经预失真的基带表示产生输出信号,及将所述输出信号发射到功率放大器。
在第三实例中,一种非暂时性计算机可读媒体以计算机可执行指令编码。所述指令在被执行时致使至少一个处理装置:接收输入信号;以载波频率及一或多个谐波频率使所述输入信号的基带表示预失真;基于所述输入信号的所述经预失真的基带表示产生输出信号;及将所述输出信号发射到功率放大器。
附图说明
图1说明功率放大器(例如开关模式功率放大器)中的非线性度的问题。
图2A及2B说明功率放大器中的非线性度的一些原因及影响。
图3说明非线性功率放大器的实例信号响应。
图4说明根据本发明的结合功率放大器使用的实例数字预失真(DPD)系统。
图5说明根据本发明的用于DPD系统内的DPD处理块的实例实施方案。
图6说明根据本发明的开关模式功率放大器的实例信号响应。
图7说明根据本发明的用于DPD系统内的支持由开关模式功率放大器所引起的失真的DPD处理块的实例实施方案。
图8及9说明根据本发明的展示使用DPD系统的非线性度改进的实例测试结果。
图10说明根据本发明的数字预失真的实例方法。
具体实施方式
功率放大器(PA)是通信系统中,尤其是无线发射器中普遍存在的组件。多数PA固有地是非线性的,使得其输出并非与其输入线性有关。在PA的效率与线性度之间存在大致相反关系。因此,从效率观点来看,非线性PA是合意的。然而,非线性度可引起频谱再生(展宽),其导致相邻信道干扰。非线性度也可引起带内失真,其使比特误码率(BER)性能降级。一些发射格式尤其易于受PA非线性度的影响,这归因于其较高的峰值平均功率比,其对应于其信号包络中的较大波动。为了遵守由监察机构所强加的频谱屏蔽及减小BER,PA线性化可为必要的。
在所有PA线性化技术中,数字基带预失真是最具成本效率的。预失真器是PA之前的功能块。预失真器通常用于在PA输入信号中创建扩展的非线性度,这是因为PA具有压缩特性。在理想情况中,PA输出将为到预失真器PA链的输入的纯量倍数。针对无记忆PA(意味着其输出电流仅取决于其输入电流的PA),无记忆预失真就足够了。
如同许多其它功率放大器,开关模式PA展现非线性行为,但针对较高输出功率及较高效率操作,开关模式PA的非线性度通常更糟。针对驱动开关模式PA的离散时间开关信号,非线性度来自非理想开关波形,例如上升/下降时间不匹配。典型的数字预失真技术可能不能使这种类型的放大器线性化。
本发明的实施例提供预失真器模型,其捕获用于开关模式PA的开关信号的非线性行为。本文所揭示的预失真器模型包含不存在于其它类型的PA的预失真器模型中的项。除其它方面外,所揭示的实施例有助于开关模式PA满足由产业标准所界定的线性度要求。在不具有所揭示的预失真器模型的情况下,PA功率可能必须显著地回退,这减小了输出功率及效率。
本文所揭示的实施例可适用于各种通信系统,例如其中功率放大器系统的效率及成本考量为重要因素的那些通信系统。举例来说,所揭示的实施例可适用于数个无线移动通信系统(例如,LTE、LTE-A或5G)中的无线发射器(例如便携式装置或基站)中。所揭示的实施例同样也可适用于其它通信系统中。
图1说明功率放大器(例如,开关模式PA)中的非线性度的问题。在图1中,跨一系列频率标绘非线性PA的振幅响应。如元件符号100到102处所指示,PA的非线性度导致在多数系统中是不合意的较高的相邻信道功率比(ACPR)。
图2A及2B说明功率放大器中的非线性度的一些原因及影响。在图2A中,绘图201描绘用于理想功率放大器的方波形。如图2A中所展示,绘图201展现无失真的垂直直线及水平直线。相比之下,在图2B中,绘图203描绘功率放大器(例如,开关模式PA)的表示性实例波形。绘图203展示引起PA无效率且导致过度功率使用的数个失真。举例来说,可由PA中的上升及下降时间不匹配引起波形的垂直线中的失真205。同样地,可由开关状态中的晶体管的有限电阻引起波形的水平线中的失真207。
图3说明非线性PA 300的实例信号响应。在图3中,PA 300接收以载波频率Fc集中的输入信号301。输入信号301的较窄带宽指示最小信号扩展。输入信号301在谐波频率(例如,2Fc及3Fc)处还包含较少分量或不包含分量。
如图3中所展示,输出信号303中的信号扩展归因于PA 300发生于载波频率Fc及谐波频率(例如,2Fc及3Fc)处。在一些发射器实施方案中,仅载波频率Fc周围的非线性度是重要的,且可由PA的输出匹配网络302极大地减弱谐波频率周围的非线性信号。因此,在许多实施方案中,唯一重要的是使载波频率Fc线性化,且可在很大程度上忽略谐波频率(例如,2Fc及3Fc)。
在很大程度上由所使用的数字预失真(DPD)模型确定PA信号的线性化。如果选择了非最佳DPD模型来结合给定非线性PA使用,那么线性化结果也将非最优。
在本文中,PA 300可为包含其它组件的较大系统(例如,发射器)的部件。此外,输入信号301及输出信号303可包含其它频率下的其它信号分量。
图4说明根据本发明的结合功率放大器使用的实例数字预失真(DPD)系统400。如图4中所展示,DPD系统400包含DPD块405、数/模转换器(DAC)410、上变频器415、功率放大器420、信号耦合器425、下变频器430、模/数转换器(ADC)435及训练算法块440。功率放大器420可耦合到(例如)图3中的输出匹配网络。
DPD块405用于通过输入信号的频谱展宽反转或取消PA 420的信号压缩特性。随着信号穿过DAC 410及上变频器415,保存由DPD块405所产生的频谱展宽。因此,当信号穿过DPD块405及PA 420时,结果为更线性的响应。
在DPD系统400中,将DPD块405训练为PA420的非线性预反相,其在DPD块405的输出处创建频谱展宽信号(频谱再生)。在到达PA 420之前通过DAC 410及上变频器415将输出保存于模拟链中,以便大体上抵消PA非线性度。上变频器415可将DAC 410的输出上变频到较高频率信号(例如射频(RF)信号)。
在DPD系统400中(如在许多数字预失真系统中),PA 420的非线性行为事先可能是未知的。因此,使用具有类似于DPD带宽的带宽的反馈路径来以训练DPD块405。此处本文的反馈路径包含耦合器425、下变频器430、ADC 435及训练算法块440。耦合器425从PA 420接收输出信号的部分,且将输出信号发送到下变频器430,下变频器430将较低频率信号提供到ADC 435。在包含一或多个训练算法的训练算法块440处接收来自ADC 435的输出及到DPD块405的输入。训练算法块440可使用所存储的参数及训练算法确定用于DPD块405的最佳DPD模型以便取消PA 420的非线性度。
在一些系统中,因为PA 420为具有记忆的非线性系统使得PA 420的输出电流不仅仅取决于PA 420的输入电流,所以出现困难。因此,可能难以建模及构建待用于数字预失真的反函数。
基带及通带关系
物理系统处理实信号。在通信系统中,基带信号通常呈复形式以表示被调制到具有正交相位关系的RF载波的两个信号。假设项及分别用于标示基带输入及输出信号。此外,假设项x(t)及y(t)分别用于标示通带输入及输出信号。可如下给出其关系:
其中ω0为载波频率,且LPF表示低通滤波器。还可将项x(t)写为:
对于实输入信号x(t),可使用Volterra级数将非线性系统表示为:
其中τk=[τ1,...,τk]T,hk(.)为k阶Volterra核,且dτk=dτ1 dτ2 ... dτk。
将方程式(5)代入方程式(6),项位于附近,其与基频区中的信号有关。在一些实施方案中,项也位于附近,其与谐波频率区中的信号有关。在许多实施方案中,仅基波区中的信号是重要的,这是因为谐波频率区中的信号不与基频下的信号相互作用,且可被模拟滤波器忽略或过滤。如果在将方程式(5)代入方程式(6)之后集合位于附近的所有项,那么可展示:
将方程式(7)代入方程式(4),基带表示为:
其中
在离散时域中,方程式(8)变为:
其中l1、l2、…、l2k+l为延迟项。
方程式(10)中表示的模型为最通用的表示。然而,可能难以实施此模型,这是因为模型中的项的数目随非线性阶数及记忆深度增加而显著地增加。实用模型通常简化所述模型以减小复杂性同时维持良好的建模精确度。
无记忆PA及具有记忆效应的PA
可通过将方程式(10)中的所有延迟项li设置为零来导出无记忆通带PA模型,这导致:
可通过将方程式(10)中的所有延迟项li设置为相同值来对具有记忆效应的通带PA建模,其导致:
此外,可以其它方式简化所述模型。不管所使用的简化为何,所述模型都比x*(n-li)项多包含一个x(n-li)项,如方程式(10)中所展示。
为校正无记忆PA或具有记忆效应的PA的非线性度,在发射流中可在PA之前实施DPD(例如,图4中所展示的DPD 405)。可基于上文所展示的方程式以数学方式对DPD建模。举例来说,无记忆DPD可用于使方程式(12)中所展示的无记忆PA模型失真。类似地,存储器DPD可用于使方程式(14)中所展示的具有记忆效应的PA模型失真。
在DPD的物理实施方案中,可使用查找表(LUT)对一些计算建模。举例来说,以方程式(12)(其在下文重复)开始,可如下导出使用LUT的无记忆DPD模型:
因此,可由无记忆DPD内的一或多个处理块执行方程式(17)。
针对记忆DPD,可如下导出使用LUT的模型,以方程式(14)(其在下文重复)开始:
因此,可由记忆DPD内的一或多个处理块执行方程式(20)。
图5说明根据本发明的用于DPD系统内的DPD处理块500的实例实施方案。在一些实施例中,DPD处理块500可表示图4的DPD块405,或可结合图4的DPD块405使用。在特定实施例中,DPD处理块500实施具有上文所描述的记忆效应的PA模型。
如图5中所展示,DPD处理块500包含多个查找表(LUT)501a到501c、多个延迟元件503、绝对值平方运算符505、多个乘法器507、及加法器509。可由DPD处理块500的记忆阶数确定LUT及延迟元件的数目。在图5中,记忆阶数为3,所以在DPD处理块500中有三个LUT。
DPD处理块500接收DPD输入信号且根据上文的方程式(20)使用LUT 501a到501c及数学运算符(使用乘法器507及加法器509所实施)处理DPD输入信号。DPD处理块500产生预反相输出信号其被发射到其中信号被线性化的无记忆PA,例如如图4中所展示。
尽管图5展示三个LUT 501a到501c,但可根据需要基于记忆阶数使用更多或更少LUT及延迟元件。举例来说,在较高阶模型中,记忆阶数可等于四、五、六或其它值。在此类实施方案中,可相应地调整LUT及延迟元件的数目。
数字基带预失真为是使PA线性化的极具成本效率的方式,但许多架构假设PA具有无记忆非线性度。然而,针对一些类型的功率放大器(例如,开关模式PA),PA记忆效应不能被忽略,且无记忆DPD具有有限的效果。
图6说明根据本发明的开关模式PA的实例信号响应。如图6中所展示,PA 600接收输入信号601且处理信号以产生输出信号603。PA 600为开关模式PA,其如同开关般操作,且因此展现与其它类型的PA不同的非线性度特性。在许多方面,开关模式PA 600的开关性质更具有数字PA的特性而非模拟PA的特性。同样地,通过PA 600的信号展现具有混叠内容的类数字信号性质。举例来说,如图6中所展示,到PA 600的输入信号601类似数字信号,其在载波频率Fc及谐波频率2Fc及3Fc下具有更高振幅。这与图3中所展示PA输入信号301形成对比,PA输入信号301集中在载波频率Fc处而在谐波频率2Fc及3Fc处具有极小振幅或不具有振幅。
开关模式PA 600的混叠及非线性度可致使谐波内容在带内折回。因此,当非线性失真发生时,每一谐波区中的非线性信号可因为混叠而折叠回到基波区中。举例来说,在图6中,谐波频率2Fc及3Fc下的输入信号601的非线性版本可折叠成载波频率Fc下的输出信号603。
因此,载波频率Fc下的输出信号603可展现显著的非线性度。载波频率Fc下的这些失真中的一些为谐波频率2Fc及3Fc下的输入信号601的结果。类似的非线性度出现在谐波频率2Fc及3Fc下的输出信号603处。因此,如图6中所展示,输出信号603在载波频率Fc及谐波频率2Fc及3Fc下展现显著的频谱展宽。许多DPD可能不能处置由谐波折叠所引起的这些失真。
PA 600可为包含其它组件的较大系统(例如,无线发射器)的部分。并且,输入信号601及输出信号603可包含高于3Fc(例如4Fc、5Fc等等)的谐波频率下的分量。
因为由谐波折叠引起的失真,提供更高阶谐波区中的信号的基带表示是有帮助的。这些信号(或非线性失真)位于谐波频率下。信号的数字性质引起失真通过混叠折回到基频。
为对此建模,基于方程式(7)导出位于m次谐波区处的信号分量。如果选择m次谐波区周围的项,那么由m’s取代方程式(7)中的一些1’s,且方程式(7)变为以下:
其中
由以下给出离散时间模型:
在此处,m可为0、1、2、3、…。针对非负整数的任何m,所得项不存在于方程式(10)中所展示的模型中。如果所有延迟项li都被设置为相等,那么将模型简化为:
其中
由以下给出离散时间模型:
在此处,m可为0、2、3、4、…。当m=1时,模型变为方程式(10)。针对作为非负整数的任何其它m,所得项不存在于方程式(10)中所展示的模型中。如果所有延迟项li都被设置为相等,那么将模型简化为:
图7说明根据本发明的用于DPD系统内的支持由开关模式PA所引起的失真的DPD处理块700的实例实施方案。在一些实施例中,DPD处理块700可表示图4的DPD块405或可结合图4的DPD块405而使用。此外,DPD处理块700可结合其它系统使用。
如图7中所展示,DPD处理块700包含三个DPD处理单元710、720、730。如同图5的DPD处理块500,每一DPD处理单元710到730包含多个LUT、延迟元件、绝对值平方运算符、多个乘法器、及加法器。并且,DPD处理单元720包含指数运算符725,且DPD处理单元730包含共轭指数运算符735。可由DPD处理块700的记忆阶数确定每一处理单元710到730中的LUT及延迟元件的数目。在图7中,记忆阶数为3,所以在每一DPD处理单元710到730中有三个LUT。
DPD处理块700接收DPD输入信号且使用并行操作的DPD处理单元710到730处理DPD输入信号。DPD处理块700产生预反相DPD输出信号其被发射到开关模式PA(例如,PA 420或PA 600),其中信号(例如)如图4中所展示般被线性化。
因为开关模式PA的混叠及非线性度,DPD处理块700经配置以表示及处理谐波频率Fc及一或多个更高阶谐波区(例如,谐波频率2Fc及3Fc)两者中的基带信号。
DPD处理单元720及730经配置以在m次谐波区处处理DPD输入信号的基带表示。特定来说,DPD处理单元720在m次谐波区处使用方程式(35)处理DPD输入信号的基带表示。如在方程式(35)中,DPD处理单元720中的m的值可为除1外的非负整数(即,m可为0、2、3、4、…)。当m=1时,DPD处理单元720如同DPD处理单元710那样操作。
比较方程式(28)与(35),DPD处理单元720使用的m次幂,而DPD处理单元730使用共轭的m次幂。在DPD处理单元720、730中分别由指数运算符725及共轭指数运算符735执行指数运算。因此,DPD处理单元720接收DPD输入信号的基带表示,且使用指数运算符725对到执行指数运算。同样地,DPD处理单元730接收DPD输入信号的基带表示,且使用共轭指数运算符735对共轭到执行指数运算。
在图7中,DPD处理单元710到730中的每一者可表示任何硬件或硬件与软件/固件指令的组合。本文的硬件可包含任何适当的微处理器、微控制器、离散电路或任何其它处理或控制装置。
尽管图7说明DPD处理块700的一个实例,但可对图7做出各种改变。举例来说,图7中所展示的功能划分仅为说明性的。可组合、进一步细分或省略图7中的各种组件,可根据特定需要添加额外组件。并且,高阶谐波的处置可涉及更多DPD处理单元的使用。举例来说,为了处理除m次谐波区外的其它谐波区,可与DPD处理单元710到730并行地包含其它DPD处理单元。
图8及9说明根据本发明的展示使用DPD系统700的非线性度改进的实例测试结果。在图8中,标绘曲线801描绘跨一系列频率所标绘的非线性PA(例如,开关模式PA)的振幅响应。标绘曲线802描绘耦合到DPD处理块700的相同非线性PA的振幅响应。如元件符号803到804处所指示,具有DPD的PA的ACPR与不具有DPD的PA的ACPR相比大体上减小。
同样地,图9说明来自具有处理块700及不具有DPD处理块700的另一测试的结果。如图9中所展示,标绘曲线902展示:与不包含DPD处理的标绘曲线901相比,在与DPD处理块700耦合时ACPR显著改进。
尽管图8及9说明展示使用DPD系统700的非线性度改进的测试结果的实例,但图8及9中所展示的实例仅为说明性的。DPD系统700的其它实施方案及用途可提供不同的测试结果。
图10说明根据本发明的用于数字预失真的实例方法1000。为便于解释起见,关于结合图7中的DPD处理块700进行操作的PA 600描述方法1000。
在步骤1001处,在数字预失真块处接收输入信号。这可包含(例如)在DPD处理块700处接收具有载波频率及一或多个谐波频率下的分量的输入信号。在步骤1003处,以载波频率使输入信号的基带表示预失真。这可包含(例如)数字预失真块700中的第一处理单元710使用一或多个查找表以载波频率Fc使输入信号的基带表示预失真。
在步骤1005处,以一或多个谐波频率使输入信号的基带表示预失真。这可包含(例如)数字预失真块700中的第二处理单元720以第二谐波频率2Fc使输入信号的基带表示预失真。这也可包含第三处理单元730以第二谐波频率2Fc使输入信号的基带表示的共轭预失真。
在步骤1007处,基于输入信号的经预失真的基带表示产生输出信号。这可包含(例如)从来自第一处理单元710、第二处理单元720及第三处理单元730的经预失真的输出信号的总和产生输出信号。在步骤1009处,将输出信号发射到功率放大器。
在一些实施例中,由计算机程序实施或支持上文所描述的各种功能,所述计算机程序由计算机可读程序代码形成且被嵌入在计算机可读媒体中。词组“计算机可读程序代码”包含任何类型的计算机代码,其包含源代码、目标代码及可执行代码。词组“计算机可读媒体”包含能够由计算机进行存取的任何类型的媒体,例如只读存储器(ROM)、随机存取存储器(RAM)、硬盘驱动器、光盘(CD)、数字视频光盘(DVD)或任何其它类型的存储器。“非暂时性”计算机可读媒体排除有线、无线、光学或输送暂时性电信号或其它信号的其它通信链路。非暂时性计算机可读媒体包含可永久地存储数据的媒体及可存储数据且稍后重写数据的媒体,例如可重写光盘或可擦除存储器装置。
术语“应用”及“程序”是指一或多个计算机程序、软件组件、指令集、过程、功能、对象、类、实例、有关数据或适于以适当的计算机代码(包含源代码、目标代码或可执行代码)实施的其的一部分。
在所描述的实施例中,修改为可能的,且在权利要求书的范围内,其它实施例为可能的。
Claims (14)
1.一种方法,其包括:
接收输入信号;
以载波频率及一或多个谐波频率使所述输入信号的基带的表示预失真;
基于所述输入信号的经预失真的所述基带的表示产生输出信号;及
将所述输出信号发射到功率放大器;
其中基于所述输入信号的所述基带的表示的所述m次幂进行的预失真使用公式:
基于所述输入信号的所述基带的表示的所述共轭的所述m次幂进行的预失真使用公式:
2.根据权利要求1所述的方法,其中以所述载波频率使所述输入信号的所述基带的表示预失真与以所述一或多个谐波频率使所述输入信号的所述基带的表示预失真并行发生。
3.根据权利要求1所述的方法,其中所述输出信号包含以下两者的总和:(i)以所述载波频率所预失真的所述输入信号的所述基带的表示与(ii)以所述一或多个谐波频率所预失真的所述输入信号的所述基带的表示。
4.根据权利要求1所述的方法,其中所述多个谐波频率包含第一谐波频率及第二谐波频率。
6.根据权利要求1所述的方法,其中所述功率放大器包含开关模式功率放大器。
7.一种设备,其包括:
数字预失真模块,其包含:第一处理单元,其经配置以接收输入信号及以载波频率使所述输入信号的基带的表示预失真;及第二处理单元,其经配置以接收所述输入信号及以一或多个谐波频率使所述输入信号的所述基带的表示预失真;
所述数字预失真模块经配置以基于所述输入信号的经预失真的所述基带的表示产生输出信号,及将所述输出信号发射到功率放大器;
其中所述第二处理单元中的一者经配置以使用以下公式基于所述输入信号的所述基带的表示的所述m次幂进行预失真:
所述第二处理单元中的另一者经配置以使用以下公式基于所述输入信号的所述基带的表示的所述共轭的所述m次幂进行预失真:
8.根据权利要求7所述的设备,其中所述第一处理单元及所述第二处理单元经配置以接收所述输入信号且并行操作。
9.根据权利要求7所述的设备,其中所述数字预失真模块经配置以通过将来自所述第一处理单元的经预失真的输出信号与来自所述第二处理单元的经预失真的输出信号相加而产生所述输出信号。
10.根据权利要求7所述的设备,其中所述多个谐波频率包含第一谐波频率及第二谐波频率。
12.根据权利要求7所述的设备,其中所述数字预失真模块经配置以将所述输出信号发射到开关模式功率放大器。
13.一种使用计算机可执行指令编码的非易失性计算机可读介质,所述计算机可执行指令在被执行时致使至少一个处理装置:
接收输入信号;
以载波频率及一或多个谐波频率使所述输入信号的基带的表示预失真;
基于所述输入信号的经预失真的所述基带的表示产生输出信号;及
将所述输出信号输出到功率放大器;
其中当被执行时致使所述至少一个处理装置以所述一或多个谐波频率使所述输入信号的所述基带的表示预失真的所述指令包含:
基于所述输入信号的所述基带的表示的所述m次幂进行的所述预失真使用公式:
基于所述输入信号的所述基带的表示的所述共轭的所述m次幂进行的所述预失真使用公式:
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/203,236 US9184784B2 (en) | 2014-03-10 | 2014-03-10 | Method and apparatus for digital predistortion for a switched mode power amplifier |
US14/203,236 | 2014-03-10 | ||
PCT/US2015/019747 WO2015138482A1 (en) | 2014-03-10 | 2015-03-10 | Method and apparatus for digital predistortion for a switched mode power amplifier |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106031027A CN106031027A (zh) | 2016-10-12 |
CN106031027B true CN106031027B (zh) | 2020-02-28 |
Family
ID=54018475
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201580008790.0A Active CN106031027B (zh) | 2014-03-10 | 2015-03-10 | 用于开关模式功率放大器的数字预失真的方法及设备 |
Country Status (5)
Country | Link |
---|---|
US (2) | US9184784B2 (zh) |
EP (1) | EP3117520B1 (zh) |
JP (1) | JP6492102B2 (zh) |
CN (1) | CN106031027B (zh) |
WO (1) | WO2015138482A1 (zh) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI542139B (zh) * | 2014-07-31 | 2016-07-11 | 瑞昱半導體股份有限公司 | 數位預失真電路與方法以及數位預失真訓練電路 |
US9484962B1 (en) * | 2015-06-05 | 2016-11-01 | Infineon Technologies Ag | Device and method for adaptive digital pre-distortion |
US9590668B1 (en) | 2015-11-30 | 2017-03-07 | NanoSemi Technologies | Digital compensator |
US10033413B2 (en) * | 2016-05-19 | 2018-07-24 | Analog Devices Global | Mixed-mode digital predistortion |
EP3523856A4 (en) | 2016-10-07 | 2020-06-24 | NanoSemi, Inc. | DIGITAL BEAM ORIENTATION PREDISTORSION |
EP3340477B1 (en) * | 2016-12-23 | 2021-11-03 | Nxp B.V. | A wireless transmitter, a circuit, and method for driver harmonic reduction |
EP3586439A4 (en) | 2017-02-25 | 2021-01-06 | NanoSemi, Inc. | MULTI-BAND DIGITAL PRE-STORAGE DEVICE |
US10141961B1 (en) | 2017-05-18 | 2018-11-27 | Nanosemi, Inc. | Passive intermodulation cancellation |
US10931318B2 (en) * | 2017-06-09 | 2021-02-23 | Nanosemi, Inc. | Subsampled linearization system |
US10581470B2 (en) | 2017-06-09 | 2020-03-03 | Nanosemi, Inc. | Linearization system |
US11115067B2 (en) | 2017-06-09 | 2021-09-07 | Nanosemi, Inc. | Multi-band linearization system |
US11323188B2 (en) | 2017-07-12 | 2022-05-03 | Nanosemi, Inc. | Monitoring systems and methods for radios implemented with digital predistortion |
WO2019029827A1 (en) * | 2017-08-11 | 2019-02-14 | Nokia Solutions And Networks Oy | PREDISTORING DIGITAL POLYPHASE SIGNAL IN A RADIO TRANSMITTER |
US11303251B2 (en) | 2017-10-02 | 2022-04-12 | Nanosemi, Inc. | Digital predistortion adjustment based on determination of load condition characteristics |
US10644657B1 (en) | 2018-05-11 | 2020-05-05 | Nanosemi, Inc. | Multi-band digital compensator for a non-linear system |
JP2021523629A (ja) | 2018-05-11 | 2021-09-02 | ナノセミ, インク.Nanosemi, Inc. | 非線形システム用デジタル補償器 |
US11863210B2 (en) | 2018-05-25 | 2024-01-02 | Nanosemi, Inc. | Linearization with level tracking |
US10931238B2 (en) | 2018-05-25 | 2021-02-23 | Nanosemi, Inc. | Linearization with envelope tracking or average power tracking |
EP3804127A1 (en) | 2018-05-25 | 2021-04-14 | NanoSemi, Inc. | Digital predistortion in varying operating conditions |
US10985951B2 (en) | 2019-03-15 | 2021-04-20 | The Research Foundation for the State University | Integrating Volterra series model and deep neural networks to equalize nonlinear power amplifiers |
CN109889216B (zh) * | 2019-03-25 | 2021-04-02 | Oppo广东移动通信有限公司 | 射频前端装置及终端 |
CN110907694A (zh) * | 2020-02-07 | 2020-03-24 | 南京派格测控科技有限公司 | 功率放大器的输入电流的计算方法及装置 |
CN111371722B (zh) | 2020-03-18 | 2021-12-31 | 南京创远信息科技有限公司 | 针对5g nr带内调制信号实现预失真补偿处理的方法 |
US10992326B1 (en) | 2020-05-19 | 2021-04-27 | Nanosemi, Inc. | Buffer management for adaptive digital predistortion |
CN113358212B (zh) * | 2021-06-21 | 2022-09-30 | 重庆理工大学 | 基于相对谐阶次的机电故障诊断方法、系统及建模方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101233684A (zh) * | 2005-10-17 | 2008-07-30 | 株式会社日立国际电气 | 非线形失真检测方法和失真补偿放大装置 |
CN101416382A (zh) * | 2006-04-10 | 2009-04-22 | 艾利森电话股份有限公司 | 用于减少rf功率放大器中的频率记忆效应的方法和设备 |
CN102970261A (zh) * | 2012-10-31 | 2013-03-13 | 华南理工大学 | 一种提高数字预失真处理速度的方法 |
CN103117971A (zh) * | 2011-10-20 | 2013-05-22 | 联发科技(新加坡)私人有限公司 | 预失真装置、无线通信单元及相关方法 |
CN103493367A (zh) * | 2011-03-28 | 2014-01-01 | 中兴通讯股份有限公司 | 进行预失真的方法和预失真器 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9804835D0 (en) * | 1998-03-06 | 1998-04-29 | Wireless Systems Int Ltd | Predistorter |
RU2178946C2 (ru) * | 2000-03-07 | 2002-01-27 | Новосибирский государственный технический университет | Корректор нелинейных искажений |
US7346122B1 (en) * | 2002-08-21 | 2008-03-18 | Weixun Cao | Direct modulation of a power amplifier with adaptive digital predistortion |
US7577211B2 (en) * | 2004-03-01 | 2009-08-18 | Powerwave Technologies, Inc. | Digital predistortion system and method for linearizing an RF power amplifier with nonlinear gain characteristics and memory effects |
JP2006108937A (ja) * | 2004-10-01 | 2006-04-20 | Matsushita Electric Ind Co Ltd | 送信装置及び歪補償方法 |
JP2006279780A (ja) * | 2005-03-30 | 2006-10-12 | Matsushita Electric Ind Co Ltd | 歪み補償装置及び歪み補償方法 |
US7773692B2 (en) * | 2006-12-01 | 2010-08-10 | Texas Instruments Incorporated | System and methods for digitally correcting a non-linear element using a digital filter for predistortion |
US8064851B2 (en) * | 2008-03-06 | 2011-11-22 | Crestcom, Inc. | RF transmitter with bias-signal-induced distortion compensation and method therefor |
JP5233651B2 (ja) * | 2008-12-18 | 2013-07-10 | 富士通株式会社 | 歪補償装置及び方法 |
KR101102465B1 (ko) * | 2010-05-03 | 2012-01-05 | 한국과학기술원 | 광대역 전력 증폭기를 위한 디지털 전치왜곡 장치 및 그 방법 |
JP5603785B2 (ja) * | 2011-01-14 | 2014-10-08 | 株式会社日立国際電気 | 増幅装置 |
US8564368B1 (en) * | 2012-04-11 | 2013-10-22 | Telefonaktiebolaget L M Ericsson | Digital Predistorter (DPD) structure based on dynamic deviation reduction (DDR)-based volterra series |
-
2014
- 2014-03-10 US US14/203,236 patent/US9184784B2/en active Active
-
2015
- 2015-03-10 EP EP15761878.6A patent/EP3117520B1/en active Active
- 2015-03-10 WO PCT/US2015/019747 patent/WO2015138482A1/en active Application Filing
- 2015-03-10 CN CN201580008790.0A patent/CN106031027B/zh active Active
- 2015-03-10 JP JP2016556936A patent/JP6492102B2/ja active Active
- 2015-10-06 US US14/876,310 patent/US20160028433A1/en not_active Abandoned
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101233684A (zh) * | 2005-10-17 | 2008-07-30 | 株式会社日立国际电气 | 非线形失真检测方法和失真补偿放大装置 |
CN101416382A (zh) * | 2006-04-10 | 2009-04-22 | 艾利森电话股份有限公司 | 用于减少rf功率放大器中的频率记忆效应的方法和设备 |
CN103493367A (zh) * | 2011-03-28 | 2014-01-01 | 中兴通讯股份有限公司 | 进行预失真的方法和预失真器 |
CN103117971A (zh) * | 2011-10-20 | 2013-05-22 | 联发科技(新加坡)私人有限公司 | 预失真装置、无线通信单元及相关方法 |
CN102970261A (zh) * | 2012-10-31 | 2013-03-13 | 华南理工大学 | 一种提高数字预失真处理速度的方法 |
Non-Patent Citations (1)
Title |
---|
A Generalized Memory Polynomial Model for Digital Predistortion of RF Power Amplifiers;D.R.MORGAN ET.AL;《IEEE TRANSACTIONS ON SIGNAL PROCESSING》;20061001;第54卷(第10期);全文 * |
Also Published As
Publication number | Publication date |
---|---|
JP2017508399A (ja) | 2017-03-23 |
EP3117520B1 (en) | 2020-08-05 |
US20160028433A1 (en) | 2016-01-28 |
CN106031027A (zh) | 2016-10-12 |
EP3117520A1 (en) | 2017-01-18 |
EP3117520A4 (en) | 2017-10-18 |
US20150256216A1 (en) | 2015-09-10 |
JP6492102B2 (ja) | 2019-03-27 |
WO2015138482A1 (en) | 2015-09-17 |
US9184784B2 (en) | 2015-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106031027B (zh) | 用于开关模式功率放大器的数字预失真的方法及设备 | |
Yu et al. | Band-limited Volterra series-based digital predistortion for wideband RF power amplifiers | |
US20220368360A1 (en) | Predistortion Circuit, Method For Generating A Predistorted Baseband Signal, Control Circuit For A Predistortion Circuit, Method To Determine Parameters For A Predistortion Circuit, And Apparatus And Method For Predistorting A Baseband Signal | |
US8989307B2 (en) | Power amplifier system including a composite digital predistorter | |
JP5236661B2 (ja) | 多チャンネル広帯域通信システムにおけるベースバンドプリディストーション線形化の方法及びシステム | |
EP2820762B1 (en) | Fir/iir filter predistorter for power amplifiers exhibiting short-term and/or long-term memory effects | |
US9093958B2 (en) | Predistortion circuit, wireless communication unit and method for coefficient estimation | |
US20170012585A1 (en) | Dual-band signal transmission | |
US20160079933A1 (en) | Baseband equivalent volterra series for digital predistortion in multi-band power amplifiers | |
KR101700008B1 (ko) | 베이스밴드 디지털 전치 왜곡 아키텍처 | |
WO2014151302A1 (en) | Hardware-efficient compensator for outphasing power amplifiers | |
Aziz et al. | Rational function based model for the joint mitigation of I/Q imbalance and PA nonlinearity | |
Liszewski et al. | Low-complexity FPGA implementation of Volterra predistorters for power amplifiers | |
CN114244292B (zh) | 适用多场景的dpd分频段校正方法及应用 | |
KR101470817B1 (ko) | 복수의 비선형 증폭기에 대하여 단일 피드백 회로를 사용하는 전치보상 장치 및 방법 | |
JP6064906B2 (ja) | 歪補償増幅装置及び歪補償増幅方法 | |
Li et al. | Nonideal effects of reconstruction filter and I/Q imbalance in digital predistortion | |
EP2846460A1 (en) | Arrangement and method for radio frequency power amplification | |
Taringou et al. | Polynomial-based pre-distortion for wideband RF transmitters using single frequency signal | |
Mwangi | Bandlimited Digital Predistortion of Wideband RF Power Amplifiers | |
Rasool | Power efficiency enhancement of transmitters using adaptive envelope tracking and shaping techniques for small payload space applications | |
Shokri et al. | A combination Technique based on Polynomial Method and look-up Table for Linearity Digital Pre-distortion in Power Amplifiers | |
Solovyeva et al. | Decomposed piecewise memory polynomial predistortion for nonlinear power amplifier | |
Aziz | Rational Function and Distributed Two Block Architecture based Models for the Mitigation of Various Imperfections in Direct Conversion Transmitters |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |