CN106030824A - 利用具有隧穿场效应晶体管(tfet)的电路实施的复用器逻辑功能 - Google Patents

利用具有隧穿场效应晶体管(tfet)的电路实施的复用器逻辑功能 Download PDF

Info

Publication number
CN106030824A
CN106030824A CN201480076342.XA CN201480076342A CN106030824A CN 106030824 A CN106030824 A CN 106030824A CN 201480076342 A CN201480076342 A CN 201480076342A CN 106030824 A CN106030824 A CN 106030824A
Authority
CN
China
Prior art keywords
tfet
group
signal
coupled
tfet device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201480076342.XA
Other languages
English (en)
Other versions
CN106030824B (zh
Inventor
D·H·莫里斯
U·E·阿维奇
R·里奥斯
I·A·扬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN106030824A publication Critical patent/CN106030824A/zh
Application granted granted Critical
Publication of CN106030824B publication Critical patent/CN106030824B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/066Means for reducing external access-lines for a semiconductor memory clip, e.g. by multiplexing at least address and data signals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/7311Tunnel transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/88Tunnel-effect diodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/693Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/0944Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
    • H03K19/0948Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET using CMOS or complementary insulated gate field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7391Gated diode structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Mathematical Physics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computing Systems (AREA)
  • Ceramic Engineering (AREA)
  • Electronic Switches (AREA)
  • Logic Circuits (AREA)

Abstract

本发明描述了具有隧穿场效应晶体管(TFET)器件的复用器电路。例如,复用器电路包括彼此耦合的第一组隧穿场效应晶体管(TFET)器件。第一组TFET器件接收第一数据输入信号、第一选择信号和第二选择信号。第二组TFET器件彼此耦合并且接收第二数据输入信号、第一选择信号和第二选择信号。输出端子耦合到第一组TFET和第二组TFET。输出端子生成复用器电路的输出信号。

Description

利用具有隧穿场效应晶体管(TFET)的电路实施的复用器逻辑 功能
技术领域
本发明的实施例在半导体器件的领域中,并且具体而言,在利用具有隧穿场效应晶体管(TFET)的电路实施的复用器逻辑功能的领域中。
背景技术
对于过去几十年,集成电路中特征的缩放一直是持续增长的半导体工业背后的驱动力。缩放到越来越小的特征使得半导体芯片的有限基板面积上的功能单元的密度增大。例如,缩小晶体管的尺寸允许在芯片上结合更大数量的存储器件,实现更大存储器容量的产品的制造。然而,对越来越大容量的驱动并非没有问题。优化每个器件的功率和性能的必要性已经变得越来越显著。
在制造集成电路器件时,金属氧化物半导体场效应晶体管(MOSFET)可以用于复用器逻辑功能并可以利用传输门复用器电路和三态复用器电路来实现。然而,MOSFET具有对称的电流-电压特性,在某些漏极到源极电压偏置条件期间,具有不期望的泄漏电流。
附图说明
图1a示出了用于常规方法的MOSFET器件的电流电压特性;
图1b示出了根据一个实施例的TFET器件的电流电压特性;
图2示出了复用器逻辑门的示图;
图3示出了一个实施例中的具有TFET器件的复用器电路300的框图;
图4a示出了根据一个实施例的具有TFET器件和反相器的传输门MUX电路;
图4b示出了根据一个实施例的具有TFET器件和反相器的三态门MUX电路;
图5示出了根据一个实施例的类三态TFET复用器电路;
图6示出了根据一个实施例的具有TFET器件的复用器电路;
图7示出了具有MOSFET器件的复用器电路;
图8示出了根据一个实施例的具有TFET器件的复用器电路;
图9示出了根据一个实施例的具有TFET器件的复用器电路;
图10示出了根据一个实施例的具有TFET器件的复用器电路;
图11A-11C示出了根据一个实施例的TFET MUX电路的布局。
图12示出了根据本发明的一个实施方式的计算装置。
具体实施方式
描述了利用具有隧穿场效应晶体管(TFET)的电路实施的复用器逻辑功能。在以下描述中,阐述了许多具体细节,例如具体的集成和材料方式,以便提供对本发明的实施例的透彻理解。对于本领域的技术人员显而易见的是,可以无需这些具体细节来实践本发明的实施例。在其它情况下,未详细描述公知的特征,例如集成电路设计布局,以便不会不必要地使本发明的实施例难以理解。此外,要理解的是,图中所示的各实施例是例示性表示,并且未必是按比例绘制的。
通常,本文描述的实施例可以适用于具有低功率应用的密集逻辑器件的高性能或缩放晶体管。基于复用器的电路(例如,复用器、解复用器、加法器、XOR、触发器等)包括隧穿场效应晶体管(TFET)器件,并利用了TFET的独特的对称电流电压特性。
在一个实施例中,基于复用器的电路包括彼此耦合的第一组隧穿场效应晶体管(TFET)器件。第一组TFET器件接收第一数据输入信号、第一选择信号和第二选择信号。第二组TFET器件彼此耦合并且接收第二数据输入信号、第一选择信号和第二选择信号。输出端子耦合到第一和第二组TFET。输出端子生成复用器电路的输出信号。利用提供第二选择信号的连接将第一组TFET器件耦合到第二组TFET器件。
图1a示出了具有用于常规方法的MOSFET器件的电流电压特性的示图。示图100针对不同的栅极到源极电压偏置,示出了水平轴上的从漏极施加到源极的电压(VDS)与垂直轴上的从漏极到源极的电流(IDS)之间的关系。在具有足够大的栅极到源极电压偏置的情况下,正和负VDS都导致电流传导。换言之,MOSFET器件具有对称电流电压特性。
图1b示出了根据一个实施例的TFET器件的电流电压特性。TFET能够针对正漏极-源极偏置传导很高电流,并针对负漏极-源极偏置传导不是很低的电流(例如,1nA或更低)。可以通过将利用独立上拉和下拉MOSFET电路以常规方式实施的逻辑门组合到单个共享电路中来将该单向传导用于密集复用器(MUX)实施方式。利用MOSFET器件,单个共享电路中的器件的这种布置会造成短路电流、过大的功耗和功能损失。然而对于TFET器件,器件的这种布置与MOSFET MUX设计相比,具有改善的面积、时序和功率。MUX电路的两种原理类型是传输门MUX和三态MUX。本文公开的新颖的紧凑TFET MUX电路设计与MOSFET MUX设计相比提供了功率、性能和面积的改进。最重要的,在一个实施例中,在紧凑TFET MUX设计中还减少了两个晶体管,导致晶体管宽度可能减小20%。
除了传输门和三态MUX之外,与MOSFET MUX拓扑结构相比,其它MUX拓扑结构利用TFET得以增强。然而,这些其它MUX拓扑结构通常可能不适于高级半导体技术中的逻辑,因为这些其它MUX拓扑结构可以使用时钟控制信号、成比例器件或非再生转移特性,这导致过大的动态功率、静态功率或对变化灵敏。
TFET器件具有相反掺杂的源极和漏极区。例如,GaSb-InAs异质结n型TFET(NTFET)使用P+源极区、未掺杂的沟道区和N+漏极区。结果,源极和漏极端子不可互换,并且电流电压(IV)特性不对称。对于NTFET,在VGS和VDS为正时,由栅极电压(VGS)在高值与低值之间调节从漏极到源极区的电流(IDS)。然而,在VDS小于零时,即为负时(但比导通电压更负),那么IDS比其最大IDS饱和值低几个数量级。结果,TFET器件能够针对正VDS在一个方向上强导电,这实际是横向p-n源极到漏极本征二极管的反向偏置,而针对负VDS在另一个方向上不导电,这实际是横向p-n源极到漏极本征二极管的正向偏置,如图1b所示。
在图2中示出了MUX逻辑门的示图。门的主要输入是“s”(第一选择信号)、“d0”(第一数据输入信号)和“d1”(第二数据输入信号)。主要输出被标记为“out”。选择信号“s”的逻辑值将输入数据值的其中之一复用到输出。逻辑门是反相的,因此,输出实际上是选定输入的补码。反相器可以也连接在输出上,以提供输出信号的非反相版本。图2中未标记“sb”(第二选择信号),因为它是逻辑门内部的信号。选择信号“sb”是选择信号“s”的反相,并且是驱动对输出进行选择或取消选择的N和P晶体管的栅极所必需的。
图3示出了一个实施例中的具有TFET器件的复用器电路300的框图。第一组隧穿场效应晶体管(TFET)器件310(例如,至少两个NTFET、至少两个PTFET)彼此耦合。TFET器件310至少接收第一数据输入信号“d0”、第一选择信号“s”和第二选择信号“sb”。对于其它MUX设计(例如,2n个输入的复用器具有n条选择线)也可以接收额外的选择和数据输入信号。第二组TFET器件(例如,至少两个NTFET、至少两个PTFET)彼此耦合。这些器件接收第二数据输入信号“d1”、第一选择信号“s”和第二选择信号“sb”。还可以接收额外的选择和数据输入信号。输出端子340(图2中的“输出”)耦合到第一和第二组TFET器件。输出端子生成复用器电路300的输出信号。
可以利用向第二组TFET器件提供第二选择信号“sb”的连接(例如,连接650、连接850、连接950、连接1050)将第一组TFET器件耦合到第二组TFET器件。在一个实施例中,第一组TFET器件彼此串联连接(即,源极和漏极端子彼此串联连接)。以不同方式连接栅极端子。第一组TFET中的每个TFET分别接收第一数据输入信号、第一选择信号和第二选择信号中的一个。第一组TFET包括至少两个n型TFET和至少两个p型TFET。第二组TFET的TFET彼此串联连接(即,源极和漏极端子彼此串联连接)。第二组TFET中的每个TFET接收第二数据输入信号、第一选择信号和第二选择信号中的一个。第二组TFET包括至少两个n型TFET和至少两个p型TFET。在一个实施例中,复用器电路300包括最多八个TFET。在另一实施例中,图3包括用于由信号“s”生成信号“sb”的反相器(例如,480、430、530)。图4a示出了根据一个实施例的具有TFET器件和反相器的传输门MUX电路。电路450包括PTFET器件460-463、NTFET器件470-473、反相器480和输出490。图4b示出了根据一个实施例的具有TFET器件和反相器的三态门MUX电路。电路400包括PTFET器件410-413、NTFET器件420-423、反相器430和输出440。这些图中示出的拓扑结构对于MUX电路中使用的MOSFET器件而言是优选的。在具有TFET器件的图中,源极端子是由括号状的形状指示的。源极和漏极的适当取向对于电路正常工作是必不可少的。电路模拟已经证实了下表1中概括的这些电路的功能和性能。
为了进行比较,TFET和CMOS器件被设计成具有相等的泄漏和反相器性能,并且它们各自的电源电压对于CMOS为450mV,对于TFET为350mV。报告的延迟是跨输入和输出上的逻辑值之间的所有可能过渡的平均。延迟值包括除MUX自身之外,通过输入和输出反相器的传播时间,以便完全包含MUX输入电容和驱动强度的差异。紧凑TFET MUX拓扑结构比替代方案更快。栅极的泄漏更低,因为新的TFET MUX设计中减少了泄漏路径。TFET MUX紧凑设计与表1中的其它设计相比还具有更低的开关能量(平均Edyn[aJ])。
感兴趣的是指出,对于CMOS实施方式,传输门MUX比三态MUX具有更高的性能,但对于TFET实施方式则情况相反,因为CMOS传输门受益于通过一对PMOS和NMOS传输晶体管的传导。然而,在TFET电路中,在任一时间NTFET或PTFET传输晶体管中的仅一个可以“导通”,因为另一个晶体管具有VDS偏置,使得TFET为“截止”。
可以通过比较紧凑TFET MUX设计与三态MUX设计来解释紧凑TFET MUX设计的结构和操作。图5示出了根据一个实施例的类三态TFET复用器电路。输入堆栈中的串联晶体管的次序是从图4b中所示的布置切换到图5中所示的布置,图4b中所示的布置具有其中d0和d1输入距电源和地最近的TFET。然而,图4b和5之间的逻辑功能仍然等价。注意,电路500包括反相器530,其由选择信号“s”生成反相选择信号“sb”。电路500包括PTFET器件510-513、NTFET器件520-523、反相器530和输出540。在该实施例中,被示为电路500的MUX逻辑门具有10个晶体管。利用TFET,可以去除该反相器,因为可以在MUX单元自身的核内生成反相选择信号。
图6示出了根据一个实施例的具有TFET器件的复用器电路。如果去除了图5中的包括两个晶体管的反相器530,则如图6中所示,需要额外的连接650。电路600包括PTFET器件610-613、NTFET器件620-623和输出640。PTFET 610的源极端子660耦合到电源电压,而NTFET 623的源极端子661耦合到地参考端子(地电压)。源极端子660接收电源电压,而源极端子661接收地电压。
TFET器件的源极和漏极端子的取向非常重要,因为利用反转的源极/漏极取向或利用具有对称IV特性的替代器件(例如,MOSFET),电路将不会正常工作。
例如,图7示出了基于图6、但具有MOSFET器件的复用器电路。电路700包括p型和n型MOSFET器件以及输出740。电路700示出了与CMOS紧凑MUX电路相关联的问题。对于一些输入组合,标记为m0的晶体管会允许VDD与地参考端子之间有短路电流。该路径由虚线710示出。晶体管m0会具有大的VDS和VGS(例如,VDS=311mV,VGS=419mV),因此对于该示例,会有4.32uA的静态电流。对于一些输入组合,标记为m1的晶体管也会允许VDD与地参考端子之间有短路电流。该路径由虚线720示出。晶体管m1会具有大的VDS和VGS,因此对于该示例,会有4.32uA的静态电流。
然而,利用用于电路700的TFET器件,NTFET(m0晶体管)的VDS会为负值,因此传导会是最小的。该电路的许多变型是可能的,并且图8和9中示出了几个示例。
图8示出了根据一个实施例的具有TFET器件的复用器电路。电路800包括PTFET器件810-813、NTFET器件820-823、PTFET 810的漏极端子与NTFET 823的漏极端子之间的连接850、以及输出840。PTFET 810的源极端子860耦合到电源电压,而NTFET 823的源极端子861耦合到地参考端子(地电压)。源极端子860接收电源电压,而源极端子861接收地电压。
图9示出了根据一个实施例的具有TFET器件的复用器电路。电路900包括PTFET器件910-913、NTFET器件920-923、PTFET 910的漏极端子与NTFET 923的漏极端子之间的连接950、以及输出940。PTFET 910的源极端子960耦合到电源电压,而NTFET 823的源极端子961耦合到地参考端子。源极端子960接收电源电压,而源极端子961接收地电压。
由“s”选通的晶体管必须附接到电压源或地参考端子,以适当驱动反相选择信号“sb”,但由“d1”、“d0”和“sb”选通的晶体管的串联布置可以采用任何次序。图10中示出了产生最快的最坏情形性能的布置。
图10示出了根据一个实施例的具有TFET器件的复用器电路。电路1000包括PTFET器件1010-1013、NTFET器件1020-1023、PTFET 1010的漏极端子以NTFET 1023的漏极端子之间的连接1050、以及输出端子1040。PTFET 1010的源极端子1060耦合到电源电压,而NTFET1023的源极端子1061耦合到地参考端子。
在某些实施例中,以“sb”作为输入的TFET的串联布置被设计为最接近输出节点,这是由于源自于“选择”信号过渡的时序弧经常是最慢的,因为“s”的过渡必须在输出能够切换之前首先切换“sb”,即,该布置使得来自“sb”切换的输出延迟能够对输出切换具有最小的延迟影响。
根据一个特定实施例,分别在图11A-11C中示出了TFET MUX电路的示例性布局。布局1100、1110和1120示出了用于输入数据信号(“d0”、“d1”)、选择信号(“s”、“sb”)、输出信号、电源电压(vdd)和地参考端子(gnd)的示例性布局。这些示例性布局还包括栅极层1140、源极/漏极层1150、第一金属层1160和第二金属层1170。
在一个实施例中,可以将p型TFET设计成在源极区中具有Si、Ge、Sn或这些材料的任何合金,并且在包括栅极区下方的沟道区并且还包括漏极区的有源区中具有Si、Ge、Sn或这些材料的任何组合。在实施例中,可以将TFET设计成在源极区中具有In、Ga、Al、As、Sb、P、N或这些材料的任何合金,并且在包括栅极区下方的沟道区并且还包括漏极区的有源区中具有In、Ga、Al、As、Sb、P、N或这些材料的任何组合。包括接触部在内,可以将TFET器件设计成像对应MOSFET器件那样小。
在上述实施例中,无论形成于虚拟衬底层还是体衬底上,用于TFET器件制造的下方衬底都可以由能够承受制造过程的半导体材料构成。在实施例中,衬底为体衬底,例如半导体工业中通常使用的p型硅衬底。在实施例中,衬底由晶体硅、掺杂有电荷载流子的硅/锗或锗层构成,电荷载流子例如但不限于磷、砷、硼或其组合。在另一实施例中,衬底由不同晶体衬底顶部生长的外延层构成,例如硼掺杂体硅单晶衬底上生长的硅外延层。
衬底反而可以包括形成于体晶体衬底与外延层之间的绝缘层,以形成例如绝缘体上硅衬底。在实施例中,绝缘层由利润但不限于二氧化硅、氮化硅、氮氧化硅或高k电介质层的材料组成。衬底替代地可以由III-V族材料构成。在实施例中,衬底由例如但不限于氮化镓、磷化镓、砷化镓、磷化铟、锑化铟、砷化铟镓、砷化铝镓、磷化铟镓或其组合的III-V材料构成。在另一实施例中,衬底由III-V材料和电荷载流子掺杂剂杂质原子构成,杂质原子例如但不限于碳、硅、锗、氧、硫、硒或碲。
在以上实施例中,TFET器件包括源极漏极区,其可以掺杂有电荷载流子杂质原子。在实施例中,IV族材料源极和/或漏极区包括例如但不限于磷或砷的n型掺杂剂。在另一实施例中,IV族材料源极和/或漏极区包括例如但不限于硼的p型掺杂剂。
在以上实施例中,尽管并非始终示出,但要理解,TFET包括具有栅极电介质层和栅极电极层的栅极叠置体。在实施例中,栅极电极叠置体的栅极电极由金属栅极构成,并且栅极电介质层由高K材料构成。例如,在一个实施例中,栅极电介质层由诸如但不限于氧化铪、氮氧化铪、硅酸铪、氧化镧、氧化锆、硅酸锆、氧化钽、钛酸钡锶、钛酸钡、钛酸锶、氧化钇、氧化铝、氧化铝、氧化铅钽钪、铌酸铅锌或其组合等材料构成。在实施例中,栅极电介质层由顶部高k部分和下部构成,下部由半导体材料的氧化物构成。在一个实施例中,栅极电介质层由氧化铪的顶部和二氧化硅或氮氧化硅的底部构成。
在实施例中,栅极电极由诸如但不限于金属氮化物、金属碳化物、金属硅化物、金属铝化物、铪、锆、钛、钽、铝、钌、钯、铂、钴、镍或导电金属氧化物等金属层构成。在具体实施例中,栅极电极由形成在金属功函数设置层上方的非功函数设置填充材料构成。在实施例中,栅极电极由P型或N型材料构成。栅极电极叠置体还可以包括电介质间隔体。
上述TFET半导体器件覆盖平面和非平面器件,包括栅极全包围器件。于是,更一般地,半导体器件可以是包含栅极、沟道区和一对源极/漏极区的半导体器件。此外,可以制造额外的互连线路,以便将这样的器件集成到集成电路中。
通常,本文描述的一个或多个实施例涉及用于复用器电路的隧穿场效应晶体管(TFET)。可以通过例如但不限于化学气相沉积(CVD)或分子束外延(MBE)的技术或其它类似工艺来形成用于这种器件的IV族或III-V族有源层。
图12示出了根据本发明的一种实施方式的计算装置1200。计算装置1200容纳板1202。板1202可以包括多个部件,包括但不限于处理器1204和至少一个通信芯片1206。处理器1204物理和电耦合至板1202。在一些实施方式中,至少一个通信芯片1206也物理和电耦合至板1202。在其它实施方式中,通信芯片1206是处理器1204的部分。
根据其应用,计算装置1200可以包括可以或可以不物理和电耦合至板1202的其它部件。这些其它部件包括但不限于易失性存储器(例如,DRAM)、非易失性存储器(例如,ROM)、闪速存储器、图形处理器、数字信号处理器、密码处理器、芯片组、天线、显示器、触摸屏显示器、触摸屏控制器、电池、音频编解码器、视频编解码器、功率放大器、全球定位系统(GPS)装置、罗盘、加速度计、陀螺仪、扬声器、照相机和大容量存储装置(例如硬盘驱动器、光盘(CD)、数字多功能盘(DVD)等等)。
通信芯片1206能够实现往返于计算装置1200传输数据的无线通信。术语“无线”及其派生词可以用于描述可以通过使用经调制的电磁辐射通过非固体介质来传递数据的电路、装置、系统、方法、技术、通信信道等。该术语并非暗示相关联的装置不包含任何线路,尽管在一些实施例中它们可能不包含线路。通信芯片1206可以实施若干无线标准或协议的任一种,包括但不限于Wi-Fi(IEEE 802.11族)、WiMAX(IEEE 802.16族)、IEEE802.20、长期演进(LTE)、Ev-DO、HSPA+、HSDPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、蓝牙、其衍生物,以及被指定为3G、4G、5G和更高代的任何其它无线协议。计算装置1200可以包括多个通信芯片1206。例如,第一通信芯片1206可以专用于较短距离的无线通信,例如Wi-Fi和蓝牙,第二通信芯片1206可以专用于较长距离的无线通信,例如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO等。
计算装置1200的处理器1204包括封装在处理器1204内的集成电路管芯1210。在本发明的一些实施方式中,处理器的集成电路管芯包括根据本发明的实施方式构建的具有隧穿场效应晶体管(TFET)的一个或多个复用器电路1212。术语“处理器”可以指处理来自寄存器和/或存储器的电子数据以将该电子数据转换成可以存储在寄存器和/或存储器中的其它电子数据的任何器件或器件部分。
通信芯片1206还包括封装在通信芯片1206内的集成电路管芯1220。根据本发明的另一实施方式,通信芯片的集成电路管芯包括根据本发明的实施方式构建并布置的具有隧穿场效应晶体管(TFET)的一个或多个复用器电路1921。
在其它实施方式中,计算装置1200内容纳的另一个部件可以包括集成电路管芯,该集成电路管芯包括根据本发明的实施方式构建并布置的具有隧穿场效应晶体管(TFET)的一个或多个复用器电路。
在各个实施方式中,计算装置1200可以是膝上计算机、上网本、笔记本、超级本、智能电话、平板计算机、个人数字助理(PDA)、超级移动PC、移动电话、台式计算机、服务器和高性能计算机(HPC)、打印机、扫描仪、监视器、机顶盒、娱乐控制单元、数字照相机、便携式音乐播放机或数字视频记录仪。在其它实施方式中,计算装置1200可以是处理数据的任何其它电子装置。
因此,本发明的实施例包括具有隧穿场效应晶体管(TFET)的复用器电路。
在实施例中,复用器电路(例如,电路300、电路400、电路450、电路500、电路600、电路800、电路900、电路1000)包括彼此耦合的第一组隧穿场效应晶体管(TFET)器件。TFET器件接收第一数据输入信号、第一选择信号和第二选择信号。第二组TFET器件彼此耦合并且接收第二数据输入信号、第一选择信号和第二选择信号。输出端子耦合到第一和第二组TFET。输出端子生成复用器电路的输出信号。
在一个实施例中,利用提供第二选择信号的连接将第一组TFET器件耦合到第二组TFET器件。
在一个实施例中,第一组TFET器件包括具有源极端子和接收第一选择信号的栅极端子的TFET。源极端子接收电源或地电压。
在实施例中,第一组TFET器件的TFET器件彼此串联连接(即,源极和漏极端子彼此串联连接),第二组的TFET器件彼此串联连接(即,一个TFET器件的源极端子串联连接到另一个TFET的漏极端子)。第一组TFET器件的每个TFET可以分别接收第一数据输入信号、第一选择信号和第二选择信号的其中之一。
在一个实施例中,第一组TFET器件包括两个n型TFET和两个p型TFET。第二组TFET器件包括两个n型TFET和两个p型TFET。
在实施例中,第二组TFET器件的每个TFET分别接收第二数据输入信号、第一选择信号和第二选择信号的其中之一。
在一个实施例中,复用器电路包括最多八个TFET器件。
在一个实施例中,复用器电路(例如,电路450)包括具有两个n型TFET器件和两个p型TFET器件的第一组TFET器件。第一p型TFET器件串联耦合到第一n型TFET器件,并且第二p型TFET器件并联耦合到第二n型TFET器件。第二组TFET器件包括两个n型TFET器件和两个p型TFET器件,其中第一p型TFET器件串联耦合到第一n型TFET器件,并且第二p型TFET器件并联耦合到第二n型TFET器件。第一n和p型TFET的输出连接到并联的n和p TFET的公共节点。
在一个实施例中,复用器电路(例如,电路400)包括具有彼此耦合的两个n型TFET器件和彼此耦合的两个p型TFET器件的第一组TFET器件。第二组TFET器件包括彼此耦合的两个n型TFET器件和彼此耦合的两个p型TFET器件。
在一个实施例中,复用器电路(例如,电路300、电路400、电路450、电路500、电路600、电路800、电路900、电路1000)包括接收第一数据输入信号、第二数据输入信号、第一选择信号和第二选择信号的p型隧穿场效应晶体管(TFET)器件。N型隧穿场效应晶体管(TFET)器件耦合到p型TFET器件。n型TFET器件接收第一和第二数据输入信号、第一选择信号和第二选择信号。输出端子耦合到n型和p型TFET器件以生成复用器电路的输出信号。利用提供第二选择信号的连接将p型TFET器件的至少一个晶体管耦合到n型TFET器件的至少一个晶体管。p型TFET器件包括具有耦合到电源电压的源极端子和接收第一选择信号的栅极端子的p型TFET器件。n型TFET器件包括具有耦合到地电压的源极端子和接收第一选择信号的栅极端子的n型TFET器件。
在一个实施例中,计算装置(例如,计算装置1200)包括存储电子数据的存储器和耦合到该存储器的处理器。处理器处理电子数据并且包括具有复用器电路的集成电路管芯。复用器电路(例如,电路300、电路400、电路450、电路500、电路600、电路800、电路900、电路1000)包括彼此耦合并且接收第一数据输入信号、第一选择信号和第二选择信号的第一组隧穿场效应晶体管(TFET)器件。
第二组TFET器件彼此耦合并且接收第二数据输入信号、第一选择信号和第二选择信号。输出端子耦合到第一和第二组TFET器件。输出端子生成复用器电路的输出信号。利用提供第二选择信号的连接将第一组TFET器件耦合到第二组TFET器件。
在一个实施例中,第一组TFET器件包括具有源极端子和接收第一选择信号的栅极端子的TFET器件。源极端子接收电源或地电压。
在一个实施例中,第一组TFET器件的TFET器件彼此串联连接(即,源极和漏极端子彼此串联连接)。
在一个实施例中,第二组TFET器件的TFET器件彼此串联连接(即,源极和漏极端子彼此串联连接)。

Claims (24)

1.一种复用器电路,包括:
彼此耦合的第一组隧穿场效应晶体管(TFET)器件,接收第一数据输入信号、第一选择信号和第二选择信号;
彼此耦合的第二组TFET器件,接收第二数据输入信号、所述第一选择信号和所述第二选择信号;以及
耦合到所述第一组TFET和所述第二组TFET的输出端子,所述输出端子生成所述复用器电路的输出信号。
2.根据权利要求1所述的复用器电路,其中,所述第一组TFET器件利用提供所述第二选择信号的连接而耦合到所述第二组TFET器件。
3.根据权利要求1所述的复用器电路,其中,所述第一组TFET器件包括具有源极端子和接收所述第一选择信号的栅极端子的TFET,所述源极端子用于接收电源电压或地电压。
4.根据权利要求1所述的复用器电路,其中,所述第一组TFET器件的所述TFET器件彼此串联连接。
5.根据权利要求1所述的复用器电路,其中,所述第一组TFET器件中的每个TFET接收所述第一数据输入信号、所述第一选择信号和所述第二选择信号的其中之一。
6.根据权利要求5所述的复用器电路,其中,所述第一组TFET器件包括两个n型TFET和两个p型TFET。
7.根据权利要求1所述的复用器电路,其中,所述第二组TFET器件中的所述TFET器件彼此串联连接。
8.根据权利要求7所述的复用器电路,其中,所述第二组TFET器件中的每个TFET用于接收所述第二数据输入信号、所述第一选择信号和所述第二选择信号的其中之一。
9.根据权利要求8所述的复用器电路,其中,所述第二组TFET器件包括两个n型TFET和两个p型TFET。
10.根据权利要求1所述的复用器电路,其中,所述复用器电路包括最多八个TFET器件。
11.根据权利要求1所述的复用器电路,其中,所述第一组TFET器件包括串联耦合到第一n型TFET器件的第一p型TFET器件和并联耦合到第二n型TFET器件的第二p型TFET器件。
12.根据权利要求11所述的复用器电路,其中,所述第二组TFET器件包括串联耦合到第一n型TFET器件的第一p型TFET器件和并联耦合到第二n型TFET器件的第二p型TFET器件。
13.根据权利要求1所述的复用器电路,其中,所述第一组TFET器件包括彼此耦合的两个n型TFET器件和彼此耦合的两个p型TFET器件。
14.根据权利要求13所述的复用器电路,其中,所述第二组TFET器件包括彼此耦合的两个n型TFET器件和彼此耦合的两个p型TFET器件。
15.一种复用器电路,包括:
p型隧穿场效应晶体管(TFET)器件,接收第一数据输入信号、第二数据输入信号、第一选择信号和第二选择信号;
耦合到所述p型TFET器件的n型隧穿场效应晶体管(TFET)器件,所述n型TFET器件接收所述第一数据输入信号、所述第二数据输入信号、所述第一选择信号和所述第二选择信号;以及
耦合到所述n型TFET器件和所述p型TFET器件的输出端子,生成所述复用器电路的输出信号。
16.根据权利要求15所述的复用器电路,其中,所述p型TFET器件的至少一个晶体管利用提供所述第二选择信号的连接而耦合到所述n型TFET器件的至少一个晶体管。
17.根据权利要求15所述的复用器电路,其中,所述p型TFET器件包括具有耦合到电源电压的源极端子和接收所述第一选择信号的栅极端子的p型TFET器件。
18.根据权利要求15所述的复用器电路,其中,所述n型TFET器件包括具有耦合到地电压的源极端子和接收所述第一选择信号的栅极端子的n型TFET器件。
19.一种计算装置,包括:
存储电子数据的存储器;以及
耦合到所述存储器的处理器,所述处理器处理电子数据,所述处理器包括具有复用器电路的集成电路管芯,所述复用器电路包括:
彼此耦合的第一组隧穿场效应晶体管(TFET)器件,接收第一数据输入信号、第一选择信号和第二选择信号;
彼此耦合的第二组TFET器件,接收第二数据输入信号、所述第一选择信号和所述第二选择信号;以及
耦合到所述第一组TFET器件和所述第二组TFET器件的输出端子,所述输出端子生成所述复用器电路的输出信号。
20.根据权利要求19所述的计算装置,其中,所述第一组TFET器件利用提供所述第二选择信号的连接而耦合到所述第二组TFET器件。
21.根据权利要求19所述的计算装置,其中,所述第一组TFET器件包括具有源极端子和接收所述第一选择信号的栅极端子的TFET器件,所述源极端子接收电源电压或地电压。
22.根据权利要求19所述的计算装置,其中,所述第一组TFET器件中的所述TFET器件彼此串联连接。
23.根据权利要求19所述的计算装置,其中,所述第二组TFET器件中的所述TFET器件彼此串联连接。
24.根据权利要求19所述的计算装置,其中,所述第二组TFET器件包括具有源极端子和接收所述第一选择信号的栅极端子的TFET器件,所述源极端子接收电源电压或地电压。
CN201480076342.XA 2014-03-27 2014-03-27 利用具有隧穿场效应晶体管(tfet)的电路实施的复用器逻辑功能 Expired - Fee Related CN106030824B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2014/032019 WO2015147832A1 (en) 2014-03-27 2014-03-27 Multiplexor logic functions implemented with circuits having tunneling field effect transistors (tfets)

Publications (2)

Publication Number Publication Date
CN106030824A true CN106030824A (zh) 2016-10-12
CN106030824B CN106030824B (zh) 2020-07-28

Family

ID=54196149

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201480076342.XA Expired - Fee Related CN106030824B (zh) 2014-03-27 2014-03-27 利用具有隧穿场效应晶体管(tfet)的电路实施的复用器逻辑功能

Country Status (6)

Country Link
US (1) US20160373108A1 (zh)
EP (1) EP3123522A4 (zh)
KR (1) KR20160137974A (zh)
CN (1) CN106030824B (zh)
TW (1) TWI565239B (zh)
WO (1) WO2015147832A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112086453A (zh) * 2019-06-14 2020-12-15 台湾积体电路制造股份有限公司 多路复用器电路及其形成方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9985611B2 (en) * 2015-10-23 2018-05-29 Intel Corporation Tunnel field-effect transistor (TFET) based high-density and low-power sequential
US9705504B1 (en) * 2016-01-13 2017-07-11 Altera Corporation Power gated lookup table circuitry
US9953728B2 (en) * 2016-07-21 2018-04-24 Hewlett Packard Enterprise Development Lp Redundant column or row in resistive random access memory
US9859898B1 (en) 2016-09-30 2018-01-02 International Business Machines Corporation High density vertical field effect transistor multiplexer

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6674307B2 (en) * 2000-10-19 2004-01-06 Nec Electronics Corporation General-purpose logic module and cell using the same
CN1846354A (zh) * 2003-09-05 2006-10-11 飞思卡尔半导体公司 在集成电路中多路复用处于多个电源电压的数字信号

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5889419A (en) * 1996-11-01 1999-03-30 Lucent Technologies Inc. Differential comparison circuit having improved common mode range
US5920210A (en) * 1996-11-21 1999-07-06 Kaplinsky; Cecil H. Inverter-controlled digital interface circuit with dual switching points for increased speed
KR100301429B1 (ko) * 1998-06-27 2001-10-27 박종섭 멀티플렉서
EP1331736A1 (en) * 2002-01-29 2003-07-30 Texas Instruments France Flip-flop with reduced leakage current
US6549060B1 (en) * 2002-06-19 2003-04-15 Hewlett Packard Development Company, L.P. Dynamic logic MUX
US6720818B1 (en) * 2002-11-08 2004-04-13 Applied Micro Circuits Corporation Method and apparatus for maximizing an amplitude of an output signal of a differential multiplexer
US6970033B1 (en) * 2003-11-26 2005-11-29 National Semiconductor Corporation Two-by-two multiplexer circuit for column driver
US7373572B2 (en) * 2005-01-26 2008-05-13 Intel Corporation System pulse latch and shadow pulse latch coupled to output joining circuit
TWI308377B (en) * 2006-08-11 2009-04-01 Univ Nat Sun Yat Sen Logical circuit with ritds and mosfet
JP4892044B2 (ja) * 2009-08-06 2012-03-07 株式会社東芝 半導体装置
US8369134B2 (en) * 2010-10-27 2013-02-05 The Penn State Research Foundation TFET based 6T SRAM cell
US8519753B2 (en) * 2010-12-13 2013-08-27 Texas Instruments Incorporated Frequency doubler/inverter
US8890118B2 (en) * 2010-12-17 2014-11-18 Intel Corporation Tunnel field effect transistor
JP2012146817A (ja) * 2011-01-12 2012-08-02 Toshiba Corp 半導体装置及びその製造方法
US8525557B1 (en) * 2011-11-04 2013-09-03 Altera Corporation Merged tristate multiplexer
US8981839B2 (en) * 2012-06-11 2015-03-17 Rf Micro Devices, Inc. Power source multiplexer
US8890120B2 (en) * 2012-11-16 2014-11-18 Intel Corporation Tunneling field effect transistors (TFETs) for CMOS approaches to fabricating N-type and P-type TFETs
TWI560715B (en) * 2014-07-28 2016-12-01 Univ Nat Chiao Tung A nonvoltile resistance memory and its operation thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6674307B2 (en) * 2000-10-19 2004-01-06 Nec Electronics Corporation General-purpose logic module and cell using the same
CN1846354A (zh) * 2003-09-05 2006-10-11 飞思卡尔半导体公司 在集成电路中多路复用处于多个电源电压的数字信号

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
RAVINDHIRAN MUKUNDRAJAN, ET AL.: "Ultra Low Power Circuit Design using Tunnel FETs", 《2012 IEEE COMPUTER SOCIETY ANNUAL SYMPOSIUM ON VLSI》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112086453A (zh) * 2019-06-14 2020-12-15 台湾积体电路制造股份有限公司 多路复用器电路及其形成方法
CN112086453B (zh) * 2019-06-14 2024-01-05 台湾积体电路制造股份有限公司 多路复用器电路及其形成方法

Also Published As

Publication number Publication date
CN106030824B (zh) 2020-07-28
US20160373108A1 (en) 2016-12-22
TWI565239B (zh) 2017-01-01
EP3123522A1 (en) 2017-02-01
WO2015147832A1 (en) 2015-10-01
TW201545476A (zh) 2015-12-01
EP3123522A4 (en) 2017-11-22
KR20160137974A (ko) 2016-12-02

Similar Documents

Publication Publication Date Title
CN106663696B (zh) 使用具有表面终止物的纳米线形成的缩放的tfet晶体管
TWI532180B (zh) 用於cmos架構的穿隧式場效電晶體(tfet)以及製造n型與p型tfet的方式
TWI787195B (zh) 在薄膜電晶體的金屬接觸通孔中實施高遷移率低接觸電阻半導體氧化物的系統、方法及設備
CN106030824A (zh) 利用具有隧穿场效应晶体管(tfet)的电路实施的复用器逻辑功能
US10128356B2 (en) P-tunneling field effect transistor device with pocket
CN104011841A (zh) 用于形成金属氧化物半导体器件结构的鳍的方法
US10707846B2 (en) Tunnel field-effect transistor (TFET) based high-density and low-power sequential
EP3754720A1 (en) Recessed gate oxide on the sidewall of gate trench
TWI726939B (zh) 電子裝置、計算裝置及用於形成氧化物半導體之方法
US11735521B2 (en) Metal-oxide-semiconductor field-effect-transistors (MOSFET) as antifuse elements
US11152429B2 (en) Threshold switching contact in a field-effect transistor as a selector
US11233148B2 (en) Reducing band-to-band tunneling in semiconductor devices
US10720504B2 (en) Transistor with dynamic threshold voltage for low-leakage standby and high speed active mode
CN101894864A (zh) 双栅极场效应晶体管
US11011642B2 (en) Ambipolar field-effect device using engineered work-functions
US11031072B2 (en) Dynamic random access memory including threshold switch
Pandey et al. A comprehensive physics based surface potential and drain current model for SiGe channel dual programmable FETs
US20140021557A1 (en) Apparatus for forward well bias in a semiconductor integrated circuit

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20200728

Termination date: 20210327

CF01 Termination of patent right due to non-payment of annual fee