CN105954951A - 一种液晶显示面板 - Google Patents
一种液晶显示面板 Download PDFInfo
- Publication number
- CN105954951A CN105954951A CN201610539963.8A CN201610539963A CN105954951A CN 105954951 A CN105954951 A CN 105954951A CN 201610539963 A CN201610539963 A CN 201610539963A CN 105954951 A CN105954951 A CN 105954951A
- Authority
- CN
- China
- Prior art keywords
- sub
- pixel
- data wire
- pixels
- row
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Abstract
本发明提供一种液晶显示面板,包括数据线和子像素阵列,所述数据线包括多条第一数据线和第二数据线,所述子像素阵列包括第一子像素和第二子像素,所述第一子像素和第二子像素中设有薄膜晶体管;在任意一列子像素中,所有的第一子像素的薄膜晶体管连接在与其相邻的所述第一数据线上,所有的第二子像素的薄膜晶体管连接在与其相邻的所述第二数据线上。本发明的液晶显示面板可以大大降低数据线的信号源极性反转的频率,进而降低液晶显示面板的功耗。
Description
技术领域
本发明涉及液晶显示技术领域,特别是涉及一种液晶显示面板。
背景技术
随着科技的发展,人们对液晶显示面板显示效果的要求越来越高,尤其是在色彩以及广视角方面的要求越来越高,为了提高液晶显示器的视角等相关特性,往往会采用两点反转机制等方法来使子像素的极性发生反转。现有的液晶显示面板中,处于同一列的子像素的薄膜晶体管的源极与同一根数据线相连,这就使得数据线的传输电压极性在每两条栅极线开启的时间内就会切换一次,数据线的传输电压极性反转频率较大,造成整个液晶显示面板的功耗变大,同时数据驱动器的温度也会升高,影响数据驱动器的稳定性。
故,有必要提供一种液晶显示面板,以解决现有技术所存在的问题。
发明内容
本发明的目的在于提供一种液晶显示面板,以解决现有的液晶显示面板中因数据线信号源极性反转频率较大而引起功耗变大等技术问题。
本发明实施例提供一种液晶显示面板,包括数据线和子像素阵列,所述数据线包括多条第一数据线和第二数据线,所述子像素阵列包括第一子像素和第二子像素,所述第一子像素和第二子像素中设有薄膜晶体管;
在任意一列子像素中,所有的第一子像素的薄膜晶体管连接在与其相邻的所述第一数据线上,所有的第二子像素的薄膜晶体管连接在与其相邻的所述第二数据线上。
在本发明所述的液晶显示面板中,所述子像素阵列中,在同一行子像素中,相邻两个第一子像素与相邻两个第二子像素间隔设置;在同一列子像素中,相邻两个第一子像素与相邻两个第二子像素间隔设置。
在本发明所述的液晶显示面板中,除第一列和最后一列子像素以外的任意一列子像素中,所述第一数据线和第二数据线相邻地设置在相应子像素列的同一侧,且与所述第一数据线和第二数据线相邻的两列子像素中,所有的第一子像素的薄膜晶体管与所述第一数据线连接,所有的第二子像素的薄膜晶体管与所述第二数据线连接。
在本发明所述的液晶显示面板中,所述子像素阵列中的第一列子像素的一侧和最后一列子像素的一侧均设有一条所述第一数据线和一条所述第二数据线,所述第一列子像素一侧的所述第一数据线和第二数据线与第一列子像素中的相应子像素的薄膜晶体管连接,最后一列子像素一侧的所述第一数据线和第二数据线与最后一列子像素中的相应子像素的薄膜晶体管连接。
在本发明所述的液晶显示面板中,任意一列子像素中,所述第一数据线和第二数据线分别设置在相应子像素列的两侧,且任意相邻的两列子像素中,处于同一行的第一子像素和第二子像素之间设有一条所述第一数据线,任意相邻的两列子像素中,处于同一行的两个第一子像素或两个第二子像素之间设有两条所述第二数据线。
在本发明所述的液晶显示面板中,任意一列子像素中,所述第一数据线和第二数据线分别设置在相应子像素列的两侧,且任意相邻的两列子像素中,处于同一行的第一子像素和第二子像素之间设有一条所述第二数据线,任意相邻的两列子像素中,处于同一行的两个第一子像素或两个第二子像素之间设有两条所述第一数据线。
在本发明所述的液晶显示面板中,任意一列子像素中,所述第一数据线和第二数据线分别设置在相应子像素列的两侧,且任意相邻的两列子像素中,处于同一行的两个第一子像素之间或两个第二子像素之间设有一条所述第一数据线和一条所述第二数据线,任意相邻的两列子像素中,处于同一行的第一子像素和第二子像素之间设有一条所述第一数据线或第二数据线。
在本发明所述的液晶显示面板中,所述子像素阵列中,在同一行和同一列子像素中,第一子像素均与第二子像素间隔设置。
在本发明所述的液晶显示面板中,所述第一数据线和第二数据线交替地排列在子像素列之间。
在本发明所述的液晶显示面板中,所述第一子像素中的存储电压极性与第二子像素中的存储电压极性相反。
相较于现有的液晶显示面板,本发明的液晶显示面板通过将同一列子像素中所有的第一子像素的薄膜晶体管连接在与其相邻的第一数据线上,而将所有的第二子像素的薄膜晶体管连接在与其相邻的所述第二数据线上,使得每条数据线的信号源极性每隔一帧画面的时间才反转一次,大大降低了数据线的信号源极性反转的频率,进而降低了液晶显示面板的功耗,同时,数据驱动器的温度也大大降低,增强了数据驱动器的稳定性。
附图说明
图1为本发明的液晶显示面板的第一优选实施例的结构示意图;
图2为本发明的液晶显示面板的第二优选实施例的结构示意图;
图3为本发明的液晶显示面板的第三优选实施例的结构示意图;
图4为本发明的液晶显示面板的第四优选实施例的结构示意图。
具体实施方式
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
在图中,结构相似的单元是以相同标号表示。
请参照图1,图1为本发明的液晶显示面板的第一优选实施例的结构示意图。该液晶显示面板包括栅极线110、数据线120、子像素阵列以及数据驱动器140,其中,数据线120包括多条第一数据线121和第二数据线122,子像素阵列包括第一子像素131和第二子像素132,第一子像素131和第二子像素132中均设有薄膜晶体管,且第一子像素131中的存储电压极性与第二子像素132中的存储电压极性相反。
在本优选实施例中,子像素阵列通过两点式反转机制被驱动,即在同一行子像素中,相邻两个第一子像素131与相邻两个第二子像素132间隔设置;在同一列子像素中,相邻两个第一子像素131与相邻两个第二子像素132间隔设置,如图1所示,图中第一行前两个子像素为第一子像素131,第一行的第三个和第四个子像素均为第二子像素132,第一行的第五个和第六个子像素又为第一子像素131,依次类推,同理可以得到同一列中第一子像素131与第二子像素132的排列方式,当然在其他实施例中,子像素阵列也可以通过其他反转机制被驱动,在此不做具体限制。
在本优选实施例中,第一列子像素和最后一列子像素的一侧均设有一条第一数据线121和一条第二数据线122,如图1所示,在第一列子像素的左侧设置有第一数据线121和一条第二数据线122,即分别为图1中的数据线D2和数据线D1,第一列子像素中的所有的第一子像素131的薄膜晶体管连接在与其相邻的数据线D2上,所有的第二子像素132的薄膜晶体管连接在与其相邻的数据线D1上;假如图1中的第六列子像素为子像素阵列的最后一列,则在第六列子像素的右侧设有一条第一数据线121和一条第二数据线122,即分别为图1中的数据线D7和数据线D8,第六列子像素中的所有第一子像素131的薄膜晶体管连接在与其相邻的数据线D7上,所有的第二子像素132的薄膜晶体管连接在与其相邻的数据线D8上。
当然,在实际的液晶显示面板中,子像素阵列由成百上千列子像素组成,上述仅仅是将第六列假设为最后一列子像素,不能用于限制本发明。另外,第一数据线121和第二数据线122也可以设置在第一列子像素的右侧以及最后一列子像素的左侧,同时,第一数据线121与第二数据线122的顺序也不限,即数据线D1的位置可以为第一数据线121,而数据线D2的位置为第二数据线122。
除第一列和最后一列子像素以外的任意一列子像素中,第一数据线121和第二数据线122相邻地设置在相应子像素列的同一侧,且与第一数据线121和第二数据线122相邻的两列子像素中,所有的第一子像素131的薄膜晶体管与第一数据线121连接,所有的第二子像素132的薄膜晶体管与第二数据线122连接。
例如,在图1中,第一数据线121和第二数据线122成对地设置在相邻两列子像素之间,且与每对第一数据线121和第二数据线122相邻的两列子像素中,同一行的两个子像素分别为第一子像素131和第二子像素132,如数据线D3和数据线D4成对地设置在第二列子像素与第三列子像素之间,且数据线D3与第二列和第三列子像素中的所有的第一子像素131的薄膜晶体管相连,数据线D4与第二列和第三列子像素中的所有的第二子像素132的薄膜晶体管相连。同理可以得到,其他数据线120与子像素列之间的位置关系以及连接关系,在此不再赘述。
在本优选实施例提供的液晶显示面板中,对于任意一列子像素而言,其所有的第一子像素131的薄膜晶体管均连接在与其相邻的第一数据线121上,所有的第二子像素132的薄膜晶体管均连接在与其相邻的第二数据线122上,根据图1很容易理解的是,对于第二列子像素和第三列子像素而言,与其相邻的第一数据线121为数据线D3,与其相邻的第二数据线122为数据线D4,而对于第四列子像素和第五列子像素而言,与其相邻的第一数据线121为数据线D6,与其相邻的第二数据线122为数据线D5。
可以理解的是,当液晶显示面板显示下一帧画面时,每条数据线120传输信号源极性将发生变化,即从正极性变为负极性或者从负极性变为正极性,例如,在图1中所示画面的情况下,所有的第一数据线121的信号源极性为正,而第二数据线122的信号源极性为负,当液晶显示面板显示下一帧画面时,所有的第一数据线121的信号源极性为负,而第二数据线122的信号源极性为正,即与上一帧画面的情况完全相反,且与第一数据线121相连的第一子像素131的存储电压极性将变为负极性,与第二数据线122相连的第二子像素132的存储电压极性将变为正极性,即在本实施例中,在显示某一帧画面时,只要保证处于同一列的子像素中,所有的存储电压极性相同的子像素的薄膜晶体管连接在同一条数据线上即可。
在此需要说明的是,两列子像素之间的第一数据线121和第二数据线122的位置关系不受其他数据线的限制,例如,数据线D3为第一数据线121,数据线D4为第二数据线122,当然也可以是,数据线D3为第二数据线122,数据线D4为第一数据线121,其均不受其他数据线的限制。
数据驱动器140与数据线120相连,用于为每条数据线120提供相应极性的信号源。例如,在图1所示的情况下,当栅极线G1控制第一行子像素的薄膜晶体管处于打开状态时,数据驱动器140将向数据线D1、D4、D5、D8施加负性信号源,而向数据线D2、D3、D6、D7施加正性信号源,从而使得第一行中的所有的第一子像素131的存储电压极性为正,而所有的第二子像素132的存储电压极性为负,当栅极线G2控制第二行子像素的薄膜晶体管处于打开状态时,数据驱动器140依然向数据线D1、D4、D5、D8施加负性信号源,而向数据线D2、D3、D6、D7施加正性信号源,以此类推,直至整帧画面显示出来。
当液晶显示面板显示下一帧画面时,当栅极线G1控制第一行子像素的薄膜晶体管处于打开状态时,数据驱动器140将向数据线D1、D4、D5、D8施加正性信号源,而向数据线D2、D3、D6、D7施加负性信号源,当栅极线G2控制第二行子像素的薄膜晶体管处于打开状态时,数据驱动器140依然向数据线D1、D4、D5、D8施加正性信号源,而向数据线D2、D3、D6、D7施加负性信号源,以此类推,直至整帧画面显示出来,因此,本优选实施例中的液晶显示面板,每隔一帧画面的时间,数据线的信号源极性才反转一次,大大降低了数据线的信号源极性反转的频率。
本优选实施例中的液晶显示面板,通过将同一列子像素中所有的第一子像素的薄膜晶体管连接在与其相邻的第一数据线上,所有的第二子像素的薄膜晶体管连接在与其相邻的第二数据线上,使得每条数据线的信号源极性每隔一帧画面的时间才反转一次,大大降低了数据线信号源极性反转的频率,进而降低了液晶显示面板的功耗,同时也降低了数据驱动器的工作温度。
请参见图2,图2为本发明的液晶显示面板的第二优选实施例的结构示意图。该液晶显示面板包括栅极线210、数据线220、子像素阵列以及数据驱动器240,其中,数据线220包括多条第一数据线221和第二数据线222,子像素阵列包括第一子像素231和第二子像素232,第一子像素231和第二子像素232中均设有薄膜晶体管,且第一子像素231中的存储电压极性与第二子像素232中的存储电压极性相反。
在本优选实施例中,子像素阵列通过两点式反转机制被驱动,即在同一行子像素中,相邻两个第一子像素231与相邻两个第二子像素232间隔设置;在同一列子像素中,相邻两个第一子像素231与相邻两个第二子像素232间隔设置,如图2所示,图中第一行前两个子像素为第一子像素231,第一行的第三个和第四个子像素均为第二子像素232,第一行的第五个和第六个子像素又为第一子像素231,以此类推,同理可以得到同一列中第一子像素231与第二子像素232的排列方式,当然在其他实施例中,子像素阵列也可以通过其他反转机制被驱动,在此不做具体限制。
任意一列子像素中,第一数据线221和第二数据线222分别设置在相应子像素列的两侧,且任意相邻的两列子像素中,处于同一行的第一子像素231和第二子像素232之间设有一条第一数据线221;任意相邻的两列子像素中,处于同一行的两个第一子像素或两个第二子像素之间设有两条第二数据线222。
如图2所示,在第一列与第二列、第三列与第四列、第五列与第六列子像素之间分别设置两条第二数据线222,即分别为数据线D2和数据线D3、数据线D5和数据线D6、数据线D8和数据线D9,在第一列的左侧、第二列与第三列、第四列与第五列以及第六列的右侧分别设有一条第一数据线221,即分别为数据线D1、数据线D4、数据线D7和数据线D10,即每一列子像素中的两侧均设有第一数据线221和第二数据线222。
处在相邻两列子像素之间的两条第二数据线222分别与其两侧的第二子像素232的薄膜晶体管相连,处在相邻两列子像素之间的第一数据线221与其两侧所有的第一子像素231的薄膜晶体管相连。例如,处在第三列与第四列之间的两条第二数据线222,即数据线D5和数据线D6,数据线D5与第三列子像素中的所有的第二子像素232的薄膜晶体管相连,数据线D6与第四列子像素中的所有的第二子像素232的薄膜晶体管相连,而处于第二列与第三列子像素之间的第一数据线221,即数据线D4,数据线D4与第二列和第三列子像素中的所有的第一子像素231的薄膜晶体管相连,因此,基于上述的描述很容易得知其他的子像素列与其相邻的数据线之间的连接关系,在此不再赘述。
在图2中,在第一列子像素的左侧设置一条第一数据线221,即数据线D1,数据线D1用于与第一列子像素中的所有的第一子像素231的薄膜晶体管相连,而第一列的所有第二子像素232的薄膜晶体管与处于第一列与第二列之间的数据线D2相连,当然,在其他实施例中,数据线D1也可以设置在第一列子像素的右侧,在此不对数据线D1的位置做具体限制。
在子像素矩阵的最后一列的右侧设置一条第一数据线221,第一数据线221用于与最后一列的所有的第一子像素231的薄膜晶体管相连,如图2中,假设图2中的第六列为子像素矩阵的最后一列,则在第六列子像素的右侧设置数据线D10,数据线D10用于与第六列中所有的第一子像素231的薄膜晶体管相连,当然数据线D10也可以设置在第六列子像素的左侧,在此不对数据线D10的位置做具体限制,而且,在实际的液晶显示面板中,子像素阵列由成百上千列子像素组成,上述仅仅是将第六列假设为最后一列子像素,不能用于限制本发明。
本优选实施例提供的液晶显示面板中,对于任意一列子像素而言,其所有的第一子像素231的薄膜晶体管均连接在与其相邻的第一数据线221上,所有的第二子像素232的薄膜晶体管均连接在与其相邻的第二数据线222上,根据图2很容易理解的是,对于第二列子像素而言,与其相邻的第一数据线221为数据线D4,与其相邻的第二数据线222为数据线D3,而对于第三列子像素而言,与其相邻的第一数据线221为数据线D4,与其相邻的第二数据线222为数据线D5。
很容易理解的是,任意相邻的两列子像素中,处于同一行的第一子像素231和第二子像素232之间也可以设有一条第二数据线222,任意相邻的两列子像素中,处于同一行的两个第一子像素231或两个第二子像素232之间设有两条第一数据线221,即如图2中,数据线D2、D3、D5、D6、D8和D9可以为第一数据线221,而数据线D1、D4、D7和D10为第二数据线222,每列子像素中的子像素与与其相邻的数据线之间的连接关系做相应的调整,只要保证任意一列子像素中,所有的第一子像素231的薄膜晶体管均连接在与其相邻的第一数据线221上,所有的第二子像素232的薄膜晶体管均连接在与其相邻的第二数据线222上即可。
数据驱动器240与数据线220相连,用于为每条数据线220提供相应极性的信号源。例如,在图2所示的情况下,当栅极线G1控制第一行子像素的薄膜晶体管处于打开状态时,数据驱动器240将向数据线D1、D4、D7、D10施加正性信号源,而向数据线D2、D3、D5、D6、D8、D9施加负性信号源,从而使得第一行中的所有的第一子像素231的存储电压极性为正,而所有的第二子像素232的存储电压极性为负,当栅极线G2控制第二行子像素的薄膜晶体管处于打开状态时,数据驱动器240依然向数据线D1、D4、D7、D10施加正性信号源,而向数据线D2、D3、D5、D6、D8、D9施加负性信号源,以此类推,直至整帧画面显示出来。
当液晶显示面板显示下一帧画面时,数据驱动器240将向数据线D1、D4、D7、D10施加负性信号源,而向数据线D2、D3、D5、D6、D8、D9施加正性信号源,从而使得第一行中的所有的第一子像素231的存储电压极性为负,而所有的第二子像素232的存储电压极性为正,当栅极线G2控制第二行子像素的薄膜晶体管处于打开状态时,数据驱动器240依然向数据线D1、D4、D7、D10施加负性信号源,而向数据线D2、D3、D5、D6、D8、D9施加正性信号源,以此类推,直至整帧画面显示出来。因此,本优选实施例中的液晶显示面板,每隔一帧画面的时间,数据线的信号源极性才反转一次,大大降低了数据线的信号源极性反转的频率。
本优选实施例中的液晶显示面板,通过将同一列子像素中所有的第一子像素的薄膜晶体管连接在与其相邻的第一数据线上,所有的第二子像素的薄膜晶体管连接在与其相邻的第二数据线上,使得每条数据线的信号源极性每隔一帧画面的时间才反转一次,大大降低了数据线的信号源极性反转的频率,进而降低了液晶显示面板的功耗,同时也降低了数据驱动器的工作温度,同时,本优选实施例中的子像素的薄膜晶体管无需通过跨线来与相应数据线连接,制作工艺更加的简单。
请参见图3,图3为本发明的液晶显示面板的第三优选实施例的结构示意图。该液晶显示面板包括栅极线310、数据线320、子像素阵列以及数据驱动器340,其中,数据线320包括多条第一数据线321和第二数据线322,子像素阵列包括第一子像素331和第二子像素332,第一子像素331和第二子像素332中均设有薄膜晶体管,且第一子像素331中的存储电压极性与第二子像素332中的存储电压极性相反。
在本优选实施例中,子像素阵列通过两点式反转机制被驱动,即在同一行子像素中,相邻两个第一子像素331与相邻两个第二子像素332间隔设置;在同一列子像素中,相邻两个第一子像素331与相邻两个第二子像素332间隔设置,如图3所示,图中第一行前两个子像素为第一子像素331,第一行的第三个和第四个子像素均为第二子像素332,第一行的第五个和第六个子像素又为第一子像素331,以此类推,同理可以得到同一列中第一子像素331与第二子像素332的排列方式,当然在其他实施例中,子像素阵列也可以通过其他反转机制被驱动,在此不做具体限制。
任意一列子像素中,第一数据线321和第二数据线322分别设置在相应子像素列的两侧,且任意相邻的两列子像素中,处于同一行的两个第一子像素331之间或两个第二子像素332之间设有一条第一数据线321和一条第二数据线322,任意相邻的两列子像素中,处于同一行的第一子像素331和第二子像素332之间设有一条第一数据线321或第二数据线322。
如图3所示,在第一列与第二列子像素之间设置一条第一数据线321和一条第二数据线322,即数据线D3和数据线D2,数据线D2与第一列子像素中的所有的第二子像素332的薄膜晶体管相连,数据线D3与第二列子像素中的所有的第一子像素331的薄膜晶体管相连,由于在任意一列子像素的两侧均设有第一数据线321和第二数据线322,因此,数据线D1必然是第一数据线321,数据线D1用于与第一列子像素中的所有的第一子像素331的薄膜晶体管相连,数据线D4必然是第二数据线322,数据线D4用于与第二列子像素中的所有的第二子像素332的薄膜晶体管相连,当然,数据线D4也与相邻的第三列子像素中的所有的第二子像素332的薄膜晶体管相连,根据上述过程,可以推出其他子像素列之间的数据线类型,当然,第一数据线321和第二数据线322的排列方式不限于图3中所示的情况,可以是任意组合方式,只要保证在任意一列子像素中,所有的第一子像素331的薄膜晶体管连接在与其相邻的第一数据线321上,所有的第二子像素332的薄膜晶体管连接在与其相邻的第二数据线322上即可。
在本优选实施例提供的液晶显示面板中,对于任意一列子像素而言,其所有的第一子像素331的薄膜晶体管均连接在与其相邻的第一数据线321上,所有的第二子像素332的薄膜晶体管均连接在与其相邻的第二数据线322上,根据图3很容易理解的是,对于第二列子像素而言,与其相邻的第一数据线321为数据线D3,与其相邻的第二数据线322为数据线D4,而对于第三列子像素而言,与其相邻的第一数据线321为数据线D5,与其相邻的第二数据线322为数据线D4。
数据驱动器340与数据线320相连,用于为每条数据线320提供相应极性的信号源。例如,在图3所示的情况下,当栅极线G1控制第一行子像素的薄膜晶体管处于打开状态时,数据驱动器340将向数据线D1、D3、D5、D7和D9施加正性信号源,而向数据线D2、D4、D6、D8、D10施加负性信号源,从而使得第一行中的所有的第一子像素331的存储电压极性为正,而所有的第二子像素332的存储电压极性为负,当栅极线G2控制第二行子像素的薄膜晶体管处于打开状态时,数据驱动器340依然向数据线D1、D3、D5、D7和D9施加正性信号源,而向数据线D2、D4、D6、D8、D10施加负性信号源,以此类推,直至整帧画面显示出来。
当液晶显示面板显示下一帧画面时,数据驱动器340将向数据线D1、D3、D5、D7和D9施加负性信号源,而向数据线D2、D4、D6、D8、D10施加正性信号源,从而使得第一行中的所有的第一子像素331的存储电压极性为负,而所有的第二子像素332的存储电压极性为正,当栅极线G2控制第二行子像素的薄膜晶体管处于打开状态时,数据驱动器340依然向数据线D1、D3、D5、D7和D9施加负性信号源,而向数据线D2、D4、D6、D8、D10施加正性信号源,以此类推,直至整帧画面显示出来。因此,本优选实施例中的液晶显示面板,每隔一帧画面的时间,数据线的信号源极性才反转一次,大大降低了数据线的信号源极性反转的频率。
本优选实施例中的液晶显示面板,通过将同一列子像素中所有的第一子像素的薄膜晶体管连接在与其相邻的第一数据线上,所有的第二子像素的薄膜晶体管连接在与其相邻的第二数据线上,使得每条数据线的信号源极性每隔一帧画面的时间才反转一次,大大降低了数据线的信号源极性反转的频率,进而降低了液晶显示面板的功耗,同时也降低了数据驱动器的工作温度,同时,本优选实施例中的子像素的薄膜晶体管无需通过跨线来与相应数据线连接,制作工艺更加的简单。
请参见图4,图4为本发明的液晶显示面板的第四优选实施例的结构示意图。该液晶显示面板包括栅极线410、数据线420、子像素阵列以及数据驱动器440,其中,数据线420包括多条第一数据线421和第二数据线422,子像素阵列包括第一子像素431和第二子像素432,第一子像素431和第二子像素432中均设有薄膜晶体管,且第一子像素431中的存储电压极性与第二子像素432中的存储电压极性相反。
在本优选实施例中,子像素阵列通过一点式反转机制被驱动,即在同一行和同一列子像素中,第一子像素431均与第二子像素432间隔设置,如图4中第一子像素431与第二子像素432的排布方式,当然第一子像素431与第二子像素432的排布方式不限于图中所示的情况,子像素阵列也可以通过其他反转机制被驱动,在此不做具体限制。
在本优选实施例中,第一数据线421与第二数据线422交替地设置在子像素列间,如图4中,在第一子像素列的左侧设置第一数据线421,即数据线D1,在第一子像素列与第二子像素列之间设置第二数据线422,在第二列子像素与第三列子像素之间设置第一数据线421,以此类推,可以得到图4中所示的排布情况,当然第一列子像素的左侧也可以设置为第二数据线422,此时,第一列子像素与第二列子像素之间设置为第一数据线421,第二列子像素与第三列子像素之间设置第二数据线422,以此类推,即可得到另一种排布方式。
在图4中所示的情况下,第一列子像素中的所有的第一子像素431的薄膜晶体管均与数据线D1相连,第一列子像素中的所有的第二子像素432的薄膜晶体管均与数据线D2相连,第二列子像素中的所有的第一子像素431的薄膜晶体管均与数据线D3相连,第二列子像素中的所有的第二子像素432的薄膜晶体管均与数据线D2相连,以此类推,可以获得图4中所示的连接情况。
数据驱动器440与数据线420相连,用于为每条数据线420提供相应极性的信号源。例如,在图4所示的情况下,当栅极线G1控制第一行子像素的薄膜晶体管处于打开状态时,数据驱动器440将向数据线D1、D3、D5施加正性信号源,而向数据线D2、D4施加负性信号源,从而使得第一行中的所有的第一子像素431的存储电压极性为正,而所有的第二子像素432的存储电压极性为负,当栅极线G2控制第二行子像素的薄膜晶体管处于打开状态时,数据驱动器240依然向数据线D1、D3、D5施加正性信号源,而向数据线D2、D4施加负性信号源,以此类推,直至整帧画面显示出来。
当液晶显示面板显示下一帧画面时,数据驱动器440将向数据线D1、D3、D5施加负性信号源,而向数据线D2、D4施加正性信号源,从而使得第一行中的所有的第一子像素431的存储电压极性为负,而所有的第二子像素432的存储电压极性为正,当栅极线G2控制第二行子像素的薄膜晶体管处于打开状态时,数据驱动器440依然向数据线D1、D3、D5施加负性信号源,而向数据线D2、D4施加正性信号源,以此类推,直至整帧画面显示出来。因此,本优选实施例中的液晶显示面板,每隔一帧画面的时间,数据线的信号源极性才反转一次,大大降低了数据线的信号源极性反转的频率。
本优选实施例中的液晶显示面板,通过将同一列子像素中所有的第一子像素的薄膜晶体管连接在与其相邻的第一数据线上,所有的第二子像素的薄膜晶体管连接在与其相邻的第二数据线上,使得每条数据线的信号源极性每隔一帧画面的时间才反转一次,大大降低了数据线的信号源极性反转的频率,进而降低了液晶显示面板的功耗,同时也降低了数据驱动器的工作温度。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (10)
1.一种液晶显示面板,包括数据线和子像素阵列,其特征在于,所述数据线包括多条第一数据线和第二数据线,所述子像素阵列包括第一子像素和第二子像素,所述第一子像素和第二子像素中设有薄膜晶体管;
在任意一列子像素中,所有的第一子像素的薄膜晶体管连接在与其相邻的所述第一数据线上,所有的第二子像素的薄膜晶体管连接在与其相邻的所述第二数据线上。
2.根据权利要求1所述的液晶显示面板,其特征在于,所述子像素阵列中,在同一行子像素中,相邻两个第一子像素与相邻两个第二子像素间隔设置;在同一列子像素中,相邻两个第一子像素与相邻两个第二子像素间隔设置。
3.根据权利要求2所述的液晶显示面板,其特征在于,除第一列和最后一列子像素以外的任意一列子像素中,所述第一数据线和第二数据线相邻地设置在相应子像素列的同一侧,且与所述第一数据线和第二数据线相邻的两列子像素中,所有的第一子像素的薄膜晶体管与所述第一数据线连接,所有的第二子像素的薄膜晶体管与所述第二数据线连接。
4.根据权利要求3所述的液晶显示面板,其特征在于,所述子像素阵列中的第一列子像素的一侧和最后一列子像素的一侧均设有一条所述第一数据线和一条所述第二数据线,所述第一列子像素一侧的所述第一数据线和第二数据线与第一列子像素中的相应子像素的薄膜晶体管连接,最后一列子像素一侧的所述第一数据线和第二数据线与最后一列子像素中的相应子像素的薄膜晶体管连接。
5.根据权利要求2所述的液晶显示面板,其特征在于,任意一列子像素中,所述第一数据线和第二数据线分别设置在相应子像素列的两侧,且任意相邻的两列子像素中,处于同一行的第一子像素和第二子像素之间设有一条所述第一数据线,任意相邻的两列子像素中,处于同一行的两个第一子像素或两个第二子像素之间设有两条所述第二数据线。
6.根据权利要求2所述的液晶显示面板,其特征在于,任意一列子像素中,所述第一数据线和第二数据线分别设置在相应子像素列的两侧,且任意相邻的两列子像素中,处于同一行的第一子像素和第二子像素之间设有一条所述第二数据线,任意相邻的两列子像素中,处于同一行的两个第一子像素或两个第二子像素之间设有两条所述第一数据线。
7.根据权利要求2所述的液晶显示面板,其特征在于,任意一列子像素中,所述第一数据线和第二数据线分别设置在相应子像素列的两侧,且任意相邻的两列子像素中,处于同一行的两个第一子像素之间或两个第二子像素之间设有一条所述第一数据线和一条所述第二数据线,任意相邻的两列子像素中,处于同一行的第一子像素和第二子像素之间设有一条所述第一数据线或第二数据线。
8.根据权利要求1所述的液晶显示面板,其特征在于,所述子像素阵列中,在同一行和同一列子像素中,第一子像素均与第二子像素间隔设置。
9.根据权利要求8所述的液晶显示面板,其特征在于,所述第一数据线和第二数据线交替地排列在子像素列之间。
10.根据权利要求1所述的液晶显示面板,其特征在于,所述第一子像素中的存储电压极性与第二子像素中的存储电压极性相反。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610539963.8A CN105954951B (zh) | 2016-07-08 | 2016-07-08 | 一种液晶显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610539963.8A CN105954951B (zh) | 2016-07-08 | 2016-07-08 | 一种液晶显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105954951A true CN105954951A (zh) | 2016-09-21 |
CN105954951B CN105954951B (zh) | 2019-03-22 |
Family
ID=56900661
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610539963.8A Active CN105954951B (zh) | 2016-07-08 | 2016-07-08 | 一种液晶显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105954951B (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107393492A (zh) * | 2017-08-01 | 2017-11-24 | 惠科股份有限公司 | 显示装置的驱动方法、显示装置及计算机可读存储介质 |
CN107942556A (zh) * | 2018-01-05 | 2018-04-20 | 鄂尔多斯市源盛光电有限责任公司 | 阵列基板、液晶显示面板及其驱动方法 |
CN109001947A (zh) * | 2017-06-07 | 2018-12-14 | 三星显示有限公司 | 液晶显示设备 |
CN109215600A (zh) * | 2018-10-23 | 2019-01-15 | 深圳市华星光电技术有限公司 | 显示面板及液晶显示装置 |
CN109509419A (zh) * | 2018-12-24 | 2019-03-22 | 惠科股份有限公司 | 显示面板和显示装置 |
CN109581772A (zh) * | 2018-12-24 | 2019-04-05 | 惠科股份有限公司 | 显示面板和显示装置 |
CN110109309A (zh) * | 2019-05-06 | 2019-08-09 | 深圳市华星光电技术有限公司 | 阵列基板及其显示面板 |
CN110189718A (zh) * | 2019-05-29 | 2019-08-30 | 深圳市华星光电技术有限公司 | 像素驱动电路及像素驱动方法 |
CN110658659A (zh) * | 2019-10-12 | 2020-01-07 | 深圳市华星光电技术有限公司 | 一种液晶显示电路、液晶显示电路驱动方法及显示面板 |
WO2022110307A1 (zh) * | 2020-11-26 | 2022-06-02 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示器 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101082748A (zh) * | 2006-05-31 | 2007-12-05 | 株式会社日立显示器 | 显示装置 |
CN102654700A (zh) * | 2011-10-25 | 2012-09-05 | 北京京东方光电科技有限公司 | 一种液晶显示面板、液晶显示器及其驱动方法 |
CN102725676A (zh) * | 2010-01-29 | 2012-10-10 | 夏普株式会社 | 液晶显示装置 |
CN203551912U (zh) * | 2013-11-15 | 2014-04-16 | 京东方科技集团股份有限公司 | 阵列基板及液晶显示器 |
-
2016
- 2016-07-08 CN CN201610539963.8A patent/CN105954951B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101082748A (zh) * | 2006-05-31 | 2007-12-05 | 株式会社日立显示器 | 显示装置 |
CN102725676A (zh) * | 2010-01-29 | 2012-10-10 | 夏普株式会社 | 液晶显示装置 |
CN102654700A (zh) * | 2011-10-25 | 2012-09-05 | 北京京东方光电科技有限公司 | 一种液晶显示面板、液晶显示器及其驱动方法 |
CN203551912U (zh) * | 2013-11-15 | 2014-04-16 | 京东方科技集团股份有限公司 | 阵列基板及液晶显示器 |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109001947A (zh) * | 2017-06-07 | 2018-12-14 | 三星显示有限公司 | 液晶显示设备 |
CN107393492A (zh) * | 2017-08-01 | 2017-11-24 | 惠科股份有限公司 | 显示装置的驱动方法、显示装置及计算机可读存储介质 |
CN107942556A (zh) * | 2018-01-05 | 2018-04-20 | 鄂尔多斯市源盛光电有限责任公司 | 阵列基板、液晶显示面板及其驱动方法 |
US10996529B2 (en) | 2018-01-05 | 2021-05-04 | Ordos Yuansheng Optoelectronics Co., Ltd. | Array substrate, liquid crystal display panel and driving method thereof that prevent liquid crystal molecules from undergoing a polarization phenomenon and have low power consumption |
WO2020082618A1 (zh) * | 2018-10-23 | 2020-04-30 | 深圳市华星光电技术有限公司 | 显示面板及液晶显示装置 |
CN109215600A (zh) * | 2018-10-23 | 2019-01-15 | 深圳市华星光电技术有限公司 | 显示面板及液晶显示装置 |
CN109581772A (zh) * | 2018-12-24 | 2019-04-05 | 惠科股份有限公司 | 显示面板和显示装置 |
CN109509419A (zh) * | 2018-12-24 | 2019-03-22 | 惠科股份有限公司 | 显示面板和显示装置 |
WO2020133602A1 (zh) * | 2018-12-24 | 2020-07-02 | 惠科股份有限公司 | 显示面板和显示装置 |
CN110109309A (zh) * | 2019-05-06 | 2019-08-09 | 深圳市华星光电技术有限公司 | 阵列基板及其显示面板 |
US11340507B2 (en) | 2019-05-06 | 2022-05-24 | Tcl China Star Optoelectronics Technology Co., Ltd. | Display panel and array substrate thereof |
CN110189718A (zh) * | 2019-05-29 | 2019-08-30 | 深圳市华星光电技术有限公司 | 像素驱动电路及像素驱动方法 |
CN110658659A (zh) * | 2019-10-12 | 2020-01-07 | 深圳市华星光电技术有限公司 | 一种液晶显示电路、液晶显示电路驱动方法及显示面板 |
WO2021068344A1 (zh) * | 2019-10-12 | 2021-04-15 | Tcl华星光电技术有限公司 | 一种液晶显示电路、液晶显示电路驱动方法及显示面板 |
WO2022110307A1 (zh) * | 2020-11-26 | 2022-06-02 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示器 |
Also Published As
Publication number | Publication date |
---|---|
CN105954951B (zh) | 2019-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105954951A (zh) | 一种液晶显示面板 | |
US9934736B2 (en) | Liquid crystal display and method for driving the same | |
WO2018205398A1 (zh) | 像素驱动电路、驱动方法及显示装置 | |
TWI404022B (zh) | 驅動一液晶顯示裝置的方法 | |
WO2017185871A1 (zh) | 一种显示面板的驱动方法、显示面板及显示装置 | |
US9905146B2 (en) | RGBW TFT LCD having reduced horizontal crosstalk | |
US7990497B2 (en) | Active matrix type display device with different distances from pixel electrodes and gate lines | |
US20210049971A1 (en) | Array substrate and display device | |
CN104751808A (zh) | 显示设备 | |
WO2019119810A1 (zh) | 显示面板的驱动方法、驱动装置及显示装置 | |
KR20140099025A (ko) | 액정 표시 장치 및 액정 표시 장치의 구동 방법 | |
CN104751821A (zh) | 显示面板及其驱动方法 | |
KR20160066119A (ko) | 표시패널 | |
WO2020107578A1 (zh) | 显示面板的驱动方法 | |
JP2007219469A (ja) | マルチプレクサ、ディスプレイパネル及び電子装置 | |
WO2016090696A1 (zh) | 液晶显示面板及其驱动方法 | |
WO2017020409A1 (zh) | 一种液晶显示器 | |
CN105374334B (zh) | 液晶显示面板结构 | |
WO2020107585A1 (zh) | 显示面板的驱动方法 | |
WO2019119557A1 (zh) | 显示面板的驱动方法、驱动装置及显示装置 | |
WO2016061916A1 (zh) | 液晶显示面板及其驱动结构和驱动方法 | |
CN102662286B (zh) | 阵列基板、液晶面板以及显示装置 | |
JP6406775B2 (ja) | 画素構造及び表示装置 | |
EP3637182A1 (en) | Liquid crystal display panel and device | |
WO2020098600A1 (zh) | 显示基板、显示面板及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |