CN105895028A - 一种像素电路及驱动方法和显示设备 - Google Patents
一种像素电路及驱动方法和显示设备 Download PDFInfo
- Publication number
- CN105895028A CN105895028A CN201610509888.0A CN201610509888A CN105895028A CN 105895028 A CN105895028 A CN 105895028A CN 201610509888 A CN201610509888 A CN 201610509888A CN 105895028 A CN105895028 A CN 105895028A
- Authority
- CN
- China
- Prior art keywords
- node
- controls
- transistor
- signal
- nodal point
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0443—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0804—Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
- G09G2310/0256—Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
Abstract
本发明提供了一种像素电路及驱动方法和显示设备,涉及显示技术领域,解决现有技术中OLED长期处于直流偏置易衰老的问题。一种像素电路,包括:第一反向偏置单元,以及相邻的第一子像素电路和第二子像素电路,第一子像素电路包括第一发光单元;第二子像素电路包括第二发光单元。本发明实施例用于OLED显示设备的制造。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路及驱动方法和显示设备。
背景技术
有机发光二极管(英文全称:Organic Light-Emitting Diode,简称:OLED)显示具有轻薄、宽视角、低功耗、响应速度快等特性,因此受到广泛的关注,并作为新一代的显示方式,已开始逐渐取代传统的液晶显示器(英文全称:Liquid Crystal Display,简称:LCD),被广泛应用在手机屏幕、电脑显示器、全彩电视等。根据驱动方式的不同,OLED可分为无源矩阵有机发光二极管(Passive matrix OLED,简称:PMOLED)和有源矩阵有机发光二极管(Active-matrix OLED,简称AMOLED)两种。
其中,AMOLED最简单的像素电路由两个具有开关功能的薄膜晶体管(英文全称:Thin Film Transistor,简称:TFT)和一个储存电荷的电容(英文全称:Capacitor,简称:C)组成,根据TFT与C的数量,把该像素电路简称为2T1C像素驱动电路,即AMOLED中的一个子像素单元。以最简单的AMOLED的像素电路图为例,图1所示像素驱动电路即为2T1C像素驱动电路,包括数据输入开关管1、驱动管2、存储电容3和OLED 4,其中,图1采用的TFT都为P型管,Vscan为扫描电压,Vdata为数据电压,VDD为像素电路最高参考电压,VSS为像素电路最低参考电压;现有的显示技术,通过外接一个反向偏置电压装置对OLED加载不同的直流驱动电压,使得OLED在不同的灰阶值下显示所需要的亮度和色彩,当Vscan为低电平时,数据输入开关管1打开,数据电压Vdata接入到驱动管2,存储在存储电容3上;存储电容3上的电压使得驱动管2一直处于开启的状态,驱动管2始终对OLED 4进行直流偏置,由于OLED 4长时间处于直流偏置的状态,内部的离子极性化,形成内建电场,导致OLED 4的阀值电压不断增大,OLED 4的发光亮度不断降低,缩短了OLED 4的寿命;由于不同灰阶下OLED 4的直流偏置电压不同,每个子像素OLED 4的衰老程度不同,使得屏幕显示画面不均,影响显示效果。
发明内容
本发明的实施例提供一种像素电路及驱动方法和显示设备,解决现有技术中OLED长期处于直流偏置易衰老的问题。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,本发明实施例提供一种像素电路,包括:第一反向偏置单元,以及相邻的第一子像素电路和第二子像素电路,第一子像素电路包括第一发光单元;第二子像素电路包括第二发光单元;其中,第一发光单元连接第五节点和第七节点,第二发光单元连接第六节点和第八节点;第一反向偏置单元连接第五节点、第六节点、第七节点、第八节点、第三控制端和第四控制端;
第一发光单元用于在第一驱动信号的控制下发光,并将第一驱动信号输出至第五节点;第一反向偏置单元用于在第三控制端的控制下将第五节点的第一驱动信号输出至第八节点;第八节点向第二发光单元提供反向偏置电压;
或者,
第二发光单元用于在第二驱动信号的控制下发光,并将第二驱动信号输出至第七节点;第一反向偏置单元还用于在第四控制端的控制下将第六节点的第二驱动信号输出至第七节点;第七节点向第一发光单元提供反向偏置电压。
具体的,第一子像素电路还包括:第一数据输入单元、第一存储电容;
第一数据输入单元连接第一数据端、第一扫描端和第一节点;第一数据输入单元用于在第一扫描端的信号控制下将第一数据端的第一数据信号输出至第一节点;
第一存储电容连接第一节点和第一电压端,第一存储电容用于存储第一节点和第一电压端之间的电平;
第一发光单元还连接第一节点、第三节点,第一发光单元用于在第一节点、第三节点和第七节点的信号控制下,向第五节点输出第一驱动信号。
具体的,像素电路还包括:发光控制单元;发光控制单元连接第一电压端、第一控制端、第三节点;发光控制单元用于在第一控制端的控制下将第一电压端的电平输出至第三节点。
具体的,第二子像素电路还包括:第二数据输入单元、第二存储电容;
第二数据输入单元连接第二数据端、第一扫描端和第二节点;第二数据输入单元用于在第一扫描端的信号控制下将第二数据端的第二数据信号输出至第二节点;
第二存储电容连接第二节点和第一电压端,第二存储电容用于存储第二节点和第一电压端之间的电平;
第二发光单元还用于在第二节点、第四节点和第八节点的信号控制下,向第六节点输出第二驱动信号。
具体的,像素电路还包括:发光控制单元;发光控制单元连接第一电压端、第二控制端、第四节点;发光控制单元用于在第二控制端的控制下将第一电压端的电平输出至第四节点。
具体的,第七节点和第八节点连接第二电压端;
或者,
像素电路还包括:第二反向偏置单元;
第二反向偏置单元连接第七节点、第八节点、第一控制端、第二控制端和第二电压端;第二反向偏置单元用于在第一控制端的控制下将第二电压端的电平输出至第七节点;第二反向偏置单元还用于在第二控制端的控制下将第二电压端的电平输出至第八节点。
具体的,第一数据输入单元包含第三晶体管,第三晶体管的栅极连接第一扫描端,第三晶体管的第一端连接第一数据端,第三晶体管的第二端连接第一节点。
具体的,发光控制单元,包括:第一晶体管,第一晶体管的栅极连接第一控制端,第一晶体管的第一端连接第一电压端,第一晶体管的第二端连接第三节点。
具体的,第二数据输入单元包含第四晶体管,第四晶体管的栅极连接第一扫描端,第四晶体管的第一端连接第二数据端,第四晶体管的第二端连接第二节点。
具体的,发光控制单元,包括:第二晶体管,第二晶体管的栅极连接第二控制端,第二晶体管的第一端连接第一电压端,第二晶体管的第二端连接第四节点。
具体的,第一反向偏置单元包含第七晶体管和第八晶体管,第七晶体管的栅极连接第三控制端,第七晶体管的第一端连接第五节点,第七晶体管的第二端连接第八节点;
第八晶体管的栅极连接第四控制端,第八晶体管的第一端连接第六节点,第八晶体管的第二端连接第七节点;
第三控制端与第四控制端连接相同的信号控制线。
具体的,第二反向偏置单元包含第九晶体管和第十晶体管,第九晶体管的栅极连接第一控制端,第九晶体管的第一端连接第七节点,第九晶体管的第二端连接第二电压端;
第十晶体管的栅极连接第二控制端,第十晶体管的第一端连接第八节点,第十晶体管的第二端连接第二电压端。
具体的,第九晶体管和第十晶体管为同类型的晶体管,第一控制端和第二控制端连接不同的信号控制线;
或者,
第九晶体管和第十晶体管为不同类型的晶体管,第一控制端和第二控制端连接同一信号控制线。
具体的,第一发光单元包含第五晶体管,第一有机发光二极管,第五晶体管的栅极连接第一节点,第五晶体管的第一端连接第三节点,第五晶体管的第二端连接第五节点和第一有机发光二极管的阳极,第一有机发光二极管的阴极连接第七节点。
具体的,第二发光单元包含第六晶体管,第二有机发光二极管,第六晶体管的栅极连接第二节点,第六晶体管的第一端连接第四节点,第六晶体管的第二端连接第六节点和第二有机发光二极管的阳极,第二有机发光二极管的阴极连接第八节点。
第二方面,本发明实施例提供一种如第一方面提供的任一像素电路的驱动方法,
在第N帧的第一时间段执行如下方法:
第一驱动信号控制第一子像素电路的第一发光单元发光;
第三控制端控制第一反向偏置单元,将第五节点与第八节点之间导通,并将第五节点的第一驱动信号传输至第八节点;
第四控制端控制第一反向偏置单元,将第六节点与第七节点之间导通;
在第N帧的第二时间段执行如下方法:
第一驱动信号控制第一子像素电路的第一发光单元发光;
第二驱动信号控制第二子像素电路的第二发光单元发光;
第三控制端控制第一反向偏置单元,将第五节点与第八节点之间断开;第四控制端控制第一反向偏置单元,将第六节点与第七节点之间断开;
在第N+1帧的第一时间段执行如下方法:
第二驱动信号控制第二子像素电路的第二发光单元发光;
第四控制端控制第一反向偏置单元,将第六节点与第七节点之间导通,并将第六节点的第二驱动信号传输至第七节点;
第三控制端控制第一反向偏置单元,将第五节点与第八节点之间导通;
在第N+1帧的第二时间段执行如下方法:
第一驱动信号控制第一子像素电路的第一发光单元发光;
第二驱动信号控制第二子像素电路的第二发光单元发光;
第三控制端控制第一反向偏置单元,将第五节点与第八节点之间断开;第四控制端控制第一反向偏置单元,将第六节点与第七节点之间断开。
具体的,第一子像素电路还包括:第一数据输入单元、第一存储电容;
在第N帧的第一时间段还执行如下方法:
第一扫描端的信号控制第一数据输入单元,将第一数据端与第一节点之间导通,并将第一数据端的第一数据信号传输至第一节点;
第一存储电容用于存储第一节点与第一电压端的电平;
在第N帧的第二时间段还执行如下方法:
第一扫描端的信号控制第一数据输入单元,将第一数据端与第一节点之间导通,并将第一数据端的第一数据信号传输至第一节点;
第一存储电容用于存储第一节点与第一电压端的电平;
在第N+1帧的第一时间段还执行如下方法:
第一扫描端的信号控制第一数据输入单元,将第一数据端与第一节点之间导通,并将第一数据端的第一数据信号传输至第一节点;
第一存储电容用于存储第一节点与第一电压端的电平;
在第N+1帧的第二时间段还执行如下方法:
第一扫描端的信号控制第一数据输入单元,将第一数据端与第一节点之间导通,并将第一数据端的第一数据信号传输至第一节点;
第一存储电容用于存储第一节点与第一电压端的电平。
具体的,像素电路还包括:发光控制单元;并且发光控制单元连接第一电压端、第一控制端、第三节点时;
在第N帧的第一时间段还执行如下方法:
第一控制端的信号控制发光控制单元,将第一电压端与第三节点之间导通,并将第一电压端的电平输出至第三节点;
在第N帧的第二时间段还执行如下方法:
第一控制端的信号控制发光控制单元,将第一电压端与第三节点之间导通,并将第一电压端的电平输出至第三节点;
在第N+1帧的第一时间段还执行如下方法:
第一控制端的信号控制发光控制单元,将第一电压端与第三节点之间断开;
在第N+1帧的第二时间段还执行如下方法:
第一控制端的信号控制发光控制单元,将第一电压端与第三节点之间导通,并将第一电压端的电平输出至第三节点。
具体的,第二子像素电路还包括:第二数据输入单元、第二存储电容;
在第N帧的第一时间段还执行如下方法:
第一扫描端的信号控制第二数据输入单元,将第二数据端与第二节点之间导通,并将第二数据端的第二数据信号传输至第二节点;
第二存储电容用于存储第二节点与第一电压端的电平;
在第N帧的第二时间段还执行如下方法:
第一扫描端的信号控制第二数据输入单元,将第二数据端与第二节点之间导通,并将第二数据端的第二数据信号传输至第二节点;
第二存储电容用于存储第二节点与第一电压端的电平;
在第N+1帧的第一时间段还执行如下方法:
第一扫描端的信号控制第二数据输入单元,将第二数据端与第二节点之间导通,并将第二数据端的第二数据信号传输至第二节点;
第二存储电容用于存储第二节点与第一电压端的电平;
在第N+1帧的第二时间段还执行如下方法:
第一扫描端的信号控制第二数据输入单元,将第二数据端与第二节点之间导通,并将第二数据端的第二数据信号传输至第二节点;
第二存储电容用于存储第二节点与第一电压端的电平。
具体的,像素电路还包括:发光控制单元;并且发光控制单元连接第一电压端、第二控制端、第四节点时:
在第N帧的第一时间段还执行如下方法:
第二控制端的信号控制发光控制单元,将第一电压端与第四节点之间断开;
在第N帧的第二时间段还执行如下方法:
第二控制端的信号控制发光控制单元,将第一电压端与第四节点之间导通,并将第一电压端的电平输出至第四节点;
在第N+1帧的第一时间段还执行如下方法:
第二控制端的信号控制发光控制单元,将第一电压端与第四节点之间导通,并将第一电压端的电平输出至第四节点;
在第N+1帧的第二时间段还执行如下方法:
第二控制端的信号控制发光控制单元,将第一电压端与第四节点之间导通,并将第一电压端的电平输出至第四节点。
具体的,像素电路还包括:第二反向偏置单元;并且第二反向偏置单元连接第七节点、第八节点、第一控制端、第二控制端和第二电压端时:
在第N帧的第一时间段还执行如下方法:
第一控制端的信号控制第二反向偏置单元,将第二电压端与第七节点之间导通,并将第二电压端的电平输出至第七节点;
第二控制端的信号控制第二反向偏置单元,将第二电压端与第八节点之间断开;
在第N帧的第二时间段还执行如下方法:
第一控制端的信号控制第二反向偏置单元,将第二电压端与第七节点之间导通,并将第二电压端的电平输出至第七节点;
第二控制端的信号控制第二反向偏置单元,将第二电压端与第八节点之间导通,并将第二电压端的电平输出至第八节点;
在第N+1帧的第一时间段还执行如下方法:
第一控制端的信号控制第二反向偏置单元,将第二电压端与第七节点之间断开;
第二控制端的信号控制第二反向偏置单元,将第二电压端与第八节点之间导通,并将第二电压端的电平输出至第八节点;
在第N+1帧的第二时间段还执行如下方法:
第一控制端的信号控制第二反向偏置单元,将第二电压端与第七节点之间导通,并将第二电压端的电平输出至第七节点;
第二控制端的信号控制第二反向偏置单元,将第二电压端与第八节点之间导通,并将第二电压端的电平输出至第八节点。
第三方面,本发明实施例提供另一种如第一方面提供的任一像素电路的驱动方法,
在第N帧的第一时间段执行如下方法:
第一驱动信号控制第一子像素电路的第一发光单元发光;
第三控制端控制第一反向偏置单元,将第五节点与第八节点之间导通,并将第五节点的第一驱动信号传输至第八节点;
第四控制端控制第一反向偏置单元,将第六节点与第七节点之间导通;
在第N帧的第二时间段执行如下方法:
第二驱动信号控制第二子像素电路的第二发光单元发光;
第四控制端控制第一反向偏置单元,将第六节点与第七节点之间导通,并将第六节点的第二驱动信号传输至第七节点;
第三控制端控制第一反向偏置单元,将第五节点与第八节点之间导通。
具体的,第一子像素电路还包括:第一数据输入单元、第一存储电容;
在第N帧的第一时间段还执行如下方法:
第一扫描端的信号控制第一数据输入单元,将第一数据端与第一节点之间导通,并将第一数据端的第一数据信号传输至第一节点;
第一存储电容用于存储第一节点与第一电压端的电平;
在第N帧的第二时间段还执行如下方法:
第一扫描端的信号控制第一数据输入单元,将第一数据端与第一节点之间导通,并将第一数据端的第一数据信号传输至第一节点;
第一存储电容用于存储第一节点与第一电压端的电平。
具体的,像素电路还包括:发光控制单元;并且发光控制单元连接第一电压端、第一控制端、第三节点时;
在第N帧的第一时间段还执行如下方法:
第一控制端的信号发光控制单元,将第一电压端与第三节点之间导通,并将第一电压端的电平输出至第三节点;
在第N帧的第二时间段还执行如下方法:
第一控制端的信号控制发光控制单元,将第一电压端与第三节点之间断开。
具体的,第二子像素电路还包括:第二数据输入单元、第二存储电容;
在第N帧的第一时间段还执行如下方法:
第一扫描端的信号控制第二数据输入单元,将第二数据端与第二节点之间导通,并将第二数据端的第二数据信号传输至第二节点;
第二存储电容用于存储第二节点与第一电压端的电平;
在第N帧的第二时间段还执行如下方法:
第一扫描端的信号控制第二数据输入单元,将第二数据端与第二节点之间导通,并将第二数据端的第二数据信号传输至第二节点;
第二存储电容用于存储第二节点与第一电压端的电平。
具体的,像素电路还包括:发光控制单元;并且发光控制单元连接第一电压端、第二控制端、第四节点时:
在第N帧的第一时间段还执行如下方法:
第二控制端的信号控制发光控制单元,将第一电压端与第四节点之间断开;
在第N帧的第二时间段还执行如下方法:
第二控制端的信号控制发光控制单元,将第一电压端与第四节点之间导通,并将第一电压端的电平输出至第四节点。
第四方面,本发明实施例提供一种显示设备,包括第一方面提供的任一像素电路。
本发明实施例提供一种像素电路包括第一反向偏置单元以及相邻的第一子像素电路与第二子像素电路,其中第一子像素电路包括第一发光单元、第二子像素电路包括第二发光单元;在一帧画面中,通过第一驱动信号的控制将第一子像素电路中的第一发光单元驱动发光,并通过第一反向偏置单元将第一驱动信号作为第二子像素电路中的第二发光单元的反向偏置电压或者通过第二驱动信号的控制将第二子像素电路中的第二发光单元驱动发光,并通过第一反向偏置单元将第二驱动信号作为第一子像素电路中的第一发光单元的反向偏置电压;从而实现了第一子像素电路的第一驱动信号对第二子像素电路中的第二发光单元进行反向偏置或者第二子像素电路的第二驱动信号对第一子像素电路中的第一发光单元进行反向偏置,使得第一发光单元或者第二发光单元不用长期的处于直流偏置的条件下,减缓了第一发光单元和第二发光单元的衰老,增加了第一发光单元和第二发光单元的使用时间;由于本发明实施例提供的像素电路并未外接其它的反向偏置电压,而是利用第一子像素电路与第二子像素电路的第一驱动信号或者第二驱动信号,作为第二子像素电路中的第二发光单元或第一子像素电路中的第一发光单元的反向偏置电压,在不影响AMOLED显示效果的情况下起到了减缓第一发光单元和第二发光单元电路衰老的效果,同时减少了像素电路的走线难度以及偏置电压线对其它信号线的串扰。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中AMOLED的2T1C像素驱动电路结构示意图;
图2为本发明实施例提供的一种像素电路的结构示意图;
图3为本发明实施例提供的一种像素电路的具体结构示意图;
图4为本发明实施例提供的另一种像素电路的具体结构示意图;
图5为本发明实施例提供的一种具体像素电路的结构示意图;
图6为本发明实施例提供的另一种具体像素电路的结构示意图;
图7为本发明实施例提供的一种像素电路的电路时序示意图;
图8为本发明实施例提供的一种像素电路的等效结构示意图;
图9为本发明实施例提供的另一种像素电路的等效结构示意图;
图10为本发明实施例提供的又一种像素电路的等效结构示意图;
图11为本发明实施例提供的再一种像素电路的等效结构示意图;
图12为本发明实施例提供的又一种具体像素电路的结构示意图;
图13为本发明实施例提供的再一种具体像素电路的结构示意图;
图14为本发明实施例提供的一种像素电路的电路时序示意图;
图15为本发明实施例提供的一种像素电路的等效结构示意图;
图16为本发明实施例提供的又一种像素电路的等效结构示意图。
附图标记:
像素电路-10;
第一子像素电路-20;第一发光单元-201;第一数据输入单元-202;第一存储电容-CS1;第一有机发光二极管-OLED1;第一扫描端-Vscan;第一数据端-Vdata1;
第二子像素电路-30;第二发光单元-301;第二数据输入单元-302;第二存储电容-CS2;第二有机发光二极管-OLED2;第二数据端-Vdata2;
发光控制单元-40;
第一反向偏置单元-50;
第二反向偏置单元-60;
第一节点-a;第二节点-b;第三节点-c;第四节点-d;第五节点-e;第六节点-f;第七节点-g;第八节点-h;
第一控制端-Ctrl-1;第二控制端-Ctrl-2;第三控制端-Ctrl-3;第四控制端-Ctrl-4;
第一电压端-VDD;第二电压端-VSS;
第一晶体管-T1;第二晶体管-T2;第三晶体管-T3;第四晶体管-T4;第五晶体管-T5;第六晶体管-T6;第七晶体管-T7;第八晶体管-T8;第九晶体管-T9;第十晶体管-T10。
具体实施方式
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本发明的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中源极称为第一端,漏极称为第二端。按附图中的形态规定晶体管的中间端为栅极、输入信号端为源极、输出信号端为漏极。此外本发明实施例所采用的开关晶体管包括P型开关晶体管和N型开关晶体管两种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时断开,N型开关晶体管为在栅极为高电平时导通,在栅极为低电平时断开;驱动晶体管包括P型和N型,其中P型驱动晶体管在栅极电压为低电平(栅极电压小于源极电压),且栅极源极的压差的绝对值大于阈值电压时处于放大状态或饱和状态;其中N型驱动晶体管的栅极电压为高电平(栅极电压大于源极电压),且栅极源极的压差的绝对值大于阈值电压时处于放大状态或饱和状态。
需要说明的是,需要说明的是,本申请中的“第一”、“第二”等字样仅仅是为了对功能和作用基本相同的相同项或相似项进行区分,“第一”、“第二”等字样并不是在对数量和执行次序进行限定,例如同一实施例中可能出现“第一晶体管”、“第二晶体管”、“第三晶体管”而没有出现“第三晶体管”,则“第一”、“第二”、“第四”仅可以理解为对不同晶体管的区分,而不能理解为该实施例中还包括“第三晶体管”;反向偏置是指电路中某点施以一定电压,使该点电位从零电位偏移至预定相反的正电位或负电位。
本发明实施例提供一种像素电路包括第一反向偏置单元以及相邻的第一子像素电路与第二子像素电路,其中第一子像素电路包括第一发光单元、第二子像素电路包括第二发光单元;在一帧画面中,通过第一驱动信号的控制将第一子像素电路中的第一发光单元驱动发光,并通过第一反向偏置单元将第一驱动信号作为第二子像素电路中的第二发光单元的反向偏置电压或者通过第二驱动信号的控制将第二子像素电路中的第二发光单元驱动发光,并通过第一反向偏置单元将第二驱动信号作为第一子像素电路中的第一发光单元的反向偏置电压;从而实现了第一子像素电路的第一驱动信号对第二子像素电路中的第二发光单元进行反向偏置或者第二子像素电路的第二驱动信号对第一子像素电路中的第一发光单元进行反向偏置,使得第一发光单元或者第二发光单元不用长期的处于直流偏置的条件下,减缓了第一发光单元和第二发光单元的衰老,增加了第一发光单元和第二发光单元的使用时间;由于本发明实施例提供的像素电路并未外接其它的反向偏置电压,而是利用第一子像素电路与第二子像素电路的第一驱动信号或者第二驱动信号,作为第二子像素电路中的第二发光单元或第一子像素电路中的第一发光单元的反向偏置电压,在不影响AMOLED显示效果的情况下起到了减缓第一发光单元和第二发光单元电路衰老的效果,同时减少了像素电路的走线难度以及偏置电压线对其它信号线的串扰。
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一,参照图2所示,本发明实施例提供一种像素电路10,包括:第一反向偏置单元50,以及相邻的第一子像素电路20和第二子像素电路30,第一子像素电路20包括第一发光单元201;第二子像素电路30包括第二发光单元301;其中,第一发光单元201连接第五节点e和第七节点g,第二发光单元301连接第六节点f和第八节点h;第一反向偏置单元50连接第五节点e、第六节点f、第七节点g、第八节点h、第三控制端Ctrl-3和第四控制端Ctrl-4;
第一发光单元201用于在第一驱动信号的控制下发光,并将第一驱动信号输出至第五节点e;第一反向偏置单元50用于在第三控制端Ctrl-3的控制下将第五节点e的第一驱动信号输出至第八节点h;第八节点h向第二发光单元301提供反向偏置电压;
或者,
第二发光单元301用于在第二驱动信号的控制下发光,并将第二驱动信号输出至第七节点g;第一反向偏置单元50还用于在第四控制端Ctrl-4的控制下将第六节点f的第二驱动信号输出至第七节点g;第七节点g向第一发光单元201提供反向偏置电压。
上述方案中,像素电路包含相邻的第一子像素电路与第二子像素电路,其中第一子像素电路包括第一发光单元、第二子像素电路包括第二发光单元;在一帧画面中,通过第一驱动信号的控制将第一子像素电路中的第一发光单元驱动发光,并通过第一反向偏置单元将第一驱动信号作为第二子像素电路中的第二发光单元的反向偏置电压或者通过第二驱动信号的控制将第二子像素电路中的第二发光单元驱动发光,并通过第一反向偏置单元将第二驱动信号作为第一子像素电路中的第一发光单元的反向偏置电压;从而实现了第一子像素电路的第一驱动信号对第二子像素电路中的第二发光单元进行反向偏置或者第二子像素电路的第二驱动信号对第一子像素电路中的第一发光单元进行反向偏置,使得第一发光单元或者第二发光单元不用长期的处于直流偏置的条件下,减缓了第一发光单元和第二发光单元的衰老,增加了第一发光单元和第二发光单元的使用时间;由于本发明实施例提供的像素电路并未外接其它的反向偏置电压,而是利用第一子像素电路与第二子像素电路的第一驱动信号或者第二驱动信号,作为第二子像素电路中的第二发光单元或第一子像素电路中的第一发光单元的反向偏置电压,在不影响AMOLED显示效果的情况下起到了减缓第一发光单元和第二发光单元电路衰老的效果,同时减少了像素电路的走线难度以及偏置电压线对其它信号线的串扰。
实施例二,参照图3、图4、图5和图6所示,本发明实施例提供一种像素电路10,具体的实现方式如下:
情景一,如图3和图5所示本发明实施例提供一种像素电路10,其中像素电路10的中的第一子像素电路20还包括:第一数据输入单元202、第一存储电容CS1;
第一数据输入单元202连接第一数据端Vdata1、第一扫描端Vscan和第一节点a;第一数据输入单元202用于在第一扫描端Vscan的信号控制下将第一数据端Vdata的第一数据信号输出至第一节点a;
第一存储电容CS1连接第一节点a和第一电压端VDD,第一存储电容CS1用于存储第一节点a和第一电压端VDD之间的电平;
第一发光单元201还连接第一节点a、第三节点c,第一发光单元201用于在第一节点a、第三节点c和第七节点g的信号控制下,向第五节点e输出第一驱动信号。
像素电路10还包括:发光控制单元40;发光控制单元40连接第一电压端VDD、第一控制端Ctrl-1、第三节点c;发光控制单元40用于在第一控制端Ctrl-1的控制下将第一电压端VDD的电平输出至第三节点c。
像素电路10中的第二子像素电路30还包括:第二数据输入单元302、第二存储电容CS2;
第二数据输入单元302连接第二数据端Vdata2、第一扫描端Vscan和第二节点b;第二数据输入单元302用于在第一扫描端Vscan的信号控制下将第二数据端Vdata2的第二数据信号输出至第二节点b;
第二存储电容CS2连接第二节点b和第一电压端VDD,第二存储电容CS2用于存储第二节点b和第一电压端VDD之间的电平;
第二发光单元301还用于在第二节点b、第四节点d和第八节点h的信号控制下,向第六节点f输出第二驱动信号。
像素电路10还包括:发光控制单元40;发光控制单元40连接第一电压端VDD、第二控制端Ctrl-2、第四节点d;发光控制单元40用于在第二控制端Ctrl-2的控制下将第一电压端VDD的电平输出至第四节点d。
其中像素电路10中的第七节点g和第八节点h连接第二电压端;
其中,如图3和图5所示,第一数据输入单元202包含第三晶体管T3,第三晶体管T3的栅极连接第一扫描端Vscan,第三晶体管T3的第一端连接第一数据端Vdata1,第三晶体管T3的第二端连接第一节点a。
像素电路10中的发光控制单元40,包括:第一晶体管T1,第一晶体管T1的栅极连接第一控制端Ctrl-1,第一晶体管T1的第一端连接第一电压端VDD,第一晶体管T1的第二端连接第三节点c。
像素电路10中的第二数据输入单元302包含第四晶体管T4,第四晶体管T4的栅极连接第一扫描端Vscan,第四晶体管T4的第一端连接第二数据端Vdata2,第四晶体管T4的第二端连接第二节点b。
像素电路10中的发光控制单40元,包括:第二晶体管T2,第二晶体管T2的栅极连接第二控制端Ctrl-2,第二晶体管T2的第一端连接第一电压端VDD,第二晶体管T2的第二端连接第四节点d。
像素电路10中的第一反向偏置单元50包含第七晶体管T7和第八晶体管T8,第七晶体管T7的栅极连接第三控制端Ctrl-3,第七晶体管T7的第一端连接第五节点e,第七晶体管T7的第二端连接第八节点h;
第八晶体管T8的栅极连接第四控制端Ctrl-4,第八晶体管T8的第一端连接第六节点f,第八晶体管T8的第二端连接第七节点g;
第三控制端Ctrl-3与第四控制端Ctrl-4连接相同的信号控制线。
像素电路10中的第一发光单元201包含第五晶体管T5,第一有机发光二极管OLED1,第五晶体管T5的栅极连接第一节点a,第五晶体管T5的第一端连接第三节点c,第五晶体管T5的第二端连接第五节点e和第一有机发光二极管OLED1的阳极,第一有机发光二极管OLED1的阴极连接第七节点g。
像素电路10中的第二发光单元301包含第六晶体管T6,第二有机发光二极管OLED2,第六晶体管T6的栅极连接第二节点b,第六晶体管T6的第一端连接第四节点d,第六晶体管T6的第二端连接第六节点f和第二有机发光二极管OLED2的阳极,第二有机发光二极管OLED2的阴极连接第八节点h。
需要说明的是,第一控制端输入第一控制信号;第二控制端输入第二控制信;其中,第一控制信号与第二控制信号相位差为0度或者180度;
第三控制端输人第三控制信号;第四控制端输入第四控制信号;其中,第三控制信号与第四控制信号相位差为0度。
上述方案中,像素电路包含相邻的第一子像素电路与第二子像素电路,其中,第一子像素电路包含OLED1、第二子像素电路包含OLED2、发光控制单元、第一数据数据输入单元、第二数据输入单元、第一反向偏置单元及第二反向偏置单元;在一帧画面中,通过第一扫描端对第一数据输入单元与第二数据输入单元的控制,以及第一控制端、第二控制端、第三控制端与第四控制端的时序信号对发光控制单元、第一反向偏置单元以及第二反向偏置单元的控制,从而实现了第一子像素电路的第一驱动信号对第二子像素电路的OLED2进行反向偏置或者第二子像素电路的第二驱动信号对第一子像素电路的OLED1进行反向偏置,使得第一子像素电路的OLED1或者第二子像素电路的OLED2不用长期的处于直流偏置的条件下,减缓了第一子像素电路的OLED1和第二子像素电路的OLED2的衰老,增加了第一子像素电路的OLED1和第二子像素电路的OLED2的使用时间;由于本发明实施例提供的像素电路并未外接其它的反向偏置电压,而是利用第一子像素电路与第二子像素电路的第一驱动信号或者其二驱动信号,作为第二子像素电路的OLED2或第一子像素电路的OLED1的反向偏置电压,在不影响AMOLED显示效果的情况下起到了减缓第一子像素电路的OLED1和第二子像素电路的OLED2衰老的效果,同时减少了像素电路的走线难度以及偏置电压线对其它信号线的串扰。
情景二,如图4和图6所示本发明实施例提供一种像素电路10,其中像素电路10的中的第一子像素电路20还包括:第一数据输入单元202、第一存储电容CS1;
第一数据输入单元202连接第一数据端Vdata1、第一扫描端Vscan和第一节点a;第一数据输入单元202用于在第一扫描端Vscan的信号控制下将第一数据端Vdata的第一数据信号输出至第一节点a;
第一存储电容CS1连接第一节点a和第一电压端VDD,第一存储电容CS1用于存储第一节点a和第一电压端VDD之间的电平;
第一发光单元201还连接第一节点a、第三节点c,第一发光单元201用于在第一节点a、第三节点c和第七节点g的信号控制下,向第五节点e输出第一驱动信号。
像素电路10还包括:发光控制单元40;发光控制单元40连接第一电压端VDD、第一控制端Ctrl-1、第三节点c;发光控制单元40用于在第一控制端Ctrl-1的控制下将第一电压端VDD的电平输出至第三节点c。
像素电路10中的第二子像素电路30还包括:第二数据输入单元302、第二CS2;
第二数据输入单元302连接第二数据端Vdata2、第一扫描端Vscan和第二节点b;第二数据输入单元302用于在第一扫描端Vscan的信号控制下将第二数据端Vdata2的第二数据信号输出至第二节点b;
第二存储电容CS2连接第二节点b和第一电压端VDD,第二存储电容CS2用于存储第二节点b和第一电压端VDD之间的电平;
第二发光单元301还用于在第二节点b、第四节点d和第八节点h的信号控制下,向第六节点f输出第二驱动信号。
像素电路10还包括:发光控制单元40;发光控制单元40连接第一电压端VDD、第二控制端Ctrl-2、第四节点d;发光控制单元40用于在第二控制端Ctrl-2的控制下将第一电压端VDD的电平输出至第四节点d。
像素电路10还包括:第二反向偏置单元60;第二反向偏置单元30连接第七节点g、第八节点h、第一控制端Ctrl-1、第二控制端Ctrl-2和第二电压端VSS;第二反向偏置单元60用于在第一控制端Ctrl-1的控制下将第二电压端VSS的电平输出至第七节点g;第二反向偏置单元60还用于在第二控制端Ctrl-2的控制下将第二电压端VSS的电平输出至第八节点h。
其中,如图4和图6所示,第一数据输入单元202包含第三晶体管T3,第三晶体管T3的栅极连接第一扫描端Vscan,第三晶体管T3的第一端连接第一数据端Vdata1,第三晶体管T3的第二端连接第一节点a。
像素电路10中的发光控制单元40,包括:第一晶体管T1,第一晶体管T1的栅极连接第一控制端Ctrl-1,第一晶体管T1的第一端连接第一电压端VDD,第一晶体管T1的第二端连接第三节点c。
像素电路10中的第二数据输入单元302包含第四晶体管T4,第四晶体管T4的栅极连接第一扫描端Vscan,第四晶体管T4的第一端连接第二数据端Vdata2,第四晶体管T4的第二端连接第二节点b。
像素电路10中的发光控制单40元,包括:第二晶体管T2,第二晶体管T2的栅极连接第二控制端Ctrl-2,第二晶体管T2的第一端连接第一电压端VDD,第二晶体管T2的第二端连接第四节点d。
像素电路10中的第一反向偏置单元50包含第七晶体管T7和第八晶体管T8,第七晶体管T7的栅极连接第三控制端Ctrl-3,第七晶体管T7的第一端连接第五节点e,第七晶体管T7的第二端连接第八节点h;
第八晶体管T8的栅极连接第四控制端Ctrl-4,第八晶体管T8的第一端连接第六节点f,第八晶体管T8的第二端连接第七节点g;
第三控制端Ctrl-3与第四控制端Ctrl-4连接相同的信号控制线。
像素电路10中的第二反向偏置单元60包含第九晶体管T9和第十晶体管T10,第九晶体管T9的栅极连接第一控制端Ctrl-1,第九晶体管T9的第一端连接第七节点g,第九晶体管T9的第二端连接第二电压端VSS;
第十晶体管T10的栅极连接第二控制端Ctrl-2,第十晶体管T10的第一端连接第八节点h,第十晶体管T10的第二端连接第二电压端VSS。
其中,第九晶体管T9和第十晶体管T10为同类型的晶体管,第一控制端Ctrl-1和第二控制端Ctrl-2连接不同的信号控制线;
或者,
第九晶体管T9和第十晶体管T10为不同类型的晶体管,第一控制端Ctrl-1和第二控制端Ctrl-2连接同一信号控制线。
像素电路10中的第一发光单元201包含第五晶体管T5,第一有机发光二极管OLED1,第五晶体管T5的栅极连接第一节点a,第五晶体管T5的第一端连接第三节点c,第五晶体管T5的第二端连接第五节点e和第一有机发光二极管OLED1的阳极,第一有机发光二极管OLED1的阴极连接第七节点g。
像素电路10中的第二发光单元301包含第六晶体管T6,第二有机发光二极管OLED2,第六晶体管T6的栅极连接第二节点b,第六晶体管T6的第一端连接第四节点d,第六晶体管T6的第二端连接第六节点f和第二有机发光二极管OLED2的阳极,第二有机发光二极管OLED2的阴极连接第八节点h。
需要说明的是,第一控制端输入第一控制信号;第二控制端输入第二控制信;其中,第一控制信号与第二控制信号相位差为0度或者180度;
第三控制端输人第三控制信号;第四控制端输入第四控制信号;其中,第三控制信号与第四控制信号相位差为0度。
上述方案中,像素电路包含相邻的第一子像素电路与第二子像素电路,其中第一子像素电路包含OLED1、第二子像素电路包含OLED2、通过设置发光控制单元、第一数据数据输入单元、第二数据输入单元、第一反向偏置单元;在一帧画面中,通过第一扫描端对第一数据输入单元与第二数据输入单元的控制、第一控制端与第二控制端时序信号对发光控制单元的控制和第三控制端与第四控制端时序信号对第一反向偏置单元的控制,从而实现了第一子像素电路的第一驱动信号对第二子像素电路的OLED2进行反向偏置或者第二子像素电路的第二驱动信号对第一子像素电路的OLED1进行反向偏置,使得第一子像素电路的OLED1或者第二子像素电路的OLED2不用长期的处于直流偏置的条件下,减缓了第一子像素电路的OLED1和第二子像素电路的OLED2的衰老,增加了第一子像素电路的OLED1和第二子像素电路的OLED2的使用时间;由于本发明实施例提供的像素电路并未外接其它的反向偏置电压,而是利用第一子像素电路与第二子像素电路的第一驱动信号或者其二驱动信号,作为第二子像素电路的OLED2或第一子像素电路的OLED1的反向偏置电压,在不影响AMOLED显示效果的情况下起到了减缓第一子像素电路的OLED1和第二子像素电路的OLED2衰老的效果,同时减少了像素电路的走线难度以及偏置电压线对其它信号线的串扰。
实施例三,参照图3、图5、图7、图8、图9、图10及图11所示,本发明实施例提供一种像素电路10的驱动方法,
以像素电路10中的第一晶体管T1、第二晶体管T1、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7和第八晶体管T8为同类型晶体管为例:其中,以像素电路10中的所有晶体管为P型晶体管,第三控制端Ctrl-3与第四控制端Ctrl-4连接相同的信号控制线进行说明;第一时间段t1与第二时间段t2共同构成一帧画面,t1与t2的时间可以用以调整第一发光单元201与第二发光单元301的反向偏置的时间,对应电路的时序图如图7所示。
需要说明的是,第一控制端Ctrl-1输入第一控制信号,第二控制端Ctrl-2输入第二控制信;其中,第一控制信号与第二控制信号相位差为180度;第三控制端Ctrl-3输人第三控制信号,第四控制端Ctrl-4输入第四控制信号;其中,第三控制信号与第四控制信号相位差为0度;图7中VGL是指低电平,VGH是指高电平,Vgrayscale指灰阶电压;本发明实施例中提供的像素电路10,采用第一发光单元201或者第二发光单元301的驱动信号作为第一发光单元201的OLED1或第二发光单元301的OLED2的反向偏置电压,其中VSS的电压值一般为-6V左右,第一发光单元201或者第二发光单元301的驱动信号的范围一般为0-5V,在低灰阶下,第一发光单元201或者第二发光单元301的驱动信号相对于VSS也是高电压,可以对第一发光单元201的OLED1或第二发光单元301的OLED2进行反向偏置。
本发明实施例提供的像素电路10在第N帧及第N+1帧的画面中,像素电路10会重复运行第N帧的第一时间段t2、第N帧的第二时间段、第N+1帧的第一时间段、第N+1帧的第二时间段t1,在相邻两帧画面的时间内,第一发光发单元201的OLED1与第二发光发单元301的OLED2分别在像素电路10运行第N帧的第一时间段t1与第N+1帧的第一时间段t1的t1时间内进行反向偏置或者直流充电;第一发光发单元201的OLED1与第二发光发单元301的OLED2分别在像素电路10运行第N帧的第二时间段t2与第N+1帧的第二时间段t2的t2时间内进行直流充电。
情景一,如图3、图5、图7和图8所示,在第N帧的第一时间段t1执行如下方法:
在第N帧的第一时间段执行如下方法:
第一驱动信号控制第一子像素电路20的第一发光单元201发光;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间导通,并将第五节点e的第一驱动信号传输至第八节点h;
第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间导通;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点C之间导通,并将第一电压端vdd的电平输出至第三节点C;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点b与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间断开;
将第二电压端VSS的电平传输至第七节点g与第八节点h;
此时,如图3和图5所示,像素电路10中的第一晶体管T1处于导通状态;第二晶体管T2处于断开状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于导通状态;第一有机发光二极管OLED1处于发光状态;第六晶体管T6处于断开状态;第二有机发光二极管OLED2处于反向偏置状态;第七晶体管T7处于导通状态;第八晶体管T8处于导通状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段t1时,结合图5,图7可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为低电平,由于T1为P型晶体管,所以此时T1导通;Ctrl-2为高电平,由于T2为P型晶体管,所以此时T2断开;Ctrl-3为低电平,由于T7为P型晶体管,所以此时T7导通;Ctrl-4为低电平,由于T8为P型晶体管,所以此时T8导通;此时等效电路如图8所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T1将VDD的数据信号传输至c;VSS的数据信号传输至g和h;此时在a、c、g的作用下,T5向e输出第一驱动信号,驱动OLED1发光,处于时常为t1的直流充电状态;同时T7将e处的第一驱动信号传输至OLED2的阴极,由于第一驱动信号相对于VSS是高电压,所以此时OLED2处于时常为t1的反向偏置状态,而由于T2此时处于断开状态,所以不会对OLED2进行直流偏置。
情景二,如图3、图5、图7和图9所示,在第N帧的第二时间段t2执行如下方法;
在第N帧的第二时间段执行如下方法:
第一驱动信号控制第一子像素电路20的第一发光单元201发光;
第二驱动信号控制第二子像素电路30的第二发光单元301发光;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间断开;第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间断开;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点c之间导通,并将第一电压端VDD的电平输出至第三节点c;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点b与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间导通,并将第一电压端VDD的电平输出至第四节点d。
此时,如图3和图5所示,像素电路10中的第一晶体管T1和第二晶体管T2处于导通状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于导通状态;第一有机发光二极管OLED1处于发光状态;第六晶体管T6处于断开状态;第二有机发光二极管OLED2处于反向偏置状态;第七晶体管T7处于断开状态;第八晶体管T8处于断开状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段T2时,结合图5,图7可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为低电平,由于T1为P型晶体管,所以此时T1导通;Ctrl-2为低电平,由于T2为P型晶体管,所以此时T2导通;Ctrl-3为高电平,由于T7为P型晶体管,所以此时T7断开;Ctrl-4为高电平,由于T8为P型晶体管,所以此时T8断开;此时等效电路如图9所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T1将VDD的数据信号传输至c;T2将VDD的数据信号传输至d;VSS的数据信号传输至g与h;此时在a、c、g的作用下,T5向e输出第一驱动信号,驱动OLED1发光,处于时常为t2的直流充电状态;在b、d、h的作用下,T6向f输出第二驱动信号,驱动OLED2发光,处于时常为t2的直流充电状态;由于T7与T8处于断开状态,不会使得T5的驱动信号对OLED2进行反向偏置或者T6的驱动信号对OLED1进行反向偏置,而OLED1与OLED2本身是在T5与T6产生的第一驱动信号与第二驱动信号的驱动下发光。
情景三,如图3、图5、图7和图10所示,在第N+1帧的第一时间段执行如下方法:
在第N+1帧的第一时间段执行如下方法:
第二驱动信号控制第二子像素电路30的第二发光单元301发光;
第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间导通,并将第六节点f的第二驱动信号传输至第七节点g;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间导通;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点c之间断开;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点c与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间导通,并将第一电压端VDD的电平输出至第四节点d;
将第二电压端VSS的电平传输至第七节点g与第八节点h;
此时,参见图3和图5所示,像素电路10中的第一晶体管T1处于断开状态;第二晶体管T2处于导通状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于断开状态;第一有机发光二极管OLED1处于反向偏置状态;第六晶体管T6处于导通状态;第二有机发光二极管OLED2处于发光状态;第七晶体管T7处于导通状态;第八晶体管T8处于导通状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N+1帧画面的第一时间段t1时,结合图5,图7可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为高电平,由于T1为P型晶体管,所以此时T1断开;Ctrl-2为低电平,由于T2为P型晶体管,所以此时T2导通;Ctrl-3为低电平,由于T7为P型晶体管,所以此时T7导通;Ctrl-4为低电平,由于T8为P型晶体管,所以此时T8导通;此时等效电路如图10所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T2将VDD的数据信号传输至d;此时在b、d、h的作用下,T6向f输出第二驱动信号,驱动OLED2发光,处于时常为t1的直流充电状态;同时T8将f处的第二驱动信号传输至OLED1的阴极,由于第二驱动信号相对于VSS是高电压,所以此时OLED1处于时常为t1的反向偏置状态,而由于T1此时处于断开状态,所以不会对OLED1进行直流偏置。
情景四,如图3、图5、图7和图11所示,在第N+1帧的第二时间段t2执行如下方法:
在第N帧的第二时间段执行如下方法:
第一驱动信号控制第一子像素电路20的第一发光单元201发光;
第二驱动信号控制第二子像素电路30的第二发光单元301发光;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间断开;第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间断开;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点c之间导通,并将第一电压端VDD的电平输出至第三节点c;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点b与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间导通,并将第一电压端VDD的电平输出至第四节点d;
此时,如图3和图5所示,像素电路10中的第一晶体管T1和第二晶体管T2处于导通状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于导通状态;第一有机发光二极管OLED1处于发光状态;第六晶体管T6处于断开状态;第二有机发光二极管OLED2处于反向偏置状态;第七晶体管T7处于断开状态;第八晶体管T8处于断开状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段T2时,结合图5,图7可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为低电平,由于T1为P型晶体管,所以此时T1导通;Ctrl-2为低电平,由于T2为P型晶体管,所以此时T2导通;Ctrl-3为高电平,由于T7为P型晶体管,所以此时T7断开;Ctrl-4为高电平,由于T8为P型晶体管,所以此时T8断开;此时等效电路如图11所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T1将VDD的数据信号传输至c;T2将VDD的数据信号传输至d;VSS的数据信号传输至g与h;此时在a、c、g的作用下,T5向e输出第一驱动信号,驱动OLED1发光,处于时常为t2的直流充电状态;在b、d、h的作用下,T6向f输出第二驱动信号,驱动OLED2发光,处于时常为t2的直流充电状态;由于T7与T8处于断开状态,不会使得T5的驱动信号对OLED2进行反向偏置或者T6的驱动信号对OLED1进行反向偏置,而OLED1与OLED2本身是在T5与T6产生的第一驱动信号与第二驱动信号的驱动下发光。
实施例四,参照图4、图6、图7、图8、图9、图10及图11所示,本发明实施例提供一种像素电路10的驱动方法,
以像素电路10中的第一晶体管T1、第二晶体管T1、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9及第十晶体管T10为同类型晶体管为例:其中,以像素电路10中的所有晶体管为P型晶体管,第三控制端Ctrl-3与第四控制端Ctrl-4连接相同的信号控制线进行说明;第一时间段t1与第二时间段t2共同构成一帧画面,t1与t2的时间可以用以调整第一发光单元201与第二发光单元301的反向偏置的时间,对应电路的时序图如图7所示。
需要说明的是,第一控制端Ctrl-1输入第一控制信号,第二控制端Ctrl-2输入第二控制信;其中,第一控制信号与第二控制信号相位差为180度;第三控制端Ctrl-3输人第三控制信号,第四控制端Ctrl-4输入第四控制信号;其中,第三控制信号与第四控制信号相位差为0度;图7中VGL是指低电平,VGH是指高电平,Vgrayscale指灰阶电压;本发明实施例中提供的像素电路10,采用第一发光单元201或者第二发光单元301的驱动信号作为第一发光单元201的OLED1或第二发光单元301的OLED2的反向偏置电压,其中VSS的电压值一般为-6V左右,第一发光单元201或者第二发光单元301的驱动信号的范围一般为0-5V,在低灰阶下,第一发光单元201或者第二发光单元301的驱动信号相对于VSS也是高电压,可以对第一发光单元201的OLED1或第二发光单元301的OLED2进行反向偏置。
本发明实施例提供的像素电路10在第N帧及第N+1帧的画面中,像素电路10会重复运行第N帧的第一时间段t2、第N帧的第二时间段、第N+1帧的第一时间段、第N+1帧的第二时间段t1,在相邻两帧画面的时间内,第一发光发单元201的OLED1与第二发光发单元301的OLED2分别在像素电路10运行第N帧的第一时间段t1与第N+1帧的第一时间段t1的t1时间内进行反向偏置或者直流充电;第一发光发单元201的OLED1与第二发光发单元301的OLED2分别在像素电路10运行第N帧的第二时间段t2与第N+1帧的第二时间段t2的t2时间内进行直流充电。
情景一,如图4、图6、图7和图8所示,在第N帧的第一时间段t1执行如下方法:
在第N帧的第一时间段执行如下方法:
第一驱动信号控制第一子像素电路20的第一发光单元201发光;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间导通,并将第五节点e的第一驱动信号传输至第八节点h;
第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间导通;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点C之间导通,并将第一电压端vdd的电平输出至第三节点C;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点b与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间断开;
第一控制端Ctrl-1的信号控制第二反向偏置单元60,将第二电压端VSS与第七节点g之间导通,并将第二电压端VSS的电平输出至第七节点g;
第二控制端Ctrl-2的信号控制第二反向偏置单元60,将第二电压端VSS与第八节点h之间断开;
此时,如图4和图6所示,像素电路10中的第一晶体管T1处于导通状态;第二晶体管T2处于断开状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于导通状态;第一有机发光二极管OLED1处于发光状态;第六晶体管T6处于断开状态;第二有机发光二极管OLED2处于反向偏置状态;第七晶体管T7处于导通状态;第八晶体管T8处于导通状态,第九晶体管T9处于导通状态;第十晶体管T10处于断开状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段t1时,结合图6,图7可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为低电平,由于T1与T9为P型晶体管,所以此时T1与T9导通;Ctrl-2为高电平,由于T2与T10为P型晶体管,所以此时T2与T10断开;Ctrl-3为低电平,由于T7为P型晶体管,所以此时T7导通;Ctrl-4为低电平,由于T8为P型晶体管,所以此时T8导通;此时等效电路如图8所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T1将VDD的数据信号传输至c;T9将VSS的数据信号传输至g;此时在a、c、g的作用下,T5向e输出第一驱动信号,驱动OLED1发光,处于时常为t1的直流充电状态;同时T7将e处的第一驱动信号传输至OLED2的阴极,由于第一驱动信号相对于VSS是高电压,所以此时OLED2处于时常为t1的反向偏置状态,而由于T2此时处于断开状态,所以不会对OLED2进行直流偏置。
情景二,如图4、图6、图7和图9所示,在第N帧的第二时间段t2执行如下方法;
在第N帧的第二时间段执行如下方法:
第一驱动信号控制第一子像素电路20的第一发光单元201发光;
第二驱动信号控制第二子像素电路30的第二发光单元301发光;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间断开;第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间断开;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点c之间导通,并将第一电压端VDD的电平输出至第三节点c;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点b与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间导通,并将第一电压端VDD的电平输出至第四节点d。
第一控制端Ctrl-1的信号控制第二反向偏置单元60,将第二电压端VSS与第七节点g之间导通,并将第二电压端VSS的电平输出至第七节点g;
第二控制端Ctrl-2的信号控制第二反向偏置单元60,将第二电压端VSS与第八节点h之间导通,并将第二电压端VSS的电平输出至第八节点h;
此时,如图4和图6所示,像素电路10中的第一晶体管T1和第二晶体管T2处于导通状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于导通状态;第一有机发光二极管OLED1处于发光状态;第六晶体管T6处于断开状态;第二有机发光二极管OLED2处于反向偏置状态;第七晶体管T7处于断开状态;第八晶体管T8处于断开状态;第九晶体管T9处于导通状态;第十晶体管T10处于断开状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段T2时,结合图6,图7可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为低电平,由于T1与T9为P型晶体管,所以此时T1与T9导通;Ctrl-2为低电平,由于T2与T10为P型晶体管,所以此时T2与T10导通;Ctrl-3为高电平,由于T7为P型晶体管,所以此时T7断开;Ctrl-4为高电平,由于T8为P型晶体管,所以此时T8断开;此时等效电路如图9所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T1将VDD的数据信号传输至c;T2将VDD的数据信号传输至d;T9将VSS的数据信号传输至g;T10将VSS的数据信号传输至h;此时在a、c、g的作用下,T5向e输出第一驱动信号,驱动OLED1发光,处于时常为t2的直流充电状态;在b、d、h的作用下,T6向f输出第二驱动信号,驱动OLED2发光,处于时常为t2的直流充电状态;由于T7与T8处于断开状态,不会使得T5的驱动信号对OLED2进行反向偏置或者T6的驱动信号对OLED1进行反向偏置,而OLED1与OLED2本身是在T5与T6产生的第一驱动信号与第二驱动信号的驱动下驱动发光。
情景三,如图4、图6、图7和图10所示,在第N+1帧的第一时间段执行如下方法:
在第N+1帧的第一时间段执行如下方法:
第二驱动信号控制第二子像素电路30的第二发光单元301发光;
第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间导通,并将第六节点f的第二驱动信号传输至第七节点g;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间导通;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点c之间断开;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点c与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间导通,并将第一电压端VDD的电平输出至第四节点d;
第一控制端Ctrl-1的信号控制第二反向偏置单元60,将第二电压端VSS与第七节点g之间断开;第二控制端Ctrl-2的信号控制第二反向偏置单元60,将第二电压端VSS与第八节点h之间导通,并将第二电压端VSS的电平输出至第八节点h;
此时,参见图4和图6所示,像素电路10中的第一晶体管T1处于断开状态;第二晶体管T2处于导通状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于断开状态;第一有机发光二极管OLED1处于反向偏置状态;第六晶体管T6处于导通状态;第二有机发光二极管OLED2处于发光状态;第七晶体管T7处于导通状态;第八晶体管T8处于导通状态,第九晶体管T9处于断开状态;第十晶体管T10处于导通状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N+1帧画面的第一时间段t1时,结合图6,图7可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为高电平,由于T1与T9为P型晶体管,所以此时T1与T9断开;Ctrl-2为低电平,由于T2与T10为P型晶体管,所以此时T2与T10导通;Ctrl-3为低电平,由于T7为P型晶体管,所以此时T7导通;Ctrl-4为低电平,由于T8为P型晶体管,所以此时T8导通;此时等效电路如图10所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T2将VDD的数据信号传输至d;此时在b、d、h的作用下,T6向f输出第二驱动信号,驱动OLED2发光,处于时常为t1的直流充电状态;同时T8将f处的第二驱动信号传输至OLED1的阴极,由于第二驱动信号相对于VSS是高电压,所以此时OLED1处于时常为t1的反向偏置状态,而由于T1此时处于断开状态,所以不会对OLED1进行直流偏置。
情景四,如图4、图6、图7和图11所示,在第N+1帧的第二时间段t2执行如下方法:
在第N帧的第二时间段执行如下方法:
第一驱动信号控制第一子像素电路20的第一发光单元201发光;
第二驱动信号控制第二子像素电路30的第二发光单元301发光;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间断开;第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间断开;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点c之间导通,并将第一电压端VDD的电平输出至第三节点c;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点b与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间导通,并将第一电压端VDD的电平输出至第四节点d。
第一控制端Ctrl-1的信号控制第二反向偏置单元60,将第二电压端VSS与第七节点g之间导通,并将第二电压端VSS的电平输出至第七节点g;
第二控制端Ctrl-2的信号控制第二反向偏置单元60,将第二电压端VSS与第八节点h之间导通,并将第二电压端VSS的电平输出至第八节点h;
此时,如图4和图6所示,像素电路10中的第一晶体管T1和第二晶体管T2处于导通状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于导通状态;第一有机发光二极管OLED1处于发光状态;第六晶体管T6处于断开状态;第二有机发光二极管OLED2处于反向偏置状态;第七晶体管T7处于断开状态;第八晶体管T8处于断开状态;第九晶体管T9处于导通状态;第十晶体管T10处于断开状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段T2时,结合图6,图7可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为低电平,由于T1为P型晶体管,所以此时T1导通;Ctrl-2为低电平,由于T2为P型晶体管,所以此时T2导通;Ctrl-3为高电平,由于T7为P型晶体管,所以此时T7断开;Ctrl-4为高电平,由于T8为P型晶体管,所以此时T8断开;此时等效电路如图11所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T1将VDD的数据信号传输至c;T2将VDD的数据信号传输至d;VSS的数据信号传输至g与h;此时在a、c、g的作用下,T5向e输出第一驱动信号,驱动OLED1发光,处于时常为t2的直流充电状态;在b、d、h的作用下,T6向f输出第二驱动信号,驱动OLED2发光,处于时常为t2的直流充电状态;由于T7与T8处于断开状态,不会使得T5的驱动信号对OLED2进行反向偏置或者T6的驱动信号对OLED1进行反向偏置,而OLED1与OLED2本身是在T5与T6产生的第一驱动信号与第二驱动信号的驱动下驱动发光。
结合上述实施例三中情景一、二、三、四与实施例四中情景一、二、三、四可知,本发明实施例提供的像素电路10,包含第一子像素电路与第二子像素电路,像素电路10中的晶体管均为P型晶体管,由于第一控制端Ctrl-1与第二控制端Ctrl-2输入的控制信号相位差为180度;而第三控制端Ctrl-3与第四控制端Ctrl-4输入的控制信号相位差为0度,即第三控制端Ctrl-3与第四控制端Ctrl-4连接同一根控制线,无需连接两根控制线就可以实现对T7与T8的控制减少数据线的数量,降低了像素电路10的走线难度,同时在同一帧画面中的t1与t2时刻,通过第一扫描端Vscan、第一控制端Ctrl-1、第二控制端Ctrl-2、第三控制端Ctrl-3以及第四控制端Ctrl-4的控制,使得第二子像素电路30的OLED2在第一子像素电路20的第一驱动信号的驱动下处于反向偏置状态,反向偏置状态的时长为t1或者第一子像素电路20的OLED1在第二子像素电路30的第二驱动信号的驱动下处于反向偏置状态,反向偏置状态的时长为t1;并可以使得第一子像素电路20的OLED1在第N帧的第一时间段t1、第N帧的第二时间段t2与第N+1帧的第二时间段t2进行直流充电,处于直流充电状态的时长为t1+2*t2;第二子像素电路30的OLED1在第N帧的第一时间段t2、第N+1帧的第二时间段t1与第N+1帧的第二时间段t2进行直流充电,处于直流充电状态的时长为t1+2*t2;而第一子像素电路20的OLED1或者第二子像素电路30的OLED2不用长期的处于直流偏置的条件下,减缓了第一子像素电路20的OLED1和第二子像素电路301的OLED2的衰老,增加了第一子像素电路20的OLED1和第二子像素电路30的OLED2的使用时间;由于本发明实施例提供的像素电路10并未外接其它的反向偏置电压,而是利用第一子像素电路20与第二子像素电路30的第一驱动信号或者第二驱动信号,作为第二子像素电路30的OLED2或第一子像素电路20的OLED1的反向偏置电压,在不影响AMOLED显示效果的情况下起到了减缓第一子像素电路20的OLED1和第二子像素电路30的OLED2衰老的效果,同时减少了像素电路10的走线难度以及偏置电压线对其它信号线的串扰。
实施例五,参照图3、图4、图12、图13、图14、图15和图16所示,本发明实施例提供一种像素电路10的驱动方法,以像素电路的第一晶体管T1、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8与第二晶体管T2为不同类型的晶体管为例:其中,以像素电路10中以第一晶体管T1、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7和第八晶体管T8为P型晶体管,第二晶体管T2为N型晶体管,第一控制端Ctrl-1与第二控制端Ctrl-2连接相同的信号控制线,第三控制端Ctrl-3与第四控制端Ctrl-4连接相同的信号控制线进行说明;第一时间段t1与第二时间段t2共同构成一帧画面,t1与t2的时间可以用以调整第一发光单元201与第二发光单元107的反向偏置的时间,对应电路的时序图如图14所示。
需要说明的是,需要说明的是,第一控制端Ctrl-1输入第一控制信号;第二控制端Ctrl-2输入第二控制信;其中,第一控制信号与第二控制信号相位差为0度;第三控制端Ctrl-3输人第三控制信号;第四控制端Ctrl-4输入第四控制信号;其中,第三控制信号与第四控制信号相位差为0度;第一控制端Ctrl-1和第二控制端Ctrl-2与第三控制端Ctrl-3和第四控制端Ctrl-4所连接的信号线不是同一条信号线。
本发明实施例提供的像素电路10在第N帧画面中,像素电路10会重复运行第N帧的第一时间段t1与第N帧的第二时间段t2;第一发光发单元106的OLED1在像素电路10运行第N帧的第一时间段t1进行直流充电、在第N帧的第二时间段t2进行反向偏置;第二发光发单元107的OLED2在像素电路10运行第N帧的第一时间段t1进行反向偏置、在第N帧的第二时间段t2进行直流充电;其中,t1与t2的时间可以调整用以调节OLED1与OLED2的反向偏置时间。
情景一,如图3、图12、图14和图15所示,在第N帧的第一时间段t1执行如下方法:
在第N帧的第一时间段执行如下方法:
第一驱动信号控制第一子像素电路20的第一发光单元201发光;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间导通,并将第五节点e的第一驱动信号传输至第八节点h;
第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间导通;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点C之间导通,并将第一电压端vdd的电平输出至第三节点C;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点b与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间断开;
将第二电压端VSS的电平传输至第七节点g与第八节点h;
此时,结合图3与图12所示,像素电路10中的第一晶体管T1处于导通状态;第二晶体管T2处于断开状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于导通状态;第一有机发光二极管OLED1处于发光状态;第六晶体管T6处于断开状态;第二有机发光二极管OLED2处于反向偏置状态;第七晶体管T7处于导通状态;第八晶体管T8处于导通状态。
由上述方案可知,当像素电路包含,第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段t1时,结合图13,图14可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为低电平,由于T1为P型晶体管,所以此时T1导通;Ctrl-2为低电平,由于T2为N型晶体管,所以此时T2断开;Ctrl-3为低电平,由于T7为P型晶体管,所以此时T7导通;Ctrl-4为低电平,由于T8为P型晶体管,所以此时T8导通;此时等效电路如图15所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T1将VDD的数据信号传输至c;此时在a、c、g的作用下,T5向e输出第一驱动信号,驱动OLED1发光,处于时常为t1的直流充电状态;同时T7将e处的第一驱动信号传输至OLED2的阴极,由于第一驱动信号相对于VSS是高电压,所以此时OLED2处于时常为t1的反向偏置状态,而由于T2此时处于断开状态,所以不会对OLED2进行直流偏置。
情景二,如图3、图12、图14和图16所示,在第N帧的第二时间段t2执行如下方法:
在第N+1帧的第一时间段执行如下方法:
第二驱动信号控制第二子像素电路30的第二发光单元301发光;
第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间导通,并将第六节点f的第二驱动信号传输至第七节点g;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间导通;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点c之间断开;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点c与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间导通,并将第一电压端VDD的电平输出至第四节点d;
将第二电压端VSS的电平传输至第七节点g与第八节点h;
此时,参照图3与图12所示,像素电路10中的第一晶体管T1处于断开状态;第二晶体管T2处于导通状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于断开状态;第一有机发光二极管OLED1处于反向偏置状态;第六晶体管T6处于导通状态;第二有机发光二极管OLED2处于发光状态;第七晶体管T7处于导通状态;第八晶体管T8处于导通状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段t2时,结合图12,图14可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为高电平,由于T1为P型晶体管,所以此时T1断开;Ctrl-2为高电平,由于T2为N型晶体管,所以此时T2导通;Ctrl-3为低电平,由于T7为P型晶体管,所以此时T7导通;Ctrl-4为低电平,由于T8为P型晶体管,所以此时T8导通;此时等效电路如图16所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T2将VDD的数据信号传输至d;此时在b、d、h的作用下,T6向f输出第二驱动信号,驱动OLED2发光,处于时常为t2的直流充电状态;同时T8将f处的第二驱动信号传输至OLED1的阴极,由于第二驱动信号相对于VSS是高电压,所以此时OLED1处于时常为t2的反向偏置状态,而由于T1此时处于断开状态,所以不会对OLED1进行直流偏置。
实施例六,参照图4、图13、图14、图15和图16所示,本发明实施例提供一种像素电路10的驱动方法,
以像素电路的第一晶体管T1、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9与第二晶体管T2和第十晶体管T10为不同类型的晶体管为例:其中,以像素电路10中以第一晶体管T1、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8及第九晶体管T9为P型晶体管,第二晶体管T2与第十晶体管T10为N型晶体管,第一控制端Ctrl-1与第二控制端Ctrl-2连接相同的信号控制线,第三控制端Ctrl-3与第四控制端Ctrl-4连接相同的信号控制线进行说明;第一时间段t1与第二时间段t2共同构成一帧画面,t1与t2的时间可以用以调整第一子像素电路20与第二子像素电路30的反向偏置的时间,对应电路的时序图如图14所示。
需要说明的是,需要说明的是,第一控制端Ctrl-1输入第一控制信号;第二控制端Ctrl-2输入第二控制信;其中,第一控制信号与第二控制信号相位差为0度;第三控制端Ctrl-3输人第三控制信号;第四控制端Ctrl-4输入第四控制信号;其中,第三控制信号与第四控制信号相位差为0度;第一控制端Ctrl-1和第二控制端Ctrl-2与第三控制端Ctrl-3和第四控制端Ctrl-4所连接的信号线不是同一条信号线。
本发明实施例提供的像素电路10在第N帧画面中,像素电路10会重复运行第N帧的第一时间段t1与第N帧的第二时间段t2;第一发光发单元106的OLED1在像素电路10运行第N帧的第一时间段t1进行直流充电、在第N帧的第二时间段t2进行反向偏置;第二发光发单元107的OLED2在像素电路10运行第N帧的第一时间段t1进行反向偏置、在第N帧的第二时间段t2进行直流充电;其中,t1与t2的时间可以调整用以调节OLED1与OLED2的反向偏置时间。
情景一,如图4、图13、图14和图15所示,在第N帧的第一时间段t1执行如下方法:
在第N帧的第一时间段执行如下方法:
第一驱动信号控制第一子像素电路20的第一发光单元201发光;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间导通,并将第五节点e的第一驱动信号传输至第八节点h;
第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间导通;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点C之间导通,并将第一电压端vdd的电平输出至第三节点C;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点b与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间断开;
第一控制端Ctrl-1的信号控制第二反向偏置单元60,将第二电压端VSS与第七节点g之间导通,并将第二电压端VSS的电平输出至第七节点g;
第二控制端Ctrl-2的信号控制第二反向偏置单元60,将第二电压端VSS与第八节点h之间断开;
此时,按照图4与图13所示,像素电路10中的第一晶体管T1处于导通状态;第二晶体管T2处于断开状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于导通状态;第一有机发光二极管OLED1处于发光状态;第六晶体管T6处于断开状态;第二有机发光二极管OLED2处于反向偏置状态;第七晶体管T7处于导通状态;第八晶体管T8处于导通状态;第九晶体管T9处于导通状态;第十晶体管T10处于断开状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段t1时,结合图13,图14可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为低电平,由于T1与T9为P型晶体管,所以此时T1与T9导通;Ctrl-2为低电平,由于T2与T10为N型晶体管,所以此时T2与T10断开;Ctrl-3为低电平,由于T7为P型晶体管,所以此时T7导通;Ctrl-4为低电平,由于T8为P型晶体管,所以此时T8导通;此时等效电路如图15所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T1将VDD的数据信号传输至c;T9将VSS的数据信号传输至g;此时在a、c、g的作用下,T5向e输出第一驱动信号,驱动OLED1发光,处于时常为t1的直流充电状态;同时T7将e处的第一驱动信号传输至OLED2的阴极,由于第一驱动信号相对于VSS是高电压,所以此时OLED2处于时常为t1的反向偏置状态,而由于T2此时处于断开状态,所以不会对OLED2进行直流偏置。
情景二,如图4、图13、图14和图16所示,在第N帧的第二时间段t2执行如下方法:
在第N+1帧的第一时间段执行如下方法:
第二驱动信号控制第二子像素电路30的第二发光单元301发光;
第四控制端Ctrl-4控制第一反向偏置单元50,将第六节点f与第七节点g之间导通,并将第六节点f的第二驱动信号传输至第七节点g;
第三控制端Ctrl-3控制第一反向偏置单元50,将第五节点e与第八节点h之间导通;
其中,
第一扫描端Vscan的信号控制第一数据输入单元202,将第一数据端Vdata1与第一节点a之间导通,并将第一数据端Vdata1的第一数据信号传输至第一节点a;
第一存储电容CS1用于存储第一节点a与第一电压端VDD的电平;
第一控制端Ctrl-1的信号控制发光控制单元40,将第一电压端VDD与第三节点c之间断开;
第一扫描端Vscan的信号控制第二数据输入单元302,将第二数据端Vdata2与第二节点b之间导通,并将第二数据端Vdata2的第二数据信号传输至第二节点b;
第二存储电容CS2用于存储第二节点c与第一电压端VDD的电平;
第二控制端Ctrl-2的信号控制发光控制单元40,将第一电压端VDD与第四节点d之间导通,并将第一电压端VDD的电平输出至第四节点d;
第一控制端Ctrl-1的信号控制第二反向偏置单元60,将第二电压端VSS与第七节点g之间断开;第二控制端Ctrl-2的信号控制第二反向偏置单元60,将第二电压端VSS与第八节点h之间导通,并将第二电压端VSS的电平输出至第八节点h;
此时,参照图4与图13所示,像素电路10中的第一晶体管T1处于断开状态;第二晶体管T2处于导通状态;第三晶体管T3处于导通状态;第四晶体管T4处于导通状态;第五晶体管T5处于断开状态;第一有机发光二极管OLED1处于反向偏置状态;第六晶体管T6处于导通状态;第二有机发光二极管OLED2处于发光状态;第七晶体管T7处于导通状态;第八晶体管T8处于导通状态;第九晶体管T9处于断开状态;第十晶体管T10处于导通状态。
由上述方案可知,当像素电路中包含相邻的第一子像素电路与第二子像素电路,处于第N帧画面的第一时间段t2时,结合图13,图14可知,第一扫描端Vscan为低电平时,由于T3与T4为P型晶体管,所以此时T3与T4导通;Ctrl-1为高电平,由于T1与T9为P型晶体管,所以此时T1与T9断开;Ctrl-2为高电平,由于T2与T10为N型晶体管,所以此时T2与T10导通;Ctrl-3为低电平,由于T7为P型晶体管,所以此时T7导通;Ctrl-4为低电平,由于T8为P型晶体管,所以此时T8导通;此时等效电路如图16所示,Vdata1与Vdata2分别输入第一数据信号与第二数据信号至第一节点与第二节点,此时CS1进行存储a与VDD之间的电平,CS2进行存储b与VDD之间的电平;T2将VDD的数据信号传输至d;此时在b、d、h的作用下,T6向f输出第二驱动信号,驱动OLED2发光,处于时常为t2的直流充电状态;同时T8将f处的第二驱动信号传输至OLED1的阴极,由于第二驱动信号相对于VSS是高电压,所以此时OLED1处于时常为t2的反向偏置状态,而由于T1此时处于断开状态,所以不会对OLED1进行直流偏置。
结合上述实施例五中情景一、二与实施例六中情景一、二可知,本发明实施例提供的像素电路10,包含相邻的第一子像素电路与第二子像素电路,第一控制端Ctrl-1与第二控制端Ctrl-2输入的控制信号的相位差为0度,即第一控制端Ctrl-1与第二控制端Ctrl-2连接相同的控制线就可以实现在同一帧画面内的不同时刻控制T1与T2的通断;第三控制端Ctrl-3与第四控制端Ctrl-4输入的控制信号的相位差为0度,即第三控制端Ctrl-3与第四控制端Ctrl-4连接相同的控制线就可以实现在同一帧画面内的不同时刻控制T7与T8的通断,从而使得信号线的数量减少降低了像素电路10的走线难度,使得像素电路10在第二子像素电路30的OLED2在第一子像素电路20的第一驱动信号的驱动下处于反向偏置状态,反向偏置状态的时长为t1或者第一子像素电路20的OLED1在第二子像素电路30的第二驱动信号的驱动下处于反向偏置状态,反向偏置状态的时长为t2;并且可以对第一子像素电路20的OLED1进行直流充电,直流充电时长为t1,对第二子像素电路30的OLED2进行直流充电,直流充电的时长为t2;由于第一子像素电路20的OLED1或者第二子像素电路30的OLED2不用长期的处于直流偏置的条件下,减缓了第一子像素电路20的OLED1和第二子像素电路30的OLED2的衰老,增加了第一子像素电路20的OLED1和第二子像素电路30的OLED2的使用时间;本发明实施例提供的像素电路10并未外接其它的反向偏置电压,而是利用第一子像素电路20与第二子像素电路30的第一驱动信号或者第二驱动信号,作为第二子像素电路30的OLED2或第一子像素电路20的OLED1的反向偏置电压,在不影响AMOLED显示效果的情况下起到了减缓第一子像素电路20的OLED1和第二子像素电路30的OLED2衰老的效果,同时减少了像素电路10的走线难度以及偏置电压线对其它信号线的串扰。
实施例七,本发明实施例提供一种显示设备,包括实施例一、实施例二提供的任一像素电路10。
需要说明的是,本发明实施例提供的像素电路,由于像素电路在对第一子像素电路20的OLED1进行反向偏置或对第二子像素电路30的OLED2进行反向偏置时,第一数据端Vdata1及第二数据端Vdata2的数据信号同时对第一存储电容CS1及第二存储电容CS2进行充电,并没有减少第一存储电容CS1及第二存储电容CS2的充电时间,所以本发明实施例提供的像素电路10可以适用于高分辨率的屏幕。
另外,显示设备可以为:电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (27)
1.一种像素电路,其特征在于,包括:第一反向偏置单元,以及相邻的第一子像素电路和第二子像素电路,所述第一子像素电路包括第一发光单元;所述第二子像素电路包括第二发光单元;其中,所述第一发光单元连接第五节点和第七节点,所述第二发光单元连接第六节点和第八节点;所述第一反向偏置单元连接所述第五节点、第六节点、第七节点、第八节点、第三控制端和第四控制端;
所述第一发光单元用于在第一驱动信号的控制下发光,并将所述第一驱动信号输出至所述第五节点;所述第一反向偏置单元用于在所述第三控制端的控制下将所述第五节点的第一驱动信号输出至所述第八节点;所述第八节点向所述第二发光单元提供反向偏置电压;
或者,
所述第二发光单元用于在第二驱动信号的控制下发光,并将所述第二驱动信号输出至所述第七节点;所述第一反向偏置单元还用于在所述第四控制端的控制下将所述第六节点的第二驱动信号输出至所述第七节点;所述第七节点向所述第一发光单元提供反向偏置电压。
2.根据权利要求1所述的像素电路,其特征在于,所述第一子像素电路还包括:第一数据输入单元、第一存储电容;
所述第一数据输入单元连接第一数据端、第一扫描端和第一节点;所述第一数据输入单元用于在所述第一扫描端的信号控制下将所述第一数据端的第一数据信号输出至所述第一节点;
所述第一存储电容连接第一节点和第一电压端,所述第一存储电容用于存储所述第一节点和所述第一电压端之间的电平;
所述第一发光单元还连接第一节点、第三节点,所述第一发光单元用于在所述第一节点、所述第三节点和所述第七节点的信号控制下,向所述第五节点输出第一驱动信号。
3.根据权利要求2所述的像素电路,其特征在于,所述像素电路还包括:发光控制单元;所述发光控制单元连接第一电压端、第一控制端、第三节点;所述发光控制单元用于在所述第一控制端的控制下将所述第一电压端的电平输出至所述第三节点。
4.根据权利要求1所述的像素电路,其特征在于,所述第二子像素电路还包括:第二数据输入单元、第二存储电容;
所述第二数据输入单元连接第二数据端、第一扫描端和第二节点;所述第二数据输入单元用于在所述第一扫描端的信号控制下将所述第二数据端的第二数据信号输出至所述第二节点;
所述第二存储电容连接所述第二节点和所述第一电压端,所述第二存储电容用于存储所述第二节点和所述第一电压端之间的电平;
所述第二发光单元还用于在所述第二节点、所述第四节点和所述第八节点的信号控制下,向所述第六节点输出第二驱动信号。
5.根据权利要求4所述的像素电路,其特征在于,所述像素电路还包括:发光控制单元;所述发光控制单元连接第一电压端、第二控制端、第四节点;所述发光控制单元用于在所述第二控制端的控制下将所述第一电压端的电平输出至所述第四节点。
6.根据权利要求1所述的像素电路,其特征在于,所述第七节点和第八节点连接第二电压端;
或者,
所述像素电路还包括:第二反向偏置单元;
所述第二反向偏置单元连接第七节点、第八节点、第一控制端、第二控制端和第二电压端;所述第二反向偏置单元用于在所述第一控制端的控制下将所述第二电压端的电平输出至所述第七节点;所述第二反向偏置单元还用于在所述第二控制端的控制下将所述第二电压端的电平输出至所述第八节点。
7.根据权利要求2所述的像素电路,其特征在于,所述第一数据输入单元包含第三晶体管,所述第三晶体管的栅极连接所述第一扫描端,所述第三晶体管的第一端连接所述第一数据端,所述第三晶体管的第二端连接所述第一节点。
8.根据权利要求3所述的像素电路,其特征在于,所述发光控制单元,包括:第一晶体管,所述第一晶体管的栅极连接所述第一控制端,所述第一晶体管的第一端连接所述第一电压端,所述第一晶体管的第二端连接所述第三节点。
9.根据权利要求4所述的像素电路,其特征在于,所述第二数据输入单元包含第四晶体管,所述第四晶体管的栅极连接所述第一扫描端,所述第四晶体管的第一端连接所述第二数据端,所述第四晶体管的第二端连接所述第二节点。
10.根据权利要求5所述的像素电路,所述发光控制单元,包括:第二晶体管,所述第二晶体管的栅极连接所述第二控制端,所述第二晶体管的第一端连接所述第一电压端,所述第二晶体管的第二端连接所述第四节点。
11.根据权利要求1所述的像素电路,其特征在于,所述第一反向偏置单元包含第七晶体管和第八晶体管,所述第七晶体管的栅极连接所述第三控制端,所述第七晶体管的第一端连接所述第五节点,所述第七晶体管的第二端连接所述第八节点;
所述第八晶体管的栅极连接所述第四控制端,所述第八晶体管的第一端连接所述第六节点,所述第八晶体管的第二端连接所述第七节点;
所述第三控制端与所述第四控制端连接相同的信号控制线。
12.根据权利要求6所述的像素电路,其特征在于,所述第二反向偏置单元包含第九晶体管和第十晶体管,所述第九晶体管的栅极连接所述第一控制端,所述第九晶体管的第一端连接所述第七节点,所述第九晶体管的第二端连接所述第二电压端;
所述第十晶体管的栅极连接所述第二控制端,所述第十晶体管的第一端连接所述第八节点,所述第十晶体管的第二端连接所述第二电压端。
13.根据权利要求12所述的像素电路,其特征在于,所述第九晶体管和所述第十晶体管为同类型的晶体管,所述第一控制端和第二控制端连接不同的信号控制线;
或者,
所述第九晶体管和所述第十晶体管为不同类型的晶体管,所述第一控制端和第二控制端连接同一信号控制线。
14.根据权利要求1所述的像素电路,其特征在于,所述第一发光单元包含第五晶体管,第一有机发光二极管,所述第五晶体管的栅极连接所述第一节点,所述第五晶体管的第一端连接所述第三节点,所述第五晶体管的第二端连接所述第五节点和所述第一有机发光二极管的阳极,所述第一有机发光二极管的阴极连接所述第七节点。
15.根据权利要求1所述的像素电路,其特征在于,所述第二发光单元包含第六晶体管,第二有机发光二极管,所述第六晶体管的栅极连接所述第二节点,所述第六晶体管的第一端连接所述第四节点,所述第六晶体管的第二端连接所述第六节点和所述第二有机发光二极管的阳极,所述第二有机发光二极管的阴极连接所述第八节点。
16.一种显示设备,其特征在于,包括权利要求1-15任一所述的像素电路。
17.一种如权利要求1-15任一项所述的像素电路的驱动方法,其特征在于,
在第N帧的第一时间段执行如下方法:
所述第一驱动信号控制所述第一子像素电路的第一发光单元发光;
所述第三控制端控制所述第一反向偏置单元,将所述第五节点与所述第八节点之间导通,并将所述第五节点的所述第一驱动信号传输至所述第八节点;
所述第四控制端控制所述第一反向偏置单元,将所述第六节点与所述第七节点之间导通;
在第N帧的第二时间段执行如下方法:
所述第一驱动信号控制所述第一子像素电路的第一发光单元发光;
所述第二驱动信号控制所述第二子像素电路的第二发光单元发光;
所述第三控制端控制所述第一反向偏置单元,将所述第五节点与所述第八节点之间断开;所述第四控制端控制所述第一反向偏置单元,将所述第六节点与所述第七节点之间断开;
在第N+1帧的第一时间段执行如下方法:
所述第二驱动信号控制所述第二子像素电路的第二发光单元发光;
所述第四控制端控制所述第一反向偏置单元,将所述第六节点与所述第七节点之间导通,并将所述第六节点的所述第二驱动信号传输至所述第七节点;
所述第三控制端控制所述第一反向偏置单元,将所述第五节点与所述第八节点之间导通;
在第N+1帧的第二时间段执行如下方法:
所述第一驱动信号控制所述第一子像素电路的第一发光单元发光;
所述第二驱动信号控制所述第二子像素电路的第二发光单元发光;
所述第三控制端控制所述第一反向偏置单元,将所述第五节点与所述第八节点之间断开;所述第四控制端控制所述第一反向偏置单元,将所述第六节点与所述第七节点之间断开。
18.一种如权利要求17的像素电路的驱动方法,其特征在于,所述第一子像素电路还包括:第一数据输入单元、第一存储电容;
在第N帧的第一时间段还执行如下方法:
所述第一扫描端的信号控制所述第一数据输入单元,将所述第一数据端与所述第一节点之间导通,并将所述第一数据端的第一数据信号传输至所述第一节点;
所述第一存储电容用于存储第一节点与第一电压端的电平;
在第N帧的第二时间段还执行如下方法:
所述第一扫描端的信号控制所述第一数据输入单元,将所述第一数据端与所述第一节点之间导通,并将所述第一数据端的第一数据信号传输至所述第一节点;
所述第一存储电容用于存储第一节点与第一电压端的电平;
在第N+1帧的第一时间段还执行如下方法:
所述第一扫描端的信号控制所述第一数据输入单元,将所述第一数据端与所述第一节点之间导通,并将所述第一数据端的第一数据信号传输至所述第一节点;
所述第一存储电容用于存储第一节点与第一电压端的电平;
在第N+1帧的第二时间段还执行如下方法:
所述第一扫描端的信号控制所述第一数据输入单元,将所述第一数据端与所述第一节点之间导通,并将所述第一数据端的第一数据信号传输至所述第一节点;
所述第一存储电容用于存储第一节点与第一电压端的电平。
19.一种如权利要求17的像素电路的驱动方法,其特征在于,所述像素电路还包括:发光控制单元;并且所述发光控制单元连接第一电压端、第一控制端、第三节点时;
在第N帧的第一时间段还执行如下方法:
所述第一控制端的信号控制所述发光控制单元,将所述第一电压端与所述第三节点之间导通,并将所述第一电压端的电平输出至所述第三节点;
在第N帧的第二时间段还执行如下方法:
所述第一控制端的信号控制所述发光控制单元,将所述第一电压端与所述第三节点之间导通,并将所述第一电压端的电平输出至所述第三节点;
在第N+1帧的第一时间段还执行如下方法:
所述第一控制端的信号控制所述发光控制单元,将所述第一电压端与所述第三节点之间断开;
在第N+1帧的第二时间段还执行如下方法:
所述第一控制端的信号控制所述发光控制单元,将所述第一电压端与所述第三节点之间导通,并将所述第一电压端的电平输出至所述第三节点。
20.一种如权利要求17的像素电路的驱动方法,其特征在于,所述第二子像素电路还包括:第二数据输入单元、第二存储电容;
在第N帧的第一时间段还执行如下方法:
所述第一扫描端的信号控制所述第二数据输入单元,将所述第二数据端与所述第二节点之间导通,并将所述第二数据端的第二数据信号传输至所述第二节点;
所述第二存储电容用于存储第二节点与第一电压端的电平;
在第N帧的第二时间段还执行如下方法:
所述第一扫描端的信号控制所述第二数据输入单元,将所述第二数据端与所述第二节点之间导通,并将所述第二数据端的第二数据信号传输至所述第二节点;
所述第二存储电容用于存储第二节点与第一电压端的电平;
在第N+1帧的第一时间段还执行如下方法:
所述第一扫描端的信号控制所述第二数据输入单元,将所述第二数据端与所述第二节点之间导通,并将所述第二数据端的第二数据信号传输至所述第二节点;
所述第二存储电容用于存储第二节点与第一电压端的电平;
在第N+1帧的第二时间段还执行如下方法:
所述第一扫描端的信号控制所述第二数据输入单元,将所述第二数据端与所述第二节点之间导通,并将所述第二数据端的第二数据信号传输至所述第二节点;
所述第二存储电容用于存储第二节点与第一电压端的电平。
21.一种如权利要求17的像素电路的驱动方法,其特征在于,所述像素电路还包括:发光控制单元;并且所述发光控制单元连接第一电压端、第二控制端、第四节点时:
在第N帧的第一时间段还执行如下方法:
所述第二控制端的信号控制所述发光控制单元,将所述第一电压端与所述第四节点之间断开;
在第N帧的第二时间段还执行如下方法:
所述第二控制端的信号控制所述发光控制单元,将所述第一电压端与所述第四节点之间导通,并将所述第一电压端的电平输出至所述第四节点;
在第N+1帧的第一时间段还执行如下方法:
所述第二控制端的信号控制所述发光控制单元,将所述第一电压端与所述第四节点之间导通,并将所述第一电压端的电平输出至所述第四节点;
在第N+1帧的第二时间段还执行如下方法:
所述第二控制端的信号控制所述发光控制单元,将所述第一电压端与所述第四节点之间导通,并将所述第一电压端的电平输出至所述第四节点。
22.一种如权利要求17的像素电路的驱动方法,其特征在于,所述像素电路还包括:第二反向偏置单元;并且所述第二反向偏置单元连接第七节点、第八节点、第一控制端、第二控制端和第二电压端时:
在第N帧的第一时间段还执行如下方法:
所述第一控制端的信号控制所述第二反向偏置单元,将所述第二电压端与所述第七节点之间导通,并将所述第二电压端的电平输出至所述第七节点;
所述第二控制端的信号控制所述第二反向偏置单元,将所述第二电压端与所述第八节点之间断开;
在第N帧的第二时间段还执行如下方法:
所述第一控制端的信号控制所述第二反向偏置单元,将所述第二电压端与所述第七节点之间导通,并将所述第二电压端的电平输出至所述第七节点;
所述第二控制端的信号控制所述第二反向偏置单元,将所述第二电压端与所述第八节点之间导通,并将所述第二电压端的电平输出至所述第八节点;
在第N+1帧的第一时间段还执行如下方法:
所述第一控制端的信号控制所述第二反向偏置单元,将所述第二电压端与所述第七节点之间断开;
所述第二控制端的信号控制所述第二反向偏置单元,将所述第二电压端与所述第八节点之间导通,并将所述第二电压端的电平输出至所述第八节点;
在第N+1帧的第二时间段还执行如下方法:
所述第一控制端的信号控制所述第二反向偏置单元,将所述第二电压端与所述第七节点之间导通,并将所述第二电压端的电平输出至所述第七节点;
所述第二控制端的信号控制所述第二反向偏置单元,将所述第二电压端与所述第八节点之间导通,并将所述第二电压端的电平输出至所述第八节点。
23.一种如权利要求1-15任一项所述的像素电路的驱动方法,其特征在于,
在第N帧的第一时间段执行如下方法:
所述第一驱动信号控制所述第一子像素电路的第一发光单元发光;
所述第三控制端控制所述第一反向偏置单元,将所述第五节点与所述第八节点之间导通,并将所述第五节点的所述第一驱动信号传输至所述第八节点;
所述第四控制端控制所述第一反向偏置单元,将所述第六节点与所述第七节点之间导通;
在第N帧的第二时间段执行如下方法:
所述第二驱动信号控制所述第二子像素电路的第二发光单元发光;
所述第四控制端控制所述第一反向偏置单元,将所述第六节点与所述第七节点之间导通,并将所述第六节点的所述第二驱动信号传输至所述第七节点;
所述第三控制端控制所述第一反向偏置单元,将所述第五节点与所述第八节点之间导通。
24.一种如权利要求23的像素电路的驱动方法,其特征在于,所述第一子像素电路还包括:第一数据输入单元、第一存储电容;
在第N帧的第一时间段还执行如下方法:
所述第一扫描端的信号控制所述第一数据输入单元,将所述第一数据端与所述第一节点之间导通,并将所述第一数据端的第一数据信号传输至所述第一节点;
所述第一存储电容用于存储第一节点与第一电压端的电平;
在第N帧的第二时间段还执行如下方法:
所述第一扫描端的信号控制所述第一数据输入单元,将所述第一数据端与所述第一节点之间导通,并将所述第一数据端的第一数据信号传输至所述第一节点;
所述第一存储电容用于存储第一节点与第一电压端的电平。
25.一种如权利要求23的像素电路的驱动方法,其特征在于,所述像素电路还包括:发光控制单元;并且所述发光控制单元连接第一电压端、第一控制端、第三节点时;
在第N帧的第一时间段还执行如下方法:
所述第一控制端的信号控制所述发光控制单元,将所述第一电压端与所述第三节点之间导通,并将所述第一电压端的电平输出至所述第三节点;
在第N帧的第二时间段还执行如下方法:
所述第一控制端的信号控制所述发光控制单元,将所述第一电压端与所述第三节点之间断开。
26.一种如权利要求23的像素电路的驱动方法,其特征在于,所述第二子像素电路还包括:第二数据输入单元、第二存储电容;
在第N帧的第一时间段还执行如下方法:
所述第一扫描端的信号控制所述第二数据输入单元,将所述第二数据端与所述第二节点之间导通,并将所述第二数据端的第二数据信号传输至所述第二节点;
所述第二存储电容用于存储第二节点与第一电压端的电平;
在第N帧的第二时间段还执行如下方法:
所述第一扫描端的信号控制所述第二数据输入单元,将所述第二数据端与所述第二节点之间导通,并将所述第二数据端的第二数据信号传输至所述第二节点;
所述第二存储电容用于存储第二节点与第一电压端的电平。
27.一种如权利要求23的像素电路的驱动方法,其特征在于,所述像素电路还包括:发光控制单元;并且所述发光控制单元连接第一电压端、第二控制端、第四节点时:
在第N帧的第一时间段还执行如下方法:
所述第二控制端的信号控制所述发光控制单元,将所述第一电压端与所述第四节点之间断开;
在第N帧的第二时间段还执行如下方法:
所述第二控制端的信号控制所述发光控制单元,将所述第一电压端与所述第四节点之间导通,并将所述第一电压端的电平输出至所述第四节点。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610509888.0A CN105895028B (zh) | 2016-06-30 | 2016-06-30 | 一种像素电路及驱动方法和显示设备 |
US15/569,289 US10186192B2 (en) | 2016-06-30 | 2017-05-19 | Pixel circuit and driving method, and display device |
PCT/CN2017/085026 WO2018000982A1 (zh) | 2016-06-30 | 2017-05-19 | 像素电路及驱动方法和显示设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610509888.0A CN105895028B (zh) | 2016-06-30 | 2016-06-30 | 一种像素电路及驱动方法和显示设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105895028A true CN105895028A (zh) | 2016-08-24 |
CN105895028B CN105895028B (zh) | 2018-12-14 |
Family
ID=56719564
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610509888.0A Active CN105895028B (zh) | 2016-06-30 | 2016-06-30 | 一种像素电路及驱动方法和显示设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10186192B2 (zh) |
CN (1) | CN105895028B (zh) |
WO (1) | WO2018000982A1 (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106611586A (zh) * | 2017-03-08 | 2017-05-03 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法、有机发光显示面板及显示装置 |
WO2018000982A1 (zh) * | 2016-06-30 | 2018-01-04 | 京东方科技集团股份有限公司 | 像素电路及驱动方法和显示设备 |
CN107945741A (zh) * | 2017-11-07 | 2018-04-20 | 深圳市华星光电半导体显示技术有限公司 | Oled像素驱动电路、阵列基板及显示装置 |
CN108766993A (zh) * | 2018-06-13 | 2018-11-06 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
CN108922476A (zh) * | 2018-06-21 | 2018-11-30 | 武汉华星光电半导体显示技术有限公司 | 一种oled像素驱动电路及oled显示器 |
WO2019037232A1 (zh) * | 2017-08-24 | 2019-02-28 | 深圳市华星光电半导体显示技术有限公司 | 一种 oled 像素电路及减缓 oled 器件老化的方法 |
CN114694580A (zh) * | 2022-03-31 | 2022-07-01 | 武汉天马微电子有限公司 | 一种显示面板及其驱动方法、显示装置 |
US11423837B2 (en) | 2019-07-26 | 2022-08-23 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel driving circuit and method for controlling the same, and display apparatus |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106997747B (zh) * | 2017-05-27 | 2019-01-01 | 京东方科技集团股份有限公司 | 一种有机发光显示面板及显示装置 |
US10366654B2 (en) * | 2017-08-24 | 2019-07-30 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | OLED pixel circuit and method for retarding aging of OLED device |
GB2585906A (en) * | 2019-07-23 | 2021-01-27 | Continental Automotive Gmbh | An OLED display configuration and method of driving thereof |
KR20210016211A (ko) | 2019-08-02 | 2021-02-15 | 삼성디스플레이 주식회사 | 화소 및 이를 포함하는 표시 장치 |
WO2021232310A1 (zh) * | 2020-05-20 | 2021-11-25 | 重庆康佳光电技术研究院有限公司 | 一种子像素结构及显示器 |
KR20220005143A (ko) * | 2020-07-06 | 2022-01-13 | 주식회사 엘엑스세미콘 | 디스플레이 구동 장치 및 그의 전류 바이어스 회로 |
TWI755975B (zh) * | 2020-12-15 | 2022-02-21 | 錼創顯示科技股份有限公司 | 微發光二極體顯示裝置及其次畫素電路 |
CN116157856A (zh) * | 2021-07-21 | 2023-05-23 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101937647A (zh) * | 2010-09-02 | 2011-01-05 | 上海交通大学 | 互补驱动式像素电路 |
US20110279433A1 (en) * | 2010-05-12 | 2011-11-17 | Samsung Mobile Display Co., Ltd. | Organic light emitting diode display device and driving method thereof |
CN103383833A (zh) * | 2012-05-02 | 2013-11-06 | 乐金显示有限公司 | 有机发光二极管显示器、及其驱动电路和方法 |
CN104252845A (zh) * | 2014-09-25 | 2014-12-31 | 京东方科技集团股份有限公司 | 像素驱动电路、方法、显示面板和显示装置 |
US20150130780A1 (en) * | 2013-11-14 | 2015-05-14 | Samsung Display Co., Ltd. | Organic light emitting display and driving method thereof |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100606415B1 (ko) * | 2004-11-17 | 2006-07-31 | 엘지.필립스 엘시디 주식회사 | 유기전계발광 다이오드 표시장치 및 구동방법 |
KR100688802B1 (ko) * | 2004-11-22 | 2007-03-02 | 삼성에스디아이 주식회사 | 화소 및 발광 표시장치 |
CN103383836B (zh) | 2013-07-02 | 2015-05-27 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN103366682B (zh) * | 2013-07-25 | 2015-06-17 | 京东方科技集团股份有限公司 | 一种交流驱动oled电路、驱动方法及显示装置 |
CN103531149B (zh) | 2013-10-31 | 2015-07-15 | 京东方科技集团股份有限公司 | 一种交流驱动的像素电路、驱动方法及显示装置 |
CN103531148B (zh) * | 2013-10-31 | 2015-07-08 | 京东方科技集团股份有限公司 | 一种交流驱动的像素电路、驱动方法及显示装置 |
CN105895028B (zh) * | 2016-06-30 | 2018-12-14 | 京东方科技集团股份有限公司 | 一种像素电路及驱动方法和显示设备 |
-
2016
- 2016-06-30 CN CN201610509888.0A patent/CN105895028B/zh active Active
-
2017
- 2017-05-19 US US15/569,289 patent/US10186192B2/en active Active
- 2017-05-19 WO PCT/CN2017/085026 patent/WO2018000982A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110279433A1 (en) * | 2010-05-12 | 2011-11-17 | Samsung Mobile Display Co., Ltd. | Organic light emitting diode display device and driving method thereof |
CN101937647A (zh) * | 2010-09-02 | 2011-01-05 | 上海交通大学 | 互补驱动式像素电路 |
CN103383833A (zh) * | 2012-05-02 | 2013-11-06 | 乐金显示有限公司 | 有机发光二极管显示器、及其驱动电路和方法 |
US20150130780A1 (en) * | 2013-11-14 | 2015-05-14 | Samsung Display Co., Ltd. | Organic light emitting display and driving method thereof |
CN104252845A (zh) * | 2014-09-25 | 2014-12-31 | 京东方科技集团股份有限公司 | 像素驱动电路、方法、显示面板和显示装置 |
Cited By (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018000982A1 (zh) * | 2016-06-30 | 2018-01-04 | 京东方科技集团股份有限公司 | 像素电路及驱动方法和显示设备 |
US10186192B2 (en) | 2016-06-30 | 2019-01-22 | Boe Technology Group Co., Ltd. | Pixel circuit and driving method, and display device |
CN106611586A (zh) * | 2017-03-08 | 2017-05-03 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法、有机发光显示面板及显示装置 |
KR20200040300A (ko) * | 2017-08-24 | 2020-04-17 | 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 | Oled 화소 회로 및 oled 디바이스의 열화를 완화하는 방법 |
KR102268916B1 (ko) * | 2017-08-24 | 2021-06-24 | 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 | Oled 화소 회로 및 oled 디바이스의 열화를 완화하는 방법 |
EP3675099A4 (en) * | 2017-08-24 | 2020-12-16 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | OLED PIXEL CIRCUIT AND METHOD FOR DELAYING AGING OF AN OLED DEVICE |
JP2020531906A (ja) * | 2017-08-24 | 2020-11-05 | 深▲せん▼市華星光電半導体顕示技術有限公司Shenzhen China Star Optoelectronics Semiconductor Display Technology Co.,Ltd. | Oledピクセル回路及びoled素子の劣化遅延方法 |
WO2019037232A1 (zh) * | 2017-08-24 | 2019-02-28 | 深圳市华星光电半导体显示技术有限公司 | 一种 oled 像素电路及减缓 oled 器件老化的方法 |
KR20200069376A (ko) * | 2017-11-07 | 2020-06-16 | 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 | Oled 화소구동회로, 어레이 기판 및 표시장치 |
CN107945741A (zh) * | 2017-11-07 | 2018-04-20 | 深圳市华星光电半导体显示技术有限公司 | Oled像素驱动电路、阵列基板及显示装置 |
EP3709365A4 (en) * | 2017-11-07 | 2021-08-25 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | OLED PIXEL DRIVER CIRCUIT, ARRAY SUBSTRATE AND DISPLAY DEVICE |
KR102316175B1 (ko) | 2017-11-07 | 2021-10-26 | 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 | Oled 화소구동회로, 어레이 기판 및 표시장치 |
CN108766993A (zh) * | 2018-06-13 | 2018-11-06 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
CN108922476B (zh) * | 2018-06-21 | 2020-06-12 | 武汉华星光电半导体显示技术有限公司 | 一种oled像素驱动电路及oled显示器 |
WO2019242200A1 (zh) * | 2018-06-21 | 2019-12-26 | 武汉华星光电半导体显示技术有限公司 | 一种oled像素驱动电路及oled显示器 |
US10714014B2 (en) | 2018-06-21 | 2020-07-14 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | OLED pixel driving circuit and OLED display |
CN108922476A (zh) * | 2018-06-21 | 2018-11-30 | 武汉华星光电半导体显示技术有限公司 | 一种oled像素驱动电路及oled显示器 |
US11423837B2 (en) | 2019-07-26 | 2022-08-23 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel driving circuit and method for controlling the same, and display apparatus |
US11763744B2 (en) | 2019-07-26 | 2023-09-19 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel driving circuit and method for controlling the same, and display apparatus |
CN114694580A (zh) * | 2022-03-31 | 2022-07-01 | 武汉天马微电子有限公司 | 一种显示面板及其驱动方法、显示装置 |
CN114694580B (zh) * | 2022-03-31 | 2023-07-04 | 武汉天马微电子有限公司 | 一种显示面板及其驱动方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2018000982A1 (zh) | 2018-01-04 |
US20180226019A1 (en) | 2018-08-09 |
CN105895028B (zh) | 2018-12-14 |
US10186192B2 (en) | 2019-01-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105895028A (zh) | 一种像素电路及驱动方法和显示设备 | |
CN207217082U (zh) | 像素电路及显示装置 | |
CN103971640B (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
CN104933993B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN103700342B (zh) | Oled像素电路及驱动方法、显示装置 | |
CN104409047B (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN104575398B (zh) | 像素电路及其驱动方法、显示装置 | |
CN104050917B (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN104850270B (zh) | 触控模组的驱动方法、驱动电路、触控模组、面板和装置 | |
CN104021763B (zh) | 像素电路、显示装置和像素电路的驱动方法 | |
CN104036725B (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
CN109599062A (zh) | 像素电路及其驱动方法、显示装置 | |
CN104700780B (zh) | 一种像素电路的驱动方法 | |
CN107274825A (zh) | 显示面板、显示装置、像素驱动电路及其控制方法 | |
CN104409043B (zh) | 像素驱动电路和像素驱动方法、显示装置 | |
CN107358918A (zh) | 一种像素电路及其驱动方法、显示装置 | |
CN109509433A (zh) | 像素电路、显示装置和像素驱动方法 | |
CN105976757A (zh) | 像素排列结构、像素电路、显示面板及驱动方法 | |
CN106531076A (zh) | 一种像素电路、显示面板及其驱动方法 | |
CN106409233A (zh) | 一种像素电路、其驱动方法及有机发光显示面板 | |
CN104464630B (zh) | 像素电路及其驱动方法和有源矩阵有机发光显示器 | |
CN106486063A (zh) | 像素驱动电路及其驱动方法、显示面板和显示装置 | |
CN109979394A (zh) | 像素电路及其驱动方法、阵列基板及显示装置 | |
CN108428434A (zh) | 像素电路、有机发光显示面板及显示装置 | |
CN107749279B (zh) | Oled驱动电路及amoled显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |