CN105632392B - 一种goa单元及其驱动方法、goa电路、显示装置 - Google Patents
一种goa单元及其驱动方法、goa电路、显示装置 Download PDFInfo
- Publication number
- CN105632392B CN105632392B CN201610015793.3A CN201610015793A CN105632392B CN 105632392 B CN105632392 B CN 105632392B CN 201610015793 A CN201610015793 A CN 201610015793A CN 105632392 B CN105632392 B CN 105632392B
- Authority
- CN
- China
- Prior art keywords
- transistor
- node
- voltage
- signal end
- connects
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13454—Drivers integrated on the active matrix substrate
Abstract
本发明提供一种GOA单元及其驱动方法、GOA电路、显示装置,涉及显示技术领域,用于降低或消除GOA单元的输出噪声。该GOA单元包括:输入模块、第一控制模块、第二控制模块、复位模块和输出模块;输入模块用于将第一节点与输入信号端的电压拉齐;第一控制模块用于将第二节点的电压与第一电平端或第一时钟信号端的电压拉齐;第二控制模块用于将第一节点和输出信号端的电压与第一电平端的电压拉齐;复位模块用于将第一节点和输出信号端的电压与第一电平端的电压拉齐;输出模块用于存储第一节点的电压,以及使第一节点的电压与输出信号端的电压发生等电压变化,并输出第一时钟信号。本发明实施例用于显示装置的制造。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种集成栅极驱动(英文:Gate driver OnArray,简称:GOA)单元及其驱动方法、GOA电路、显示装置
背景技术
随着电子技术的发展,GOA电路越来越广泛的应用于显示设备,提高GOA电路的输出信号的可靠性变得越来越重要。
目前现有技术中普遍采用一对周期相等、相位相反的时钟信号CLK和CLKB分别进行GOA单元的输出和输出控制。具体的,当输出信号端的控制节点高电平且CLK输出高电平时,输出信号端输出CLK的高电平信号,当CLKB高电平时可以分别对输出信号端的控制节点和输出信号端进行放电,从而降低输出信号端的输出噪声。而输出信号端的输出噪声主要是在CLK输出高电平时产生的,由于CLKB与CLK周期相等、相位相反,所以CLKB无法降低CLK输出高电平时产生的输出噪声。当输出信号端的输出噪声较大时,输出信号端的输出信号的可靠性低,极容易发生多行输出,进而导致显示设备黑屏。
发明内容
本发明的实施例提供一种GOA单元及其驱动方法、GOA电路、显示装置,用于降低或消除GOA单元的输出噪声。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供一种GOA单元,包括:输入模块、第一控制模块、第二控制模块、复位模块和输出模块;
所述输入模块连接输入信号端和第一节点,用于在所述输入信号端的输入信号的控制下将所述第一节点的电压与所述输入信号端的电压拉齐;
所述第一控制模块连接第一电平端、第二节点、第一时钟信号端和所述第一节点,用于在所述第一时钟信号端的第一时钟信号和所述第一节点的电压的控制下将所述第二节点的电压与所述第一电平端或所述第一时钟信号端的电压拉齐;
所述第二控制模块连接输出信号端、所述第一节点、所述第二节点和所述第一电平端,用于在所述第二节点的电压的控制下将所述第一节点和所述输出信号端的电压与所述第一电平端的电压拉齐;
所述复位模块连接复位信号端、所述第一电平端、所述第一节点和所述输出信号端,用于在所述复位信号端的复位信号的控制下将所述第一节点和所述输出信号端的电压与所述第一电平端的电压拉齐;
所述输出模块连接所述输出信号端、所述第一节点和第一时钟信号端,用于存储所述第一节点的电压,以及使所述第一节点的电压与所述输出信号端的电压发生等电压变化,并在所述第一节点的电压的控制下将第一时钟信号端的第一时钟信号在所述输出信号端输出。
可选的,所述输入模块包括:第一晶体管;
所述第一晶体管的第一端连接所述输入信号端,所述第一晶体管的第二端连接所述第一节点,所述第一晶体管的栅极连接所述输入信号端。
可选的,所述第一控制模块包括:第二晶体管、第三晶体管、第四晶体管和第五晶体管;
所述第二晶体管的第一端连接所述第一时钟信号端,所述第二晶体管的第二端连接所述第三晶体管的栅极,所述第二晶体管的栅极连接所述第一时钟信号端;
所述第三晶体管的第一端连接所述第一时钟信号端,所述第三晶体管的第二端连接所述第二节点,所述第三晶体管的栅极连接所述第四晶体管的第一端;
所述第四晶体管的第二端连接所述第一电平端,所述第四晶体管的栅极连接所述第一节点;
所述第五晶体管的第一端连接所述第二节点,所述第五晶体管的第二端连接所述第一电平端,所述第五晶体管的栅极连接所述第一节点。
可选的,所述第二控制模块包括:第六晶体管和第七晶体管;
所述第六晶体管的第一端连接所述第一节点,所述第六晶体管的第二端连接所述第一电平端;所述第六晶体管的栅极连接所述第二节点;
所述第七晶体管的第一端连接所述输出信号端,所述第七晶体管的第二端连接所述第一电平端;所述第七晶体管的栅极连接所述第二节点。
可选的,所述复位模块包括:第八晶体管和第九晶体管;
所述第八晶体管的第一端连接所述第一节点,所述第八晶体管的第二端连接所述第一电平端;所述第八晶体管的栅极连接所述复位信号端;
所述第九晶体管的第一端连接所述输出信号端,所述第九晶体管的第二端连接所述第一电平端;所述第九晶体管的栅极连接所述复位信号端。
可选的,所述输出模块包括:第十晶体管和电容;
所述第十晶体管的第一端连接所述第一时钟信号端,所述第十晶体管的第二端连接所述输出信号端,所述第十晶体管的栅极连接所述第一节点;
所述电容的第一极连接所述第一节点,所述电容的第二极连接所述输出信号端。
可选的,各个晶体管均为N型晶体管或各个晶体管均为P型晶体管。
第二方面,提供一种GOA单元的驱动方法,包括:
第一阶段,输入模块在输入信号端的输入信号的控制下将第一节点的电压与所述输入信号端的电压拉齐;输出模块存储所述第一节点的电压;
第二阶段,输出模块使所述第一节点的电压与所述输出信号端的电压发生等电压变化,并在所述第一节点的电压的控制下第四时钟信号端的第四时钟信号在所述输出信号端输出;
第三阶段,复位模块在复位信号端的复位信号的控制下将所述第一节点和所述输出信号端的电压与第一电平端的电压拉齐;
第四阶段,第一控制模块在第一时钟信号端的第一时钟信号和第一节点的电压的控制下将第二节点的电压与所述第一时钟信号端的电压拉齐;第二控制模块在所述第二节点的电压的控制下将所述第一节点和所述输出信号端的电压与所述第一电平端的电压拉齐。
第三方面,提供一种GOA电路,包括:至少两个级联的第一方面所述的GOA单元;
其中,第1级GOA单元的输入信号端连接帧起始信号端,所述第1级GOA单元的输出信号端连接第2级GOA单元的输入信号端,所述第1级GOA单元的复位信号端连接所述第2级GOA单元的输出信号端;
第n级GOA单元的输入信号端连接第n-1级GOA单元的输出信号端,所述第n级GOA单元的输出信号端连接第n+1级GOA单元的输入信号端,所述第n级GOA单元的复位信号端连接所述第n+1级GOA单元的输出信号端;其中,n为正整数。
第五方面,提供一种显示装置,包括上述的GOA电路。
本发明实施例提供的GOA单元包括:输入模块、第一控制模块、第二控制模块、复位模块和输出模块。其中,第一控制模块可以在第一时钟信号端的第一时钟信号和第一节点的电压的控制下将第二节点的电压与第一时钟信号端的电压拉齐;第二控制模块可以在第二节点的电压的控制下将第一节点和输出信号端的电压与第一电平端的电压拉齐,所以本发明实施例提供的GOA单元可以在第一节点低电平且第一时钟信号端高电平时,即GOA单元不进行输出且第一时钟信号端高电平时,通过第一时钟信号端的第一时钟信号调节第二节点的电压,并在第二节点的电压的控制下对第一节点和输出信号端放电,所以本发明实施例提供的GOA单元可以降低或消除GOA单元的输出噪声。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种GOA单元示意性结构图;
图2为本发明实施例提供的一种GOA单元的电路图;
图3为本发明实施例提供的一种GOA单元的驱动方法的步骤流程图;
图4为本发明实施例提供的GOA单元扫描信号的时序状态示意图;
图5为现有技术中GOA单元的输出信号的波形图;
图6为本发明实施例提供的GOA单元的输出信号的波形图;
图7为本发明实施例提供的一种GOA电路的示意性结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本发明的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中源极称为第一端,漏极称为第二端。按附图中的形态规定晶体管的中间端为栅极、输入信号端为源极、输出信号端为漏极。此外本发明实施例所采用的开关晶体管包括P型开关晶体管和N型开关晶体管两种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管为在栅极为高电平时导通,在栅极为低电平时截止。
需要说明的是,需要说明的是,本申请中的“第一”、“第二”等字样仅仅是为了对功能和作用基本相同的相同项或相似项进行区分,“第一”、“第二”等字样并不是在对数量和执行次序进行限定。
参照图1所示,本发明的实施例提供一种GOA单元,该GOA单元包括:输入模块101、第一控制模块102、第二控制模块103、复位模块104和输出模块105;
输入模块101连接输入信号端Input和第一节点a,用于在输入信号端Input的输入信号的控制下将第一节点a的电压与输入信号端Input的电压拉齐;
第一控制模块102连接第一电平端V1、第二节点b、第一时钟信号端CLK1和第一节点a,用于在第一时钟信号端CLK1的第一时钟信号和第一节点a的电压的控制下将第二节点b的电压与第一电平端V1或第一时钟信号端CLK1的电压拉齐;
所述第二控制模块103连接输出信号端Output、第一节点a、第二节点b和第一电平端V1,用于在第二节点b的电压的控制下将第一节点a和输出信号端Output的电压与第一电平端V1的电压拉齐;
复位模块104连接复位信号端Reset、第一电平端V1、第一节点和a输出信号端Output,用于在复位信号端Reset的复位信号的控制下将第一节点a和输出信号端Output的电压与第一电平端V1的电压拉齐;
输出模块105连接输出信号端Output、第一节点a和第一时钟信号端CLK1,用于存储第一节点a的电压,以及使第一节点a的电压与输出信号端Output的电压发生等电压变化,并在第一节点a的电压的控制下将第一时钟信号端CLK1的第一时钟信号在输出信号端Output输出。
需要说明的是,上述实施例中,多个模块共用一个信号端(例如:第二控制模块103和复位模块104共用第一电平端V1)可以减少GOA电路中信号端的数量,当然,这些模块还可以分别连接不同的信号端,只要该信号端可以提供类似的信号即可。
本发明实施例提供的GOA单元包括:输入模块、第一控制模块、第二控制模块、复位模块和输出模块。其中,第一控制模块可以在第一时钟信号端的第一时钟信号和第一节点的电压的控制下将第二节点的电压与第一时钟信号端的电压拉齐;第二控制模块可以在第二节点的电压的控制下将第一节点和输出信号端的电压与第一电平端的电压拉齐,所以本发明实施例提供的GOA单元可以在第一节点低电平且第一时钟信号端高电平时,即GOA单元不进行输出且第一时钟信号端高电平时,通过第一时钟信号端的第一时钟信号调节第二节点的电压,并在第二节点的电压的控制下对第一节点和输出信号端放电,所以本发明实施例提供的GOA单元可以降低或消除GOA单元的输出噪声。
本发明一实施例提供一种GOA单元的具体结构,参照图2所示,输入模块101包括:第一晶体管T1;
第一晶体管T1的第一端连接输入信号端Input,第一晶体管T1的第二端连接第一节点a,第一晶体管T1的栅极连接输入信号端Input。
第一控制模块102包括:第二晶体管T2、第三晶体管T3、第四晶体管T4和第五晶体管T5;
第二晶体管T2的第一端连接第一时钟信号端CLK1,第二晶体管T2的第二端连接第三晶体管T3的栅极,第二晶体管T2的栅极连接第一时钟信号端CLK1;
第三晶体管T3的第一端连接第一时钟信号端CLK1,第三晶体管T3的第二端连接第二节点b,第三晶体管T3的栅极连接第四晶体管T4的第一端;
第四晶体管T4的第二端连接第一电平端V1,第四晶体管T4的栅极连接第一节点a;
第五晶体管T5的第一端连接第二节点b,第五晶体管T5的第二端连接第一电平端V1;第五晶体管T5的栅极连接第一节点a。
第二控制模块103包括:第六晶体管T6和第七晶体管T7;
第六晶体管T6的第一端连接第一节点a,第六晶体管T6的第二端连接第一电平端V1;第六晶体管T6的栅极连接第二节点b;
第七晶体管T7的第一端连接输出信号端Output,第七晶体管T7的第二端连接第一电平端V1;第七晶体管T7的栅极连接第二节点b。
复位模块104包括:第八晶体管T8和第九晶体管T9;
第八晶体管T8的第一端连接第一节点a,第八晶体管T8的第二端连接第一电平端V1;第八晶体管T8的栅极连接复位信号端Reset;
第九晶体管T9的第一端连接输出信号端Output,第九晶体管T9的第二端连接第一电平端V1;第九晶体管T9的栅极连接复位信号端Reset。
输出模块105包括:第十晶体管T10和电容C;
第十晶体管T10的第一端连接第一时钟信号端CLK1,第十晶体管T10的第二端连接输出信号端Output,第十晶体管T10的栅极连接第一节点a;
电容C的第一极连接第一节点a,电容C的第二极连接输出信号端Output。
需要说明的是,本发明实施例中的第一时钟信号端输入的第一时钟信号的占空比为50%。
进一步的,本发明实施例中的晶体管均为N型晶体管或晶体管均为P型晶体管。
本发明一实施例提供一种GOA单元的驱动方法,具体的,参照图3所示,该方法包括:
S31、第一阶段,输入模块在输入信号端的输入信号的控制下将第一节点的电压与输入信号端的电压拉齐;输出模块存储第一节点的电压。
S32、第二阶段,输出模块使第一节点的电压与输出信号端的电压发生等电压变化,并在第一节点的电压的控制下将第四时钟信号端的第四时钟信号在输出信号端输出。
S33、第三阶段,复位模块在复位信号端的复位信号的控制下将第一节点和输出信号端的电压与第一电平端的电压拉齐。
S34、第四阶段,第一控制模块在第一时钟信号端的第一时钟信号和第一节点的电压的控制下将第二节点的电压与第一时钟信号端的电压拉齐;第二控制模块在第二节点的电压的控制下将第一节点和输出信号端的电压与第一电平端的电压拉齐。
示例性的,以下参照图4所示的时序状态示意图,以本发明实施例中的晶体管均为N型晶体管为例,对图2所示的GOA单元以及图3所示的GOA单元的驱动方法,的工作原理进行说明。
图4中示出了第一时钟信号端CLK1的第一时钟信号、输入信号端Input的输入信号、第一节点a的电压、第二节点b的电压、输出信号端Output的输出信号以及复位信号端Reset的时序状态,其中,第一电平端V1提供稳定低电平电压,示例性的,第一电平端V1可以接地。如图4所示,提供4个阶段的时序状态,其中,第一阶段包括t1;第二阶段包括t2;第三阶段包括t3;第四阶段包括t4。
t1阶段,CLK1和Reset低电平,Input高电平。此阶段中,Input高电平,所以T1导通,Input通过T1连接a点,a点高电平,电容C存储a点的电压且T4、T5和T10导通。由于b点通过T5连接V1,所以b点低电平。又由于CLK1低电平,所以Output低电平。此外,由于CLK1和Reset低电平,所以此阶段中其他晶体管均为截止状态。
t2阶段,Input和Reset低电平,CLK1高电平。由于在t1阶段a点为高电平,且C存储a点的电压,所以此阶段中,a点仍为高电平,T4、T5和T10导通。由于CLK1高电平,所以CLK1输出的高电平通过T10到达电容C的第二极,由于电容C的自举效应,电容C的第一极的电压进一步被拉高,T10被充分导通,Output输出CLK1的高电平信号。又由于b点通过T5连接V1,所以b点低电平。此外,由于CLK1和Reset低电平,所以此阶段中其他晶体管均为截止状态。
t3阶段,Input和CLK1低电平,Reset高电平。此阶段中,Reset高电平,T8和T9导通,由于a点通过T8连接V1,Output通过T9连接V1,所以a点和Output均为低电平。此外,由于CLK1和Reset低电平,所以此阶段中其他晶体管均为截止状态,且b点低电平。
t4阶段,Input和Reset低电平,CLK1高电平。此阶段中,CLK1高电平,T2导通,T2的第二端连接T3栅极,T3导通,CLK1高电平通过T3到达b点,b点高电平,所以T6和T7导通。由于a点通过T6连接V1,Output通过T7连接V1,所以a点和Output均为低电平。虽然此阶段CLK1高电平,但是b点高电平,T6和T7导通,可以持续对a点和Output放电,所以可以降低或消除此阶段中Output的输出噪声。此外,由于CLK1和Reset低电平,所以此阶段中其他晶体管均为截止状态。
其中,以t1阶段开始到GOA单元的Input再次输入高电平作为一级GOA单元的一个完整工作周期,则在上述t4阶段之后一级GOA单元的一个工作周期中还可能包括若干阶段,这是由GOA电路的扫描行数所决定的,但在t4阶段之后GOA单元的Input再次输入的高电平之前,由上述GOA单元的工作过程可知,在CLK1高电平时,b点高电平,T6和T7导通,a点和Output均为低电平。因此在t4阶段之后GOA单元的Input再次输入高电平之前,上述GOA单元在CLK1高电平时可以对a点和Output放电,所以上述实施例提供的GOA单元可以降低或消除GOA单元的输出噪声。
进一步的,上述实施例中的各个晶体管还可以均为低电平导通的P型晶体管,若各个晶体管均为P型晶体管,则只需要重新调整GOA单元各个输入信号的时序状态即可,例如:调整第一电平端V1提供高电平,调整图4中t1阶段输入信号端Input为低电平,调整t1阶段第一时钟信号端CLK1为高电平,其他信号也调整为相位相反的时序信号。
进一步的,上述GOA单元中也可以同时采用N型晶体管和P型晶体管,此时需保证GOA单元中通过同一个时序信号或电压控制的晶体管需要采用相同的类型,当然这都是本领域的技术人员依据本发明的实施例可以做出的合理变通方案,因此均应为本发明的保护范围,然而考虑到晶体管的制程工艺,由于不同类型的晶体管的有源层掺杂材料不相同,因此GOA单元中采用统一类型的晶体管更有利于GOA单元的制程工艺。
进一步的,参照图5、图6所示,图5为现有技术中提供的GOA单元进行仿真实验,输出信号端Output的电压随时间变化的波形图,图6为本发明实施例提供的GOA单元进行仿真实验,输出信号端Output的电压随时间变化的波形图。由图5与图6中两组波形图的对比可以看到,本发明实施例提供的GOA单元输出信号端Output在输出高电平信号之后,可以降低输出噪声,输出稳定的低电平信号,对本发明达到的技术效果进行了验证。
参照图7所示,本发明实施例提供一种GOA电路,包括至少两个级联的上述实施例中的GOA单元。
其中,第1级GOA单元的输入信号端连接帧起始信号端,第1级GOA单元的输出信号端连接第2级GOA单元的输入信号端,第1级GOA单元的复位信号端连接第2级GOA单元的输出信号端;
第n级GOA单元的输入信号端连接第n-1级GOA单元的输出信号端,第n级GOA单元的输出信号端连接第n+1级GOA单元的输入信号端,第n级GOA单元的复位信号端连接第n+1级GOA单元的输出信号端;其中,n为正整数。
具体的,参照图7所示,该GOA电路包括若干个级联的GOA单元,其中,第1级GOA单元的输入信号端连接帧起始信号端,第1级GOA单元的输出信号端连接第2级GOA单元的输入信号端和栅线G1,第1级GOA单元的复位信号端连接第2级GOA单元的输出信号端;第2级GOA单元的输入信号端连接第1级GOA单元的输出信号端,第2级GOA单元的输出信号端连接第3级GOA单元的输入信号端和栅线G2,第2级GOA单元的复位信号端连接第3级GOA单元的输出信号端,该GOA电路的其他的GOA单元依照第2级GOA单元的方式连接。
每个GOA单元都有一个第一时钟信号端CLK1和一个电平输入端V1;参照图7所示,通过两个系统的时钟信号clock1和clock2向每个GOA单元连接的一个时钟信号端提供时钟信号,且clock1和clock2的时钟周期相等,相位相反。其中,第1级GOA单元的CLK1输入clock1;第2级GOA单元的CLK1输入clock2。对于第n级GOA单元,当n为奇数时,第n级GOA单元的第一时钟信号端CLK输入clock1;当n为偶数时,第n级GOA单元的第一时钟信号端CLK1输入clock2。其中n为正整数。图7中以n为奇数为例进行说明。
本发明实施例提供的GOA电路中的GOA单元包括:输入模块、第一控制模块、第二控制模块、复位模块和输出模块。其中,第一控制模块可以在第一时钟信号端的第一时钟信号和第一节点的电压的控制下将第二节点的电压与第一时钟信号端的电压拉齐;第二控制模块可以在第二节点的电压的控制下将第一节点和输出信号端的电压与第一电平端的电压拉齐,所以本发明实施例提供的GOA单元可以在第一节点低电平且第一时钟信号端高电平时,即GOA单元不进行输出且第一时钟信号端高电平时,通过第一时钟信号端的第一时钟信号调节第二节点的电压,并在第二节点的电压的控制下对第一节点和输出信号端放电,所以本发明实施例提供的GOA单元可以降低或消除GOA单元的输出噪声。
本发明实施例提供一种显示装置,包括上述实施例中的GOA电路。
另外,显示装置可以为:电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本发明实施例提供的GOA电路中的GOA单元包括:输入模块、第一控制模块、第二控制模块、复位模块和输出模块。其中,第一控制模块可以在第一时钟信号端的第一时钟信号和第一节点的电压的控制下将第二节点的电压与第一时钟信号端的电压拉齐;第二控制模块可以在第二节点的电压的控制下将第一节点和输出信号端的电压与第一电平端的电压拉齐,所以本发明实施例提供的GOA单元可以在第一节点低电平且第一时钟信号端高电平时,即GOA单元不进行输出且第一时钟信号端高电平时,通过第一时钟信号端的第一时钟信号调节第二节点的电压,并在第二节点的电压的控制下对第一节点和输出信号端放电,所以本发明实施例提供的GOA单元可以降低或消除GOA单元的输出噪声。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
Claims (10)
1.一种GOA单元,其特征在于,包括:输入模块、第一控制模块、第二控制模块、复位模块和输出模块;
所述输入模块连接输入信号端和第一节点,用于在所述输入信号端的输入信号的控制下将所述第一节点的电压与所述输入信号端的电压拉齐;
所述第一控制模块连接第一电平端、第二节点、第一时钟信号端和所述第一节点,用于在所述第一时钟信号端的第一时钟信号和所述第一节点的电压的控制下将所述第二节点的电压与所述第一电平端或所述第一时钟信号端的电压拉齐;
所述第二控制模块连接输出信号端、所述第一节点、所述第二节点和所述第一电平端,用于在所述第二节点的电压的控制下将所述第一节点和所述输出信号端的电压与所述第一电平端的电压拉齐;
所述复位模块连接复位信号端、所述第一电平端、所述第一节点和所述输出信号端,用于在所述复位信号端的复位信号的控制下将所述第一节点和所述输出信号端的电压与所述第一电平端的电压拉齐;
所述输出模块连接所述输出信号端、所述第一节点和第一时钟信号端,用于存储所述第一节点的电压,以及使所述第一节点的电压与所述输出信号端的电压发生等电压变化,并在所述第一节点的电压的控制下将第一时钟信号端的第一时钟信号在所述输出信号端输出;
所述输入模块包括:第一晶体管;
所述第一控制模块包括:第二晶体管、第三晶体管、第四晶体管和第五晶体管;
所述第二控制模块包括:第六晶体管和第七晶体管;
所述复位模块包括:第八晶体管和第九晶体管;
所述输出模块包括:第十晶体管和电容。
2.根据权利要求1所述的GOA单元,其特征在于,所述第一晶体管的第一端连接所述输入信号端,所述第一晶体管的第二端连接所述第一节点,所述第一晶体管的栅极连接所述输入信号端。
3.根据权利要求1所述的GOA单元,其特征在于,所述第二晶体管的第一端连接所述第一时钟信号端,所述第二晶体管的第二端连接所述第三晶体管的栅极,所述第二晶体管的栅极连接所述第一时钟信号端;
所述第三晶体管的第一端连接所述第一时钟信号端,所述第三晶体管的第二端连接所述第二节点,所述第三晶体管的栅极连接所述第四晶体管的第一端;
所述第四晶体管的第二端连接所述第一电平端,所述第四晶体管的栅极连接所述第一节点;
所述第五晶体管的第一端连接所述第二节点,所述第五晶体管的第二端连接所述第一电平端,所述第五晶体管的栅极连接所述第一节点。
4.根据权利要求1所述的GOA单元,其特征在于,所述第六晶体管的第一端连接所述第一节点,所述第六晶体管的第二端连接所述第一电平端;所述第六晶体管的栅极连接所述第二节点;
所述第七晶体管的第一端连接所述输出信号端,所述第七晶体管的第二端连接所述第一电平端;所述第七晶体管的栅极连接所述第二节点。
5.根据权利要求1所述的GOA单元,其特征在于,所述第八晶体管的第一端连接所述第一节点,所述第八晶体管的第二端连接所述第一电平端;所述第八晶体管的栅极连接所述复位信号端;
所述第九晶体管的第一端连接所述输出信号端,所述第九晶体管的第二端连接所述第一电平端;所述第九晶体管的栅极连接所述复位信号端。
6.根据权利要求1所述的GOA单元,其特征在于,所述第十晶体管的第一端连接所述第一时钟信号端,所述第十晶体管的第二端连接所述输出信号端,所述第十晶体管的栅极连接所述第一节点;
所述电容的第一极连接所述第一节点,所述电容的第二极连接所述输出信号端。
7.根据权利要求2-6任一项所述的GOA单元,其特征在于,各个晶体管均为N型晶体管或各个晶体管均为P型晶体管。
8.一种GOA单元的驱动方法,其特征在于,包括:
第一阶段,输入模块在输入信号端的输入信号的控制下将第一节点的电压与所述输入信号端的电压拉齐;输出模块存储所述第一节点的电压;
第二阶段,输出模块使所述第一节点的电压与输出信号端的电压发生等电压变化,并在所述第一节点的电压的控制下第四时钟信号端的第四时钟信号在所述输出信号端输出;
第三阶段,复位模块在复位信号端的复位信号的控制下将所述第一节点和所述输出信号端的电压与第一电平端的电压拉齐;
第四阶段,第一控制模块在第一时钟信号端的第一时钟信号和第一节点的电压的控制下将第二节点的电压与所述第一时钟信号端的电压拉齐;第二控制模块在所述第二节点的电压的控制下将所述第一节点和所述输出信号端的电压与所述第一电平端的电压拉齐。
9.一种GOA电路,其特征在于,包括:至少两个级联的权利要求1-7任一项所述的GOA单元;
其中,第1级GOA单元的输入信号端连接帧起始信号端,所述第1级GOA单元的输出信号端连接第2级GOA单元的输入信号端,所述第1级GOA单元的复位信号端连接所述第2级GOA单元的输出信号端;
第n级GOA单元的输入信号端连接第n-1级GOA单元的输出信号端,所述第n级GOA单元的输出信号端连接第n+1级GOA单元的输入信号端,所述第n级GOA单元的复位信号端连接所述第n+1级GOA单元的输出信号端;其中,n为正整数。
10.一种显示装置,其特征在于,包括权利要求9所述的GOA电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610015793.3A CN105632392B (zh) | 2016-01-11 | 2016-01-11 | 一种goa单元及其驱动方法、goa电路、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610015793.3A CN105632392B (zh) | 2016-01-11 | 2016-01-11 | 一种goa单元及其驱动方法、goa电路、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105632392A CN105632392A (zh) | 2016-06-01 |
CN105632392B true CN105632392B (zh) | 2019-09-06 |
Family
ID=56047255
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610015793.3A Expired - Fee Related CN105632392B (zh) | 2016-01-11 | 2016-01-11 | 一种goa单元及其驱动方法、goa电路、显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105632392B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN202838908U (zh) * | 2012-09-20 | 2013-03-27 | 北京京东方光电科技有限公司 | 栅极驱动电路、阵列基板和显示装置 |
CN103050106A (zh) * | 2012-12-26 | 2013-04-17 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示模组和显示器 |
US20140098013A1 (en) * | 2012-10-09 | 2014-04-10 | Beijing Boe Optoelectronics Technology Co., Ltd. | Shift register, integrated gate line driving circuit, array substrate and display |
CN104299594A (zh) * | 2014-11-07 | 2015-01-21 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN105047168A (zh) * | 2015-09-01 | 2015-11-11 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
-
2016
- 2016-01-11 CN CN201610015793.3A patent/CN105632392B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN202838908U (zh) * | 2012-09-20 | 2013-03-27 | 北京京东方光电科技有限公司 | 栅极驱动电路、阵列基板和显示装置 |
US20140098013A1 (en) * | 2012-10-09 | 2014-04-10 | Beijing Boe Optoelectronics Technology Co., Ltd. | Shift register, integrated gate line driving circuit, array substrate and display |
CN103050106A (zh) * | 2012-12-26 | 2013-04-17 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示模组和显示器 |
CN104299594A (zh) * | 2014-11-07 | 2015-01-21 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN105047168A (zh) * | 2015-09-01 | 2015-11-11 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN105632392A (zh) | 2016-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106601190B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 | |
CN106057147B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN105185320B (zh) | 一种goa单元、goa电路、显示驱动电路和显示装置 | |
CN104318886B (zh) | 一种goa单元及驱动方法,goa电路和显示装置 | |
CN104332146B (zh) | 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置 | |
US10891913B2 (en) | Shift register circuitry, gate driving circuit, and display device | |
CN105788555B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN104809979B (zh) | 一种反相器及驱动方法、goa单元、goa电路和显示装置 | |
CN105096803B (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN104537977B (zh) | 一种goa单元及驱动方法、goa电路和显示装置 | |
CN106951123B (zh) | 触控驱动单元及其驱动方法、触控驱动电路、显示装置 | |
CN102419949B (zh) | 移位寄存器电路 | |
CN109243351B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
CN105632565B (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
CN108389539A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN110176204A (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN109697963A (zh) | 栅极驱动电路及其驱动方法和显示装置 | |
CN107154234A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
CN105244000B (zh) | 一种goa单元、goa电路及显示装置 | |
CN108573668A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
CN103854622B (zh) | 一种栅极驱动电路 | |
CN108806583A (zh) | 移位寄存器单元、驱动方法、移位寄存器和显示装置 | |
CN106710510A (zh) | 一种栅极驱动单元及驱动方法、栅极驱动电路和显示装置 | |
CN108898988A (zh) | 移位寄存器单元、驱动方法、移位寄存器和显示装置 | |
CN108288450A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20190906 Termination date: 20210111 |