CN105610332B - 基于cmos工艺的阈值电压自补偿的rf-dc转换器 - Google Patents

基于cmos工艺的阈值电压自补偿的rf-dc转换器 Download PDF

Info

Publication number
CN105610332B
CN105610332B CN201510978265.3A CN201510978265A CN105610332B CN 105610332 B CN105610332 B CN 105610332B CN 201510978265 A CN201510978265 A CN 201510978265A CN 105610332 B CN105610332 B CN 105610332B
Authority
CN
China
Prior art keywords
capacitance
transistor
grid
source
source electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201510978265.3A
Other languages
English (en)
Other versions
CN105610332A (zh
Inventor
王伟印
王曦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang University ZJU
Original Assignee
Zhejiang University ZJU
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang University ZJU filed Critical Zhejiang University ZJU
Priority to CN201510978265.3A priority Critical patent/CN105610332B/zh
Publication of CN105610332A publication Critical patent/CN105610332A/zh
Application granted granted Critical
Publication of CN105610332B publication Critical patent/CN105610332B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/06Circuits specially adapted for rendering non-conductive gas discharge tubes or equivalent semiconductor devices, e.g. thyratrons, thyristors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本发明公开了一种基于CMOS工艺的阈值电压自补偿的RF‑DC转换器,其电路级数是N,跨M级电路结构。首先,电路采用了标准CMOS工艺下的MOS管,使得电路能够与其他电路模块集成,能够实现电路的小型化和集成化;其次,该RF‑DC转化器使用了阈值电压自补偿技术,有效的降低了转换器件的阈值电压,使其能够接收小功率的RF能量。转换器件的阈值电压补偿是通过将NMOS的栅极接在后级更高电位的偏置,将PMOS的栅极接在前级更低电位的偏置来实现的。

Description

基于CMOS工艺的阈值电压自补偿的RF-DC转换器
技术领域
本发明涉及射频能量收集领域,尤其涉及一种基于CMOS工艺阈值电压自补偿的RF-DC转换器。
背景技术
能量采集是实现低功耗器件,无线传感节点和植入式器件长期免维护的一项关键技术。能量采集是通过捕获环境中的多余能量,如温度,光照,动能和RF能量等,将这些能量转换为直流电压供低功耗器件,无线传感节点,和植入式器件工作。这些环境能量中,RF能量具有独特的优势,首先可以RF能量来源广泛,包络手机,基站,WIFI,电视广播台等,其次,当接收端和RF能量源距离较远时,RF的能量仍然可以传输。在现实生活中,RF能量源的数量非常大,且频率范围非常广泛。
在接收RF能量的过程中,RF-DC转换器是关键部件之一。然而目前存在的RF-DC转换器存在着以下缺陷:
1.使用肖特基二极管或者低阈值的MOS管作为转换器件。肖特基二极管和低阈值的MOS管在制造工程中,需要额外的工艺来完成,且其工艺流程不能与标准的CMOS工艺兼容,因此使用肖特基二极管或低阈值的MOS管作转换器件的转换器不能与标准的CMOS工艺制造的电路集成在一起,不利于电路的小型化和集成化。
2. 采用标准的CMOS器件作为转换器件的转化器,其本身由于受到其阈值电压的限制,使得转化器不能接收小功率的RF能量,限制了RF能量接收器的使用范围。
发明内容
鉴于现有技术存在的不足,本发明旨在提供一种基于CMOS工艺的阈值电压自补偿的RF-DC转换器,解决现有技术中不利于电路的小型化和集成化以及不能接收小功率RF能量的弊端。首先该RF-DC转换器的转化器件是基于CMOS工艺的,其能够与电路的其他部分集成在一起,能够实现电路的小型化和集成化;其次,该RF-DC转化器使用了阈值电压自补偿技术,有效的降低了转换器件的阈值电压,使其其能够接收小功率的RF能量。
本发明提出基于CMOS工艺的阈值电压自补偿的RF-DC转换器的技术方案实现如下:
一种基于CMOS工艺的阈值电压自补偿的RF-DC转换器,所述的RF-DC转化器电路是N级,跨M级电路结构,N、M皆为自然数,且M小于等于N-2;
所述的RF-DC转换器电路包括2N个晶体管M1,M2,M3,M4, ……,M2M-1,M2M,M2M+1,M2M+2,……,M2N-3,M2N-2,M2N-1,M2N和2N个电容C1,C2,C3,C4,……,C2M-1,C2M,C2M+1,C2M+2,…,C2N-3,C2N-2,C2N-1,C2N
其中,连接关系为:
第1级到第M级的晶体管M1,M2,M3,M4,……,M2M-1,M2M是NMOS管,其衬底都与地相连;
第M+1级到第N级晶体管M2M+1,M2M+2,……,M2N-1,M2N是PMOS管,其衬底都与自身的漏端相连;
奇数序列的电容C1,C3,……, C2M-1,C2M+1,……C2N-3,C2N-1的一端与输入信号RFIN的正端相连;
偶数序列的电容C2,C4,……, C2M,C2M+2,……C2N-2,C2N的一端与地相连;
第一级由晶体管M1和M2,电容C1和C2组成;晶体管M1的漏极与输入信号RFIN的负端,也就是地相连,其源极与电容C1的另一端相连,其栅端与电容C2M+2的另一端相连;晶体管M2的漏极与晶体管M1的源端相连,其源极与电容C2的另一端相连,其栅端与电容C2M+1的另一端相连;
第二级由晶体管M3和M4,电容C3和C4组成;晶体管M3的漏极与晶体管M2的源端相连,其源极与电容C3的另一端相连,其栅端与电容C2M+4的另一端相连;晶体管M4的漏极与晶体管M3的源端相连,其源极与电容C4的另一端相连,其栅端与电容C2M+3的另一端相连;
第M级由晶体管M2M-1和M2M,电容C2M-1和C2M组成;晶体管M2M-1的漏极与晶体管M2M-2的源端相连,其源极与电容C2M-1的另一端相连,其栅端与电容C4M的另一端相连;晶体管M2M漏极与晶体管M2M-1源端相连,其源极与电容C2M另一端相连,其栅端与电容C4M-1另一端相连;
第M+1级由晶体管M2M+1和M2M+2,电容C2M+1和C2M+2组成;晶体管M2M+1的源极与晶体管M2M的源端相连,其漏极与电容C2M+1的另一端相连,其栅端与电容C1的另一端相连;晶体管M2M+2源极与晶体管M2M+1漏端相连,其漏极与电容C2M+2另一端相连,其栅端与电容C2另一端相连;
第M+2级由晶体管M2M+3和M2M+4,电容C2M+3和C2M+4组成;晶体管M2M+3的源极与晶体管M2M+2的漏端相连,其漏极与电容C2M+3的另一端相连,其栅端与电容C3的另一端相连;晶体管M2M+4源极与晶体管M2M+3漏端相连,其漏极与电容C2M+4另一端相连,其栅端与电容C4另一端相连;
第N-1级由晶体管M2N-3和M2N-2,电容C2N-3和C2N-2组成;晶体管M2N-3源极与晶体管M2N-4漏端相连,其漏极与电容C2N-3一端相连,其栅端与电容C2N-2M-3另一端相连;晶体管M2N-2源极与晶体管M2N-3漏端相连,其漏极与电容C2N-2另一端相连,其栅端与电容C2N-2M-2另一端相连;
第N级由晶体管M2N-1和M2N,电容C2N-1和C2N组成;晶体管M2N-1源极与晶体管M2N-2漏端相连,其漏极与电容C2N-1另一端相连,其栅端与电容C2N-2M-1另一端相连;晶体管M2N源极与晶体管M2N-1漏端相连,其漏极与电容C2N另一端相连,其栅端与电容C2N-2M另一端相连;
输出信号RFOUT取自电容C2N的正负端。
相比于现有技术,本发明具有如下有益效果:
一、能够实现电路的小型化和集成化:所使用的晶体管都是标准CMOS工艺下的MOS管;
二、有效的降低了转换器件的阈值电压:本发明提供的是一种基于CMOS工艺的阈值电压自补偿的N级RF-DC转换器,跨M级电路结构,其所有的NMOS管的栅压都偏置在与其向前相距M级的电容上,由于NMOS的阈值电压是正值,所有NMOS更容易开启;其所有的PMOS管的栅压都偏置在于其向后相距M级的电容上,由于PMOS的阈值电压是正值,所有PMOS更容易开启,所以整个电路结构有效的降低了转换器件的阈值电压。
附图说明
图1是本发明提供的基于CMOS工艺的阈值电压自补偿的三级,跨1级RF-DC转换器示意图;
图2是本发明提供的基于CMOS工艺的阈值电压自补偿的四级,跨2级RF-DC转换器示意图;
图3是本发明提供的基于CMOS工艺的阈值电压自补偿的N级,跨M级RF-DC转换器示意图;
图4是本发明提出的电路结构与不带阈值电压补偿的结构的输出电压的对比。
具体实施方式
下面结合附图和实施例对本发明的技术方案作进一步的说明。
为了方便对本发明的叙述,我们规定:
每两个MOS管和两个电容组成的基本单元为一级电路;
晶体管M1的栅极与第M+1级内的电容相连,称这个基于CMOS工艺的阈值电压自补偿的RF-DC转换器是跨M级电路结构。
图1所示的是本发明的提出的基于CMOS工艺的阈值电压自补偿的三级RF-DC转换器,其电路由晶体管M1,M2,M3, M4,M5,M6和电容C1,C2,C3,C4,C5,C6组成;
电路一共有三级电路构成,是跨1级电路结构。
其中,
第一级由晶体管M1和M2,电容C1和C2组成;
第二级由晶体管M3和M4,电容C3和C4组成;
第三级由晶体管M5和M6,电容C5和C6组成;
其具体连接关系为:
晶体管M1,M2是NMOS管,其衬底都与地相连;
晶体管M3,M4,M5,M6是PMOS管,其衬底都与自身的漏端相连;
奇数序列的电容C1,C3,C5的一端与输入信号RFIN的正端相连;
偶数序列的电容C2,C4,C6的一端与地相连;
晶体管M1的漏极与输入信号RFIN的负端,也就是地相连,其源极与电容C1的另一端相连,其栅端与电容C4的另一端相连;
晶体管M2的漏极与晶体管M1的源端相连,其源极与电容C2的另一端相连,其栅端与电容C3的另一端相连;
晶体管M3的源极与晶体管M2的源端相连,其漏极与电容C3的另一端相连,其栅端与电容C1的另一端相连;
晶体管M4的源极与晶体管M3的漏端相连,其漏极与电容C4的另一端相连,其栅端与电容C2的另一端相连;
晶体管M5的源极与晶体管M4的漏端相连,其漏极与电容C5的另一端相连,其栅端与电容C3的另一端相连;
晶体管M6的源极与晶体管M5的漏端相连,其漏极与电容C6的另一端相连,其栅端与电容C4的另一端相连;
输出信号RFOUT取自电容C6的正负端。
图2所示的是本发明的提出的基于CMOS工艺的阈值电压自补偿的四级RF-DC转换器,其电路由晶体管M1,M2,M3, M4,M5,M6,M7,M8和电容C1,C2,C3,C4,C5,C6,C7,C8组成;
电路一共有四电路构成,是跨2级电路结构。
其中,
第一级由晶体管M1和M2,电容C1和C2组成;
第二级由晶体管M3和M4,电容C3和C4组成;
第三级由晶体管M5和M6,电容C5和C6组成;
第四级由晶体管M7和M8,电容C7和C8组成;
其具体连接关系为:
晶体管M1,M2,M3,M4是NMOS管,其衬底都与地相连;
晶体管M5,M6,M7,M8是PMOS管,其衬底都与自身的漏端相连;
奇数序列的电容C1,C3,C5,C7的一端与输入信号RFIN的正端相连;
偶数序列的电容C2,C4,C6,C8的一端与地相连;
晶体管M1的漏极与输入信号RFIN的负端,也就是地相连,其源极与电容C1的另一端相连,其栅端与电容C6的另一端相连;
晶体管M2的漏极与晶体管M1的源端相连,其源极与电容C2的另一端相连,其栅端与电容C5的另一端相连;
晶体管M3的漏极与晶体管M2的源端相连,其源极与电容C3的另一端相连,其栅端与电容C8的另一端相连;
晶体管M4的漏极与晶体管M3的源端相连,其源极与电容C4的另一端相连,其栅端与电容C7的另一端相连;
晶体管M5的源极与晶体管M4的源端相连,其漏极与电容C5的另一端相连,其栅端与电容C1的另一端相连;
晶体管M6的源极与晶体管M5的漏端相连,其漏极与电容C6的另一端相连,其栅端与电容C2的另一端相连;
晶体管M7的源极与晶体管M6的漏端相连,其漏极与电容C7的另一端相连,其栅端与电容C3的另一端相连;
晶体管M8的源极与晶体管M7的漏相连,其漏极与电容C8的另一端相连,其栅端与电容C4的另一端相连;
输出信号RFOUT取自电容C8的正负端。
综合图1和图2所述的两个实施例,可以得到以下结论:
1. 基于CMOS工艺的阈值电压自补偿的RF-DC三级转换器其一共由6个MOS管和6个电容组成;
基于CMOS工艺的阈值电压自补偿的RF-DC四级转换器其一共由8个MOS管和8个电容组成;
所以,基于CMOS工艺的阈值电压自补偿的RF-DC N级转换器其一共由2N个MOS管和2N个电容组成;
2. 基于CMOS工艺的阈值电压自补偿的RF-DC转换器是跨1级电路结构,其电路的第一级的MOS管是NMOS管。
基于CMOS工艺的阈值电压自补偿的RF-DC转换器是跨2级电路结构,其电路的第一级和第二级的MOS管是NMOS管;
所以,基于CMOS工艺的阈值电压自补偿的RF-DC转换器是跨M级电路结构,其电路的第一级至第M级的MOS管是NMOS管;
结合上述结论,本发明提出基于CMOS工艺的阈值电压自补偿的RF-DC转换器,其电路级数是N,跨M级电路结构,如图3所示。
基于CMOS工艺的阈值电压自补偿的N级RF-DC转换器,跨M级电路结构,
其电路由2N个晶体管M1,M2,M3,M4, ……,M2M-1,M2M,M2M+1,M2M+2,……,M2N-3,M2N-2,M2N-1,M2N和2N个电容C1,C2,C3,C4,……,C2M-1,C2M,C2M+1,C2M+2,…,C2N-3,C2N-2,C2N-1,C2N组成;
其中,具体连接关系为:
第1级到第M级的晶体管M1,M2,M3,M4,……,M2M-1,M2M是NMOS管,其衬底都与地相连;
第M+1级到第N级晶体管M2M+1,M2M+2,……,M2N-1,M2N是PMOS管,其衬底都与自身的漏端相连;
奇数序列的电容C1,C3,……, C2M-1,C2M+1,……C2N-3,C2N-1的一端与输入信号RFIN的正端相连;
偶数序列的电容C2,C4,……, C2M,C2M+2,……C2N-2,C2N的一端与地相连;
第一级由晶体管M1和M2,电容C1和C2组成;晶体管M1的漏极与输入信号RFIN的负端,也就是地相连,其源极与电容C1的另一端相连,其栅端与电容C2M+2的另一端相连;晶体管M2的漏极与晶体管M1的源端相连,其源极与电容C2的另一端相连,其栅端与电容C2M+1的另一端相连;
第二级由晶体管M3和M4,电容C3和C4组成;晶体管M3的漏极与晶体管M2的源端相连,其源极与电容C3的另一端相连,其栅端与电容C2M+4的另一端相连;晶体管M4的漏极与晶体管M3的源端相连,其源极与电容C4的另一端相连,其栅端与电容C2M+3的另一端相连;
……
第M级由晶体管M2M-1和M2M,电容C2M-1和C2M组成;晶体管M2M-1的漏极与晶体管M2M-2的源端相连,其源极与电容C2M-1的另一端相连,其栅端与电容C4M的另一端相连;晶体管M2M漏极与晶体管M2M-1源端相连,其源极与电容C2M另一端相连,其栅端与电容C4M-1另一端相连;
第M+1级由晶体管M2M+1和M2M+2,电容C2M+1和C2M+2组成;晶体管M2M+1的源极与晶体管M2M的漏端相连,其漏极与电容C2M+1的另一端相连,其栅端与电容C1的另一端相连;晶体管M2M+2源极与晶体管M2M+1漏端相连,其漏极与电容C2M+2另一端相连,其栅端与电容C2另一端相连;
第M+2级由晶体管M2M+3和M2M+4,电容C2M+3和C2M+4组成;晶体管M2M+3的源极与晶体管M2M+2的漏端相连,其漏极与电容C2M+3的另一端相连,其栅端与电容C3的另一端相连;晶体管M2M+4源极与晶体管M2M+3漏端相连,其漏极与电容C2M+4另一端相连,其栅端与电容C4另一端相连;
……
第N-1级由晶体管M2N-3和M2N-2,电容C2N-3和C2N-2组成;晶体管M2N-3源极与晶体管M2N-4漏端相连,其漏极与电容C2N-3一端相连,其栅端与电容C2N-2M-3另一端相连;晶体管M2N-2源极与晶体管M2N-3漏端相连,其漏极与电容C2N-2另一端相连,其栅端与电容C2N-2M-2另一端相连;
第N级由晶体管M2N-1和M2N,电容C2N-1和C2N组成;晶体管M2N-1源极与晶体管M2N-2漏端相连,其漏极与电容C2N-1另一端相连,其栅端与电容C2N-2M-1另一端相连;晶体管M2N源极与晶体管M2N-1漏相连,其漏极与电容C2N另一端相连,其栅端与电容C2N-2M另一端相连;
输出信号RFOUT取自电容C2N的正负端。
从图4的输出电压对比图中可以看出,本发明提出基于CMOS工艺的阈值电压自补偿的RF-DC转换器,其电路级数是N,跨M级电路结构,其与传统的RF-DC转换器相比,在相同的条件下,有更高的输出电压。
最后说明的是,以上实施例仅用以说明本发明的技术方案而非限制,尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或者等同替换,而不脱离本发明技术方案的宗旨和范围,其均应涵盖在本发明的权利要求范围当中。

Claims (1)

1.一种基于CMOS工艺的阈值电压自补偿的RF-DC转换器,其特征在于:所述的RF-DC转化器电路是N级,跨M级电路结构,N、M皆为自然数,且M小于等于N-2;
所述的RF-DC转换器电路包括2N个晶体管M1,M2,M3,M4, ……,M2M-1,M2M,M2M+1,M2M+2,……,M2N-3,M2N-2,M2N-1,M2N和2N个电容C1,C2,C3,C4,……,C2M-1,C2M,C2M+1,C2M+2,…,C2N-3,C2N-2,C2N-1,C2N
其中,连接关系为:
第1级到第M级的晶体管M1,M2,M3,M4,……,M2M-1,M2M是NMOS管,其衬底都与地相连;
第M+1级到第N级晶体管M2M+1,M2M+2,……,M2N-1,M2N是PMOS管,其衬底都与自身的漏端相连;
奇数序列的电容C1,C3,……, C2M-1,C2M+1,……C2N-3,C2N-1的一端与输入信号RFIN的正端相连;
偶数序列的电容C2,C4,……, C2M,C2M+2,……C2N-2,C2N的一端与地相连;
第一级由晶体管M1和M2,电容C1和C2组成;晶体管M1的漏极与输入信号RFIN的负端,也就是地相连,其源极与电容C1的另一端相连,其栅端与电容C2M+2的另一端相连;晶体管M2的漏极与晶体管M1的源端相连,其源极与电容C2的另一端相连,其栅端与电容C2M+1的另一端相连;
第二级由晶体管M3和M4,电容C3和C4组成;晶体管M3的漏极与晶体管M2的源端相连,其源极与电容C3的另一端相连,其栅端与电容C2M+4的另一端相连;晶体管M4的漏极与晶体管M3的源端相连,其源极与电容C4的另一端相连,其栅端与电容C2M+3的另一端相连;
第M级由晶体管M2M-1和M2M,电容C2M-1和C2M组成;晶体管M2M-1的漏极与晶体管M2M-2的源端相连,其源极与电容C2M-1的另一端相连,其栅端与电容C4M的另一端相连;晶体管M2M漏极与晶体管M2M-1源端相连,其源极与电容C2M另一端相连,其栅端与电容C4M-1另一端相连;
第M+1级由晶体管M2M+1和M2M+2,电容C2M+1和C2M+2组成;晶体管M2M+1的源极与晶体管M2M的源端相连,其漏极与电容C2M+1的另一端相连,其栅端与电容C1的另一端相连;晶体管M2M+2源极与晶体管M2M+1漏端相连,其漏极与电容C2M+2另一端相连,其栅端与电容C2另一端相连;
第M+2级由晶体管M2M+3和M2M+4,电容C2M+3和C2M+4组成;晶体管M2M+3的源极与晶体管M2M+2的漏端相连,其漏极与电容C2M+3的另一端相连,其栅端与电容C3的另一端相连;晶体管M2M+4源极与晶体管M2M+3漏端相连,其漏极与电容C2M+4另一端相连,其栅端与电容C4另一端相连;
第N-1级由晶体管M2N-3和M2N-2,电容C2N-3和C2N-2组成;晶体管M2N-3源极与晶体管M2N-4漏端相连,其漏极与电容C2N-3一端相连,其栅端与电容C2N-2M-3另一端相连;晶体管M2N-2源极与晶体管M2N-3漏端相连,其漏极与电容C2N-2另一端相连,其栅端与电容C2N-2M-2另一端相连;
第N级由晶体管M2N-1和M2N,电容C2N-1和C2N组成;晶体管M2N-1源极与晶体管M2N-2漏端相连,其漏极与电容C2N-1另一端相连,其栅端与电容C2N-2M-1另一端相连;晶体管M2N源极与晶体管M2N-1漏端相连,其漏极与电容C2N另一端相连,其栅端与电容C2N-2M另一端相连;
输出信号RFOUT取自电容C2N的正负端。
CN201510978265.3A 2015-12-23 2015-12-23 基于cmos工艺的阈值电压自补偿的rf-dc转换器 Expired - Fee Related CN105610332B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510978265.3A CN105610332B (zh) 2015-12-23 2015-12-23 基于cmos工艺的阈值电压自补偿的rf-dc转换器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510978265.3A CN105610332B (zh) 2015-12-23 2015-12-23 基于cmos工艺的阈值电压自补偿的rf-dc转换器

Publications (2)

Publication Number Publication Date
CN105610332A CN105610332A (zh) 2016-05-25
CN105610332B true CN105610332B (zh) 2018-10-12

Family

ID=55989934

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510978265.3A Expired - Fee Related CN105610332B (zh) 2015-12-23 2015-12-23 基于cmos工艺的阈值电压自补偿的rf-dc转换器

Country Status (1)

Country Link
CN (1) CN105610332B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108075674B (zh) * 2017-12-27 2020-01-21 华大半导体有限公司 具有阈值电压补偿的交流直流转换电路
CN108092528B (zh) * 2017-12-27 2019-11-01 华大半导体有限公司 无需附加补偿电路的具有阈值电压补偿的交流直流转换器
CN108092531B (zh) * 2017-12-27 2020-01-21 华大半导体有限公司 具有栅极偏置和衬底偏置的交流直流转换器
CN108092530B (zh) * 2017-12-27 2019-11-01 华大半导体有限公司 无需附加补偿电路的具有栅极偏置和衬底偏置的交流直流转换器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203217613U (zh) * 2013-04-19 2013-09-25 浙江师范大学 一种uhf rfid无源标签芯片的电源电路
JP5435678B2 (ja) * 2010-05-17 2014-03-05 国立大学法人金沢大学 整流回路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2894324C (en) * 2014-06-13 2022-12-06 Zohaib Hameed Rf-dc power converter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5435678B2 (ja) * 2010-05-17 2014-03-05 国立大学法人金沢大学 整流回路
CN203217613U (zh) * 2013-04-19 2013-09-25 浙江师范大学 一种uhf rfid无源标签芯片的电源电路

Also Published As

Publication number Publication date
CN105610332A (zh) 2016-05-25

Similar Documents

Publication Publication Date Title
CN105610332B (zh) 基于cmos工艺的阈值电压自补偿的rf-dc转换器
CN101753159B (zh) 具有多种增益模式、能自动调谐的射频接收前端
CN103997326A (zh) 一种导通电阻恒定的自举开关电路
CN101277112A (zh) 采用运算放大器共享的低功耗流水线模数转换器
CN103166604A (zh) 一种低功耗片内时钟产生电路
CN101110585B (zh) 一种改进的栅源跟随采样开关设计方法及其开关电路
CN101860368B (zh) 一种适用于标准cmos工艺的负电压有效传输电路
CN103138568B (zh) 整流电路及rfid芯片
CN100474455C (zh) 取样保持电路模块
CN102025358A (zh) 一种具有宽带和高线性度的mos开关电路
CN111245413A (zh) 一种高速高线性度的栅压自举开关电路
CN110690884B (zh) 一种采用cmos传输门的栅压自举开关电路
CN103944554A (zh) 一种电平转换电路及数模转换器
TWI492547B (zh) 連續近似式類比至數位轉換器
CN117192197A (zh) 电压采样电路、电池管理系统以及电池包
CN107888192B (zh) 一种提升模数转换器中动态开关线性度的电路
CN103023508B (zh) 一种电流舵型数模转换器电流源单元电路
CN103873038A (zh) 一种延时时间调整电路、方法和集成电路
CN101546998A (zh) 一种高精度栅源跟随采样开关
CN105991047B (zh) 阈值补偿整流电路
CN203706243U (zh) 整流电路以及包括该整流电路的射频识别标签芯片
CN114071034A (zh) 基于开关电容的复合介质栅双晶体管像素读出电路
CN102545293A (zh) 低成本带电平补偿的多路电压信号自动选高电路
CN204442347U (zh) 一种具有高线性度的mos开关
CN220325608U (zh) 栅压自举开关电路、采样模块及电子装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20181012

Termination date: 20181223