CN105591026A - 一种高灵敏度霍尔元件的制备方法 - Google Patents
一种高灵敏度霍尔元件的制备方法 Download PDFInfo
- Publication number
- CN105591026A CN105591026A CN201510948325.7A CN201510948325A CN105591026A CN 105591026 A CN105591026 A CN 105591026A CN 201510948325 A CN201510948325 A CN 201510948325A CN 105591026 A CN105591026 A CN 105591026A
- Authority
- CN
- China
- Prior art keywords
- hall element
- functional layer
- substrate
- semiconductor substrate
- sensitivity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N52/00—Hall-effect devices
- H10N52/01—Manufacture or treatment
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Hall/Mr Elements (AREA)
Abstract
本发明所述的一种高灵敏度霍尔元件的制备方法,包括以下步骤:a)提供半导体衬底;b)采用外延方法在半导体衬底上形成牺牲层;c)在牺牲层上制备霍尔元件功能层;d)采用腐蚀方法,将半导体衬底与霍尔元件功能层分离;e)霍尔元件功能层粘附于磁性基板上;f)制备霍尔元件金属电极、台面刻蚀和钝化;g)霍尔元件表面粘附磁性芯片,进行封装。根据本发明,采用外延方法制备的霍尔元件功能层薄膜,性能远远好于传统工艺制备的霍尔元件;采用衬底剥离方法制备霍尔元件功能层,可大大降低生产成本;磁性基板和芯片,可以大大提高霍尔元件的灵敏度。
Description
技术领域
本发明涉及半导体技术领域,具体涉及一种霍尔元件的制备方法。
背景技术
目前霍尔元件主要包括砷化镓霍尔元件、锑化铟霍尔元件和砷化铟霍尔元件,其中用量最大的是砷化镓霍尔元件和锑化铟霍尔元件。砷化镓霍尔元件具有优良的线性度和温度稳定性,但是灵敏度略低。对于砷化镓霍尔元件来说,其结构一般包括昂贵的半导体衬底,采用外延方法或者离子注入方法制备,其成本较高。
锑化铟体材料的电子迁移率非常高,达到78000cm2/Vs,因此,锑化铟霍尔元件具有非常高的灵敏度。锑化铟霍尔元件一般采用外延方法或者真空蒸镀的方法制备。锑化铟材料因为没有合适的晶格匹配的衬底,一般采用砷化镓衬底进行外延生长,因此晶格存在一定的失配。以砷化镓衬底生长的锑化铟薄膜,迁移率可以达到40000-50000cm2/Vs,能够制备灵敏度很高的霍尔元件。
采用真空蒸镀方法制备的锑化铟薄膜,迁移率一般为20000-30000cm2/Vs。为了进一步提高霍尔元件的灵敏度,将锑化铟薄膜转移至磁性基板上,这种方法制备的霍尔元件,其灵敏度可以提高3-6倍。
采用外延或者离子注入方法制备的霍尔元件薄膜,其性能要高于真空蒸镀方法制备的薄膜。US4398342A专利,通过衬底腐蚀方法,将外延方式生长的砷化镓霍尔元件功能层转移至磁性衬底上,大大提高了砷化镓霍尔元件的灵敏度,但是这种方法存在极大的浪费,生产成本较高。
发明内容
为此,本发明所要解决的是提供一种低成本的方法制备高灵敏度的霍尔元件。
为解决上述技术问题,本发明采用的技术方案如下:
a)提供半导体衬底;
b)采用外延方法在半导体衬底上形成牺牲层;
c)在牺牲层上形成霍尔元件功能层;
d)采用选择性腐蚀方法,将半导体衬底与霍尔元件功能层分离;
e)霍尔元件功能层粘附于磁性基板上;
f)制备霍尔元件金属电极、台面刻蚀和钝化;
g)霍尔元件表面粘附磁性芯片,进行封装。
根据本发明的一个实施例的一种高灵敏度霍尔元件的制备方法,在上述步骤d)中,霍尔元件功能层表面先粘附一层柔性薄膜,然后对牺牲层进行选择性腐蚀,进行衬底剥离,提高剥离的成品率。柔性薄膜一方面辅助剥离,另一方面起到对霍尔元件功能层进行支撑的作用。
优选地,牺牲层采用砷化铝,选择性腐蚀溶液采用氢氟酸溶液。
根据本发明的一个实施例的一种高灵敏度霍尔元件的制备方法,在上述步骤e)中,磁性基板表面先沉积一层绝缘层,然后再与霍尔元件功能层粘附。
优选地,绝缘层采用二氧化硅。
根据本发明的一个实施例的一种高灵敏度霍尔元件的制备方法,在上述步骤d)中剥离的半导体衬底,表面经过简单的化学处理后,可重复用于外延生长,极大地降低生产成本。
本发明的上述技术方案相比现有技术具有以下优点:
1、本发明所述的一种高灵敏度霍尔元件的制备方法,通过衬底剥离的方法,将外延方式生长的霍尔元件薄膜,转移至磁性基板上。该方法制备的砷化镓霍尔元件,其灵敏度是传统方法制备的砷化镓霍尔元件的3-6倍;该方法制备的锑化铟霍尔元件,其灵敏度是传统真空蒸镀方法制备的锑化铟霍尔元件灵敏度的2倍。
2、本发明所述的一种高灵敏度霍尔元件的制备方法,用于外延生长的昂贵的半导体衬底可以重复使用多次,大大降低生产成本。
附图说明
为了使本发明的内容更容易被清楚的理解,下面根据本发明的具体实施例并结合附图,对本发明作进一步详细的说明,其中
图1至图4是本发明所述的霍尔元件在制备过程中的结构示意图;
图中附图标记表示为:1-半导体衬底、2-牺牲层、3-霍尔元件功能层、4-柔性薄膜、5-绝缘层、6-磁性基板、7-金属电极、8-钝化层、9-磁性芯片。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明的实施方式作进一步地详细描述。
本发明可以以许多不同的形式实施,而不应该被理解为限于在此阐述的实施例。相反,提供这些实施例,使得本公开将是彻底和完整的,并且将把本发明的构思充分传达给本领域技术人员,本发明将仅由权利要求来限定。在附图中,为了清晰起见,会夸大层和区域的尺寸和相对尺寸。应当理解的是,当元件例如层、区域或基板被称作“形成在”或“设置在”另一元件“上”时,该元件可以直接设置在所述另一元件上,或者也可以存在中间元件。相反,当元件被称作“直接形成在”或“直接设置在”另一元件上时,不存在中间元件。
实施例一
本实施例提供一种高灵敏度霍尔元件的制备方法如下:
选取砷化镓衬底,采用分子束外延(MBE)或者金属有机化学气相沉积(MOCVD)方式,在砷化镓衬底上设置牺牲层砷化铝,然后设置砷化镓霍尔元件功能层,如图1所示。生长完成后,在外延片表面粘附一层柔性薄膜,然后采用氢氟酸溶液,选择性腐蚀牺牲层砷化铝,使砷化镓衬底与霍尔元件功能层分离,如图2所示。剥离后的砷化镓衬底,经过简单化学处理后,即可用于重复生长。
取尺寸与砷化镓外延片一样大小的磁性基板,表面蒸镀一层二氧化硅。将用柔性薄膜支撑的砷化镓霍尔元件功能层粘附于磁性基板上,去除柔性薄膜,如图3所示。然后采用传统工艺,刻蚀台面,制备金属电极,制备钝化层。在霍尔元件中心区域粘附一个小块的磁性芯片,如图4所示。然后进行打线封装,完成器件制作。
作为本发明的可变换实施例,上述步骤中所述高灵敏度霍尔元件的各元件的制备工艺不限于此,现有技术中的能达到相同效果的其他处理工艺,以及根据不同材料选择对应的处理工艺均能达到本发明的目的,属于本发明的保护范围。
实施例二
本实施例提供一种高灵敏度霍尔元件的制备方法如下:
选取砷化镓衬底,采用分子束外延或者金属有机化学气相沉积方式,在砷化镓衬底上生长牺牲层砷化铝,然后生长锑化铟霍尔元件功能层,如图1所示。为了提高锑化铟薄膜的性能,一般在生长锑化铟霍尔元件功能层之前,先生长一层缓冲层,以减少锑化铟与砷化镓衬底之间的晶格失配。生长完成后,在外延片表面粘附一层柔性薄膜,然后采用氢氟酸溶液,选择性腐蚀牺牲层砷化铝,使砷化镓衬底与锑化铟霍尔元件功能层分离,如图2所示。剥离后的砷化镓衬底,经过简单化学处理后,即可用于重复生长。
取尺寸与砷化镓外延片一样大小的磁性基板,表面蒸镀一层二氧化硅。将用柔性薄膜支撑的锑化铟霍尔元件功能层粘附于磁性基板上,去除柔性薄膜,如图3所示。然后采用传统工艺,刻蚀台面,制备金属电极,制备钝化层,在霍尔元件中心区域粘附一个小块的磁性芯片,如图4所示。然后进行打线封装,完成器件制作。
作为本发明的可变换实施例,上述步骤中所述高灵敏度霍尔元件的各元件的制备工艺不限于此,现有技术中的能达到相同效果的其他处理工艺,以及根据不同材料选择对应的处理工艺均能达到本发明的目的,属于本发明的保护范围。
Claims (4)
1.一种高灵敏度霍尔元件的制备方法,包括以下步骤:
a)提供半导体衬底;
b)采用外延方法在半导体衬底上形成牺牲层;
c)在牺牲层上制备霍尔元件功能层;
d)采用选择性腐蚀方法,将半导体衬底与霍尔元件功能层分离;
e)霍尔元件功能层粘附于磁性基板上;
f)制备霍尔元件金属电极、台面刻蚀和钝化;
g)霍尔元件表面粘附磁性芯片,进行封装。
2.根据权利要求1所述的一种高灵敏度霍尔元件的制备方法,其特征在于,所述步骤d)中,霍尔元件功能层表面先粘附一层柔性薄膜,然后进行腐蚀剥离,提高剥离的成品率。
3.根据权利要求1所述的一种高灵敏度霍尔元件的制备方法,其特征在于,所述步骤e)中,磁性基板表面先形成一层绝缘层,然后再与霍尔元件功能层粘附。
4.根据权利要求1所述的一种高灵敏度霍尔元件的制备方法,其特征在于,腐蚀剥离后的半导体衬底,经过简单处理后,可重复用于外延生长。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510948325.7A CN105591026A (zh) | 2015-12-17 | 2015-12-17 | 一种高灵敏度霍尔元件的制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510948325.7A CN105591026A (zh) | 2015-12-17 | 2015-12-17 | 一种高灵敏度霍尔元件的制备方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105591026A true CN105591026A (zh) | 2016-05-18 |
Family
ID=55930447
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510948325.7A Pending CN105591026A (zh) | 2015-12-17 | 2015-12-17 | 一种高灵敏度霍尔元件的制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105591026A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106252502A (zh) * | 2016-08-23 | 2016-12-21 | 苏州矩阵光电有限公司 | 一种霍尔元件及其制备方法 |
CN108735892A (zh) * | 2018-05-08 | 2018-11-02 | 苏州矩阵光电有限公司 | 一种霍尔元件及其制备方法 |
CN109686837A (zh) * | 2018-12-14 | 2019-04-26 | 苏州矩阵光电有限公司 | 一种高灵敏度霍尔元件的制备方法 |
CN113759295A (zh) * | 2021-08-06 | 2021-12-07 | 苏州矩阵光电有限公司 | 集成式霍尔磁传感器及其制造方法 |
-
2015
- 2015-12-17 CN CN201510948325.7A patent/CN105591026A/zh active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106252502A (zh) * | 2016-08-23 | 2016-12-21 | 苏州矩阵光电有限公司 | 一种霍尔元件及其制备方法 |
CN108735892A (zh) * | 2018-05-08 | 2018-11-02 | 苏州矩阵光电有限公司 | 一种霍尔元件及其制备方法 |
CN109686837A (zh) * | 2018-12-14 | 2019-04-26 | 苏州矩阵光电有限公司 | 一种高灵敏度霍尔元件的制备方法 |
CN113759295A (zh) * | 2021-08-06 | 2021-12-07 | 苏州矩阵光电有限公司 | 集成式霍尔磁传感器及其制造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI355017B (en) | Method for producing semiconductor device | |
US9318643B2 (en) | Fabrication method of inverted solar cells | |
TWI717428B (zh) | 經設計之基材上之寬帶隙元件積體電路結構 | |
US8866154B2 (en) | Lattice mismatched heterojunction structures and devices made therefrom | |
CN105591026A (zh) | 一种高灵敏度霍尔元件的制备方法 | |
CN109686837A (zh) | 一种高灵敏度霍尔元件的制备方法 | |
JP2007001857A (ja) | 窒化物系化合物層の製造方法、窒化物系化合物基板の製造方法、並びに垂直構造窒化物系半導体発光素子の製造方法 | |
CN104143497A (zh) | GaN外延或GaN衬底的制作方法 | |
US20140051226A1 (en) | Growth of multi-layer group iii-nitride buffers on large-area silicon substrates and other substrates | |
CN102498241A (zh) | 化合物半导体结晶的制造方法、电子器件的制造方法和半导体基板 | |
CN106981423B (zh) | 基于Si衬底外延SiC基GaN HEMT的工艺方法 | |
CN104409593B (zh) | 一种制作氮化物外延层、衬底与器件晶圆的方法 | |
US11211516B2 (en) | Stack-like III-V semiconductor product and production method | |
CN110783177A (zh) | 一种在蓝宝石模板上生长图形化GaN的方法及一种GaN外延片 | |
US10600645B2 (en) | Manufacturing method of gallium nitride substrate | |
KR20060101499A (ko) | 화합물 반도체 기판의 제조 방법 | |
KR20120063716A (ko) | 기판 재사용을 위한 반도체 소자 제조 방법 | |
CN104377301A (zh) | 一种ⅲ-ⅴ族化合物半导体霍尔元件及其制备方法 | |
US20120223367A1 (en) | Method For Fabricating Semiconductor Wafers For The Integration of Silicon Components With Hemts, And Appropriate Semiconductor Layer Arrangement | |
CN110600990B (zh) | 一种基于柔性衬底的GaN基激光器与HEMT的器件转移制备方法 | |
CN106252502A (zh) | 一种霍尔元件及其制备方法 | |
CN102560676B (zh) | 一种使用减薄键合结构进行GaN单晶生长的方法 | |
CN107910403B (zh) | 一种量子阱红外探测器件材料的制备方法 | |
CN111952175B (zh) | 晶体管的凹槽制作方法及晶体管 | |
JP2008258563A (ja) | 半導体装置の製造方法、半導体装置および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20160518 |
|
WD01 | Invention patent application deemed withdrawn after publication |