CN105550150A - 一种具有动态电阻失配调整功能的M-phy驱动电路 - Google Patents

一种具有动态电阻失配调整功能的M-phy驱动电路 Download PDF

Info

Publication number
CN105550150A
CN105550150A CN201511030335.9A CN201511030335A CN105550150A CN 105550150 A CN105550150 A CN 105550150A CN 201511030335 A CN201511030335 A CN 201511030335A CN 105550150 A CN105550150 A CN 105550150A
Authority
CN
China
Prior art keywords
circuit
nmos tube
control signal
pull
balance module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201511030335.9A
Other languages
English (en)
Other versions
CN105550150B (zh
Inventor
张薇薇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ramaxel Technology Shenzhen Co Ltd
Original Assignee
Ramaxel Technology Shenzhen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ramaxel Technology Shenzhen Co Ltd filed Critical Ramaxel Technology Shenzhen Co Ltd
Priority to CN201511030335.9A priority Critical patent/CN105550150B/zh
Publication of CN105550150A publication Critical patent/CN105550150A/zh
Application granted granted Critical
Publication of CN105550150B publication Critical patent/CN105550150B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4086Bus impedance matching, e.g. termination
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Logic Circuits (AREA)
  • Amplifiers (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

本发明公开了一种具有动态电阻失配调整功能的M-phy驱动电路,包括m个主数据驱动模块和n个均衡模块,所述均衡模块采用4个等效电阻相等的NMOS管做上拉下拉管。其特征在于分别在于在均衡模块两个下拉NMOS管分别对地并联具有一定阻值的NMOS管,匹配NMOS管的栅极分别与均衡器控制信号相连。其原理是,在开启均衡器模式时,均衡模块上拉管由于输出电压的变化,其NMOS管上流过的电流变大。通过并联的N管,将多余的电流流出去。从而减小主数据模块由于输出电压变化引起的等效电阻变化带来的影响,实现上下端电阻的匹配。本发明无需增加复杂电路,具有面积小、功耗低、结构简单的特点,可实现共模电平稳定在电源中间。

Description

一种具有动态电阻失配调整功能的M-phy驱动电路
技术领域
本发明涉及一种驱动电路,特别涉及一种具有动态电阻失配调整功能的M-phy驱动电路。
背景技术
M-phy是MIPI定义的一种高速通讯的物理层接口电路规范,随着智能终端设备的迅速发展,高速传输接口的需求愈加迫切。M-phy以其高速、低功耗的特点,正成为主流智能终端设备的物理层标准接口。低功耗的Driver部分是M-phy电路的核心技术之一,传统的驱动driver一般利用PMNOS管和NMOS管中串接电阻实现,但这种方法功耗较大。而基于双NMOS管的driver电路可有效地降低功耗。然而现有技术都没有很好的解决均衡模式下,上下NMOS管的Vgs动态变化引起的电阻失配问题,而电阻失配会引起共模电压的不稳定。共模电压抖动除了增加误码率外,还会向空间辐射电磁波,影响移动设备中的射频信号,所以开发具有动态电阻失配调整功能的driver电路显得尤为重要。
发明内容
针对以上缺陷,本发明目的在于如何实现在均衡模式下,动态调整上下NMOS端的电阻值使其匹配,从而实现共模电压的稳定。
为了解决以上问题本发明提出了一种具有动态电阻失配调整功能的M-phy驱动电路,包括m个主数据驱动模块和n个均衡模块,所述均衡模块采用4个阻值相同的均衡NMOS管结构的电路构成,其特征在于分别在于在均衡模块两个下拉NMOS管分别对地并联具有一定阻值的NMOS管,匹配NMOS管的栅极分别与均衡器控制信号相连。
所述的具有动态电阻失配调整功能的M-phy驱动电路,其特征在于所述均衡模块由均衡NMOS管M0、M1、M2和M3构成,M0和M1的漏端与驱动供电DRV_AVDD相连接,M0的源端与M2的漏端相连,M1的源端与M3的漏端相连,M2和M3的源端接地,M0和M3的栅端接均衡器控制信号dep,M1和M2的栅端接均衡器控制信号den,匹配NMOS管M9与M2并联,M9的栅端与均衡器控制信号den相连,匹配NMOS管M8与M3并联,M8的栅端与均衡器控制信号dep相连。
本发明的电路,通过在现有的均衡器的输出端简单的增加电流分流NMOS管,将部分电流分流到地,下拉等效电阻降低,实现上下端电阻的匹配。本发明无需增加额外的复杂电路模块,具有面积小、功耗低、结构简单的特点,可实现共模电平稳定在电源中间。
附图说明
图1是具有动态电阻失配调整功能的M-phy驱动电路电路结构图;
图2是具有动态电阻失配调整功能的M-phy驱动电路应用拓扑图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1是具有动态电阻失配调整功能的M-phy驱动电路电路结构图;M-phy驱动电路,包括m个主数据驱动模块和n个均衡模块,根据需要对与需要进行均衡处理的主数据驱动模块,配置一个均衡模块,将主数据驱动模块差分数据端口Txp和Txn与均衡模块的差分数据端口Txp和Txn分别相连接,本发明的特点是为了实现共模电平稳定在电源中间,分别在于在均衡模块下拉NMOS管旁并联了一定阻值的NMOS管,用于舒缓均衡模块上过大的电流所带来的电阻不匹配的影响,匹配NMOS管的栅端分别与均衡器控制信号相连。
图2是具有动态电阻失配调整功能的M-phy驱动电路应用拓扑图,DRV_AVDD=0.4v。当不开启均衡模式时,均衡模块emphasis与主数据驱动模块main模块输入相同的信号,此时等效电阻M0=M1=M2=M9=M3=M8=50Ω,其中M9与M2并联,M3与M8并联。假设当均衡器控制信号dop=1,don=0,M4的Vgs=(Vdd-0.3)V,通过调节宽长比将其阻值设置为50Ω。那么Txn=0.3v,Txp=0.1v,共模电压为0.2v。在6db均衡模式下,模块分为12组Maindata和4组Emphasisdata开启,Vdd为dep和dop等数据的最大峰值。其中dep为dop的均衡模块数据。
当dep=0、dop=1,-6dB预加重Txn=0.25v,Txp=0.15v,对于M1而言,Vgs=(Vdd-0.15)V,M4的Vgs=(Vdd-0.25)V。Rm1<50Ω,Rm4<50Ω。
当dep=1、dop=0,-6dB预加重Txn=0.15v,Txp=0.25v,对于M5而言,Vgs=(Vdd-0.25)V,M0的Vgs=(Vdd-0.15)V。Rm5<50Ω,Rm0<50Ω。
由于主要是电流增量发生在均衡模块内,综合考虑后,我们只在均衡模块加入了分流NMOS管。den=1时,M9开始工作。同理,den=0时,M8开始工作。并联NMOS管使得整个下端的NMOS管的电阻降低,实现了与上端电阻的匹配,保证共模电压仍然为200mv范围内。共模电压的稳定可以减少误码率和屏蔽空间辐射的影响。由于只在均衡模块上增加了两个NMOS管,整体电路面积增加很小,功耗也较低。
以上所揭露的仅为本发明一种实施例而已,当然不能以此来限定本之权利范围,本领域普通技术人员可以理解实现上述实施例的全部或部分流程,并依本发明权利要求所作的等同变化,仍属于本发明所涵盖的范围。

Claims (2)

1.一种具有动态电阻失配调整功能的M-phy驱动电路,包括m个主数据驱动模块和n个均衡模块,所述均衡模块采用4个阻值相同的均衡NMOS管结构的电路构成,其特征在于分别在于在均衡模块两个下拉NMOS管分别对地并联具有一定阻值的NMOS管,匹配NMOS管的栅极分别与均衡器控制信号相连。
2.根据权利要求1所述的具有动态电阻失配调整功能的M-phy驱动电路,其特征在于所述均衡模块由均衡NMOS管M0、M1、M2和M3构成,M0和M1的漏端与驱动供电DRV_AVDD相连接,M0的源端与M2的漏端相连,M1的源端与M3的漏端相连,M2和M3的源端接地,M0和M3的栅端接均衡器控制信号dep,M1和M2的栅端接均衡器控制信号den,匹配NMOS管M9与M2并联,M9的栅端与均衡器控制信号den相连,匹配NMOS管M8与M3并联,M8的栅端与均衡器控制信号dep相连。
CN201511030335.9A 2015-12-31 2015-12-31 一种具有动态电阻失配调整功能的M-phy驱动电路 Active CN105550150B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201511030335.9A CN105550150B (zh) 2015-12-31 2015-12-31 一种具有动态电阻失配调整功能的M-phy驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201511030335.9A CN105550150B (zh) 2015-12-31 2015-12-31 一种具有动态电阻失配调整功能的M-phy驱动电路

Publications (2)

Publication Number Publication Date
CN105550150A true CN105550150A (zh) 2016-05-04
CN105550150B CN105550150B (zh) 2018-08-14

Family

ID=55829340

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201511030335.9A Active CN105550150B (zh) 2015-12-31 2015-12-31 一种具有动态电阻失配调整功能的M-phy驱动电路

Country Status (1)

Country Link
CN (1) CN105550150B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108563599A (zh) * 2018-03-22 2018-09-21 深圳忆联信息系统有限公司 一种利用电压差匹配等效电阻的M-phy驱动电路
CN108566193A (zh) * 2018-03-22 2018-09-21 深圳忆联信息系统有限公司 一种利用比较器调整动态电阻的M-phy驱动电路
CN111061664A (zh) * 2018-09-28 2020-04-24 猎速科技股份有限公司 用于电压模态信号发射器的两阶段式前馈均衡器
CN108536628B (zh) * 2017-03-03 2021-09-17 联发科技(新加坡)私人有限公司 阻抗匹配电路与接口电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040075487A1 (en) * 2002-10-09 2004-04-22 Davide Tesi Bandgap voltage generator
US20080133799A1 (en) * 2006-11-28 2008-06-05 Nokia Corporation Control and slow data transmission method for serial interface
CN102104368A (zh) * 2009-12-16 2011-06-22 中国科学院微电子研究所 一种基于频率补偿的均衡器单元
CN103036209A (zh) * 2012-12-04 2013-04-10 嘉兴禾润电子科技有限公司 一种新型的电机驱动芯片中的欠压保护电路
US20130191568A1 (en) * 2012-01-23 2013-07-25 Qualcomm Incorporated Operating m-phy based communications over universal serial bus (usb) interface, and related cables, connectors, systems and methods

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040075487A1 (en) * 2002-10-09 2004-04-22 Davide Tesi Bandgap voltage generator
US20080133799A1 (en) * 2006-11-28 2008-06-05 Nokia Corporation Control and slow data transmission method for serial interface
CN102104368A (zh) * 2009-12-16 2011-06-22 中国科学院微电子研究所 一种基于频率补偿的均衡器单元
US20130191568A1 (en) * 2012-01-23 2013-07-25 Qualcomm Incorporated Operating m-phy based communications over universal serial bus (usb) interface, and related cables, connectors, systems and methods
CN103036209A (zh) * 2012-12-04 2013-04-10 嘉兴禾润电子科技有限公司 一种新型的电机驱动芯片中的欠压保护电路

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108536628B (zh) * 2017-03-03 2021-09-17 联发科技(新加坡)私人有限公司 阻抗匹配电路与接口电路
CN108563599A (zh) * 2018-03-22 2018-09-21 深圳忆联信息系统有限公司 一种利用电压差匹配等效电阻的M-phy驱动电路
CN108566193A (zh) * 2018-03-22 2018-09-21 深圳忆联信息系统有限公司 一种利用比较器调整动态电阻的M-phy驱动电路
CN108566193B (zh) * 2018-03-22 2022-02-18 深圳忆联信息系统有限公司 一种利用比较器调整动态电阻的M-phy驱动电路
CN111061664A (zh) * 2018-09-28 2020-04-24 猎速科技股份有限公司 用于电压模态信号发射器的两阶段式前馈均衡器
CN111061664B (zh) * 2018-09-28 2021-08-27 猎速科技股份有限公司 用于电压模态信号发射器的两阶段式前馈均衡器

Also Published As

Publication number Publication date
CN105550150B (zh) 2018-08-14

Similar Documents

Publication Publication Date Title
TWI740114B (zh) 具有自低電力待機至低頻信號傳輸之快速變換之轉發器
CN104135272B (zh) 节省功耗的预加重lvds驱动电路
TWI511457B (zh) 低壓差分信號驅動電路與數位信號傳輸器
CN105550150A (zh) 一种具有动态电阻失配调整功能的M-phy驱动电路
CN104333524B (zh) 一种高速串行接口发射机
US20080116943A1 (en) True-differential DVI/HDMI line driver
CN100488053C (zh) 一种低压差分信号驱动器电路
CN109783420B (zh) 基于fdsoi工艺的采用相位预加重的高速串行发送器
KR20160127141A (ko) 스큐 정정을 갖는 serdes 전압-모드 드라이버
US20150022243A1 (en) Driver circuit for signal transmission and control method of driver circuit
CN101394377B (zh) 预加重装置和低压差分信号发射器
CN103297036B (zh) 低功耗电流模式逻辑电路
CN103378846B (zh) 一种将逻辑信号转换为低压差分信号的装置
CN103427823A (zh) 低电压差分信号传输驱动器电路
Kim et al. A 5.2-Gb/s low-swing voltage-mode transmitter with an AC-/DC-coupled equalizer and a voltage offset generator
CN103248352B (zh) 低电压差动信号驱动电路以及相容于有线传输的电子装置
CN104300956A (zh) 驱动电路以及控制驱动电路的方法
CN206259962U (zh) 一种低频增益分段可调的线性均衡器
CN105207661A (zh) 一种多点低压差分信号发送器
CN106921382A (zh) 用于通讯接口芯片的驱动器输出调节电路
CN104102264A (zh) 一种连续时间预加重电流模驱动器
CN112394767B (zh) 一种衬底电位可控的低压差分驱动器电路
CN204206140U (zh) 一种具有转换时间控制的mlvds驱动电路
CN108566193B (zh) 一种利用比较器调整动态电阻的M-phy驱动电路
CN105703750B (zh) 一种具有转换时间控制的mlvds驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant