CN105513538A - 有机发光显示设备 - Google Patents
有机发光显示设备 Download PDFInfo
- Publication number
- CN105513538A CN105513538A CN201510624207.0A CN201510624207A CN105513538A CN 105513538 A CN105513538 A CN 105513538A CN 201510624207 A CN201510624207 A CN 201510624207A CN 105513538 A CN105513538 A CN 105513538A
- Authority
- CN
- China
- Prior art keywords
- transistor
- voltage
- line
- auxiliary
- kth
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0413—Details of dummy pixels or dummy lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0876—Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
- G09G2310/0256—Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0278—Details of driving circuits arranged to drive both scan and data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/10—Dealing with defective pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/16—Calculation or use of calculated indices related to luminance levels in display data
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明涉及一种有机发光显示设备。有机发光显示设备包括:数据线和辅助数据线;与数据线和辅助数据线相交的扫描线和发光控制线;包括在数据线、扫描线和发光控制线的相交区域处形成的显示像素的显示区;包括在辅助数据线、扫描线和发光控制线的相交区域处形成的辅助像素的非显示区;和连接至辅助像素的辅助线。每个辅助像素可以包括:辅助像素驱动器,配置为将驱动电流提供至辅助线的对应辅助线;和辅助晶体管,连接至辅助线中的对应辅助线和第一电源电压线,配置为响应于控制信号从第一电源电压线传送第一电源电压。
Description
相关申请的交叉引用
本申请要求于2014年10月10日在韩国知识产权局提交的第10-2014-0136617号韩国专利申请的优先权及权益,该申请的内容通过整体引用并入本文。
技术领域
本发明的实施方式涉及有机发光显示设备。
背景技术
随信息技术的发展,对于显示图像的各种形式的显示设备的需要正在增加。最近,已经使用各种类型的平板显示器,例如液晶显示器、等离子体显示板、或有机发光显示设备。
这些平板显示器中的有机发光显示设备包括显示面板、数据驱动器和扫描驱动器。显示面板包括数据线、扫描线、和在数据线和扫描线之间的相交区域处以矩阵格式设置的多个像素。数据驱动器将数据电压提供至数据线。扫描驱动器将扫描信号提供至扫描线。另外,显示面板还可以包括提供多个电源电压的电源。当扫描信号被提供时,响应于通过数据线提供的数据电压,根据从多个电源电压中的第一电源电压流至有机发光二极管的电流量,使用多个晶体管,来使每个像素以预定亮度发光。
但是,在有机发光显示设备的制造过程期间,可能在像素的晶体管中产生缺陷。该缺陷可能使有机发光显示设备的产量降低。为了避免产量降低,第10-0666639号韩国授权专利公开了一种修复方法,其通过在有机发光显示设备中形成辅助像素并且将有缺陷的像素连接至辅助像素之一来修复有缺陷的像素。
根据上述修复方法,有缺陷的像素的晶体管与有机发光显示设备分离,并且辅助像素的晶体管通过使用辅助线连接至有缺陷的像素的有机发光二极管的阳极电极。因此,有缺陷的像素的有机发光二极管可通过驱动辅助像素的晶体管而发光。
但是,寄生电容可能形成在辅助线和有机发光二极管的阳极电极之间,并且边缘电容可能形成在辅助线和相邻扫描线之间。因此,辅助线的电压可能因为寄生电容和边缘电容而变化。因此,被修复像素的有机发光二极管可能错误地发光。
发明内容
本发明的一个或多个实施方式的方面在于提供一种有机发光显示设备,其能够防止(或保护)被修复像素的有机发光二极管错误地发光。
本发明的示例性实施方式提供一种有机发光显示设备,包括:数据线和辅助数据线;与数据线和辅助数据线相交的扫描线和发光控制线;包括在数据线、扫描线和发光控制线的相交区域处形成的显示像素的显示区;包括在辅助数据线、扫描线和发光控制线的相交区域处形成的辅助像素的非显示区;和连接至辅助像素的辅助线。每个辅助像素可以包括:辅助像素驱动器,配置为将驱动电流提供至辅助线的对应辅助线;和A晶体管(或辅助晶体管),连接至辅助线中的对应辅助线和第一电源电压线,辅助晶体管配置为响应于控制信号从第一电源电压线传送第一电源电压。
辅助线中所述对应辅助线可以连接至辅助像素中第p排的辅助像素,并且与显示像素中第p排的显示像素相交,其中p是正整数。
辅助线中的对应辅助线可以连接至第p排的显示像素的一个。
第p排的辅助像素和第p排的显示像素可以连接至扫描线中的第k-1扫描线和第k扫描线、以及发光控制线中的第k发光控制线,其中k是等于或大于2的正整数。
辅助晶体管的控制电极可以连接至发光级的下拉控制节点,该发光级连接至发光控制线中的第k+α发光控制线,其中α是正整数。
第p排的辅助像素还可以可以包括反相器,该反相器连接至发光控制线中的第k+α发光控制线和辅助晶体管的控制电极,该反相器配置为使提供至第k+α发光控制线的发光控制信号反相以及将经过反相的发光控制信号提供辅助晶体管的控制电极。
第p排的辅助像素可以包括:连接至辅助晶体管的控制电极和连接至与栅极关断电压源连接的栅极关断电压线的B晶体管(辅助控制晶体管)、和连接至辅助晶体管的控制电极和连接至与栅极导通电压源连接的栅极导通电压线的电阻,并且辅助控制晶体管的控制电极连接至发光控制线中的第k+α发光控制线。
所述有机发光显示设备还可以包括:配置为将扫描信号提供至扫描线的扫描驱动器、配置为将发光控制信号提供至发光控制线的发光驱动器、配置为将数据电压提供至数据线的第一数据驱动器、和配置为将辅助数据电压提供至辅助数据线的第二数据驱动器,其中与提供至第p排的显示像素的数据电压同步地,第二数据驱动器配置为将辅助数据电压的一个提供至第p排的辅助像素。
第二数据驱动器可以包括:辅助数据计算单元,配置为将与显示像素中的被修复像素的坐标值对应的数字视频数据计算为辅助数据;存储器,配置为存储辅助数据,并且在每个预定周期以初始化数据更新所存储的辅助数据;以及辅助数据电压转换单元,配置为从存储器接收辅助数据或初始化数据、将辅助数据或初始化数据转换成辅助数据电压、并且输出辅助数据电压。
辅助像素驱动器可以包括:第一晶体管,配置为响应于第一晶体管的控制电极的电压来控制辅助像素驱动器的驱动电流;第二晶体管,连接至辅助数据线的一个和第一晶体管的第一电极;第三晶体管,连接至第一晶体管的控制电极和第一晶体管的第二电极;第四晶体管,连接至第一晶体管的控制电极和与第二电源电压源连接的第二电源电压线;第五晶体管,连接至第一晶体管的第一电极和与第三电源电压源连接的第三电源电压线;第六晶体管,连接至第一晶体管的第二电极和辅助线中的对应辅助线;第七晶体管,连接至辅助线中的对应辅助线和第三电源电压线;和存储电容器,连接至第一晶体管的控制电极和第三电源电压线,其中第二和第三晶体管的控制电极连接至第k扫描线,第四和第七晶体管的控制电极连接至第k-1扫描线,以及第五和第六晶体管的控制电极连接至第k发光控制线。
辅助线中的对应辅助线可以连接至辅助像素中的第p+β排中的辅助像素,并且与显示像素中的第p排的显示像素相交,其中p和β是正整数。
辅助线中的对应辅助线可以连接至第p排的显示像素中的显示像素。
第p排的显示像素可以连接至扫描线中的第k-1扫描线、扫描线中的第k扫描线、和发光控制线中的第k发光控制线,其中k是等于或大于2的正整数,并且第p+β排中的辅助像素可以连接至扫描线中的第k+β-1扫描线、扫描线中的第k+β扫描线、和发光控制线中的第k+β发光控制线。
辅助晶体管的控制电极可以连接至扫描线中的第k+β扫描线。
有机发光显示设备还可以包括配置为将扫描信号提供至扫描线的扫描驱动器、配置为将发光控制信号提供至发光控制线的发光驱动器、配置为将数据电压提供至数据线的第一数据驱动器、和配置为将辅助数据电压提供至辅助数据线的第二数据驱动器,其中与提供至显示像素中的第k+β排中的显示像素的数据电压同步地,第二数据驱动器配置为将辅助数据电压提供至辅助像素中的第k排中的辅助像素。
第二数据驱动器可以包括:辅助数据计算单元,配置为将与显示像素中的被修复像素的坐标值对应的数字视频数据计算为辅助数据;存储器,配置为存储辅助数据并且配置为在每个预定周期以初始化数据更新存储的辅助数据;以及辅助数据电压转换单元,配置为:从存储器接收辅助数据或初始化数据、将辅助数据或初始化数据转换成辅助数据电压、以及通过将辅助数据电压延迟β个水平周期来输出辅助数据电压。
辅助像素驱动器可以包括:第一晶体管,配置为响应于第一晶体管的控制电极的电压来控制辅助像素驱动器的驱动电流;第二晶体管,连接至辅助数据线的一个和第一晶体管的第一电极;第三晶体管,连接至第一晶体管的控制电极和第一晶体管的第二电极;第四晶体管,连接至第一晶体管的控制电极和与第二电源电压源连接的第二电源电压线;第五晶体管,连接至第一晶体管的第一电极和与第三电源电压源连接的第三电源电压线;第六晶体管,连接至第一晶体管的第二电极和辅助线中的对应辅助线;第七晶体管,连接至辅助线中的对应辅助线和第二电源电压线;和存储电容器,连接至第一晶体管的控制电极和第三电源电压线,其中第二和第三晶体管的控制电极连接至扫描线中的第k+β扫描线,第四和第七晶体管的控制电极连接至扫描线中的第k+β-1扫描线,以及第五和第六晶体管的控制电极连接至发光控制线中的第k+β发光控制线。
辅助像素驱动器可以包括:第一晶体管,配置为响应于第一晶体管的控制电极的电压来控制辅助像素驱动器的驱动电流;第二晶体管,连接至辅助数据线的一个和第一晶体管的第一电极;第三晶体管,连接至第一晶体管的控制电极和第一晶体管的第二电极;第四晶体管,连接至第一晶体管的控制电极和第一电源电压线;第五晶体管,连接至第一晶体管的第一电极和与第三电源电压源连接的第三电源电压线;第六晶体管,连接至第一晶体管的第二电极和辅助线中的对应辅助线;和存储电容器,连接至第一晶体管的控制电极和第三电源电压线,其中第二和第三晶体管的控制电极连接至扫描线中的第k+β扫描线,第四晶体管的控制电极连接至扫描线中的第k+β-1扫描线,并且第五和第六晶体管的控制电极连接至发光控制线中的第k+β发光控制线。
每个显示像素可以包括:有机发光二极管;和包括多个晶体管且配置为将显示像素驱动电流提供至有机发光二极管的显示像素驱动器,其中显示像素驱动器可以包括:第一晶体管,响应于第一晶体管的控制电极的电压来控制显示像素驱动电流;第二晶体管,连接至数据线的一个和第一晶体管的第一电极;第三晶体管,连接至第一晶体管的控制电极和第一晶体管的第二电极;第四晶体管,连接至第一晶体管的控制电极和与第二电源电压源连接的第二电源电压线;第五晶体管,连接至第一晶体管的第一电极和与第三电源电压源连接的第三电源电压线;第六晶体管,连接至第一晶体管的第二电极和有机发光二极管的阳极电极;第七晶体管,连接至有机发光二极管的阳极电极和第二电源电压线;和存储电容器,连接至第一晶体管的控制电极和第三电源电压线。
有机发光显示设备可以配置为将第一电源电压提供为对于一个帧周期具有三角形波的电压。
附图说明
下面将更充分地描述下面如附图所示的示例性实施方式;但是,这些示例性实施方式可以不同的形式实施,并且不应该理解为受限于本文中所描述的实施方式。相反地,为了使本公开全面且完整而提供这些实施方式,并且这些实施方式将充分地向本领域的技术人员传达示例性实施方式的范围。
在附图中,为了图示清楚起见,可能放大了尺寸。应当理解,当元件被称为在两个元件“之间”时,其可以是这两个元件之间唯一的元件,或者也可存在一个或多个插入的元件。应当理解,当元件被称为在另一元件“上”、“连接至”另一元件、“耦接至”另一元件或“邻近”另一元件时,其可能直接在另一元件上、直接连接至另一元件、直接耦接至另一元件或直接接近另一元件,或者可能存在一个或多个插入的元件。当元件被称为“直接”在另一元件“上”、“直接连接至”另一元件、“直接耦接至”另一元件、或“紧邻”另一元件时,没有插入的元件存在。在整个说明书中,相似的附图标记表示相似的元件。
图1是示出根据本发明的示例性实施方式的有机发光显示设备的图。
图2是示出根据本发明的示例性实施方式的显示像素、辅助像素、辅助线、辅助数据线和第二数据驱动器的详细框图。
图3是示出图2的第二数据驱动器的驱动方法的流程图。
图4A和图4B是示出从图2的第一数据驱动器输出的数据电压和从图2的第二数据驱动器的辅助数据电压转换单元输出的辅助数据电压的图。
图5是根据本发明的示例性实施方式的显示像素和辅助像素的详细电路图。
图6是示出图5的输出第k+α发光控制信号的扫描驱动器的第k+α发光级的示例的电路图。
图7是提供至图5所示的显示像素和辅助像素的信号、A晶体管(或辅助晶体管)的控制电极的电压和辅助线的电压的波形图。
图8是示出根据本发明的另一示例性实施方式的显示像素和辅助像素的详细电路图。
图9是提供至图8所示的显示像素和辅助像素的信号、放电晶体管的控制电极的电压、和辅助线的电压的波形图。
图10是示出根据本发明的另一示例性实施方式的显示像素和辅助像素的详细电路图。
图11是示出根据本发明的另一示例性实施方式的显示像素、辅助像素、辅助线、辅助数据线和第二数据驱动器的详细框图。
图12A和图12B是示出从图11的第一数据驱动器输出的数据电压和从图11中所示的第二数据驱动器的辅助数据电压转换单元输出的辅助数据电压的示例性视图。
图13是根据本发明的另一示例性实施方式的显示像素和辅助像素的详细电路图。
图14是提供至图13所示的显示像素和辅助像素的信号、放电晶体管的控制电极的电压、和辅助线的电压的波形图。
图15是根据本发明的另一示例性实施方式的显示像素和辅助像素的详细电路图。
图16是提供至图15的显示像素和辅助像素的信号、放电晶体管的控制电极的电压和辅助线的电压的波形图。
图17是提供至第一电源电压线的第一电源电压、提供至第四电源电压线的第四电源电压、和垂直同步信号的波形图。
图18是示出根据本发明的示例性实施方式的提供第一电源电压的方法的流程图。
图19是示出具有第一和第二三角形波的第一电源电压的示例性视图。
具体实施方式
现在将参考附图在下文中更充分地描述示例性实施方式。在整个说明书中,相似的附图标记表示相似的元件。在下面的描述中,当有关的已知功能或结构的详细描述被确定为使本发明的实施方式的要点不必要地模糊时,将不提供该详细描述。应当注意,为了便于撰写本说明书,在以下描述中使用的组成元素的名称被简单地选择,但是这些名称可能与实际产品的部件的名称不同。如本文中所使用的,术语“使用(use)”、“使用(using)”和“被使用(used)”可以被认为分别与术语“利用(utilize)”、“利用(utilizing)”和“被利用(utilized)”同义。此外,当描述本发明构思的实施方式时使用“可以”是指“本发明的一个或多个实施方式”。另外,术语“示例性”意指示例或实例。
图1是示出根据本发明的示例性实施方式的有机发光显示设备的框图。参照图1,根据本发明的示例性实施方式的有机发光显示设备包括显示面板10、扫描驱动器20、第一数据驱动器30、第二数据驱动器40、时序控制器50和电源60。
在显示面板10中形成有:数据线D1至Dm,其中m是等于或大于2的正整数;辅助数据线RDL1和RDL2;扫描线S1至Sn+1,其中n是等于或大于2的正整数;以及发光控制线E1至En。数据线D1至Dm和辅助数据线RDL1和RDL2可以彼此并联地形成。辅助数据线RDL1和RDL2可以形成在数据线D1至Dm的外部的两侧处。例如,如图2所示,第一辅助数据线RDL1可以形成在数据线D1至Dm的外部的一侧处,并且第二辅助数据线RDL2可以形成在数据线D1至Dm的外部的另一侧处。数据线D1至Dm和扫描线S1至Sn+1可以彼此相交。辅助数据线RDL1和RDL2和扫描线S1至Sn+1可以彼此相交。扫描线S1至Sn+1和发光控制线E1至En可以彼此并联地形成。
显示面板10包括显示区DA和非显示区NDA。用于显示图像的显示像素DP形成在显示区DA中。非显示区NDA是指除显示区DA之外的显示面板10的整个区域。非显示区NDA可以包括第一和第二辅助像素区RPA1和RPA2,其中辅助像素RP形成为修复显示像素DP。连接到第一辅助数据线RDL1的辅助像素RP可以形成在第一辅助像素区RPA1中。连接到第二辅助数据线RDL2的辅助像素RP可以形成在第二辅助像素区RPA2中。
在显示区DA中,显示像素DP可以设置成在数据线D1至Dm和扫描线S1至Sn+1之间的相交区域处的矩阵格式。每个显示像素DP可以连接至数据线中的一个、扫描线中的两个、和发光控制线中的一个。
辅助像素RP可以设置在分别在辅助像素区RPA1和RPA2中的辅助数据线RDL1和RDL2与扫描线S1至Sn+1之间的相交区域处。辅助像素RP形成为修复其中在显示面板10的制造过程中产生缺陷的显示像素DP。每个辅助像素RP可以连接至辅助数据线中的一个、扫描线中的两个、发光控制线中的一个和辅助线RL中的一个。辅助线RL连接至辅助像素RP并且从辅助像素RP延伸至显示区DA,以与显示像素DP相交。
当在显示像素DP中发生缺陷时,显示像素DP通过激光短路处理连接至辅助线RL。因此,辅助像素RP通过辅助线RL连接至其中发生缺陷的显示像素DP,以便可以使用辅助像素RP修复显示像素DP。以下,为了方便描述,因缺陷而被修复的显示像素DP被称为被修复像素。
下面参照图2描述根据本发明的示例性实施方式的显示面板10的显示像素DP和辅助像素RP。
另外,多个电源电压线可以形成在显示面板10中,以将多个电源电压提供给显示像素DP和辅助像素RP。在图1中,为了便于说明,没有示出多个电源电压线。
扫描驱动器20可以包括扫描信号输出单元和发光控制信号输出单元。扫描信号输出单元将扫描信号输出至扫描线S1至Sn+1。发光控制信号输出单元将发光控制信号输出至发光控制线E1至En。扫描信号输出单元从时序控制器50接收扫描时序控制信号SCS,并且响应于扫描时序控制信号SCS将扫描信号输出至扫描线S1至Sn+1。发光控制信号输出单元从时序控制器50接收发光时序控制信号ECS,并且响应于发光时序控制信号ECS将发光控制信号输出至发光控制线E1至En。
可以以像素(ASG)方案或(GIP)方案通过非晶硅栅极在显示面板10的非显示区NDA中形成扫描信号输出单元和发光控制信号输出单元。扫描信号输出单元和发光控制信号输出单元中的每个可以包括级联的扫描级。扫描级可以顺序地输出扫描信号至扫描线S1至Sn+1,并且发光级可以顺序地输出发光控制信号至发光控制线E1至En。下面参照图6详细地描述发光级。
第一数据驱动器30可以包括至少一个源极驱动IC。源极驱动IC从时序控制器50接收数字视频数据DATA和源极时序控制信号DCS。响应于源极时序控制信号DCS,源极驱动IC将数字视频数据DATA转换成数据电压。源极驱动IC与扫描信号同步,并且提供数据电压至数据线D1至Dm。因此,数据电压提供至被提供有扫描信号的显示像素DP。
第二数据驱动器40从时序控制器50接收修复控制信号RCS、数字视频数据DATA、和被修复像素的坐标数据CD。第二数据驱动器40通过使用修复控制信号RCS、数字视频数据DATA和被修复像素的坐标数据CD来产生辅助数据电压。第二数据驱动器40与扫描信号同步,并且提供辅助数据电压至辅助数据线RDL1和RDL2。因此,辅助数据电压提供至被提供有扫描信号的辅助像素RP。
为了修复有缺陷的像素以形成被修复像素,第二数据驱动器40提供与将提供至被修复像素的数据电压相同的辅助数据电压至与被修复像素连接的辅助像素RP。下面参照图2、图3、图4A和图4B描述提供辅助数据电压的第二数据驱动器40。
时序控制器50从外部设备接收数字视频数据DATA和时序信号(未示出)。时序控制器50产生时序控制信号,以基于时序信号(未示出)控制扫描驱动器20和第一数据驱动器30。时序控制信号包括控制扫描驱动器20的扫描信号输出单元的操作和时序的扫描时序控制信号SCS、控制扫描驱动器20的发光控制信号输出单元的操作和时序的发光时序控制信号ECS、和控制第一数据驱动器30的操作和时序的数据时序控制信号DCS。时序控制器50输出扫描时序控制信号SCS和发光时序控制信号ECS至扫描驱动器20,并且输出数据时序控制信号DCS和数字视频数据DATA至第一数据驱动器30。
另外,时序控制器50产生修复控制信号RCS和被修复像素的坐标数据CD。修复控制信号RCS指示是否存在被修复像素。例如,当被修复像素存在时,修复控制信号RCS可以产生为第一逻辑电平电压,否则修复控制信号RCS可以产生为第二逻辑电平电压。被修复像素的坐标数据CD是指被修复像素的坐标值。被修复像素的坐标数据CD可以存储在时序控制器50的存储器中。时序控制器50输出修复控制信号RCS、被修复像素的坐标数据CD和数字视频数据DATA至第二数据驱动器40。
电源60可以提供多个电源电压至多个电源电压线。如图1所示,电源60可提供第一电源电压VIN1、第二电源电压VIN2、第三电源电压VDD和第四电源电压VSS分别至第一至第四电源电压线(未示出)。在图1中,为了便于说明,没有示出第一至第四电源电压线。但是,下面参照图2和5详细地描述第一至第四电源电压线。另外,电源60可以提供栅极关断电压至栅极关断电压线以及提供栅极导通电压至栅极导通电压线。下面参照图7详细地描述栅极关断电压和栅极导通电压。
图2是示出根据本发明的示例性实施方式的显示像素、辅助像素、辅助线、辅助数据线和第二数据驱动器的详细框图。在图2,为了便于说明,示出了显示面板10的显示像素DP、辅助像素RP、辅助线RL、辅助数据线RDL1和RDL2和第二数据驱动器40。
参照图2,每个显示像素DP包括显示像素驱动器110和有机发光二极管OLED。有机发光二极管OLED根据显示像素驱动器110的驱动电流以预定亮度进行发光。有机发光二极管OLED的阳极电极可以连接至显示像素驱动器110,有机发光二极管OLED的阴极电极可以耦接至提供有第四电源电压VSS的第四电源电压线VSSL。第四电源电压VSS可以是低电势电源电压。如同本文中描述的其他电源电压和电源电压线,由于第四电源电压线VSSL连接至相应的电源电压源(例如第四电源电压源),第四电源电压VSS可以提供至第四电源电压线VSSL。下面参照图5详细地描述显示像素驱动器110。
每个辅助像素RP包括辅助像素驱动器210和A晶体管(或辅助晶体管)DT。辅助像素驱动器210和A晶体管DT连接至辅助线RL。辅助像素驱动器210提供驱动电流至辅助线RL。A晶体管DT将辅助线RL放电至第一电源电压VIN1。A晶体管DT可以连接至辅助线RL和提供有第一电源电压VIN1的第一电源电压线VINL1。A晶体管DT的控制电极可以连接至各种信号线,下面参照图5、8、10、13和15进行描述。
辅助线RL连接至辅助像素RP并且从辅助像素RP延伸至显示区DA,以与显示像素DP相交。例如,如图2所示,辅助线RL可以在第p排(其中p是满足1≤p≤n的正整数)连接至辅助像素RP,并且在第p排与显示像素DP相交。另外,如图2所示,辅助线RL可以与显示像素DP的有机发光二极管OLED的阳极电极相交。
辅助线RL可以连接至在显示区DA中的显示像素DP的一个。连接至辅助线RL的显示像素DP对应于将被修复的有缺陷的像素。在图2中,连接至辅助线RL的显示像素DP定义为被修复像素RDP1/RDP2。更具体地,辅助线RL可以连接至被修复像素RDP1/RDP2的有机发光二极管OLED的阳极电极。显示像素驱动器110和被修复像素RDP1/RDP2的有机发光二极管OLED彼此分离。
第一辅助像素区RPA1中的辅助像素RP连接至第一辅助数据线RDL1。第二辅助像素区RPA2中的辅助像素RP连接至第二辅助数据线RDL2。显示区DA中的显示像素DP连接至数据线D1至Dm。但是,在图2中,为了便于说明,没有示出数据线D1至Dm。
第二数据驱动器40包括辅助数据输出单元(或修复数据计算单元)41、辅助数据转换单元(或修复数据转换单元)42、存储器43和辅助数据电压转换单元(或修复数据电压转换单元)44。参照图2和图3描述第二数据驱动器40的驱动方法。
图3是示出图2的第二数据驱动器的驱动方法的流程图。参照图3,第二数据驱动器的驱动方法包括步骤S101至S106。
首先,辅助数据输出单元41从时序控制器50接收修复控制信号RCS、数字视频数据DATA和被修复像素RDP1/RDP2的坐标数据CD。当具有第一逻辑电平电压的修复控制信号RCS输入时,辅助数据输出单元41计算辅助数据RD,并且当具有第二逻辑电平电压的修复控制信号RCS输入时,辅助数据输出单元41不计算辅助数据RD。换句话说,当具有第一逻辑电平电压的修复控制信号RCS输入时,响应于被修复像素的坐标数据CD,辅助数据输出单元41根据数字视频数据DATA计算辅助数据RD。
辅助数据输出单元41可以将与被修复像素RDP1/RDP2的坐标值对应的数字视频数据DATA计算为辅助数据RD。例如,当如图2所示第一被修复像素RDP1处于第二排和第二列时,第一被修复像素RDP1可以具有(2,2)的坐标值。但是,在图2中仅示出显示区DA的排和列。另外,当n个显示像素DP设置在列方向(Y轴方向)时,第二被修复像素RDP2位于第n-1排和第二列。因此,第二被修复像素RDP2具有(n-1,2)的坐标值。
辅助数据输出单元41可以将与坐标值(2,2)对应的数字视频数据DATA计算为将提供至与第一被修复像素RDP1连接的辅助像素RP的辅助数据RD,并且将与坐标值(n-1,2)对应的数字视频数据DATA计算为提供至与第二被修复像素RDP2连接的辅助像素RP的辅助数据RD。辅助数据输出单元41将辅助数据RD输出至辅助数据转换单元42。(步骤S101、S102和S103)
第二,辅助数据转换单元42从辅助数据输出单元41接收辅助数据RD。被修复像素RDP1/RDP2通过辅助线RL从辅助像素RP接收辅助数据电压。因此,辅助数据转换单元42考虑到辅助线RL的导线电阻和辅助线RL的寄生电容通过增加预定数据至辅助数据RD来转换辅助数据RD。辅助数据转换单元42输出经过转换的辅助数据RD'至存储器43。
辅助数据转换单元42可以被移除。在这个示例中,辅助数据输出单元41输出辅助数据RD至存储器43。(步骤S104)
第三,存储器43从辅助数据转换单元42接收经过转换的辅助数据RD'和存储经过转换的辅助数据RD'。当辅助数据转换单元42被移除时,存储器43从辅助数据输出单元41接收辅助数据RD和存储辅助数据RD。
存储器43可以被设置为在每个预定周期中以初始化数据进行更新。更具体地,存储器43可以从时序控制器50接收指示预定周期的信号。指示预定周期的信号可以是其中对于每个帧周期产生脉冲的垂直同步信号vsync、或者可以是其中对于每个水平周期产生脉冲的水平同步信号hsync。一个帧周期是指数据电压提供至全部显示像素DP的周期。水平周期是指数据电压提供至一排中的显示像素DP的周期。当指示预定周期的信号是垂直同步信号vsync时,存储器43可以在每个帧周期以初始化数据进行更新。当指示预定周期的信号是水平同步信号hsync时,存储器43可以在每个水平周期以初始化数据进行更新。存储器43可以实施为寄存器。存储器43输出数据DD至辅助数据电压转换单元44。(步骤S105)
第四,辅助数据电压转换单元44接收存储在存储器43中的数据DD并且将数据DD转换成辅助数据电压。辅助数据电压转换单元44与扫描信号同步,并且提供辅助数据电压至辅助数据线RDL1和RDL2。因此,提供至辅助数据线RDL1和RDL2的辅助数据电压与提供至数据线D1至Dm的数据电压同步地被提供。换句话说,提供至第p排中的辅助像素RP的辅助数据电压与提供至第p排中的显示像素DP的数据电压同步地被提供。(步骤S106)
如上所述,根据本发明的示例性实施方式,与被修复像素RDP1/RDP2的坐标值对应的数字视频数据DATA计算为辅助数据RD。因此,根据本发明的示例性实施方式,与将提供至被修复像素RDP1/RDP2的数据电压相同的辅助数据电压可以被提供至与被修复像素RDP1/RDP2连接的辅助像素RP。
图4A是示出从图2的第一数据驱动器输出的数据电压和从第二数据驱动器的辅助数据电压转换单元输出的辅助数据电压的示例性图。图4A示出垂直同步信号vsync、提供至第i数据线Di(其中i是满足1≤i≤m的正整数)的数据电压DVi、和从辅助数据电压转换单元44输出的辅助数据电压RDV。
参照图4A,一个帧周期(1帧)包括有效周期AP和空白周期BP。对于有效周期AP,数据电压提供至显示像素DP。空白周期BP是暂停周期。垂直同步信号vsync在每个帧周期产生脉冲。输出到第i数据线Di的数据电压DVi可以包括第一至第n数据电压DV1至DVn。如图2所示,提供至辅助像素RP的辅助数据电压RDV可以与提供至第p排中的显示像素DP的数据电压同步地被提供。
如图2所示,第一被修复像素RDP1可以位于第二排,第二被修复像素RDP2可以位于第n-1排。如图4A所示,根据存储器43中的数据,与数据电压DV2提供至和第二排中的显示像素DP连接的第i数据线Di的周期同步地,可以将第一辅助数据电压RDV1提供至辅助数据线RDL1/RDL2。另外,如图4A所示,根据存储器43中的数据,与数据电压DVn-1提供至和第n-1排中的显示像素DP连接的第i数据线Di的周期同步地,可以将第二辅助数据电压RDV2提供至辅助数据线RDL1/RDL2。
当指示预定周期的信号是垂直同步信号vsync时,存储器43在每个帧周期以初始化数据BD进行更新。因此,如图4A所示,对于从数据电压DV2提供至第二排中的显示像素DP之时至数据电压DVn-2提供至第n-2排中的显示像素DP之时的周期,辅助数据电压转换单元44可以从存储器43接收第一辅助数据RD1。随后,辅助数据电压转换单元44可以将输入的第一辅助数据RD1转换成第一辅助数据电压RDV1,并且输出第一辅助数据电压RDV1至辅助数据线RDL1/RDL2。
另外,如图4A所示,对于从数据电压DVn-1提供至第n-1排中的显示像素DP之时至数据电压DVn提供至第n排中的显示像素DP之时的周期,辅助数据电压转换单元44可以从存储器43接收第二辅助数据RD2,辅助数据电压转换单元44可以将第二辅助数据RD2转换成第二辅助数据电压RDV2,以及将第二辅助数据电压RDV2输出到辅助数据线RDL1/RDL2。此外,如图4A所示,对于数据电压DV1提供至第一排中的显示像素DP的周期,辅助数据电压转换单元44可以从存储器43接收初始化数据BD,辅助数据电压转换单元44可以将输入初始化数据BD转换成初始化数据电压BDV,以及将初始化数据电压BDV输出到辅助数据线RDL1/RDL2。
因此,如以上参照图4A描述的,与提供至数据线D1至Dm的数据电压同步地,可以提供每个辅助数据电压RDV,该每个辅助数据电压RDV被提供至辅助数据线RDL1和RDL2。
图4B是示出从图2的第一数据驱动器输出的数据电压和从第二数据驱动器的辅助数据电压转换单元输出的辅助数据电压的示例性图。图4B示出水平同步信号hsync、输出到第i数据线Di的数据电压DVi和从辅助数据电压转换单元44输出的辅助数据电压RDV。
参照图4B,一个帧周期(1帧)包括提供数据电压的有效周期AP和作为暂停周期的空白周期BP。水平同步信号hsync在每个水平周期1H产生脉冲。输出到第i数据线Di的数据电压DVi可以包括第一至第n数据电压DV1至DVn。如图2所示,提供至第p排中的辅助像素RP的辅助数据电压RDV可以与提供至第p排中的显示像素DP的数据电压同步地被提供。
如图2所示,第一被修复像素RDP1可以位于第二排,第二被修复像素RDP2可以位于第n-1排。在这个示例中,如图4B所示,根据存储器43中的数据,与数据电压DV2提供至和第二排中的显示像素DP连接的第i数据线Di的周期同步地,可以将第一辅助数据电压RDV1提供至辅助数据线RDL1/RDL2。另外,如图4B所示,根据存储器43中的数据,与数据电压DVn-1提供至和第n-1排中的显示像素DP连接的第i数据线Di的周期同步地,可以将第二辅助数据电压RDV2提供至辅助数据线RDL1/RDL2。
当指示预定周期的信号是水平同步信号hsync时,存储器43在每个水平周期1H以初始化数据BD进行更新。因此,如图4B所示,对于数据电压DV2提供至第二排中的显示像素DP的周期,辅助数据电压转换单元44可以从存储器43接收第一辅助数据RD1,辅助数据电压转换单元44可以将第一辅助数据RD1转换成第一辅助数据电压RDV1,以及将第一辅助数据电压RDV1输出到辅助数据线RDL1/RDL2。
另外,如图4B所示,对于数据电压DVn-1提供至第n-1排中的显示像素DP的周期,辅助数据电压转换单元44可以从存储器43接收第二辅助数据RD2,辅助数据电压转换单元44可以将第二辅助数据RD2转换成第二辅助数据电压RDV2,以及将第二辅助数据电压RDV2输出到辅助数据线RDL1/RDL2。此外,如图4B所示,对于除了数据电压DV2提供至第二排中的显示像素DP的周期和数据电压DVn-1提供至第n-1排中的显示像素DP的周期之外的周期,辅助数据电压转换单元44可以从存储器43接收初始化数据BD,辅助数据电压转换单元44可以将输入初始化数据BD转换成初始化数据电压BDV,以及将初始化数据电压BDV输出到辅助数据线RDL1/RDL2。
因此,如图4B所示,与提供至数据线D1至Dm的数据电压同步地,可以提供每个辅助数据电压RDV,该每个辅助数据电压RDV被提供至辅助数据线RDL1和RDL2。
另外,如参照图4B描述的,初始化数据电压BDV可以提供至未连接至被修复像素RDP1和RDP2的辅助像素RP。因此,根据本发明的示例性实施方式,可以防止(或保护)显示区DA中的显示像素DP受到连接至辅助像素RP的辅助线的电压变化的影响,其中上述辅助像素RP不连接至被修复像素RDP1和RDP2。换句话说,可以防止(或保护)辅助线RL的电压因以下驱动电流而变化,该驱动电流在辅助数据电压RDV提供至辅助像素RP时可以提供至辅助线RL。
图5是示出根据本发明的示例性实施方式的显示像素和辅助像素的详细电路图。为了便于说明,图5示出第k-1和第k扫描线Sk-1和Sk(其中k是满足2≤k≤n的正整数)、第一辅助数据线RDL1、第一和第j数据线D1和Dj(其中j是满足2≤j≤m的正整数)、第k发光控制线Ek、和与第k+α发光控制线Ek+α相关的节点控制电路下拉控制节点STAk+α_QB。此外,为了便于说明,图5示出连接至第一辅助数据线RDL1的第一辅助像素RP1、连接至第一数据线D1的第一显示像素DP1、和连接至第j数据线Dj的第j显示像素DPj。在图5中,举例示出:在制造过程期间在第一显示像素DP1中不产生缺陷,以及在制造过程期间在第j显示像素DPj中产生缺陷并且该缺陷被修复。下面参照图5详细地描述第一辅助像素RP1、第一显示像素DP1、和第j显示像素DPj。
参照图5,第一辅助像素RP1通过辅助线RL连接至第j显示像素DPj。辅助线RL可以连接至第一辅助像素RP1,并且从第一辅助像素RP1延伸至显示区DA,以与显示像素DP1和DPj相交。更具体地,如图5所示,辅助线RL可以与显示像素DP1和DPj的有机发光二极管OLED的阳极电极相交。
辅助线RL可以连接至第j显示像素DPj的有机发光二极管OLED。在这个示例中,显示像素驱动器110和第j显示像素DPj的有机发光二极管OLED可以彼此分离。
每个显示像素DP1和DPj包括有机发光二极管OLED和显示像素驱动器110。
每个显示像素DP1和DPj的显示像素驱动器110连接至有机发光二极管OLED,并且将驱动电流提供至有机发光二极管OLED。但是,显示像素驱动器110和与被修复像素对应的第j显示像素DPj的有机发光二极管OLED是彼此分离的。
显示像素驱动器110可以连接至多个扫描线、数据线、发光控制线和多个电力线。例如,显示像素驱动器110可以连接至第k-1和第k扫描线Sk-1和Sk、数据线D1/Dj、第k发光控制线Ek、和第二和第三电源电压线VINL2和VDDL。第二电源电压VIN2提供至第二电源电压线VINL2,并且第三电源电压VDD提供至第三电源电压线VDDL。第二电源电压VIN2可以是初始化显示像素驱动器110的初始化电源电压,并且第三电源电压VDD可以是高电势电源电压。第二电源电压VIN2和第一电源电压VIN1彼此不同。例如,第一电源电压VIN1可以与第四电源电压VSS大体相同,或者可以通过将预定电压增加至第四电源电压VSS来获得第一电源电压VIN1。第二电源电压VIN2可以设定成-3.5V的预定DC。
显示像素驱动器110可以包括多个晶体管。例如,显示像素驱动器110可以包括第一、第二、第三、第四、第五、第六和第七晶体管T1、T2、T3、T4、T5、T6和T7和存储电容器Cst。
第一晶体管T1响应于其控制电极的电压来控制驱动电流(漏极-源极电流)Ids。根据以下公式1,流经第一晶体管T1的沟道的驱动电流Ids与从第一晶体管T1的控制电极与第一电极之间的差(栅极至源极电压)中减去第一晶体管T1的阈值电压而得到的值的平方成比例。
公式1
Ids=k′·(Vgs-Vth)2
在公式1中,k'是由第一晶体管T1的结构和物理特性决定的比例系数,Vgs是第一晶体管T1的控制电极和第一电极之间的电压,并且Vth是第一晶体管T1的阈值电压。
第二晶体管T2连接至第一晶体管T1的第一电极和数据线D1/Dj。第二晶体管T2通过第k扫描线Sk的扫描信号而导通,以将第一晶体管T1的第一电极连接至数据线D1/Dj。因此,数据线D1/Dj的数据电压提供至第一晶体管T1的第一电极。第二晶体管T2的控制电极连接至第k扫描线Sk,第二晶体管T2的第一电极连接至数据线D1/Dj,并且第二晶体管T2的第二电极连接至第一晶体管T1的第一电极。控制电极可以是栅电极,第一电极可以是源电极或漏电极,并且第二电极可以是与第一电极不同的电极。例如,当第一电极是源电极时,第二电极可以是漏电极。
第三晶体管T3连接至第一晶体管T1的控制电极和第二电极。第三晶体管T3通过第k扫描线Sk的扫描信号导通,以连接第一晶体管T1的控制电极和第二电极。因为第一晶体管T1的控制电极和第二电极被连接,所以第一晶体管T1作为二极管被驱动。第三晶体管T3的控制电极连接至第k扫描线Sk,第三晶体管T3的第一电极连接至第一晶体管T1的第二电极,并且第三晶体管T3的第二电极连接至第一晶体管T1的控制电极。
第四晶体管T4连接至第一晶体管T1的控制电极和提供有第二电源电压VIN2的第二电源电压线VINL2。第四晶体管T4通过第k-1扫描线Sk-1的扫描信号导通,以连接第一晶体管T1的控制电极和第二电源电压线VINL2。因此,第一晶体管T1的控制电极可以被初始化至第二电源电压VIN2。第四晶体管T4的控制电极连接至第k-1扫描线Sk-1,第四晶体管T4的第一电极连接至第一晶体管T1的控制电极,并且第四晶体管T4的第二电极连接至第二电源电压线VINL2。
第五晶体管T5连接至第三电源电压线VDDL和第一晶体管T1的第一电极。第五晶体管T5通过第k发光控制线Ek的发光控制信号导通,以连接第三电源电压线VDDL和第一晶体管T1的第一电极,使得第三电源电压VDD被提供至第一晶体管T1的第一电极。第五晶体管T5的控制电极连接至第k发光控制线Ek,第五晶体管T5的第一电极连接至第三电源电压线VDDL,并且第五晶体管T5的第二电极连接至第一晶体管T1的第一电极。
第六晶体管T6连接至第一晶体管T1的第二电极和有机发光二极管OLED。第六晶体管T6通过第k发光控制线Ek的发光控制信号导通,以连接第一晶体管T1的第二电极和有机发光二极管OLED。第六晶体管T6的控制电极连接至第k发光控制线Ek,第六晶体管T6的第一电极连接至第一晶体管T1的第二电极,并且第六晶体管T6的第二电极连接至有机发光二极管OLED。
当第五和第六晶体管T5和T6被导通时,显示像素驱动器110的驱动电流Ids被提供至有机发光二极管OLED,以便第一显示像素DP1的有机发光二极管OLED发光。
第七晶体管T7连接至有机发光二极管OLED的阳极电极和第二电源电压线VINL2。第七晶体管T7通过第k-1扫描线Sk-1的扫描信号导通,以连接有机发光二极管OLED的阳极电极和第二电源电压线VINL2,使得有机发光二极管OLED的阳极电极放电至第二电源电压VIN2。第七晶体管T7的控制电极连接至第k-1扫描线Sk-1,第七晶体管T7的第一电极连接至有机发光二极管OLED的阳极电极,并且第七晶体管T7的第二电极连接至第二电源电压线VINL2。
有机发光二极管OLED响应于显示像素驱动器110的驱动电流Ids而发光。从有机发光二极管OLED发出的光的量可以与驱动电流Ids成比例。有机发光二极管OLED的阳极电极连接至第六晶体管T6的第一电极和第七晶体管T7的第二电极,以及有机发光二极管OLED的阴极电极连接至第四电源电压线VSSL。第四电源电压VSS提供至第四电源电压线VSSL。
存储电容器Cst连接至第一晶体管T1的控制电极和第三电源电压线VDDL,并且保持在第一晶体管T1的控制电极的电压。存储电容器Cst的一个电极连接至第一晶体管T1的控制电极,并且存储电容器Cst的另一电极连接至第三电源电压线VDDL。
在图5中,参照第一至第七晶体管T1至T7由PMOS晶体管组成的示例进行描述。但是,本发明不限于此。换句话说,第一至第七晶体管T1至T7可以由NMOS晶体管组成。
每个辅助像素RP1包括辅助像素驱动器210和A晶体管DT。每个辅助像素RP1不包括有机发光二极管OLED。
辅助像素驱动器210连接至辅助线RL。因此,辅助像素驱动器210的驱动电流通过辅助线RL提供至第j显示像素DPj的有机发光二极管OLED。
辅助像素驱动器210可以连接至多个扫描线、辅助数据线、多个发光控制线和多个电力线。例如,辅助像素驱动器210可以连接至第k-1和第k扫描线Sk-1和Sk、第一辅助数据线RDL1、第k和第k+α发光控制线Ek和Ek+α(其中α是满足1≤α≤30的正整数)、和第二和第三电源电压线VINL2和VDDL。当α小于零时,在辅助线RL的电压因寄生电容PC和边缘电容FC而变化之前,辅助线RL被放电。因此,将辅助线RL放电的效果可能不被获得。当α大于30时,在辅助线RL的电压由寄生电容PC和边缘电容FC改变之时和辅助线RL被放电之时之间产生时差。因此,用户可以看到被修复像素RDP的错误发光。
辅助像素驱动器210可以包括多个晶体管。例如,辅助像素驱动器210可以包括第一、第二、第三、第四、第五、第六和第七晶体管T1'、T2'、T3'、T4'、T5'、T6'和T7'。
辅助像素驱动器210的第一、第三、第四和第五晶体管T1'、T3'、T4'和T5'和存储电容器Cst'可以分别与显示像素驱动器110的第一、第三、第四和第五晶体管T1、T3、T4和T5和存储电容器Cst通过大体相同的方式形成。因此,省略辅助像素驱动器210的第一、第三、第四和第五晶体管T1'、T3'、T4'和T5'和存储电容器Cst'的详细描述。
第二晶体管T2'连接至第一晶体管T1'的第一电极和第一辅助数据线RDL1。第二晶体管T2'通过第k扫描线Sk的扫描信号导通,以将第一晶体管T1'的第一电极连接至第一辅助数据线RDL1,使得第一辅助数据线RDL1的辅助数据电压提供至第一晶体管T1'的第一电极。第二晶体管T2'的控制电极连接至第k扫描线Sk,第二晶体管T2'的第一电极连接至第一辅助数据线RDL1,并且第二晶体管T2'的第二电极连接至第一晶体管T1'的第一电极。
第六晶体管T6'连接至第一晶体管T1'的第二电极和辅助线RL。第六晶体管T6'通过第k发光控制线Ek的发光控制信号导通,以连接第一晶体管T1'的第二电极和辅助线RL。第六晶体管T6'的控制电极连接至第k发光控制线Ek,第六晶体管T6'的第一电极连接至第一晶体管T1'的第二电极,并且第六晶体管T6'的第二电极连接至辅助线RL。当第四和第五晶体管T4'和T5'被导通时,驱动电流Ids'通过辅助线RL被提供至第j显示像素DPj的有机发光二极管OLED,使得第j显示像素DPj的有机发光二极管OLED发光。
第七晶体管T7'连接至辅助线RL和第二电源电压线VINL2。第七晶体管T7'通过第k-1扫描线Sk-1的扫描信号导通,以连接辅助线RL和第二电源电压线VINL2,使得辅助线RL放电至第二电源电压VIN2。第七晶体管T7'的控制电极连接至第k-1扫描线Sk-1,第七晶体管T7'的第一电极连接至辅助线RL,并且第七晶体管T7'的第二电极连接至第二电源电压线VINL2。
A晶体管DT连接至辅助线RL和第一电源电压线VINL1。第一电源电压VIN1提供至第一电源电压线VINL1。第一电源电压VIN1可以是初始化辅助线RL的初始化电源电压。第一电源电压VIN1可以与第四电源电压VSS大体相同,或者可以设置为通过将预定电压增加至第四电源电压VSS所获得的电压。下面参照图17详细地描述第一电源电压和第四电源电压。
更具体地,A晶体管DT通过提供至A晶体管DT的控制电极的电压来导通,以连接辅助线RL和第一电源电压线VINL1,使得辅助线RL的电压放电至第一电源电压VIN1。换句话说,A晶体管DT用于将辅助线RL放电。A晶体管DT的控制电极可以连接至与第k+α发光控制线Ek+α连接的发光级的下拉控制节点STAk+α_QB,A晶体管DT的第一电极可以连接至辅助线RL,并且A晶体管DT的第二电极可以连接至第一电源电压线VINL1。下面参照图6描述连接至第k+α发光控制线Ek+α的发光级的下拉控制节点STAk+α_QB。
在图5中,参照第一至第七晶体管T1'至T7'和A晶体管DT由PMOS晶体管组成的示例进行描述。但是,本发明不限于此。换句话说,第一至第七晶体管T1'至T7'和A晶体管DT可以由NMOS晶体管组成。
如上所述,除与被修复像素对应的第j显示像素DPj之外的每个显示像素DP1的显示像素驱动器110连接至有机发光二极管OLED,并且提供驱动电流至有机发光二极管OLED。但是,第j显示像素DPj的有机发光二极管OLED的显示像素驱动器110不连接至有机发光二极管OLED。换句话说,第j显示像素DPj的显示像素驱动器110因缺陷而受损,显示像素驱动器110和有机发光二极管OLED通过激光处理彼此分离,并且第j显示像素DPj的有机发光二极管OLED的阳极电极连接至辅助线RL。因此,第j显示像素DPj的有机发光二极管OLED的阳极电极可以通过辅助线RL连接至第一辅助像素RP1的辅助像素驱动器210。因此,第j显示像素DPj的有机发光二极管OLED从第一辅助像素RP1的辅助像素驱动器210接收驱动电流,并且发光。因此,可以修复第j显示像素DPj。
为了便于说明,图5示出作为辅助像素的示例的第一辅助像素RP1。每个辅助像素RP可以与第一辅助像素RP1通过大体相同的方式形成。另外,图5示出不存在缺陷的显示像素的示例的第一显示像素DP1。不存在缺陷的每个显示像素可以与第一显示像素DP1通过大体相同的方式形成。另外,为了便于说明,图5示出作为被修复像素的示例的第j显示像素DPj。每个被修复像素可以与第j显示像素DPj通过大体相同的方式形成。
因为辅助线RL和显示像素DP的有机发光二极管OLED的阳极电极彼此重叠,所以寄生电容PC可以形成在辅助线RL和显示像素DP的有机发光二极管OLED的阳极电极之间。另外,因为辅助线RL形成为与第k扫描线Sk相邻,所以边缘电容FC可以形成在辅助线RL和第k扫描线Sk之间。辅助线RL的电压可以因为寄生电容PC和边缘电容FC而变化。因此,与被修复像素对应的第j显示像素DPj的有机发光二极管OLED可能错误地发光。
但是,为了避免(或减少)上述错误的发光,根据本发明的示例性实施方式,通过使用A晶体管DT,辅助线RL被放电至第一电源电压VIN1。因此,根据本发明的示例性实施方式,可以防止(或被保护)辅助线RL的电压因寄生电容PC和边缘电容FC而变化。因此,根据本发明的示例性实施方式,有机发光二极管OLED可以被防止(或被保护)错误地发光。这将在下面参照图7进行详细地描述。
图6是示出如图5所示的输出第k+α发光控制信号的扫描驱动器的第k+α发光级的示例的电路图。参照图6,输出第k+α发光控制信号至第k+α发光控制线Ek+α的第k+α发光级STAk+α包括上拉控制节点Q、下拉控制节点QB、上拉晶体管TU、下拉晶体管TD、和节点控制电路NC。
响应于上拉控制节点Q的电压,上拉晶体管TU控制栅极导通电压线VONL和第k+α发光控制线Ek+α之间的连接。上拉晶体管TU的控制电极连接至上拉控制节点Q,上拉晶体管TU的第一电极连接至第k+α发光控制线Ek+α,并且上拉晶体管TU的第二电极连接至栅极导通电压线VONL。
响应于下拉控制节点QB的电压,下拉晶体管TD控制栅极关断电压线VOFFL和第k+α发光控制线Ek+α之间的连接。下拉晶体管TD的控制电极连接至下拉控制节点QB,下拉晶体管TD的第一电极连接至栅极关断电压线VOFFL,并且下拉晶体管TD的第二电极连接至第k+α发光控制线Ek+α。
节点控制电路NC控制上拉控制节点Q的电压和下拉控制节点QB的电压。节点控制电路NC包括多个信号输入端。例如,节点控制电路NC可以包括输入有开始信号的开始端START、输入有时钟信号的时钟端CLK、和输入有复位信号的复位端RESET。另外,节点控制电路NC可以连接至栅极导通电压线VONL和栅极关断电压线VOFFL。开始信号可以是栅极开始信号或前发光级的进位信号。时钟信号可以是多个时钟信号中的一个。复位信号可以是后发光级的进位信号。栅极导通电压线VONL可以提供栅极导通电压,并且栅极关断电压线VOFFL可以提供栅极关断电压。栅极导通电压可以指用于导通包括在发光级、显示像素和辅助像素中的晶体管的电压。栅极关断电压可以指关断包括在发光级、显示像素和辅助像素中的晶体管的电压。
节点控制电路NC响应于输入至开始端START的开始信号而提供栅极导通电压至上拉控制节点Q,并且节点控制电路NC提供栅极关断电压至下拉控制节点QB。因此,上拉晶体管TU通过上拉控制节点Q的栅极导通电压而导通,并且下拉晶体管TD通过下拉控制节点QB的栅极关断电压而关断。因此,栅极导通电压线VONL的栅极导通电压输出到第k+α发光控制线Ek+α。
节点控制电路NC响应于输入至复位端RESET的复位信号而提供栅极关断电压至上拉控制节点Q并提供栅极导通电压至下拉控制节点QB。因此,上拉晶体管TU通过上拉控制节点Q的栅极关断电压而关断,并且下拉晶体管TD通过下拉控制节点QB的栅极导通电压而导通。因此,栅极关断电压线VOFFL的栅极关断电压输出至第k+α发光控制线Ek+α。
第k+α发光级STAk+α的下拉控制节点QB连接至辅助像素驱动器210的A晶体管DT,如图5所示。
图6示出节点控制电路NC包括开始端START、时钟端CLK和复位端RESET的示例。但是,本发明不限于此。另外,为了便于说明,图6仅示出第k+α发光级STAk+α。连接至发光控制线E1至En的发光级中的每个都可以与第k+α发光级STAk+α通过大体相同的方式形成。另外,连接至扫描线S1至Sn+1的扫描级中的每个都可以与第k+α发光级STAk+α通过大体类似的方式形成。
图7是提供至图5的显示像素和辅助像素的信号、放电晶体管的控制电极的电压和辅助线的电压的波形图。图7示出提供至第k-1扫描线Sk-1的第k-1扫描信号SCANk-1、提供至第k扫描线Sk的第k扫描信号SCANk、提供至第k发光控制线Ek的第k发光控制信号EMk、连接至第k+2发光控制线Ek+2的第k+2发光级的下拉控制节点STAk+2_QB的电压V_STAk+2_QB、和辅助线RL的电压V_RL。图7示出第k+2发光级的下拉控制节点STAk+2_QB,作为图5所示的第k+α发光级的下拉控制节点STAk+α_QB的示例。但是,本发明不限于此。
参照图7,一个帧周期可以分成第一至第六周期t1至t6。第k-1扫描信号SCANk-1可以被产生,来作为用于第一和第二周期t1和t2的栅极导通电压Von。第k扫描信号SCANk可以被产生,来作为用于第三周期t3的栅极导通电压Von。扫描信号可以被顺序地产生,来作为栅极导通电压Von。第k发光控制信号EMk可以被产生,来作为用于第二至第四周期t2至t4的栅极关断电压Voff。第k+2发光级的下拉控制节点STAk+2_QB的电压V_STAk+2_QB可以被产生,来作为用于第四和第五周期t4和t5的栅极导通电压Von。栅极关断电压Voff可以指用于关断显示像素和辅助像素的晶体管的电压,并且栅极导通电压Von可以指用于导通显示像素和辅助像素的晶体管的电压。
下面参照图5和图7详细地描述第一辅助像素RP1和第j显示像素DPj的驱动方法以及第一显示像素DP1的驱动方法。
首先,详细描述第一显示像素DP1的驱动方法。
首先,对于第一周期t1,开态偏置被施加于第一晶体管T1。
在第一周期t1中,对于第一周期t1的一部分,具有栅极导通电压Von的电平的第k-1扫描信号SCANk-1提供至第k-1扫描线Sk-1,并且对于整个第一周期t1,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek。因此,对于第一周期t1的一部分或整个第一周期t1,第四、第五、第六和第七晶体管T4、T5、T6和T7被导通。
因为第四晶体管T4被导通,所以第一晶体管T1的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第五、第六和第七晶体管T5、T6和T7被导通,所以形成了电流路径,以便电流可以通过第五晶体管T5、第一晶体管T1、第六晶体管T6和第七晶体管T7从第三电源电压线VDDL流至第二电源电压线VINL2。更具体地,因为第一晶体管T1是P型晶体管,当第一晶体管T1的控制电极和第一电极之间的电压差Vgs小于第一晶体管T1的阈值电压Vth(Vgs<Vth)时,第一晶体管T1被导通。因为第二电源电压VIN2设置为充分地小于第三电源电压VDD,所以对于第一周期t1,第一晶体管T1的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-VDD)小于第一晶体管T1的阈值电压Vth。因此电流流过电流路径。
因此,因为对于第一周期t1,第一晶体管T1的控制电极被放电至第二电源电压VIN2,所以开态偏置可以被施加到第一晶体管T1。因此,根据本发明的示例性实施方式,开态偏置可以在数据电压提供至第一晶体管T1的控制电极之前施加到第一晶体管T1。因此,可以防止(或减少)由第一晶体管T1的迟滞特性所引起的图像质量恶化。
第二,对于第二周期t2,第一晶体管T1的控制电极和有机发光二极管OLED的阳极电极被初始化。
对于第二周期t2,具有栅极导通电压Von的电平的第k-1扫描信号SCANk-1提供至第k-1扫描线Sk-1,并且具有栅极关断电压Voff的电平的第k发光控制信号EMk提供至第k发光控制线Ek。因此,对于第二周期t2,第四和第七晶体管T4和T7被导通。
因为第四晶体管T4被导通,所以第一晶体管T1的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第七晶体管T7被导通,所以有机发光二极管OLED的阳极电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。
第三,对于第三周期t3,第一晶体管T1的控制电极的数据电压和阈值电压被采样。
对于第三周期t3的一部分,具有栅极导通电压Von的电平的第k扫描信号SCANk提供至第k扫描线Sk,以便对于第三周期t3的一部分,第二和第三晶体管T2和T3被导通。
因为第二晶体管T2被导通,所以第一数据线D1的数据电压Vdata提供至第一晶体管T1的第一电极。因为第三晶体管T3被导通,所以第一晶体管T1的控制电极和第二电极被连接,以便将第一晶体管T1作为二极管进行驱动。
因为第一晶体管T1的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-Vdata)小于阈值电压Vth,所以电流流过第一晶体管T1,直到第一晶体管T1的控制电极和第一电极之间的电压差Vgs达到第一晶体管T1的阈值电压Vth。因此,对于第三周期t3,第一晶体管T1的控制电极的电压增加到“Vdata+Vth”。
第四,对于第四周期t4,完成第一晶体管T1的控制电极的数据电压和阈值电压的采样。
对于第四周期t4,具有栅极关断电压Voff的电平的第k扫描信号SCANk提供至第k扫描线Sk。因此,对于第四周期t4,显示像素驱动器110的全部晶体管被关断。
对于第四周期t4,与第一晶体管T1的控制电极的电压对应的“Vdata+Vth”存储在存储电容器Cst中。
第五,对于第五和第六周期t5和t6,有机发光二极管OLED发光。
对于第五和第六周期t5和t6,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek,以便第五和第六晶体管T5和T6在第五和第六周期t5和t6中被导通。
因为第五和第六晶体管T5和T6被导通,所以响应于控制电极的电压,驱动电流Ids流过第一晶体管T1。这里,第一晶体管T1的控制电极通过存储电容器Cst维持“Vdata+Vth”。流过第一晶体管T1的驱动电流Ids可以通过以下公式表示:
公式2
Ids=k′·(Vgs-Vth)2=k′·((Vdata+Vth)-VDD-Vth)2
在公式2中,k'是由第一晶体管T1的结构和物理特性决定的比例系数,Vgs是第一晶体管T1的栅极至源极电压,Vth是第一晶体管T1的阈值电压,VDD是第三电源电压,并且Vdata是数据电压。第一晶体管T1的控制电极的电压是“Vdata+Vth”,并且第一电极的电压Vs是VDD。公式3由公式2导出。
公式3
Ids=k′·(Vdata-VDD)2
如公式3所示,驱动电流Ids不取决于第一晶体管T1的阈值电压Vth。换句话说,第一晶体管T1的阈值电压Vth被补偿。显示像素驱动器110的驱动电流Ids提供至有机发光二极管OLED,以便有机发光二极管OLED发光。
以下,详细描述第一辅助像素RP1和第j显示像素DPj的驱动方法。
首先,对于第一周期t1,开态偏置被施加于第一晶体管T1'。
在第一周期t1中,对于第一周期t1的一部分,具有栅极导通电压Von的电平的第k-1扫描信号SCANk-1被施加于第k-1扫描线Sk-1,并且对于整个第一周期t1,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek。因此,对于整个第一周期t1或第一周期t1的一部分,第四、第五、第六和第七晶体管T4'、T5'、T6'和T7'被导通。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第五、第六和第七晶体管T5'、T6'和T7'被导通,所以形成了电流路径,以便电流可以通过第五晶体管T5'、第一晶体管T1'、第六晶体管T6'和第七晶体管T7'从第三电源电压线VDDL流至第二电源电压线VINL2。因为第二电源电压VIN2设置为充分地小于第三电源电压VDD,所以对于第一周期t1,第一晶体管T1'的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-VDD)小于第一晶体管T1'的阈值电压Vth,以便电流流过电流路径。
因此,对于第一周期t1,通过将第一晶体管T1'的控制电极放电至第二电源电压VIN2,可以使开态偏置施加到第一晶体管T1'。因此,根据本发明的示例性实施方式,开态偏置可以在数据电压提供至第一晶体管T1'的控制电极之前施加到第一晶体管T1',以便可以防止(或减少)由第一晶体管T1'的迟滞特性所引起图像质量恶化。
第二,对于第二周期t2,第一晶体管T1'的控制电极和辅助线RL被初始化至第二电源电压VIN2。
对于第二周期t2,具有栅极导通电压Von的电平的第k-1扫描信号SCANk-1提供至第k-1扫描线Sk-1,并且具有栅极关断电压Voff的电平的第k发光控制信号EMk提供至第k发光控制线Ek。因此,对于第二周期t2,第四晶体管T4'和第七晶体管T7'被导通。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第七晶体管T7'被导通,所以辅助线RL被初始化至第二电源电压线VINL2的第二电源电压VIN2。
第三,对于第三周期t3,第一晶体管T1'的控制电极的数据电压和阈值电压被采样。
对于第三周期t3的一部分,具有栅极导通电压Von的电平的第k扫描信号SCANk提供至第k扫描线Sk,以便对于第三周期t3的一部分,第二和第三晶体管T2'和T3'被导通。
因为第二晶体管T2'被导通,所以第一数据线D1的数据电压Vdata提供至第一晶体管T1'的第一电极。因为第三晶体管T3'被导通,所以第一晶体管T1'的控制电极和第二电极被连接,以便将第一晶体管T1'作为二极管进行驱动。
因为第一晶体管T1'的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-Vdata)小于阈值电压Vth,所以电流流过第一晶体管T1',直到控制电极和第一电极之间的电压差Vgs达到第一晶体管T1'的阈值电压Vth。因此,对于第三周期t3,第一晶体管T1'的控制电极的电压增加到“Vdata+Vth”。
第四,对于第四周期t4,完成第一晶体管T1'的控制电极的数据电压和阈值电压的采样,以及辅助线RL被放电至第一电源电压VIN1。
在第四周期t4中,具有栅极关断电压Voff的电平的第k扫描信号SCANk提供至第k扫描线Sk,并且对于第四周期t4的一部分,具有栅极导通电压Von的电平的第k+2发光级的下拉控制节点STAk+2_QB的电压V_STAk+2_QB提供至A晶体管DT的控制电极。因此,对于第四周期t4的一部分,A晶体管DT被导通。
对于第四周期t4,与第一晶体管T1'的控制电极的电压对应的“Vdata+Vth”存储在存储电容器Cst中。
因为第k扫描线Sk和辅助线RL形成为彼此相邻,所以边缘电容FC可以形成在第k扫描线Sk和辅助线RL之间,如图5所示。第k扫描线Sk的电压变化可以通过边缘电容FC反映在辅助线RL中。因此,对于第四周期t4,第k扫描信号SCANk从栅极导通电压Von增加到栅极关断电压Voff时,第k扫描线Sk的电压中的变化可以通过边缘电容FC反映,以便可以将辅助线RL的电压增加ΔV1。
但是,因为对于第四周期t4,A晶体管DT被导通,所以辅助线RL连接至第一电源电压线VINL1。因此,即使当第k扫描线Sk的电压变化通过边缘电容FC反映在辅助线RL中时,辅助线RL被放电至第一电源电压VIN1。
第五,对于第五周期t5,辅助线RL放电至第一电源电压VIN1。
对于第五周期t5,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek,并且具有栅极导通电压Von的电平的第k+2发光级的下拉控制节点STAk+2_QB的电压V_STAk+2_QB提供至A晶体管DT的控制电极。因此,对于第五周期t5,第五和第六晶体管T5'和T6'和A晶体管DT被导通。
因为第五和第六晶体管T5'和T6'被导通,所以响应于控制电极的电压,驱动电流Ids'流过第一晶体管T1。第一晶体管T1'的控制电极通过存储电容器Cst维持“Vdata+Vth”。流过第一晶体管T1'的驱动电流Ids'可以由公式2表示。另外,公式3由公式2导出。
如公式3所示,驱动电流Ids'不取决于第一晶体管T1'的阈值电压Vth。换句话说,第一晶体管T1'的阈值电压Vth被补偿。
因为对于第五周期t5,A晶体管DT被导通,所以辅助像素驱动器210的驱动电流Ids'通过A晶体管DT被放电至第一电源电压线VINL1。因此,对于第五周期t5,第j显示像素DPj的有机发光二极管OLED不发光。
因为辅助线RL与第一显示像素DP1的有机发光二极管OLED的阳极电极重叠,所以寄生电容PC可以形成在辅助线RL和第一显示像素DP1的有机发光二极管OLED的阳极电极之间,如图5所示。有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中。对于第五周期t5,通过具有栅极导通电压Von的电平的第k发光控制信号EMk,将驱动电流提供至第一显示像素DP1的有机发光二极管OLED的阳极电极。因此,第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中,以将辅助线RL的电压增加ΔV2。但是,因为对于第五周期t5,辅助线RL连接至第一电源电压线VINL1,所以即使当第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化通过寄生电容PC被反映时,辅助线RL也被放电至第一电源电压VIN1。
第六,对于第六周期t6,有机发光二极管OLED发光。
对于第六周期t6,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek,并且具有栅极关断电压Voff的电平的第k+2发光级的下拉控制节点STAk+2_QB的电压V_STAk+2_QB提供至A晶体管DT的控制电极。因此,对于第六周期t6,第五和第六晶体管T5'和T6'被导通,以及A晶体管DT被关断。
因为A晶体管DT被关断并且第五和第六晶体管T5'和T6'被导通,辅助像素驱动器210的驱动电流Ids'通过辅助线RL提供至第j显示像素DPj的有机发光二极管OLED。因此,第j显示像素DPj的有机发光二极管OLED发光。
如上所述,根据本发明的示例性实施方式,辅助线RL的电压可以被防止(或被保护)因寄生电容PC和边缘电容FC而变化。因此,根据本发明的示例性实施方式,第j显示像素DPj的有机发光二极管OLED可以被防止(或被保护)因寄生电容PC和边缘电容FC而错误地发光。
图8是示出根据本发明的另一示例性实施方式的显示像素和辅助像素的详细电路图。为了便于说明,图8仅示出第k-1和第k扫描线Sk-1和Sk、第一辅助数据线RDL1、第一和第j数据线D1和Dj、和第k和第k+α发光控制线Ek和Ek+α。此外,为了便于说明,图8仅示出连接至第一辅助数据线RDL1的第一辅助像素RP1、连接至第一数据线D1的第一显示像素DP1、和连接至第j数据线Dj的第j显示像素DPj。在图8中,第一显示像素DP1是指在制造过程期间不产生缺陷的像素,以及第j显示像素DPj是在制造过程期间产生缺陷并且该缺陷被修复的像素。
参照图8,第一辅助像素RP1通过辅助线RL连接至第j显示像素DPj。辅助线RL连接至第一辅助像素RP1,并且从第一辅助像素RP1延伸至显示区DA,以与显示像素DP1和DPj相交。更具体地,如图8所示,辅助线RL可以与显示像素DP1和DPj的有机发光二极管OLED的阳极电极相交。
辅助线RL可以连接至第j显示像素DPj的有机发光二极管OLED。在这个示例中,显示像素驱动器110和第j显示像素DPj的有机发光二极管OLED可以彼此分离。
显示像素DP1和DPj中的每个包括有机发光二极管OLED和显示像素驱动器110。图8所示的显示像素DP1和DPj分别与图5所示的显示像素DP1和DPj大体相同。因此,省略图8所示的显示像素DP1和DPj的详细描述。
第一辅助像素RP1包括辅助像素驱动器210、A晶体管DT、和反相器INV。第一辅助像素RP1不包括有机发光二极管OLED。图8所示的第一辅助像素RP1的辅助像素驱动器210与图5所示的第一辅助像素RP1的辅助像素驱动器210大体相同。因此,省略图8所示的第一辅助像素RP1的辅助像素驱动器210的详细描述。
A晶体管DT连接至辅助线RL和提供有第一电源电压VIN1的第一电源电压线VINL1。A晶体管DT通过A晶体管DT的控制电极导通,以连接辅助线RL和第一电源电压线VINL1。因此,辅助线RL的电压被放电至第一电源电压VIN1。换句话说,A晶体管DT用于将辅助线RL放电。A晶体管DT的控制电极连接至反相器INV的输出端,A晶体管DT的第一电极连接至辅助线RL,并且A晶体管DT的第二电极连接至第一电源电压线VINL1。
反相器INV连接至第k+α发光控制线Ek+α和A晶体管DT的控制电极。换句话说,反相器INV的输入端连接至第k+α发光控制线Ek+α,并且反相器INV的输出端连接至A晶体管DT的控制电极。反相器INV使第k+α发光控制线Ek+α的发光信号反相,并且将经过反相的发光信号提供至A晶体管DT的控制电极。
图9是提供至图8所示的显示像素和辅助像素的信号、放电晶体管的控制电极的电压、和辅助线的电压的波形图。图9示出提供至第k-1扫描线Sk-1的第k-1扫描信号SCANk-1、提供至第k扫描线Sk的第k扫描信号SCANk、提供至第k发光控制线Ek的第k发光控制信号EMk、提供至第k+1发光控制线Ek+1的第k+1发光控制信号EMk+1、A晶体管DT的控制电极的电压V_DTG、和辅助线RL的电压V_RL。图9示出第k+1发光控制线Ek+1,以作为图9所示的第k+α发光控制线Ek+α的示例。但是,本发明不限于此。
如图9所示的第k-1扫描信号SCANk-1、第k扫描信号SCANk和第k发光控制信号EMk分别与如图7所示的第k-1扫描信号SCANk-1、第k扫描信号SCANk和第k发光控制信号EMk大体相同。因此,省略第k-1扫描信号SCANk-1、第k扫描信号SCANk和第k发光控制信号EMk的详细描述。对于第三至第五周期t3至t5,第k+1发光控制信号EMk+1被产生为具有栅极关断电压Voff的电平。
以下,参照图8和图9,详细描述第一辅助像素RP1和第j显示像素DPj的驱动方法和第一显示像素DP1的驱动方法。
首先,参照图8和图9描述的第一显示像素DP1的驱动方法与如图5和图7所示的第一显示像素DP1的驱动方法大体相同。因此,省略如图8和图9所示的第一显示像素DP1的驱动方法的详细描述。
随后,详细描述第一辅助像素RP1和第j显示像素DPj的驱动方法。
首先,对于第一周期t1,开态偏置被施加于第一晶体管T1。
在第一周期t1中,对于第一周期t1的一部分,具有栅极导通电压Von的电平的第k-1扫描信号SCANk-1被施加于第k-1扫描线Sk-1,并且对于整个第一周期t1,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek,以及对于整个第一周期t1具有栅极导通电压Von的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1。因此,对于整个第一周期t1或对于第一周期t1的一部分,第四、第五、第六和第七晶体管T4'、T5'、T6'和T7'被导通。另外,因为对于第一周期t1,具有栅极导通电压Von的电平的第k+1发光控制信号EMk+1通过反相器INV被反相并且被提供至A晶体管DT的控制电极,所以A晶体管DT被关断。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第五、第六和第七晶体管T5'、T6'和T7'被导通,所以形成了电流路径,以便电流可以通过第五晶体管T5'、第一晶体管T1'、第六晶体管T6'和第七晶体管T7'从第三电源电压线VDDL流至第二电源电压线VINL2。因为第二电源电压VIN2设置为充分地小于第三电源电压VDD,所以对于第一周期t1,第一晶体管T1'的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-VDD)小于第一晶体管T1'的阈值电压Vth,以便电流流过电流路径。
因此,因为对于第一周期t1,第一晶体管T1'的控制电极被放电至第二电源电压VIN2,所以开态偏置可以被施加到第一晶体管T1'。因此,根据本发明的示例性实施方式,开态偏置可以在数据电压提供至第一晶体管T1'的控制电极之前施加到第一晶体管T1'。因此,可以防止(或减少)由第一晶体管T1'的迟滞特性所引起的图像质量恶化。
第二,对于第二周期t2,第一晶体管T1'的控制电极和辅助线RL被初始化至第二电源电压VIN2。
对于第二周期t2,具有栅极导通电压Von的电平的第k-1扫描信号SCANk-1提供至第k-1扫描线Sk-1,具有栅极关断电压Voff的电平的第k发光控制信号EMk提供至第k发光控制线Ek,并且具有栅极导通电压Von的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1。因此,对于第二周期t2,第四晶体管T4'和第七晶体管T7'被导通。另外,对于第二周期t2,因为具有栅极导通电压Von的电平的第k+1发光控制信号EMk+1通过反相器INV被反相并且被提供至A晶体管DT的控制电极,所以A晶体管DT被关断。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第七晶体管T7'被导通,所以辅助线RL被初始化至第二电源电压线VINL2的第二电源电压VIN2。
对于第三周期t3,第一晶体管T1'的控制电极的数据电压和阈值电压被采样。
在第三周期t3中,对于第三周期t3的一部分,具有栅极导通电压Von的电平的第k扫描信号SCANk提供至第k扫描线Sk;对于第三周期t3的一部分,具有栅极关断电压Voff的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1,以便对于第三周期t3的一部分,第二和第三晶体管T2'和T3'被导通。另外,因为对于第三周期t3,具有栅极关断电压Voff的电平的第k+1发光控制信号EMk+1通过反相器INV被反相并且被提供至A晶体管DT的控制电极,所以对于整个第三周期t3,A晶体管DT被导通。
因为第二晶体管T2'被导通,所以第一数据线D1的数据电压Vdata提供至第一晶体管T1'的第一电极。因为第三晶体管T3'被导通,所以第一晶体管T1'的控制电极和第二电极被连接。因此,第一晶体管T1'作为二极管被驱动。
因为第一晶体管T1'的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-Vdata)小于阈值电压Vth,所以电流流过第一晶体管T1',直到控制电极和第一电极之间的电压差Vgs达到第一晶体管T1'的阈值电压Vth。因此,对于第三周期t3,第一晶体管T1'的控制电极的电压达到“Vdata+Vth”。
因为A晶体管DT被导通,所以辅助线RL连接至第一电源电压线VINL1。因此,辅助线RL被放电至第一电源电压VIN1。
第四,对于第四周期t4中,完成第一晶体管T1'的控制电极的数据电压和阈值电压的采样,以及辅助线RL被放电至第一电源电压VIN1。
对于第四周期t4,具有栅极关断电压Voff的电平的第k扫描信号SCANk提供至第k扫描线Sk,并且具有栅极关断电压Voff的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1。对于第四周期t4,具有栅极关断电压Voff的电平的第k+1发光控制信号EMk+1通过反相器INV被反相和被提供至A晶体管DT的控制电极,以便A晶体管DT被导通。
对于第四周期t4,与第一晶体管T1'的控制电极的电压对应的“Vdata+Vth”存储在存储电容器Cst中。
因为第k扫描线Sk和辅助线RL形成为彼此相邻,所以边缘电容FC可以形成在第k扫描线Sk和辅助线RL之间,如图9所示。第k扫描线Sk的电压变化可以通过边缘电容FC反映在辅助线RL中。因此,对于第四周期t4,第k扫描信号SCANk从栅极导通电压Von增加到栅极关断电压Voff时,第k扫描线Sk的电压变化可以通过边缘电容FC反映在辅助线RL中,以便可以将辅助线RL的电压增加ΔV1。
但是,因为对于第四周期t4,A晶体管DT被导通,所以辅助线RL连接至第一电源电压线VINL1。因此,即使当第k扫描线Sk的电压变化通过边缘电容FC反映在辅助线RL中时,辅助线RL被放电至第一电源电压VIN1。
第五,对于第五周期t5,辅助线RL放电至第一电源电压VIN1。
对于第五周期t5,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek,并且具有栅极关断电压Voff的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1,以便对于第五周期t5,第五和第六晶体管T5'和T6'和A晶体管DT被导通。另外,对于第五周期t5,具有栅极关断电压Voff的电平的第k+1发光控制信号EMk+1通过反相器INV被反相和被提供至A晶体管DT的控制电极,以便A晶体管DT被导通。
因为第五和第六晶体管T5'和T6'被导通,所以响应于控制电极,驱动电流Ids'流过第一晶体管T1'。第一晶体管T1'的控制电极通过存储电容器Cst维持“Vdata+Vth”。流过第一晶体管T1'的驱动电流Ids可以根据公式2表示。另外,公式3由公式2导出。
如公式3所示,驱动电流Ids'不取决于第一晶体管T1'的阈值电压Vth。换句话说,第一晶体管T1'的阈值电压Vth被补偿。
因为对于第五周期t5,A晶体管DT被导通,所以辅助像素驱动器210的驱动电流Ids'通过A晶体管DT被放电至第一电源电压线VINL1。因此,对于第五周期t5,第j显示像素DPj的有机发光二极管OLED不发光。
因为辅助线RL与第一显示像素DP1的有机发光二极管OLED的阳极电极重叠,所以寄生电容PC可以形成在辅助线RL和第一显示像素DP1的有机发光二极管OLED的阳极电极之间,如图9所示。有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中。因为对于第五周期t5,通过具有栅极导通电压Von的电平的第k发光控制信号EMk将驱动电流提供至第一显示像素DP1的有机发光二极管OLED的阳极电极,所以第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中,以便可以就辅助线RL的电压增加ΔV2。但是,因为对于第五周期t5,辅助线RL连接至第一电源电压线VINL1,所以即使当第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化通过寄生电容PC被反映时,辅助线RL也被放电至第一电源电压VIN1。
第六,对于第六周期t6,有机发光二极管OLED发光。
对于第六周期t6,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek,并且具有栅极导通电压Von的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1,以便对于第六周期t6,第五和第六晶体管T5'和T6'被导通。另外,具有栅极导通电压Von的电平的第k+1发光控制信号EMk+1通过反相器INV被反相并且被提供至A晶体管DT的控制电极,以便A晶体管DT被关断。
因为A晶体管DT被关断并且第五和第六晶体管T5'和T6'被导通,所以辅助像素驱动器210的驱动电流Ids'通过辅助线RL提供至第j显示像素DPj的有机发光二极管OLED。因此,第j显示像素DPj的有机发光二极管OLED发光。
如上所述,根据本发明的示例性实施方式,辅助线RL的电压可以被防止(或被保护)因寄生电容PC和边缘电容FC而变化。因此,根据本发明的示例性实施方式,第j显示像素DPj的有机发光二极管OLED可以被防止(或被保护)因寄生电容PC和边缘电容FC而错误地发光。
图10是示出根据本发明的另一示例性实施方式的显示像素和辅助像素的详细电路图。为了便于说明,图10仅示出第k-1和第k扫描线Sk-1和Sk、第一辅助数据线RDL1、第一和第j数据线D1和Dj、和第k和第k+α发光控制线Ek和Ek+α。此外,为了便于说明,图10示出连接至第一辅助数据线RDL1的第一辅助像素RP1、连接至第一数据线D1的第一显示像素DP1、和连接至第j数据线Dj的第j显示像素DPj。在图10中,举例示出:在制造过程期间在第一显示像素DP1中不产生缺陷,以及在制造过程期间在第j显示像素DPj中产生缺陷并且该缺陷被修复。
参照图10,第一辅助像素RP1通过辅助线RL连接至第j显示像素DPj。辅助线RL连接至第一辅助像素RP1,并且从第一辅助像素RP1延伸至显示区DA,以与显示像素DP1和DPj相交。更具体地,如图10所示,辅助线RL可以与显示像素DP1和DPj的有机发光二极管OLED的阳极电极相交。
辅助线RL可以连接至第j显示像素DPj的有机发光二极管OLED。在这个示例中,显示像素驱动器110和第j显示像素DPj的有机发光二极管OLED可以分离。
显示像素DP1和DPj中的每个包括有机发光二极管OLED和显示像素驱动器110。如图10所示的显示像素DP1和DPj与图5所示的显示像素DP1和DPj大体相同。因此,省略了图10所示的显示像素DP1和DPj的详细描述。
第一辅助像素RP1包括辅助像素驱动器210、A晶体管DT、B晶体管(或辅助控制晶体管)DCT、和电阻R。第一辅助像素RP1不包括有机发光二极管OLED。如图10所示的第一辅助像素RP1的辅助像素驱动器210与如图5所示的第一辅助像素RP1的辅助像素驱动器210大体相同。因此,省略图10所示的第一辅助像素RP1的辅助像素驱动器210的详细描述。
A晶体管DT连接至辅助线RL和提供有第一电源电压VIN1第一电源电压线VINL1。A晶体管DT通过提供至A晶体管DT的控制电极的电压导通,以连接辅助线RL和第一电源电压线VINL1。因此,辅助线RL的电压被放电至第一电源电压VIN1。换句话说,A晶体管DT用于将辅助线RL放电。A晶体管DT的控制电极可以连接至B晶体管DCT和电阻R,A晶体管DT的第一电极可以连接至辅助线RL,并且A晶体管DT的第二电极可以耦接至第一电源电压线VINL1。
B晶体管DCT连接至A晶体管DT的控制电极和提供有栅极关断电压的栅极关断电压线VOFFL。B晶体管DCT通过第k+α发光控制线Ek+α的第k+α发光控制信号EMk+α导通,以连接A晶体管DT的控制电极和栅极关断电压线VOFFL。B晶体管DCT的控制电极连接至第k+α发光控制线Ek+α,B晶体管DCT的第一电极连接至A晶体管DT的控制电极,并且B晶体管DCT的第二电极连接至栅极关断电压线VOFFL。
电阻R可以形成在A晶体管DT的控制电极和提供有栅极导通电压的栅极导通电压线VONL之间。
如图10所示提供至显示像素DP1和DPj和第一辅助像素RP1的信号与图9所示的那些大体相同。以下,参照图9和图10,详细描述第一辅助像素RP1和第j显示像素DPj的驱动方法和第一显示像素DP1的驱动方法。
首先,图9和图10所示的第一显示像素DP1的驱动方法与图5和图7所示的第一显示像素DP1的驱动方法大体相同。因此,省略图9和图10所示的第一显示像素DP1的驱动方法的详细描述。
随后,详细描述第一辅助像素RP1和第j显示像素DPj的驱动方法。
在第一周期t1中,对于第一周期t1的一部分,具有栅极导通电压Von的电平的第k-1扫描信号SCANk-1提供至第k-1扫描线Sk-1;对于整个第一周期t1,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek;并且对于整个第一周期t1,具有栅极导通电压Von的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1,以便对于整个第一周期t1或第一周期t1的一部分,第四、第五、第六和第七晶体管T4'、T5'、T6'和T7'被导通。另外,因为对于第一周期t1,B晶体管DCT被导通,栅极关断电压被提供至A晶体管DT的控制电极,以便A晶体管DT被关断。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第五、第六和第七晶体管T5'、T6'和T7'被导通,所以形成了电流路径,以便电流可以通过第五晶体管T5'、第一晶体管T1'、第六晶体管T6'和第七晶体管T7'从第三电源电压线VDDL流至第二电源电压线VINL2。因为第二电源电压VIN2设置为充分地小于第三电源电压VDD,所以对于第一周期t1,第一晶体管T1'的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-VDD)小于第一晶体管T1'的阈值电压Vth,以便电流流过电流路径。
因此,对于第一周期t1,通过将第一晶体管T1'的控制电极放电至第二电源电压VIN2,可以使开态偏置施加到第一晶体管T1'。因此,根据本发明的示例性实施方式,开态偏置可以在数据电压提供至第一晶体管T1'的控制电极之前施加到第一晶体管T1',以便可以防止(或减少)由第一晶体管T1'的迟滞特性所引起图像质量恶化。
第二,对于第二周期t2,第一晶体管T1'的控制电极和辅助线RL被初始化至第二电源电压VIN2。
对于第二周期t2,具有栅极导通电压Von的电平的第k-1扫描信号SCANk-1提供至第k-1扫描线Sk-1,具有栅极关断电压Voff的电平的第k发光控制信号EMk提供至第k发光控制线Ek,并且具有栅极导通电压Von的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1。因此,对于第二周期t2,第四晶体管T4'和第七晶体管T7'被导通。另外,因为对于第二周期t2,B晶体管DCT被导通,所以栅极关断电压Voff被施加到A晶体管DT的控制电极。因此,A晶体管DT被关断。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第七晶体管T7'被导通,所以辅助线RL被初始化至第二电源电压线VINL2的第二电源电压VIN2。
第三,对于第三周期t3,第一晶体管T1'的控制电极的数据电压和阈值电压被采样。
在第三周期t3中,对于第三周期t3的一部分,具有栅极导通电压Von的电平的第k扫描信号SCANk提供至第k扫描线Sk;并且对于第三周期t3的一部分,具有栅极关断电压Voff的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1。因此,对于第三周期t3的一部分,第二和第三晶体管T2'和T3'被导通。另外,因为对于第三周期t3,B晶体管DCT被关断,所以栅极导通电压Von被提供至A晶体管DT的控制电极,以便A晶体管DT被导通。
因为第二晶体管T2'被导通,所以第一辅助数据线RDL1的辅助数据电压Vdata提供至第一晶体管T1'的第一电极。因为第三晶体管T3'被导通以连接第一晶体管T1'的控制电极和第二电极,所以第一晶体管T1'作为二极管进行驱动。
第一晶体管T1'的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-Vdata)小于阈值电压Vth,电流流过第一晶体管T1',直到控制电极和第一电极之间的电压差Vgs达到第一晶体管T1'的阈值电压Vth。因此,对于第三周期t3,第一晶体管T1'的控制电极的电压增加至“Vdata+Vth”。
因为A晶体管DT被导通,所以辅助线RL连接至第一电源电压线VINL1。因此,辅助线RL被放电至第一电源电压VIN1。
第四,对于第四周期t4,完成第一晶体管T1'的控制电极的数据电压和阈值电压的采样,以及辅助线RL被放电至第一电源电压VIN1。
对于第四周期t4,具有栅极关断电压Voff的电平的第k扫描信号SCANk提供至第k扫描线Sk,并且具有栅极关断电压Voff的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1。另外,因为对于第四周期t4,B晶体管DCT被关断,所以栅极导通电压Von被提供至A晶体管DT的控制电极,以便A晶体管DT被导通。
对于第四周期t4,与第一晶体管T1'的控制电极的电压对应的“Vdata+Vth”存储在存储电容器Cst中。
因为第k扫描线Sk和辅助线RL形成为彼此相邻,所以边缘电容FC可以形成在第k扫描线Sk和辅助线RL之间,如图10所示。第k扫描线Sk的电压变化可以通过边缘电容FC反映在辅助线RL中。因此,对于第四周期t4,当第k扫描信号SCANk从栅极导通电压Von增加到栅极关断电压Voff时,第k扫描线Sk的电压变化可以通过边缘电容FC反映在辅助线RL中,以便可以将辅助线RL的电压增加ΔV1。
但是,因为对于第四周期t4,A晶体管DT被导通,所以辅助线RL连接至第一电源电压线VINL1。因此,即使当第k扫描线Sk的电压变化通过边缘电容FC反映在辅助线RL中时,辅助线RL被放电至第一电源电压VIN1。
第五,对于第五周期t5,辅助线RL放电至第一电源电压VIN1。
对于第五周期t5,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek,并且具有栅极关断电压Voff的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1,以便对于第五周期t5,第五和第六晶体管T5'和T6'和A晶体管DT被导通。另外,因为对于第五周期t5,B晶体管DCT被关断,所以栅极导通电压Von被提供至A晶体管DT的控制电极。因此,A晶体管DT被导通。
因为第五和第六晶体管T5'和T6'被导通,所以响应于第一晶体管T1的控制电极的电压,驱动电流Ids'流过第一晶体管T1。第一晶体管T1'的控制电极通过存储电容器Cst维持“Vdata+Vth”。流过第一晶体管T1'的驱动电流Ids'可以由公式2表示。另外,公式3由公式2导出。
如公式3所示,驱动电流Ids'不取决于第一晶体管T1'的阈值电压Vth。换句话说,第一晶体管T1'的阈值电压Vth被补偿。
因为对于第五周期t5,A晶体管DT被导通,所以辅助像素驱动器210的驱动电流Ids'通过A晶体管DT放电至第一电源电压线VINL1。因此,对于第五周期t5,第j显示像素DPj的有机发光二极管OLED不发光。
因为辅助线RL与第一显示像素DP1的有机发光二极管OLED的阳极电极重叠,所以寄生电容PC可以形成在辅助线RL和第一显示像素DP1的有机发光二极管OLED的阳极电极之间,如图10所示。有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中。在第五周期t5中通过具有栅极导通电压Von的电平的第k发光控制信号EMk,将驱动电流提供至第一显示像素DP1的有机发光二极管OLED的阳极电极。因此,第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中,以将辅助线RL的电压增加ΔV2。但是,因为对于第五周期t5,辅助线RL连接至第一电源电压线VINL1,所以即使当第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化通过寄生电容PC被反映时,辅助线RL也被放电至第一电源电压VIN1。
第六,对于第六周期t6,有机发光二极管OLED发光。
对于第六周期t6,具有栅极导通电压Von的电平的第k发光控制信号EMk提供至第k发光控制线Ek,并且具有栅极导通电压Von的电平的第k+1发光控制信号EMk+1提供至第k+1发光控制线Ek+1,以便对于第六周期t6,第五和第六晶体管T5'和T6'被导通。另外,因为对于第六周期t6,B晶体管DCT被导通,所以栅极关断电压Voff被提供至A晶体管DT的控制电极,以便A晶体管DT被关断。
因为A晶体管DT被关断并且第五和第六晶体管T5'和T6'被导通,所以辅助像素驱动器210的驱动电流Ids'通过辅助线RL流过第j显示像素DPj的有机发光二极管OLED。因此,第j显示像素DPj的有机发光二极管OLED发光。
如上所述,根据本发明的示例性实施方式,辅助线RL的电压可以被防止(或被保护)因寄生电容PC和边缘电容FC而变化。因此,根据本发明的示例性实施方式,第j显示像素DPj的有机发光二极管OLED可以被防止(或被保护)因寄生电容PC和边缘电容FC而错误地发光。
图11是示出根据本发明的另一示例性实施方式的显示像素、辅助像素、辅助线、辅助数据线和第二数据驱动器的详细框图。为了便于解释显示面板10,图11仅示出显示像素DP、辅助像素RP、辅助线RL、辅助数据线RDL1和RDL2、和第二数据驱动器40。
图11所示的显示像素DP、辅助像素RP和辅助数据线RDL1和RDL2分别与图2所示的显示像素DP、辅助像素RP和辅助数据线RDL1和RDL2大体相同。因此,省略图11所示的显示像素DP、辅助像素RP和辅助数据线RDL1和RDL2的详细描述。
辅助线RL连接至辅助像素RP并且从辅助像素RP延伸至显示区DA,以与显示像素DP相交。例如,辅助线RL连接至第p+β排中的辅助像素RP(其中β是正整数),并且与第p排中的显示像素DP相交。图11将第p+1排示为第p+β排。辅助线RL可以与显示像素DP的有机发光二极管OLED的阳极电极相交。
辅助线RL可以连接至的显示区DA中的显示像素DP的一个。连接至辅助线RL的显示像素DP对应于将被修复的有缺陷的像素。在图11中,连接至辅助线RL的显示像素DP定义为被修复像素RDP1/RDP2。更具体地,辅助线RL可以连接至被修复像素RDP1/RDP2的有机发光二极管OLED的阳极电极。显示像素驱动器110和被修复像素RDP1/RDP2的有机发光二极管OLED彼此分离。
第二数据驱动器40包括辅助数据输出单元41、辅助数据转换单元42、存储器43和辅助数据电压转换单元44。如图11所示的辅助数据输出单元41、辅助数据转换单元42、存储器43和辅助数据电压转换单元44分别与如上参照图2和图3描述的第二数据驱动器40的辅助数据输出单元41、辅助数据转换单元42、存储器43和辅助数据电压转换单元44大体相同。因此,省略图11所示的辅助数据输出单元41、辅助数据转换单元42、存储器43和辅助数据电压转换单元44的详细描述。
但是,因为辅助线RL连接至第p+β排中的辅助像素RP(其中β是正整数)并且与第p排中的显示像素DP相交,所以辅助数据电压转换单元44将辅助数据电压延迟β个水平周期并且将被延迟的辅助数据电压提供至辅助数据线RDL1和RDL2。换句话说,与提供至第p排中的显示像素DP的数据电压同步地来提供辅助数据电压,其中该辅助数据电压提供至第p+β排中的辅助像素RP。
图12A是从图11所示的第一数据驱动器输出的数据电压和从图11所示的第二数据驱动器的辅助数据电压转换单元输出的辅助数据电压的示例图。
图12A示出垂直同步信号vsync、输出至第i数据线Di(其中i是满足1≤i≤m的正整数)的数据电压DVi、和从辅助数据电压转换单元44输出的辅助数据电压RDV。
参照图12A,一个帧周期(1帧)包括提供数据电压的有效周期AP和作为暂停周期的空白周期BP。在每个帧周期(1帧),垂直同步信号vsync产生脉冲。输出到第i数据线Di的数据电压DVi可以包括第一至第n数据电压DV1至DVn。如图11所示,与提供至第p排中的显示像素DP的数据电压同步地提供辅助数据电压RDV,该辅助数据电压RDV提供至第p+β排中的辅助像素RP。
如图11所示,第一被修复像素RDP1可以位于第二排,并且第二被修复像素RDP2可以位于第n-1排。在这个示例中,如图12A所示,根据存储器43中的数据,与数据电压DV3提供至与第三排中的显示像素DP中的第i数据线Di的周期同步地,可以将第一辅助数据电压RDV1提供至辅助数据线RDL1/RDL2。另外,如图12A所示,根据存储器43中的数据,与数据电压DVn提供至与第n排中的显示像素DP中的第i数据线Di的周期同步地,可以将第二辅助数据电压RDV2提供至辅助数据线RDL1/RDL2。
当指示预定周期的信号是垂直同步信号vsync时,存储器43在每个帧周期以初始化数据BD进行更新。因此,如图12A所示,对于从数据电压DV3提供至第三排中的显示像素DP之时至数据电压DVn-1提供至第n-1排中的显示像素DP之时的周期,辅助数据电压转换单元44可以从存储器43接收第一辅助数据RD1。随后,辅助数据电压转换单元44可以将输入的第一辅助数据RD1转换成第一辅助数据电压RDV1,并且输出第一辅助数据电压RDV1至辅助数据线RDL1/RDL2。
另外,如图12A所示,对于数据电压DVn提供至第n排中的显示像素DP的周期,辅助数据电压转换单元44可以从存储器43接收第二辅助数据RD2,辅助数据电压转换单元44可以将第二辅助数据RD2转换成第二辅助数据电压RDV2,以及将第二辅助数据电压RDV2输出到辅助数据线RDL1/RDL2。此外,如图12A所示,对于数据电压DV1和DV2提供至第一和第二排中的显示像素DP的周期,辅助数据电压转换单元44可以从存储器43接收初始化数据BD,辅助数据电压转换单元44可以将输入的初始化数据BD转换成初始化数据电压BDV,以及将初始化数据电压BDV输出到辅助数据线RDL1/RDL2。
因此,如以上参照图12A描述的,与提供至数据线D1至Dm的数据电压同步地,可以提供辅助数据电压RDV,其中该辅助数据电压RDV被提供至辅助数据线RDL1和RDL2。
图12B是从图11所示的第一数据驱动器输出的数据电压和从图11所示的第二数据驱动器的辅助数据电压转换单元输出的辅助数据电压的示例图。图12B示出水平同步信号hsync、输出到第i数据线Di的数据电压DVi和从辅助数据电压转换单元44输出的辅助数据电压RDV。
参照图12B,一个帧周期(1帧)包括提供数据电压的有效周期AP和作为暂停周期的空白周期BP。水平同步信号hsync在每个水平周期1H产生脉冲。输出到第i数据线Di的数据电压DVi可以包括第一至第n数据电压DV1至DVn。如图11所示,可以与提供至第p排中的显示像素DP的数据电压同步地提供辅助数据电压RDV,其中该辅助数据电压RDV提供至第p+β排中的辅助像素RP。
如图11所示,第一被修复像素RDP1可以位于第二排,并且第二被修复像素RDP2可以位于第n-1排。在这个示例中,如图12B所示,根据存储器43中的数据,与数据电压DV3提供至与第三排中的显示像素DP中的第i数据线Di的周期同步地,可以将第一辅助数据电压RDV1提供至辅助数据线RDL1/RDL2。另外,如图12B所示,根据存储器43中的数据,与数据电压DVn提供至与第n排中的显示像素DP中的第i数据线Di的周期同步地,可以将第二辅助数据电压RDV2提供至辅助数据线RDL1/RDL2。
当指示预定周期的信号是水平同步信号hsync时,存储器43在每一个水平周期1H以初始化数据BD进行更新。因此,如图12B所示,对于数据电压DV3提供至第三排中的显示像素DP的周期,辅助数据电压转换单元44可以从存储器43接收第一辅助数据RD1,辅助数据电压转换单元44可以将输入的第一辅助数据RD1转换成第一辅助数据电压RDV1,以及将第一辅助数据电压RDV1输出到辅助数据线RDL1/RDL2。
另外,如图12B所示,对于数据电压DVn提供至第n排中的显示像素DP的周期,辅助数据电压转换单元44可以从存储器43接收第二辅助数据RD2,辅助数据电压转换单元44可以将第二辅助数据RD2转换成第二辅助数据电压RDV2,并且将第二辅助数据电压RDV2输出到辅助数据线RDL1/RDL2。此外,如图12B所示,对于除数据电压DV3提供至第三排中的显示像素DP的周期和数据电压DVn提供至第n排中的显示像素DP的周期之外的周期,辅助数据电压转换单元44可以从存储器43接收初始化数据BD,将输入的初始化数据BD转换成初始化数据电压BDV,以及将初始化数据电压BDV输出到辅助数据线RDL1/RDL2。
因此,如以上参照图12B描述的,可以与提供至数据线D1至Dm的数据电压同步地提供每个辅助数据电压RDV,其中该每个辅助数据电压RDV提供至辅助数据线RDL1和RDL2。
另外,如上参照12B描述的,初始化数据电压BDV可以提供至未连接至被修复像素RDP1和RDP2的辅助像素DP。因此,根据本发明的示例性实施方式,可以防止(或保护)显示区DA中的显示像素DP受到连接至以下辅助像素RP的辅助线中的电压变化的影响,其中这些辅助像素RP不连接至被修复像素RDP1和RDP2。换句话说,可以防止(或保护)辅助线RL的电压因以下驱动电流而变化,该驱动电流在辅助数据电压RDV提供至辅助像素RP时可以提供至辅助线RL。
图13是示出根据本发明的另一示例性实施方式的显示像素和辅助像素的详细电路图。为了便于说明,图13仅示出第k-1、第k、第k+β-1和第k+β扫描线Sk-1、Sk、Sk+β-1和Sk+β、第一辅助数据线RDL1、第一和第j数据线D1和Dj、以及第k和第k+β发光控制线Ek和Ek+β。另外,如图11所示,辅助线RL连接至第p+β排中的辅助像素RP,并且与第p排中的显示像素DP相交。因此,为了便于说明,图13示出位于第p+β排中的第一辅助像素RP1、和位于第p排中的第一显示像素DP1和第j显示像素DPj。第一辅助像素RP1连接至第k+β-1和第k+β扫描线Sk+β-1和Sk+β、第k+β发光控制线Ek+β和第一辅助数据线RDL1。第一显示像素DP1连接至第k-1和第k扫描线Sk-1和Sk、第k发光控制线Ek和第一数据线D1。第j显示像素DPj连接至第k-1和第k扫描线Sk-1和Sk、第k发光控制线Ek和第j数据线Dj。在图13中,举例示出:在制造过程期间在第一显示像素DP1中不产生缺陷,以及在制造过程期间在第j显示像素DPj中产生缺陷并且该缺陷被修复。
参照图13,第一辅助像素RP1通过辅助线RL连接至第j显示像素DPj。辅助线RL可以连接至第一辅助像素RP1,并且从第一辅助像素RP1延伸至显示区DA,以与显示像素DP1和DPj相交。更具体地,如图13所示,辅助线RL可以与显示像素DP1和DPj的有机发光二极管OLED的阳极电极相交。
辅助线RL可以连接至第j显示像素DPj的有机发光二极管OLED。在这个示例中,显示像素驱动器110和第j显示像素DPj的有机发光二极管OLED可以彼此分离。
显示像素DP1和DPj中的每个包括有机发光二极管OLED和显示像素驱动器110。图13所示的显示像素DP1和DPj分别与图5所示的显示像素DP1和DPj大体相同。因此,省略图13示出的像素DP1和DPj的详细描述。
第一辅助像素RP1包括辅助像素驱动器210和A晶体管DT。第一辅助像素RP1不包括有机发光二极管OLED。图13所示的第一辅助像素RP1的辅助像素驱动器210与图5所示的第一辅助像素RP1的辅助像素驱动器210大体相同,除了图13所示的第一辅助像素RP1的辅助像素驱动器210连接至第k+β-1和第k+β扫描线Sk+β-1和Sk+β和第k+β发光控制线Ek+β,而不是第k-1和第k扫描线Sk-1和Sk和第k发光控制线Ek。因此,省略第一辅助像素RP1的辅助像素驱动器210的详细描述。
A晶体管DT连接至辅助线RL和提供有第一电源电压VIN1的第一电源电压线VINL1。通过提供至A晶体管DT的控制电极的电压,A晶体管DT被导通,以将辅助线RL和第一电源电压线VINL1连接,使得辅助线RL的电压被放电至第一电源电压VIN1。换句话说,A晶体管DT用于将辅助线RL放电。A晶体管DT的控制电极可以连接至第k+β扫描线Sk+β,A晶体管DT的第一电极可以连接至辅助线RL,并且A晶体管DT的第二电极可以连接至第一电源电压线VINL1。
图14是提供至如图13所示的显示像素和辅助像素的信号、放电晶体管的控制电极的电压、和辅助线的电压的波形图。图14示出提供至第k-1扫描线Sk-1的第k-1扫描信号SCANk-1、提供至第k扫描线Sk的第k扫描信号SCANk、提供至第k+1扫描线Sk+1的第k+1扫描信号SCANk+1、提供至第k+2扫描线Sk+2的第k+2扫描信号SCANk+2、提供至第k发光控制线Ek的第k发光控制信号EMk、提供至第k+2发光控制线Ek+2的第k+2发光控制信号EMk+2、A晶体管DT的控制电极的电压V_DTG或SCANk+2、以及辅助线RL的电压V_RL。图14示出第k+1扫描线Sk+1、第k+2扫描线Sk+2和第k+2发光控制线Ek+2,以分别作为图13所示的第k+β-1扫描线Sk+β-1、第k+β扫描线Sk+β和第k+β发光控制线Ek+β的示例。但是,本发明不限于此。
如图14所示的第k-1扫描信号SCANk-1、第k扫描信号SCANk和第k发光控制信号EMk分别与如图7所示的第k-1扫描信号SCANk-1、第k扫描信号SCANk和第k发光控制信号EMk大体相同。因此,省略图14所示的第k-1扫描信号SCANk-1、第k扫描信号SCANk和第k发光控制信号EMk的详细描述。
对于第四周期t4的一部分,第k+1扫描信号SCANk+1被产生为具有栅极导通电压Von的电平,并且对于第五周期t5的一部分,第k+2扫描信号SCANk+2被产生为具有栅极导通电压Von的电平。对于第4-2和第五周期t4-2和t5,第k+2发光控制信号EMk+2被产生为具有栅极关断电压Voff的电平。
以下,参照图13和图14,详细描述第一辅助像素RP1和第j显示像素DPj的驱动方法和第一显示像素DP1的驱动方法。
首先,如图13和图14所示的第一显示像素DP1的驱动方法与如图5和图7所示的第一显示像素DP1的驱动方法大体相同。因此,省略第一显示像素DP1的驱动方法。
随后,详细描述第一辅助像素RP1和第j显示像素DPj的驱动方法。
首先,对于第一至第三周期t1至t3,有机发光二极管OLED发光。
对于第一至第三周期t1至t3,具有栅极关断电压Voff的电平的第k+1扫描信号SCANk+1提供至第k+1扫描线Sk+1、具有栅极关断电压Voff的电平的第k+2扫描信号SCANk+2提供至第k+2扫描线Sk+2、以及具有栅极导通电压Von的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2。因此,对于第一至第三周期t1至t3,第五和第六晶体管T5'和T6'被导通。
因为第五和第六晶体管T5'和T6'被导通,所以辅助像素驱动器210的驱动电流Ids'通过辅助线RL提供至第j显示像素DPj的有机发光二极管OLED。因此,第j显示像素DPj的有机发光二极管OLED发光。
第二,对于第4-1周期t4-1,开态偏置被施加到第一晶体管T1。第四周期t4包括第4-1周期t4-1和第4-2周期t4-2。
对于第4-1周期t4-1的一部分,具有栅极导通电压Von的电平的第k+1扫描信号SCANk+1提供至第k+1扫描线Sk+1,并且对于整个第4-1周期t4-1,具有栅极导通电压Von的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2,以便对于整个第4-1周期t4-1或第4-1周期t4-1的一部分,第四、第五、第六和第七晶体管T4'、T5'、T6'和T7'被导通。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第五、第六和第七晶体管T5'、T6'和T7'被导通,所以形成了电流路径,以便电流可以通过第五晶体管T5'、第一晶体管T1'、第六晶体管T6'和第七晶体管T7'从第三电源电压线VDDL流至第二电源电压线VINL2。因为第二电源电压VIN2设置为充分地小于第三电源电压VDD,所以对于第4-1周期t4-1,第一晶体管T1'的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-VDD)小于第一晶体管T1'的阈值电压Vth,以便电流流过电流路径。
因此,对于第4-1周期t4-1,第一晶体管T1'的控制电极被放电至第二电源电压VIN2,以使得开态偏置可以被施加到第一晶体管T1'。因此,根据本发明的示例性实施方式,开态偏置可以在数据电压提供至第一晶体管T1'的控制电极之前施加到第一晶体管T1'。因此,可以防止(或减少)由第一晶体管T1'的迟滞特性所引起的图像质量恶化。
因为第k扫描线Sk和辅助线RL形成为彼此相邻,所以边缘电容FC可以形成在第k扫描线Sk和辅助线RL之间,如图13所示。第k扫描线Sk的电压变化可以通过边缘电容FC反映在辅助线RL中。因此,对于第4-1周期t4-1,当第k扫描信号SCANk从栅极导通电压Von增加到栅极关断电压Voff时,第k扫描线Sk的电压中的变化可以通过边缘电容FC反映,以便可以将辅助线RL的电压增加ΔV1。
第三,对于第4-2周期t4-2,第一晶体管T1'的控制电极和辅助线RL被初始化至第二电源电压VIN2。
对于第4-2周期t4-2中,具有栅极导通电压Von的电平的第k+1扫描信号SCANk+1提供至第k+1扫描线Sk+1,并且具有栅极关断电压Voff的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2,以便对于第4-2周期t4-2,第四晶体管T4'和第七晶体管T7'被导通。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第二电源电压线VINL2的第二电源电压VIN2。因为第七晶体管T7'被导通,所以辅助线RL被初始化至第二电源电压线VINL2的第二电源电压VIN2。
第四,对于第五周期t5,对第一晶体管T1'的控制电极的数据电压和阈值电压进行采样,以及辅助线RL被放电至第一电源电压VIN1。
在第五周期t5中,对于第五周期t5的的一部分,具有栅极导通电压Von的电平的第k+2扫描信号SCANk+2提供至第k+2扫描线Sk+2,并且对于整个第五周期t5,具有栅极关断电压Voff的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2,以便对于整个第五周期t5或第五周期t5的一部分,第二和第三晶体管T2'和T3'以及A晶体管DT被导通。
因为第二晶体管T2'被导通,所以第一数据线D1的数据电压Vdata提供至第一晶体管T1'的第一电极。因为第三晶体管T3'被导通,所以第一晶体管T1'的控制电极和第二电极被连接。因此,第一晶体管T1'作为二极管被驱动。
由于第一晶体管T1'的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-Vdata)小于阈值电压Vth,所以电流流过第一晶体管T1',直到控制电极和第一电极之间的电压差Vgs达到第一晶体管T1'的阈值电压Vth。因此,对于第三周期t3,第一晶体管T1'的控制电极的电压增加到“Vdata+Vth”。
因为A晶体管DT被导通,所以辅助线RL连接至第一电源电压线VINL1。因此,辅助线RL被放电至第一电源电压VIN1。
因为辅助线RL与第一显示像素DP1的有机发光二极管OLED的阳极电极重叠,所以寄生电容PC可以形成在辅助线RL和第一显示像素DP1的有机发光二极管OLED的阳极电极之间,如图13所示。有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中。对于第五周期t5,通过具有栅极导通电压Von的电平的第k发光控制信号EMk,将驱动电流提供至第一显示像素DP1的有机发光二极管OLED的阳极电极。因此,第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中,以便可以将辅助线RL的电压增加ΔV2。但是,因为对于第五周期t5,辅助线RL连接至第一电源电压线VINL1,所以即使当第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化通过寄生电容PC被反映时,辅助线RL也被放电至第一电源电压VIN1。
第六,对于第六周期t6,有机发光二极管OLED发光。
对于第六周期t6,具有栅极关断电压Voff的电平的第k+2扫描信号SCANk+2提供至第k+2扫描线Sk+2,并且具有栅极导通电压Von的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2,以便对于第六周期t6,第五和第六晶体管T5'和T6'被导通并且A晶体管DT被关断。
因为A晶体管DT被关断并且第五和第六晶体管T5'和T6'被导通,所以辅助像素驱动器210的驱动电流Ids'通过辅助线RL提供至第j显示像素DPj的有机发光二极管OLED。因此,第j显示像素DPj的有机发光二极管OLED发光。
第一晶体管T1'的控制电极通过存储电容器Cst维持“Vdata+Vth”。流过第一晶体管T1'的驱动电流Ids'可以由公式2表示。另外,公式3由公式2导出。
如公式3所示,驱动电流Ids'不取决于第一晶体管T1'的阈值电压Vth。换句话说,第一晶体管T1'的阈值电压Vth被补偿。
如上所述,根据本发明的示例性实施方式,可以防止(或保护)辅助线RL的电压被因寄生电容PC和边缘电容FC而变化。因此,根据本发明的示例性实施方式,有机发光二极管OLED可以被防止(或被保护)错误地发光。
图15是示出根据本发明的另一示例性实施方式的显示像素和辅助像素的详细电路图。为了便于说明,图15仅示出第k-1、第k、第k+β-1和第k+β扫描线Sk-1、Sk、Sk+β-1和Sk+β、第一辅助数据线RDL1、第一和第j数据线D1和Dj、以及第k和第k+β发光控制线Ek和Ek+β。另外,如图11所示,辅助线RL连接至第p+β排中的辅助像素RP,并且与第p排中的显示像素DP相交。因此,为了便于说明,图15示出位于第p+β排中的第一辅助像素RP1、和位于第p排中的第一显示像素DP1和第j显示像素DPj。第一辅助像素RP1连接至第k+β-1和第k+β扫描线Sk+β-1和Sk+β、第k+β发光控制线Ek+β和第一辅助数据线RDL1。第一显示像素DP1连接至第k-1和第k扫描线Sk-1和Sk、第k发光控制线Ek和第一数据线D1。第j显示像素DPj连接至第k-1和第k扫描线Sk-1和Sk、第k发光控制线Ek和第j数据线Dj。图15中,举例示出:在制造过程期间在第一显示像素DP1中不产生缺陷,以及在制造过程期间在第j显示像素DPj中产生缺陷并且该缺陷被修复。
参照图15,第一辅助像素RP1通过辅助线RL连接至第j显示像素DPj。辅助线RL连接至第一辅助像素RP1,并且从第一辅助像素RP1延伸至显示区DA,以与显示像素DP1和DPj相交。更具体地,如图15所示,辅助线RL可以与显示像素DP1和DPj的有机发光二极管OLED的阳极电极相交。
辅助线RL可以连接至第j显示像素DPj的有机发光二极管OLED。在这个示例中,显示像素驱动器110和第j显示像素DPj的有机发光二极管OLED可以彼此分离。
显示像素DP1和DPj中的每个包括有机发光二极管OLED和显示像素驱动器110。图15所示的显示像素DP1和DPj分别与图5所示的显示像素DP1和DPj大体相同。因此,省略图15所示的显示像素DP1和DPj的详细描述。
第一辅助像素RP1包括辅助像素驱动器210和A晶体管DT。第一辅助像素RP1不包括有机发光二极管OLED。图15所示的第一辅助像素RP1的辅助像素驱动器210与图5所示的第一辅助像素RP1的辅助像素驱动器210大体相同,除了第一辅助像素RP1连接至第k+β-1和第k+β扫描线Sk+β-1和Sk+β和第k+β发光控制线Ek+β而不是第k-1和第k扫描线Sk-1和Sk和第k发光控制线Ek,第四晶体管T4'连接至第一电源电压线VINL1而不是第二电源电压线VINL2,并且第七晶体管T7'被移除。因此,省略图15所示的第一辅助像素RP1的辅助像素驱动器210的详细描述。
A晶体管DT连接至辅助线RL和提供有第一电源电压VIN1的第一电源电压线VINL1。A晶体管DT通过提供至A晶体管DT的控制电极的电压导通,以连接辅助线RL和第一电源电压线VINL1。因此,辅助线RL的电压被放电至第一电源电压VIN1。换句话说,A晶体管DT用于将辅助线RL放电。A晶体管DT的控制电极可以连接至第k+β扫描线Sk+β,A晶体管DT的第一电极可以耦接至辅助线RL,并且A晶体管DT的第二电极可以连接至第一电源电压线VINL1。
图16是提供至图15所示的显示像素和辅助像素的信号、放电晶体管的控制电极的电压、和辅助线的电压的波形图。图16示出提供至第k-1扫描线Sk-1的第k-1扫描信号SCANk-1、提供至第k扫描线Sk的第k扫描信号SCANk、提供至第k+1扫描线Sk+1的第k+1扫描信号SCANk+1、提供至第k+2扫描线Sk+2的第k+2扫描信号SCANk+2、提供至第k发光控制线Ek的第k发光控制信号EMk、提供至第k+2发光控制线Ek+2的第k+2发光控制信号EMk+2、A晶体管DT的控制电极的电压V_DTG或SCANk+2、以及辅助线RL的电压V_RL。图16示出第k+1扫描线Sk+1、第k+2扫描线Sk+2和第k+2发光控制线Ek+2,以分别作为图15所示的第k+β-1扫描线Sk+β-1、第k+β扫描线Sk+β和第k+β发光控制线Ek+β的示例。但是,本发明不限于此。
图16所示的第k-1扫描信号SCANk-1、第k扫描信号SCANk和第k发光控制信号EMk分别与如图7所示的第k-1扫描信号SCANk-1、第k扫描信号SCANk和第k发光控制信号EMk大体相同。因此,省略图16所示的第k-1扫描信号SCANk-1、第k扫描信号SCANk和第k发光控制信号EMk的详细描述。
对于第四周期t4的一部分,第k+1扫描信号SCANk+1被产生为具有栅极导通电压Von的电平,并且对于第五周期t5的的一部分,第k+2扫描信号SCANk+2被产生为具有栅极导通电压Von的电平。对于整个第4-2和第五周期t4-2和t5,第k+2发光控制信号EMk+2被产生为具有栅极关断电压Voff的电平。
以下,参照图15和图16,描述第一辅助像素RP1和第j显示像素DPj的驱动方法和第一显示像素DP1的驱动方法。
首先,根据图15和图16的第一显示像素DP1的驱动方法与第一显示像素DP1的驱动方法大体相同。因此,省略根据图15和图16的第一显示像素DP1的驱动方法的详细描述。
随后,详细描述第一辅助像素RP1和第j显示像素DPj的驱动方法。
首先,对于第一至第三周期t1至t3,有机发光二极管OLED发光。
对于第一至第三周期t1至t3,具有栅极关断电压Voff的电平的第k+1扫描信号SCANk+1提供至第k+1扫描线Sk+1、具有栅极关断电压Voff的电平的第k+2扫描信号SCANk+2提供至第k+2扫描线Sk+2、以及具有栅极导通电压Von的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2。因此,对于第一至第三周期t1至t3,第五和第六晶体管T5'和T6'被导通。
因为第五和第六晶体管T5'和T6'被导通,所以辅助像素驱动器210的驱动电流Ids'通过辅助线RL提供至第j显示像素DPj的有机发光二极管OLED。因此,第j显示像素DPj的有机发光二极管OLED发光。
第二,对于第4-1周期t4-1,开态偏置被施加于第一晶体管T1。第四周期t4包括第4-1周期t4-1和第4-2周期t4-2。
对于第4-1周期t4-1的一部分,具有栅极导通电压Von的电平的第k+1扫描信号SCANk+1提供至第k+1扫描线Sk+1,并且对于整个第4-1周期t4-1,具有栅极导通电压Von的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2。因此,对于整个第4-1周期t4-1或第4-1周期t4-1的一部分,第四、第五和第六晶体管T4'、T5'、和T6'被导通。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第一电源电压线VINL1的第一电源电压VIN1。因为第五和第六晶体管T5'和T6'被导通,所以形成了电流路径,以便电流可以通过第五晶体管T5'、第一晶体管T1'和第六晶体管T6'从第三电源电压线VDDL流至辅助线RL。因为第二电源电压VIN2设置为充分地小于第三电源电压VDD,所以对于第4-1周期t4-1,第一晶体管T1'的控制电极和第一电极之间的电压差Vgs(Vgs=VIN2-VDD)小于第一晶体管T1'的阈值电压Vth,以便电流流过电流路径。
因此,对于第4-1周期t4-1,第一晶体管T1'的控制电极被放电至第一电源电压VIN1,以使得开态偏置可以被施加到第一晶体管T1'。因此,根据本发明的示例性实施方式,开态偏置可以在数据电压提供至第一晶体管T1'的控制电极之前施加到第一晶体管T1'。因此,可以防止(或减少)由第一晶体管T1'的迟滞特性所引起的图像质量恶化。
因为第k扫描线Sk和辅助线RL形成为彼此相邻,所以边缘电容FC可以形成在第k扫描线Sk和辅助线RL之间,如图15中示出的。第k扫描线Sk的电压变化可以通过边缘电容FC反映在辅助线RL中。因此,对于第4-1周期t4-1,第k扫描信号SCANk从栅极导通电压Von增加到栅极关断电压Voff时,第k扫描线Sk的电压中的变化可以通过边缘电容FC反映,以便可以将辅助线RL的电压增加ΔV1。
第三,对于第4-2周期t4-2,第一晶体管T1'的控制电极被初始化至第二电源电压VIN2。
对于第4-2周期t4-2,具有栅极导通电压Von的电平的第k+1扫描信号SCANk+1提供至第k+1扫描线Sk+1,并且具有栅极关断电压Voff的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2,以便对于第4-2周期t4-2,第四晶体管T4'被导通。
因为第四晶体管T4'被导通,所以第一晶体管T1'的控制电极被初始化至第一电源电压线VINL1的第一电源电压VIN1。
第四,对于第五周期t5,采样第一晶体管T1'的控制电极的数据电压和阈值电压,以及辅助线RL被放电至第一电源电压VIN1。
在第五周期t5中,对于第五周期t5的一部分,具有栅极导通电压Von的电平的第k+2扫描信号SCANk+2提供至第k+2扫描线Sk+2,并且对于整个第五周期t5,具有栅极关断电压Voff的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2,以便对于第五周期t5或第五周期的一部分,第二和第三晶体管T2'和T3'以及A晶体管DT被导通。
因为第二晶体管T2'被导通,所以第一数据线D1的数据电压Vdata提供至第一晶体管T1'的第一电极。因为第三晶体管T3'被导通,所以第一晶体管T1'的控制电极和第二电极被连接。因此,第一晶体管T1'作为二极管被驱动。
由于第一晶体管T1'的控制电极和第一电极之间的电压差VgsVgs=VIN2-Vdata小于阈值电压Vth,所以电流流过第一晶体管T1',直到控制电极和第一电极之间的电压差Vgs达到第一晶体管T1'的阈值电压Vth。因此,对于第三周期t3,第一晶体管T1'的控制电极的电压增加到“Vdata+Vth”。
因为A晶体管DT被导通,所以辅助线RL连接至第一电源电压线VINL1。因此,辅助线RL被放电至第一电源电压VIN1。
因为辅助线RL与第一显示像素DP1的有机发光二极管OLED的阳极电极重叠,所以寄生电容PC可以形成在辅助线RL和第一显示像素DP1的有机发光二极管OLED的阳极电极之间,如图15所示。有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中。对于第五周期t5,通过具有栅极导通电压Von的电平的第k发光控制信号EMk,将驱动电流提供至第一显示像素DP1的有机发光二极管OLED的阳极电极。因此,第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化可以通过寄生电容PC反映在辅助线RL中,以便可以将辅助线RL的电压增加ΔV2。但是,因为对于第五周期t5,辅助线RL连接至第一电源电压线VINL1,所以即使当第一显示像素DP1的有机发光二极管OLED的阳极电极的电压变化通过寄生电容PC被反映时,辅助线RL也被放电至第一电源电压VIN1。
第五,对于第五周期t6,有机发光二极管OLED发光。
对于第六周期t6,具有栅极关断电压Voff的电平的第k+2扫描信号SCANk+2提供至第k+2扫描线Sk+2,并且具有栅极导通电压Von的电平的第k+2发光控制信号EMk+2提供至第k+2发光控制线Ek+2。因此,对于第六周期t6,第五和第六晶体管T5'和T6'被导通、并且A晶体管DT被关断。
因为A晶体管DT被关断并且第五和第六晶体管T5'和T6'被导通,所以辅助像素驱动器210的驱动电流Ids'通过辅助线RL提供至第j显示像素DPj的有机发光二极管OLED。因此,第j显示像素DPj的有机发光二极管OLED发光。
第一晶体管T1'的控制电极通过存储电容器Cst维持“Vdata+Vth”。流过第一晶体管T1'的驱动电流Ids'可以由公式2表示。另外,公式3由公式2导出。
如公式3所示,驱动电流Ids'不取决于第一晶体管T1'的阈值电压Vth。换句话说,第一晶体管T1'的阈值电压Vth被补偿。
如上所述,根据本发明的示例性实施方式,辅助线RL的电压可以被防止(或被保护)因寄生电容PC和边缘电容FC而变化。因此,根据本发明的示例性实施方式,第j显示像素DPj的有机发光二极管OLED可以被防止(或被保护)因寄生电容PC和边缘电容FC而错误地发光。
图17是提供至第一电源电压线的第一电源电压、提供至第四电源电压线的第四电源电压、和垂直同步信号的波形图。参照图17,在每个帧周期产生垂直同步信号vsync。垂直同步信号vsync被产生为具有第一电平电压VL1的周期对应于有效周期AP,并且垂直同步信号vsync被产生为具有第二电平电压VL2的周期对应于空白周期BP。
对于一个帧周期,第四电源电压VSS可通过电压降(IR降)而变化,如图17所示。因为用于提供第四电源电压VSS的第四电源电压线VSSL连接至显示像素的有机发光二极管的阴极电极,所以随着电流提供至有机发光二极管,第四电源电压VSS下降。因此,在最小电压降发生的时间点A处的第四电源电压VSS和在最大电压降发生的时间点B处的第四电源电压VSS之间具有差值ΔV3。
但是,当提供未改变的第一电源电压VIN1时,时间点A处第一电源电压VIN1和第四电源电压VSS之间差值可以大于时间点B处第一电源电压VIN1和第四电源电压VSS之间差值。因此,在时间点B处发光的被修复像素被初始化至第一电源电压VIN1,其中该第一电源电压VIN1小于在时间点A处发光的被修复像素的第一电源电压VIN1。因此,与在时间点A处发光的被修复像素相比,在时间点B处发光的被修复像素可以显示更低的灰阶。当被修复像素显示低灰阶时,在时间点B处发光的被修复像素很可能比在时间点A处发光的被修复像素显示更低的灰阶。
为了防止在时间点B处发光的被修复像素比在时间点A处发光的辅助像素显示更低的灰阶(或减少其发生程度),根据本发明的示例性实施方式,第一电源电压VIN1可以改变为与第四电源电压VSS的电压变化大体一致。电源可以提供第一电源电压VIN1,以便第一电源电压VIN1可以从时间点A至时间点B逐渐地增大,并且从时间点B逐渐地减小。换句话说,根据本发明的示例性实施方式,当第四电源电压VSS的电压变化呈三角形的形式时,可以提供具有三角形波的第一电源电压VIN1。因此,根据本发明的示例性实施方式,在时间点A处第一电源电压VIN1和第四电源电压VSS之间的差值可以与在时间点B处第一电源电压VIN1和第四电源电压VSS之间的差值大体一致。因此,根据本发明的示例性实施方式,如图17所示,可以防止(或保护)在时间点B处发光的被修复像素比在时间点A处发光的被修复像素显示更低的灰阶。
通过与第一电源电压VIN1大体类似的方式,可以将具有三角形波的第二电源电压VIN2提供至第二电源电压线VINL2。第一电源电压VIN1和第二电源电压VIN2可以设置成大体相同的电压。可替代地,第二电源电压VIN2可以设置成通过将预定电压加上第一电源电压VIN1或者从第一电源电压VIN1减去预定电压而得到的电压。
图18是示出根据本发明的示例性实施方式提供第一电源电压的方法的流程图。以下,参照图1、图17和图18描述根据本发明的示例性实施方式的提供第一电源电压的方法。
首先,时序控制器50可以分析一个帧周期的数字视频数据DATA并且计算显示像素的亮度的代表值。例如,时序控制器50可以计算一个帧周期的数字视频数据DATA的和作为该代表值。可替代地,时序控制器50可以通过将一个帧周期的数字视频数据DATA的和除以预定值来计算该代表值。时序控制器50将计算的代表值输出至电源60。(图18中步骤S201)
第二,电源60从时序控制器50接收代表值。电源60根据代表值控制第一电源电压VIN1。随着代表值变大,电源60可以控制第一电源电压VIN1以使第一电源电压VIN1可以在时间点B处增大,如图17所示。例如,当输入第一代表值时,电源60可以提供具有第一钝角三角形形式的第一三角形波TS1的第一电源电压VIN1,如图19所示。当输入小于第一代表值的第二代表值时,电源60可以提供具有第二钝角三角形形式的第二三角形波TS2的第一电源电压VIN1,其中该第二钝角三角形具有比第一钝角三角形更大的钝角角度。响应于代表值,电源60可以通过使用存储第一电源电压VIN1的电压值的查找表来根据代表值控制第一电源电压VIN1。(图18中步骤S202)
如上所述,根据本发明的示例性实施方式,因为第四电源电压VSS的电压变化可以根据显示像素的亮度而变化,所以第一电源电压VIN1可以根据显示像素的亮度的代表值进行改变。因此,根据本发明的示例性实施方式,可以防止(或保护)在如图17所示的时间点B处发光的被修复像素比在如图17所示的时间点A处发光的辅助像素显示更低的灰阶。
另外,根据本发明的示例性实施方式,基于代表值,通过使用图2和图11所示的第二数据驱动器40的辅助数据转换单元42来转换将提供至显示低灰阶的辅助像素的辅助数据,以便可以防止(或保护)在如图17所示的时间点B处发光的被修复像素比在如图17所示的时间点A处发光的辅助像素显示更低的灰阶。更具体地,当辅助数据RD将被提供至在如图17所示的时间点B处发光的被修复像素时,如果辅助数据RD小于第一阈值,则第二数据驱动器40的辅助数据转换单元42可以决定辅助像素将显示低灰阶。在这个示例中,辅助数据转换单元42可以增加预定数据至辅助数据RD。因此,根据本发明的示例性实施方式,提供至在如图17所示的时间点处显示低灰阶的辅助像素的辅助数据电压可以大于原始将被提供的辅助数据电压,以便可以防止(或保护)在如图17所示的时间点B处发光的被修复像素比在如图17所示的时间点A处发光的辅助像素显示更低的灰阶。
根据本发明的示例性实施方式,通过使用A晶体管将辅助线放电至第一电源电压。因此,根据本发明的示例性实施方式,可以防止(或保护)辅助线的电压因为辅助线与显示像素的有机发光二极管之间的寄生电容和辅助线与相邻扫描线之间的边缘电容而发生变化。因此,根据本发明的示例性实施方式,可以防止(或保护)有机发光二极管错误地发光。
根据本发明的示例性实施方式,与被修复像素的坐标值对应的数字视频数据被计算为辅助数据。因此,根据本发明的示例性实施方式,与将提供至被修复像素的数据电压相同的辅助数据电压可以被提供至与被修复电压连接的辅助像素。
另外,根据本发明的示例性实施方式,初始化数据提供至不与被修复像素连接的辅助像素。因此,根据本发明的示例性实施方式,可以防止(或保护)显示区中的显示像素受到与连接至以下辅助像素的辅助线的电压变化的影响,其中上述辅助像素不与被修复像素连接。
此外,根据本发明的示例性实施方式,第一电源电压被提供为具有三角形波的电压。因此,根据本发明的示例性实施方式,可以防止(或保护)在时间点发光的被修复像素因另一电源电压的电压降比在另一时间点发光的辅助像素显示更低的灰阶。
在本文中已经公开了示例性实施方式,并且虽然使用具体术语,但是这些术语仅应以一般性和描述性的含义进行使用和解释,并且不用于限制目的。在一些情况下,如在提交本申请时为止对本领域的普通技术人员显而易见的,除非另外明确地指出,关于特定实施方式描述的特征、特性和/或元件可以单独地使用,或者可以与关于其他实施方式描述的特征、特性和/或元件结合使用。因此,本领域的技术人员应当理解,在不脱离如权利要求和其等同所描述的本发明精神和范围的情况下,可以在形式和细节上进行各种变化。
Claims (20)
1.一种有机发光显示设备,包括:
数据线和辅助数据线;
扫描线和发光控制线,与所述数据线和所述辅助数据线相交;
显示区,包括位于所述数据线、所述扫描线和所述发光控制线的相交区域处的显示像素;
非显示区,包括位于所述辅助数据线、所述扫描线和所述发光控制线的相交区域处的辅助像素;以及
辅助线,与所述辅助像素连接,
其中,每个所述辅助像素包括:
辅助像素驱动器,配置为将驱动电流提供至所述辅助线中的对应辅助线;以及
辅助晶体管,与所述辅助线中的所述对应辅助线连接,并且与第一电源电压线连接,所述辅助晶体管配置为响应于控制信号从所述第一电源电压线传送第一电源电压。
2.如权利要求1所述的有机发光显示设备,其中,所述辅助线中的所述对应辅助线与所述辅助像素中第p排的辅助像素连接,并且与所述显示像素中第p排的显示像素相交,其中p是正整数。
3.如权利要求2所述的有机发光显示设备,其中,所述辅助线中的所述对应辅助线与所述第p排的显示像素之一连接。
4.如权利要求2所述的有机发光显示设备,其中,所述第p排的辅助像素和所述第p排的显示像素与所述扫描线中的第k-1扫描线和第k扫描线、以及所述发光控制线中的第k发光控制线连接,其中k是等于或大于2的正整数。
5.如权利要求2所述的有机发光显示设备,其中,所述辅助晶体管的控制电极与发光级的下拉控制节点连接,所述发光级与所述发光控制线中的第k+α发光控制线连接,其中k是等于或大于2的正整数,α是正整数。
6.如权利要求2所述的有机发光显示设备,其中,所述第p排的辅助像素还包括反相器,所述反相器与所述发光控制线中的第k+α发光控制线和所述辅助晶体管的控制电极连接,其中k是等于或大于2的正整数,α是正整数,所述反相器配置为:
使提供至所述第k+α发光控制线的发光控制信号反相,以及
将经过反相的发光控制信号提供至所述辅助晶体管的所述控制电极。
7.如权利要求2所述的有机发光显示设备,其中,所述第p排的辅助像素包括:
辅助控制晶体管,与所述辅助晶体管的控制电极和栅极关断电压线连接,其中所述栅极关断电压线与栅极关断电压源连接;以及
电阻,与所述辅助晶体管的所述控制电极和栅极导通电压线连接,其中所述栅极导通电压线与栅极导通电压源连接,以及
所述辅助控制晶体管的控制电极与所述发光控制线中的第k+α发光控制线连接,其中k是等于或大于2的正整数,α是正整数。
8.如权利要求2所述的有机发光显示设备,还包括:
扫描驱动器,配置为将扫描信号提供至所述扫描线;
发光驱动器,配置为将发光控制信号提供至所述发光控制线;
第一数据驱动器,配置为将数据电压提供至所述数据线;以及
第二数据驱动器,配置为将辅助数据电压提供至所述辅助数据线,
其中,所述第二数据驱动器配置为与提供至所述第p排的显示像素的数据电压同步地将所述辅助数据电压之一提供至所述第p排的辅助像素。
9.如权利要求8所述的有机发光显示设备,其中,所述第二数据驱动器包括:
辅助数据计算单元,配置为计算与所述显示像素中的被修复像素的坐标值对应的数字视频数据作为辅助数据;
存储器,配置为存储所述辅助数据,并且配置为在每个预定周期通过初始化数据来更新存储的所述辅助数据;以及
辅助数据电压转换单元,配置为:
从所述存储器接收所述辅助数据或所述初始化数据,
将所述辅助数据或所述初始化数据转换成辅助数据电压,以及
输出所述辅助数据电压。
10.如权利要求4所述的有机发光显示设备,其中,所述辅助像素驱动器包括:
第一晶体管,配置为响应于所述第一晶体管的控制电极的电压,控制所述辅助像素驱动器的所述驱动电流;
第二晶体管,与所述辅助数据线之一和所述第一晶体管的第一电极连接;
第三晶体管,与所述第一晶体管的所述控制电极和所述第一晶体管的第二电极连接;
第四晶体管,与所述第一晶体管的所述控制电极连接,并且连接至与第二电源电压源连接的第二电源电压线;
第五晶体管,与所述第一晶体管的所述第一电极连接,并且连接至与第三电源电压源连接的第三电源电压线;
第六晶体管,与所述第一晶体管的所述第二电极连接,并且连接至所述辅助线中的所述对应辅助线;
第七晶体管,与所述辅助线中的所述对应辅助线和所述第三电源电压线连接;以及
存储电容器,与所述第一晶体管的所述控制电极和所述第三电源电压线连接;
其中,所述第二晶体管和第三晶体管的控制电极连接至所述第k扫描线,所述第四晶体管和第七晶体管的控制电极连接至所述第k-1扫描线,并且所述第五晶体管和第六晶体管的控制电极连接至所述第k发光控制线。
11.如权利要求1所述的有机发光显示设备,其中,所述辅助线中的所述对应辅助线与所述辅助像素中第p+β排的辅助像素连接,并且与所述显示像素中第p排的显示像素相交,其中p和β是正整数。
12.如权利要求11所述的有机发光显示设备,其中,所述辅助线中的所述对应辅助线与所述第p排的显示像素中的显示像素连接。
13.如权利要求11所述的有机发光显示设备,其中,所述第p排的显示像素与所述扫描线中的第k-1扫描线、所述扫描线中的第k扫描线以及所述发光控制线中的第k发光控制线连接,其中k是等于或大于2的正整数,以及
所述第p+β排的所述辅助像素与所述扫描线中的第k+β-1扫描线、所述扫描线中的第k+β扫描线、以及所述发光控制线中的第k+β发光控制线连接。
14.如权利要求11所述的有机发光显示设备,其中,所述辅助晶体管的控制电极连接至所述扫描线中的第k+β扫描线,其中k是等于或大于2的正整数。
15.如权利要求11所述的有机发光显示设备,还包括:
扫描驱动器,配置为将扫描信号提供至所述扫描线;
发光驱动器,配置为将发光控制信号提供至所述发光控制线;
第一数据驱动器,配置为将数据电压提供至所述数据线;以及
第二数据驱动器,配置为将辅助数据电压提供至所述辅助数据线,
其中,所述第二数据驱动器配置为与提供至所述显示像素中第k+β排的显示像素的所述数据电压同步地将所述辅助数据电压提供至所述辅助像素中第k排的辅助像素,其中k是等于或大于2的正整数。
16.如权利要求15所述的有机发光显示设备,其中,所述第二数据驱动器包括:
辅助数据计算单元,配置为计算与所述显示像素中的被修复像素的坐标值对应的数字视频数据作为辅助数据;
存储器,配置为存储所述辅助数据,并且配置为在每个预定周期通过初始化数据来更新存储的所述辅助数据;以及
辅助数据电压转换单元,配置为:
从所述存储器接收所述辅助数据或所述初始化数据,
将所述辅助数据或所述初始化数据转换成辅助数据电压,以及
通过将所述辅助数据电压延迟β个水平周期,来输出所述辅助数据电压。
17.如权利要求13所述的有机发光显示设备,其中,所述第p+β排的辅助像素的所述辅助像素驱动器包括:
第一晶体管,配置为响应于所述第一晶体管的控制电极的电压,控制所述辅助像素驱动器的所述驱动电流;
第二晶体管,与所述辅助数据线之一和所述第一晶体管的第一电极连接;
第三晶体管,与所述第一晶体管的所述控制电极和所述第一晶体管的第二电极连接;
第四晶体管,与所述第一晶体管的所述控制电极连接,并且连接至与第二电源电压源连接的第二电源电压线;
第五晶体管,与所述第一晶体管的所述第一电极连接,并且连接至与第三电源电压源连接的第三电源电压线;
第六晶体管,与所述第一晶体管的所述第二电极连接,并且连接至所述辅助线中的所述对应辅助线;
第七晶体管,与所述辅助线中的所述对应辅助线连接,并且连接至所述第二电源电压线;以及
存储电容器,与所述第一晶体管的所述控制电极和所述第三电源电压线连接;
其中,所述第二晶体管和第三晶体管的控制电极连接至所述扫描线中的所述第k+β扫描线,所述第四晶体管和第七晶体管的控制电极连接至所述扫描线中的所述第k+β-1扫描线,并且所述第五晶体管和第六晶体管的控制电极连接至所述发光控制线中的所述第k+β发光控制线。
18.如权利要求13所述的有机发光显示设备,其中,所述辅助像素驱动器包括:
第一晶体管,配置为响应于所述第一晶体管的控制电极的电压,控制所述辅助像素驱动器的所述驱动电流;
第二晶体管,与所述辅助数据线之一和所述第一晶体管的第一电极连接;
第三晶体管,与所述第一晶体管的所述控制电极和所述第一晶体管的第二电极连接;
第四晶体管,与所述第一晶体管的所述控制电极和所述第一电源电压线连接;
第五晶体管,与所述第一晶体管的所述第一电极连接,并且连接至与第三电源电压源连接的第三电源电压线;
第六晶体管,与所述第一晶体管的所述第二电极和所述辅助线中的所述对应辅助线连接;以及
存储电容器,与所述第一晶体管的所述控制电极和所述第三电源电压线连接,
其中,所述第二晶体管和第三晶体管的控制电极连接至所述扫描线中的所述第k+β扫描线,所述第四晶体管的控制电极连接至所述扫描线中的所述第k+β-1扫描线,并且所述第五晶体管和第六晶体管的各控制电极连接至所述发光控制线中的所述第k+β发光控制线。
19.如权利要求1所述的有机发光显示设备,其中,每个所述显示像素包括:
有机发光二极管;以及
显示像素驱动器,包括多个晶体管,并且配置为将显示像素驱动电流提供至所述有机发光二极管,
其中,所述显示像素驱动器包括:
第一晶体管,配置为响应于所述第一晶体管的控制电极的电压,控制所述显示像素驱动电流;
第二晶体管,与所述数据线之一和所述第一晶体管的第一电极连接;
第三晶体管,与所述第一晶体管的所述控制电极和所述第一晶体管的第二电极连接;
第四晶体管,与所述第一晶体管的所述控制电极连接,并且连接至与第二电源电压源连接的第二电源电压线;
第五晶体管,与所述第一晶体管的所述第一电极连接,并且连接至与第三电源电压源连接的第三电源电压线;
第六晶体管,与所述第一晶体管的所述第二电极和所述有机发光二极管的阳极电极连接;
第七晶体管,与所述有机发光二极管的所述阳极电极和所述第二电源电压线连接;以及
存储电容器,与所述第一晶体管的所述控制电极和所述第三电源电压线连接。
20.如权利要求1所述的有机发光显示设备,其中,所述有机发光显示设备配置为将所述第一电源电压提供为对于一个帧周期具有三角形波的电压。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2014-0136617 | 2014-10-10 | ||
KR1020140136617A KR102277411B1 (ko) | 2014-10-10 | 2014-10-10 | 유기전계발광 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105513538A true CN105513538A (zh) | 2016-04-20 |
CN105513538B CN105513538B (zh) | 2019-09-17 |
Family
ID=54207347
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510624207.0A Active CN105513538B (zh) | 2014-10-10 | 2015-09-25 | 有机发光显示设备 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9984631B2 (zh) |
EP (1) | EP3007162B1 (zh) |
JP (1) | JP6795882B2 (zh) |
KR (1) | KR102277411B1 (zh) |
CN (1) | CN105513538B (zh) |
TW (1) | TWI684972B (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106097977A (zh) * | 2016-08-22 | 2016-11-09 | 武汉华星光电技术有限公司 | 一种有机二极管显示驱动电路、显示面板及电子设备 |
CN107591086A (zh) * | 2016-07-07 | 2018-01-16 | 三星显示有限公司 | 显示面板以及包括显示面板的显示装置 |
CN108205999A (zh) * | 2016-12-20 | 2018-06-26 | 乐金显示有限公司 | 选通驱动器和包括该选通驱动器的显示装置 |
CN109166458A (zh) * | 2018-09-30 | 2019-01-08 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
CN109215575A (zh) * | 2017-06-30 | 2019-01-15 | 乐金显示有限公司 | 显示面板和使用该显示面板的电致发光显示器 |
CN109410771A (zh) * | 2018-10-31 | 2019-03-01 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
CN110136623A (zh) * | 2019-04-26 | 2019-08-16 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
CN111243476A (zh) * | 2018-11-28 | 2020-06-05 | 中华映管股份有限公司 | 显示装置 |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160011248A (ko) * | 2014-07-21 | 2016-02-01 | 삼성디스플레이 주식회사 | 표시 패널 및 이를 포함하는 유기 발광 표시 장치 |
KR102309455B1 (ko) | 2014-10-13 | 2021-10-08 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 |
CN106023891B (zh) * | 2016-07-22 | 2018-05-04 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法及显示面板 |
CN106941135B (zh) * | 2017-04-11 | 2018-10-19 | 武汉华星光电技术有限公司 | 一种有机发光显示面板的修补方法及有机发光显示面板 |
US10872570B2 (en) | 2017-08-31 | 2020-12-22 | Lg Display Co., Ltd. | Electroluminescent display device for minimizing a voltage drop and improving image quality and driving method thereof |
KR102570977B1 (ko) * | 2017-10-19 | 2023-08-25 | 엘지디스플레이 주식회사 | 전계발광 표시장치 및 이의 구동방법 |
KR102505897B1 (ko) | 2017-11-27 | 2023-03-03 | 엘지디스플레이 주식회사 | Oled 표시패널 |
KR102473508B1 (ko) * | 2017-11-30 | 2022-12-01 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
WO2019187156A1 (ja) * | 2018-03-30 | 2019-10-03 | シャープ株式会社 | 表示デバイス |
KR102656012B1 (ko) * | 2019-03-19 | 2024-04-11 | 삼성전자주식회사 | Led 디스플레이 패널 및 수리 방법. |
CN110428778B (zh) * | 2019-08-14 | 2021-08-17 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法以及显示面板 |
US20210193049A1 (en) * | 2019-12-23 | 2021-06-24 | Apple Inc. | Electronic Display with In-Pixel Compensation and Oxide Drive Transistors |
US11538427B1 (en) * | 2022-01-07 | 2022-12-27 | Stmicroelectronics S.R.L. | High efficiency ghost illumination cancelation in emissive and non-emissive display panels |
US11978416B2 (en) * | 2022-01-07 | 2024-05-07 | Stmicroelectronics S.R.L. | High efficiency ghost illumination cancelation in emissive and non-emissive display panels |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005309422A (ja) * | 2004-03-26 | 2005-11-04 | Seiko Epson Corp | 画素回路の駆動方法、画素回路、電気光学装置および電子機器 |
CN1707318A (zh) * | 2004-06-09 | 2005-12-14 | 三星电子株式会社 | 液晶显示装置及其驱动方法 |
CN103810965A (zh) * | 2012-11-07 | 2014-05-21 | 上海天马微电子有限公司 | 一种显示装置及其像素单元的缺陷修复方法 |
CN104103234A (zh) * | 2013-04-01 | 2014-10-15 | 三星显示有限公司 | 有机发光显示装置及其修复和驱动方法 |
CN105427810A (zh) * | 2014-09-16 | 2016-03-23 | 三星显示有限公司 | 有机发光显示设备 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100666639B1 (ko) * | 2005-09-13 | 2007-01-09 | 삼성에스디아이 주식회사 | 더미 셀을 구비하는 평판표시장치 및 그의 제조방법 |
US20080121901A1 (en) | 2006-11-23 | 2008-05-29 | Haksu Kim | Light emitting device |
KR101320104B1 (ko) | 2006-11-29 | 2013-10-18 | 엘지디스플레이 주식회사 | 전계발광표시장치 |
JP2009003009A (ja) * | 2007-06-19 | 2009-01-08 | Panasonic Corp | 表示装置 |
JP2009069514A (ja) * | 2007-09-13 | 2009-04-02 | Toshiba Matsushita Display Technology Co Ltd | アクティブマトリクス型表示装置及びアクティブマトリクス型表示装置の駆動方法 |
JP2010217661A (ja) * | 2009-03-18 | 2010-09-30 | Seiko Epson Corp | 画素回路、発光装置、電子機器及び画素回路の駆動方法 |
JP2010249883A (ja) * | 2009-04-10 | 2010-11-04 | Panasonic Corp | 画像表示装置及びその修正方法 |
KR101113451B1 (ko) * | 2009-12-01 | 2012-02-29 | 삼성모바일디스플레이주식회사 | 유기 전계발광 표시장치 |
KR101152580B1 (ko) * | 2010-06-30 | 2012-06-01 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
KR102041481B1 (ko) * | 2013-02-27 | 2019-11-07 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
KR102145850B1 (ko) * | 2014-05-30 | 2020-08-20 | 엘지디스플레이 주식회사 | 유기발광 디스플레이 장치와 픽셀의 리페어 방법 |
KR20150142820A (ko) * | 2014-06-11 | 2015-12-23 | 삼성디스플레이 주식회사 | 화소, 이를 포함하는 표시 장치 및 그 구동 방법 |
-
2014
- 2014-10-10 KR KR1020140136617A patent/KR102277411B1/ko active IP Right Grant
-
2015
- 2015-06-04 US US14/731,364 patent/US9984631B2/en active Active
- 2015-09-25 EP EP15186880.9A patent/EP3007162B1/en active Active
- 2015-09-25 TW TW104131953A patent/TWI684972B/zh active
- 2015-09-25 JP JP2015188345A patent/JP6795882B2/ja active Active
- 2015-09-25 CN CN201510624207.0A patent/CN105513538B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005309422A (ja) * | 2004-03-26 | 2005-11-04 | Seiko Epson Corp | 画素回路の駆動方法、画素回路、電気光学装置および電子機器 |
CN1707318A (zh) * | 2004-06-09 | 2005-12-14 | 三星电子株式会社 | 液晶显示装置及其驱动方法 |
CN103810965A (zh) * | 2012-11-07 | 2014-05-21 | 上海天马微电子有限公司 | 一种显示装置及其像素单元的缺陷修复方法 |
CN104103234A (zh) * | 2013-04-01 | 2014-10-15 | 三星显示有限公司 | 有机发光显示装置及其修复和驱动方法 |
CN105427810A (zh) * | 2014-09-16 | 2016-03-23 | 三星显示有限公司 | 有机发光显示设备 |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107591086A (zh) * | 2016-07-07 | 2018-01-16 | 三星显示有限公司 | 显示面板以及包括显示面板的显示装置 |
CN107591086B (zh) * | 2016-07-07 | 2021-06-18 | 三星显示有限公司 | 显示面板以及包括显示面板的显示装置 |
CN106097977A (zh) * | 2016-08-22 | 2016-11-09 | 武汉华星光电技术有限公司 | 一种有机二极管显示驱动电路、显示面板及电子设备 |
CN106097977B (zh) * | 2016-08-22 | 2019-01-22 | 武汉华星光电技术有限公司 | 一种有机二极管显示驱动电路、显示面板及电子设备 |
CN108205999A (zh) * | 2016-12-20 | 2018-06-26 | 乐金显示有限公司 | 选通驱动器和包括该选通驱动器的显示装置 |
CN109215575B (zh) * | 2017-06-30 | 2021-06-15 | 乐金显示有限公司 | 显示面板和使用该显示面板的电致发光显示器 |
CN109215575A (zh) * | 2017-06-30 | 2019-01-15 | 乐金显示有限公司 | 显示面板和使用该显示面板的电致发光显示器 |
CN109166458A (zh) * | 2018-09-30 | 2019-01-08 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
CN109410771A (zh) * | 2018-10-31 | 2019-03-01 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
CN109410771B (zh) * | 2018-10-31 | 2021-06-25 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
CN111243476A (zh) * | 2018-11-28 | 2020-06-05 | 中华映管股份有限公司 | 显示装置 |
CN110136623A (zh) * | 2019-04-26 | 2019-08-16 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
US11295658B2 (en) | 2019-04-26 | 2022-04-05 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel and display device |
Also Published As
Publication number | Publication date |
---|---|
EP3007162B1 (en) | 2018-12-05 |
EP3007162A1 (en) | 2016-04-13 |
US9984631B2 (en) | 2018-05-29 |
KR102277411B1 (ko) | 2021-07-16 |
TWI684972B (zh) | 2020-02-11 |
JP6795882B2 (ja) | 2020-12-02 |
TW201621865A (zh) | 2016-06-16 |
CN105513538B (zh) | 2019-09-17 |
KR20160043174A (ko) | 2016-04-21 |
US20160104430A1 (en) | 2016-04-14 |
JP2016081046A (ja) | 2016-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105513538A (zh) | 有机发光显示设备 | |
KR102050581B1 (ko) | 스테이지 회로 및 이를 이용한 유기전계발광 표시장치 | |
KR101990568B1 (ko) | 주사 구동 장치 및 이를 이용한 유기발광표시장치 | |
KR102281755B1 (ko) | 유기전계발광 표시장치 | |
US10255854B2 (en) | Organic light emitting display device with auxiliary pixels to repair defective display pixels | |
CN102592539A (zh) | 发射控制线驱动器以及使用该驱动器的有机发光显示器 | |
KR20170115167A (ko) | 발광 구동부 및 이를 포함하는 표시 장치 | |
TWI612512B (zh) | 電路級及使用該電路級之有機發光顯示裝置 | |
US9911380B2 (en) | Organic light emitting display device | |
CN105405419A (zh) | 驱动器电路 | |
US9589498B2 (en) | Display driver and display device | |
KR101768480B1 (ko) | 유기발광다이오드 표시장치 | |
KR102138664B1 (ko) | 표시장치 | |
KR20170019022A (ko) | 발광제어 구동부 및 이를 포함하는 유기전계발광 표시장치 | |
US9779668B2 (en) | Organic light emitting display device | |
KR102330356B1 (ko) | 유기전계발광 표시장치 | |
US9159290B2 (en) | Display apparatus | |
KR102663225B1 (ko) | 발광표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |