CN105427792A - 像素补偿电路及驱动方法、显示面板和显示装置 - Google Patents

像素补偿电路及驱动方法、显示面板和显示装置 Download PDF

Info

Publication number
CN105427792A
CN105427792A CN201610006982.4A CN201610006982A CN105427792A CN 105427792 A CN105427792 A CN 105427792A CN 201610006982 A CN201610006982 A CN 201610006982A CN 105427792 A CN105427792 A CN 105427792A
Authority
CN
China
Prior art keywords
module
switching transistor
output terminal
compensation circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610006982.4A
Other languages
English (en)
Inventor
王雨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201610006982.4A priority Critical patent/CN105427792A/zh
Publication of CN105427792A publication Critical patent/CN105427792A/zh
Priority to US15/214,204 priority patent/US20170193879A1/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/38Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using electrochromic devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明公开了一种像素补偿电路及驱动方法、显示面板和显示装置,所述像素补偿电路,包括复位模块、数据写入模块、补偿模块、驱动显示模块和发光器件。通过上述各模块的配合工作该像素补偿电路可以避免不同的阈值电压造成的电压不稳定问题。在驱动显示模块控制发光器件进行显示时,补偿模块的控制端与输出端的电压差的值与阈值电压的差的值与所述阈值电压无关,从而使得发送给发光器件的电压不受阈值电压的影响,因此,本发明实施例提供像素补偿电路,避免了由于不同的阈值电压Vth造成提供给发光器件的电压的不稳定的问题,从而改善了显示面板显示的不均一的问题,且显示面板可以进行低灰阶画面的显示。

Description

像素补偿电路及驱动方法、显示面板和显示装置
技术领域
本发明涉及电致发光技术领域,尤其涉及一种像素补偿电路及驱动方法、显示面板和显示装置。
背景技术
随着科技的进步,显示器件的种类越来越多,随着经济的进步,人们对能源的节省也越来越重视,因此当今的显示产品也越来越关注功耗的问题。电致变色器件(ElectrochromicDevice,ECD)以其低功耗、生产成本低、自发光、宽视角及响应速度快等优点,得到研究人员的重视。例如,ECD以其维持图形时不耗电及其透明显示的特性,已经成功应用在飞机变色窗、可调光后视镜等产品上,同时在未来的大型广告牌,透明橱窗等应用上有着无可比拟的优势。
但是,由于ECD发光器件具有的电压特性、电容特性,利用常规的显示驱动方法去驱动发光器件时,会因为驱动电路中的不同的阈值电压Vth造成提供给发光器件的电压的不稳定,从而造成显示面板显示不均一和无法显示低灰阶画面的问题。
发明内容
本发明实施例提供了一种像素补偿电路及驱动方法、显示面板和显示装置,用以避免由于不同的阈值电压Vth造成提供给发光器件的电压的不稳定的问题,从而改善了显示面板显示不均一的问题,且显示面板可以进行低灰阶画面的显示。
本发明实施例提供了一种像素补偿电路,包括复位模块、数据写入模块、补偿模块、驱动显示模块和发光器件;
所述复位模块的控制端连接第一方波信号,输入端连接电源电压信号;所述复位模块用于在所述第一方波信号的控制下,将所述电源电压信号提供给所述补偿模块的输入端;
所述数据写入模块的控制端连接第二方波信号,输入端连接数据信号;所述数据写入模块用于在所述第二方波信号的控制下,将所述数据信号的电压信号提供给所述补偿模块的控制端;
所述补偿模块的控制端连接所述数据写入模块的输出端,补偿模块的输入端连接所述复位模块的输出端;所述补偿模块用于在所述数据写入模块输出端输出的电压信号的控制下,将所述复位模块的输出端输出的电压信号提供给所述驱动显示模块的输入端,且所述补偿模块的控制端与输出端的电压差的值与阈值电压的差的值与所述阈值电压无关;
所述驱动显示模块的控制端连接第三方波信号,输入端连接所述补偿模块的输出端;所述驱动显示模块用于在所述第三方波信号的控制下,与所述补偿模块共同控制所述驱动显示模块驱动所述发光器件。
在一种可能的实施方式中,本发明实施例提供的上述像素补偿电路中,所述复位模块具体包括:第一开关晶体管;其中,
所述第一开关晶体管,其栅极为所述复位模块的控制端,其第一电极为所述复位模块的输入端,第二电极为所述复位模块的输出端。
在一种可能的实施方式中,本发明实施例提供的上述像素补偿电路中,所述数据写入模块具体包括:第二开关晶体管;其中,
所述第二开关晶体管,其栅极为所述数据写入模块的控制端,其第一电极为所述数据写入模块的输入端,第二电极为所述数据写入模块的输出端。
在一种可能的实施方式中,本发明实施例提供的上述像素补偿电路中,所述补偿模块具体包括:第三开关晶体管、第一电容和第二电容;其中,
所述第三开关晶体管,其栅极为所述补偿模块的控制端,其第一电极为所述补偿模块的输入端,第二电极为所述补偿模块的输出端;
所述第一电容的第一电极板连接所述第三开关晶体管的控制端,第二电极板连接所述第三开关晶体管的第二电极;
所述第二电容连接于所述第一电容和地之间。
在一种可能的实施方式中,本发明实施例提供的上述像素补偿电路中,所述驱动显示模块包括:第四开关晶体管;其中,
所述第四开关晶体管,其栅极为所述驱动显示模块的控制端,其第一电极为所述驱动显示模块的输入端,其第二电极为所述驱动显示模块的输出端。
在一种可能的实施方式中,本发明实施例提供的上述像素补偿电路中,所述第一、第二、第三和第四开关晶体管均为P型晶体管或均为N型晶体管。
相应地,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述任一种像素补偿电路。
相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。
相应地,本发明实施例还提供了一种上述任一所述像素补偿电路的驱动方法,该方法包括:
复位阶段,所述复位模块在所述第一方波信号的控制下,对所述补偿模块的输出端的电位进行复位;
补偿阶段,所述复位模块在所述第一方波信号的控制下,对所述补偿模块的输出端的电位进行补偿;
数据写入阶段,所述数据写入模块在所述第二方波信号的控制下,对所述补偿模块的控制端和输出端的电位进行写入,使得所述补偿模块的控制端和输出端的电压差的值与阈值电压的差的值与所述阈值电压无关;
显示阶段,所述驱动显示模块在所述第三方波信号的控制下,与所述补偿模块共同控制所述驱动显示模块驱动所述发光器件。
本发明实施例的有益效果包括:
本发明实施例提供上述像素补偿电路及驱动方法、显示面板和显示装置,所述像素补偿电路,包括:复位模块、数据写入模块、补偿模块、驱动显示模块和发光器件;其中,所述复位模块用于在所述第一方波信号的控制下,将所述电源电压信号提供给所述补偿模块的输入端;所述数据写入模块用于在所述第二方波信号的控制下,将所述数据信号的电压信号提供给所述补偿模块的控制端;所述补偿模块用于在所述数据写入模块输出端输出的电压信号的控制下,将所述复位模块的输出端输出的电压信号提供给所述驱动显示模块的输入端,且所述补偿模块的控制端与输出端的电压差的值与阈值电压的差的值与所述阈值电压无关;所述驱动显示模块用于在所述第三方波信号的控制下,与所述补偿模块共同控制所述驱动显示模块驱动所述发光器件。通过上述各模块的配合工作该像素补偿电路可以避免不同的阈值电压造成的电压不稳定问题。在驱动显示模块控制发光器件进行显示时,补偿模块的控制端与输出端的电压差的值与阈值电压的差的值与所述阈值电压无关,从而使得发送给发光器件的电压不受阈值电压的影响,因此,本发明实施例提供像素补偿电路,避免了由于不同的阈值电压Vth造成提供给发光器件的电压的不稳定的问题,从而改善了显示面板显示的不均一的问题,且显示面板可以进行低灰阶画面的显示。
附图说明
图1为本发明实施例提供的像素补偿电路的结构示意图;
图2为本发明实施例提供的像素补偿电路的具体结构示意图之一;
图3为本发明实施例提供的像素补偿电路的具体结构示意图之二;
图4a为本发明实施例提供的像素补偿电路的具体结构示意图之三;
图4b为本发明实施例提供的像素补偿电路的具体结构示意图之四;
图5a为图4a所示的像素补偿电路的电路时序示意图;
图5b为图4b所示的像素补偿电路的电路时序示意图;
图6为本发明实施例提供的像素补偿电路的驱动方法的流程示意图。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
本发明实施例提供了一种像素补偿电路及驱动方法、显示面板和显示装置,用以避免由于不同的阈值电压Vth造成提供给发光器件的电压的不稳定的问题,从而改善了显示面板显示不均一的问题,且显示面板可以进行低灰阶画面的显示。
下面结合附图,对本发明实施例提供的像素补偿电路及驱动方法、显示面板和显示装置的具体实施方式进行详细地说明。
参见图1,本发明实施例提供的一种像素补偿电路,包括复位模块11、数据写入模块12、补偿模块13、驱动显示模块14和发光器件D;其中,
复位模块11的控制端与第一方波信号G1相连,复位模块11的输入端与电源电压信号VDD相连,复位模块11的输出端与补偿模块13的输入端相连;复位模块11用于在第一方波信号G1的控制下,将电源电压信号VDD提供给补偿模块13的输入端;
数据写入模块12的控制端与第二方波信号G2相连,数据写入模块12的输入端与数据信号Date相连,数据写入模块12的输出端与补偿模块13的控制端相连;数据写入模块12用于在第二方波信号G2的控制下,将数据信号Date的电压信号提供给补偿模块13的控制端;
补偿模块13的控制端与数据写入模块12的输出端相连,补偿模块13的输入端与复位模块11的输出端相连,补偿模块13的输出端与驱动显示模块14的输入端相连;补偿模块13用于在数据写入模块12的输出端输出的电压信号的控制下,将复位模块11的输出端输出的电压信号提供给驱动显示模块14的输入端,且使补偿模块13的控制端与输出端的电压差的值与阈值电压Vth的差的值与该阈值电压Vth无关;
驱动显示模块14的控制端与第三方波信号G3相连,驱动显示模块14的输入端与补偿模块13的输出端相连,驱动显示模块14的输出端与发光器件D相连;驱动显示模块14用于在第三方波信号G3的控制下,与补偿模块13共同控制驱动显示模块14驱动发光器件D。
本发明实施例提供上述像素补偿电路及驱动方法、显示面板和显示装置,所述像素补偿电路,包括:复位模块、数据写入模块、补偿模块、驱动显示模块和发光器件;其中,所述复位模块用于在所述第一方波信号的控制下,将所述电源电压信号提供给所述补偿模块的输入端;所述数据写入模块用于在所述第二方波信号的控制下,将所述数据信号的电压信号提供给所述补偿模块的控制端;所述补偿模块用于在所述数据写入模块输出端输出的电压信号的控制下,将所述复位模块的输出端输出的电压信号提供给所述驱动显示模块的输入端,且所述补偿模块的控制端与输出端的电压差的值与阈值电压的差的值与所述阈值电压无关;所述驱动显示模块用于在所述第三方波信号的控制下,与所述补偿模块共同控制所述驱动显示模块驱动所述发光器件。通过上述各模块的配合工作该像素补偿电路可以避免不同的阈值电压造成的电压不稳定问题。在驱动显示模块控制发光器件ECD进行显示时,补偿模块的控制端与输出端的电压差的值与阈值电压的差的值与所述阈值电压无关,从而使得发送给发光器件ECD的电压不受阈值电压的影响,因此,本发明实施例提供像素补偿电路,避免了由于不同的阈值电压Vth造成提供给发光器件的电压的不稳定的问题,从而改善了显示面板显示的不均一的问题,且显示面板可以进行低灰阶画面的显示。
下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。
需要说明的是,本发明实施例提供的第一方波信号G1、第二方波信号G2和第三方波信号G3均为高低电平变化的脉冲信号,其高电平为大于阈值电压Vth的电平,低电平为小于或等于0V的电压。本发明实施例中提供的数据信号Date也为高低电平变化的信号,其中Date的低电平为参考信号Vref电压,且Vref的电压值大于Vth电压值,Date的高电平记为VD,且VD为大于Vref电压的任一值,例如可以为16V或者更高的电平。本发明实施例中提供的电源电压信号VDD的低电平为0V,高电平可以根据实际控制的发光器件的型号进行设定,本发明实施例不做具体限定。
在具体实施例中,本发明实施例中提供的上述像素补偿电路中的发光器件为ECD发光器件,或者其他。
较佳地,本发明实施例提供的上述像素补偿电路中,如图2和如图3所示,复位模块11具体包括:第一开关晶体管T1;其中,
第一开关晶体管T1,其栅极为复位模块11的控制端,其栅极与第一方波信号G1相连,第一开关晶体管T1的第一电极为复位模块11的输入端,且与电源电压信号VDD相连,第一开关晶体管T1的第二电极为复位模块11的输出端,且与补偿模块13的输入端相连。
进一步地,在具体实施时,如图2所示,第一开关晶体管T1可以为N型晶体管,此时,当第一方波信号G1为高电平时,第一开关晶体管T1为导通状态,当第一方波信号G1为低电平时,第一开关晶体管T1为截至状态;或者,如图3所示,第一开关晶体管T1可以为P型晶体管,此时,当第一方波信号G1为低电平时,第一开关晶体管T1为导通状态,当第一方波信号G1为高电平时,第一开关晶体管T1为截至状态。在此不作限定。
具体地,本发明实施例中提供的上述像素补偿电路,当第一开关晶体管T1在第一方波信号G1的控制下处于导通状态时,电源电压信号VDD通过导通的第一开关晶体管传输给补偿模块的输入端,从而提供给补偿模块输入电压。
以上仅是举例说明像素补偿电路中复位模块的具体结构,在具体实施时,复位模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。
较佳地,本发明实施例提供的上述像素补偿电路中,如图2和如图3所示,数据写入模块12具体包括:第二开关晶体管T2;其中,
第二开关晶体管T2,其栅极为数据写入模块12的控制端,其栅极与第二方波信号G2相连,第二开关晶体管T2的第一电极为数据写入模块12的输入端,且与数据信号Date相连,第二开关晶体管T2的第二电极为数据写入模块12的输出端,且与补偿模块13的控制端相连。
进一步地,在具体实施时,如图2所示,第二开关晶体管T2可以为N型晶体管,此时,当第二方波信号G2为高电平时,第二开关晶体管T2为导通状态,当第二方波信号G2为低电平时,第二开关晶体管T2为截至状态;或者,如图3所示,第二开关晶体管T2可以为P型晶体管,此时,当第二方波信号G2为低电平时,第二开关晶体管T2为导通状态,当第二方波信号G2为高电平时,第二开关晶体管T2为截至状态。在此不作限定。
具体地,本发明实施例中提供的上述像素补偿电路,当第二开关晶体管T2在第二方波信号G2的控制下处于导通状态时,数据信号Date通过导通的第二开关晶体管传输给补偿模块的控制端,从而控制补偿模块13的控制端。
以上仅是举例说明像素补偿电路中数据写入模块的具体结构,在具体实施时,数据写入模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。
较佳地,本发明实施例提供的上述像素补偿电路中,如图2和如图3所示,补偿模块13具体包括:第三开关晶体管T3、第一电容C1和第二电容C2;其中,
第三开关晶体管T3,其栅极为补偿模块13的控制端,且栅极与数据写入模块12的输出端相连,第三开关晶体管T3的第一电极为补偿模块13的输入端,且与复位模块11的输入端相连,第三开关晶体管T3的第二电极为补偿模块13的输出端,且与驱动显示模块14的输入端相连;
第一电容C1,其第一电极板连接第三开关晶体管T3的控制端,第二电极板连接第三开关晶体管T3的第二电极;
第二电容C2,连接于第一电容C1和地之间。
进一步地,在具体实施时,如图2所示,第三开关晶体管T3可以为N型晶体管,此时,当数据写入模块的输出端输出高电平时,第三开关晶体管T3为导通状态,当数据写入模块的输出端输出低电平时,第三开关晶体管T3为截至状态;或者,如图3所示,第三开关晶体管T3可以为P型晶体管,此时,当数据写入模块的输出端输出低电平时,第三开关晶体管T3为导通状态,当数据写入模块的输出端输出高电平时,第三开关晶体管T3为截至状态。在此不作限定。
具体地,本发明实施例中提供的上述像素补偿电路,当第二方波信号G2为高电平时,第二开关晶体管T2导通,数据写入模块12将数据信号Date提供给补偿模块13的控制端,且由于Date信号的电压大于Vth,所以补偿模块的第三开关晶体管T3导通,将复位模块的输出端输出的电压提供给驱动显示模块的输入端,其中由于第一电容和第二电容的存在,使得补偿模块的输出端存储有稳定的电压。
以上仅是举例说明像素补偿电路中补偿模块的具体结构,在具体实施时,补偿模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。
较佳地,本发明实施例提供的上述像素补偿电路中,如图2和如图3所示,驱动显示模块14具体包括:第四开关晶体管T4;其中,
第四开关晶体管T4,其栅极为驱动显示模块14的控制端,且与第三方波信号G3相连,第四开关晶体管T4的第一电极为驱动显示模块14的输入端,且与补偿模块13的输出端相连,第四开关晶体管T4的第二电极为驱动显示模块14的输出端,且与发光器件D相连。
进一步地,在具体实施时,如图2所示,第四开关晶体管T4可以为N型晶体管,此时,当第三方波信号G3为高电平时,第四开关晶体管T4为导通状态,当第三方波信号G3为低电平时,第四开关晶体管T4为截至状态;或者,如图3所示,第四开关晶体管T4可以为P型晶体管,此时,当第三方波信号G3为低电平时,第四开关晶体管T4为导通状态,当第三方波信号G3为高电平时,第四开关晶体管T4为截至状态。在此不作限定。
具体地,本发明实施例中提供的上述像素补偿电路,当第四开关晶体管T4在第三方波信号G3的控制下处于导通状态时,以及通过补偿模块13中第三开关晶体管T3的导通,将电源电压信号VDD通过导通的第三开关晶体管T3和第四开关晶体管T4传输给驱动控制模块的输出端,从而将电压输入给发光器件进行显示。
以上仅是举例说明像素补偿电路中驱动显示模块的具体结构,在具体实施时,驱动显示模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。
需要说明的是本发明上述实施例中提到的第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管可以是薄膜晶体管(TFT,ThinFilmTransistor),也可以是金属氧化物半导体场效应管(MOS,MetalOxideScmiconductor),在此不做限定。在具体实施中,这些晶体管的第一电极和第二电极根据晶体管类型以及输入信号的不同,其功能可以互换,在此不做具体区分。
一般地,当第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管为P型晶体管时,第一电极为源极,第二电极为漏极;当第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管为N型晶体管时,第一电极为漏极,第二电极为源极。
较佳地,为了简化制作工艺,在本发明实施例提供的上述像素补偿电路中,第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管都为P型晶体管或都为N型晶体管,在此不作限定。
最佳地,本发明实施例提供的上述像素补偿电路中提到第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管可以全部采用P型晶体管设计,这样可以简化像素电路的制作工艺流程。
下面分别以图4a和图4b所示的像素补偿电路为例对本发明实施例提供的像素补偿电路的工作过程作以描述。为了便于描述,规定第一电容C1的第一端为第一节点A,第一电容C1的第二端为第二节点B。
实施例一:
以图4a所示的像素补偿电路的结构为例对其工作过程作以描述,其中在图4a所示的像素补偿电路中,所有开关晶体管均为N型晶体管,各N型晶体管在高电平作用下导通,在低电平作用下截止;对应的输入时序图为图5a所示,具体地,选用图5a所示的输入时序图中的TI、T2、T3和T4阶段为例进行详细描述。
在T1阶段:第一方波信号G1为高电平,第二方波信号G2为高电平,第三方波信号G3为低电平,电源电压信号VDD为低电平,数据信号Date=Vref,其中,Vref>Vth。
第一开关晶体管T1、第二开关晶体管T2处于导通状态,第四开关晶体管T4处于截止状态,电源电压信号VDD通过导通的第一开关晶体管T1输入给第三开关晶体管T3的输入端,数据信号Date通过导通的第二开关晶体管T2输入给第一节点A,第一节点A的电压为Vref,因此第三开关晶体管T3导通,电源电压信号VDD通过导通的第一开关晶体管T1和第三开关晶体管T3输入给第二节点B,从而第二节点B的电压复位成0V。
在T2阶段:第一方波信号G1为高电平,第二方波信号G2为高电平,第三方波信号G3为低电平,电源电压信号VDD为高电平,数据信号Date=Vref,其中,Vref>Vth。
第一开关晶体管T1、第二开关晶体管T2处于导通状态,第四开关晶体管T4处于截止状态,电源电压信号VDD通过导通的第一开关晶体管T1输入给第三开关晶体管T3的输入端,数据信号Date通过导通的第二开关晶体管T2输入给第一节点A,第一节点A的电压为Vref,因此第三开关晶体管T3导通,电源电压信号VDD通过导通的第一开关晶体管T1和第三开关晶体管T3输入给第二节点B,从而第二节点B的电压补偿到(Vref-Vth)V。
在T3阶段:第一方波信号G1为低电平,第二方波信号G2为高电平,第三方波信号G3为低电平,电源电压信号VDD为高电平,数据信号Date为VD。
第一开关晶体管T1、第四开关晶体管T4处于截至状态,第二开关晶体管T2处于导通状态,数据信号Date通过导通的第二开关晶体管T2输入给第一节点A,第一节点A的电压UA=VD,第三开关晶体管T3导通,第一节点A的高电平通过第一电容C1给第二节点B充电,使得第二节点B的电位变为UB=Vref–Vth+a(VD-Vref),其中,a=C2/(C1+C2)。因此,第一节点A与第二节点B之间的电压差UAB=UA-UB=(1-a)(VD-Vref)+Vth。
在T4阶段:第一方波信号G1为高电平,第二方波信号G2为低电平,第三方波信号G3为高电平,电源电压信号VDD为高电平,数据信号Date=Vref。
第一开关晶体管T1、第四开关晶体管T4处于导通状态,第二开关晶体管T2为截至状态,由于第一电容C1有存储电量的作用,此时,第一电容C1相当于一个电源,因为第一节点A与第二节点B之间的电压差UAB=UA-UB=(1-a)(VD-Vref)+Vth,显然第一节点A与第二节点B之间的电压差大于阈值电压Vth,因此第三开关晶体管T3导通。且第一节点A与第二节点B之间的电压差与阈值电压Vth的差值为(1-a)(VD-Vref),显然第一节点A与第二节点B之间的电压差与阈值电压Vth的差值已经与阈值电压Vth无关,因此,在第三开关晶体管T3导通时,无需考率阈值电压Vth的大小,且(1-a)(VD-Vref)始终大于0,因此,第三开关晶体管T3处于导通状态,使得电源电压信号VDD的高电平通过导通的第一开关晶体管T1和第三开关晶体管T3,以及导通的第四开关晶体管T4输入给发光器件D。
综上,输入给发光器件D的电压值已经不受阈值电压Vth的影响,仅与数据信号Date的高电平VD和参考信号Vref有关,彻底解决了由于工艺制程以及长时间的操作造成的不同开关器件的阈值电压Vth不同而影响输入给发光器件的电压的问题,从而改善了显示面板显示不均一的问题,且显示面板可以进行低灰阶画面的显示。
实施例二:
以图4b所示的像素补偿电路的结构为例对其工作过程作以描述,其中在图4b所示的像素补偿电路中,所有开关晶体管均为P型晶体管,各P型晶体管在低电平作用下导通,在高电平作用下截止;对应的输入时序图为图5b所示,具体地,选用图5b所示的输入时序图中的TI、T2、T3和T4阶段为例进行详细描述。
在T1阶段:第一方波信号G1为低电平,第二方波信号G2为低电平,第三方波信号G3为高电平,电源电压信号VDD为低电平,数据信号Date=Vref,其中,Vref>Vth。
第一开关晶体管T1、第二开关晶体管T2处于导通状态,第四开关晶体管T4处于截止状态,电源电压信号VDD通过导通的第一开关晶体管T1输入给第三开关晶体管T3的输入端,数据信号Date通过导通的第二开关晶体管T2输入给第一节点A,第一节点A的电压为Vref,因此第三开关晶体管T3导通,电源电压信号VDD通过导通的第一开关晶体管T1和第三开关晶体管T3输入给第二节点B,从而第二节点B的电压复位成0V。
在T2阶段:第一方波信号G1为低电平,第二方波信号G2为高电平,第三方波信号G3为高电平,电源电压信号VDD为高电平,数据信号Date=Vref,其中,Vref>Vth。
第一开关晶体管T1、第二开关晶体管T2处于导通状态,第四开关晶体管T4处于截止状态,电源电压信号VDD通过导通的第一开关晶体管T1输入给第三开关晶体管T3的输入端,数据信号Date通过导通的第二开关晶体管T2输入给第一节点A,第一节点A的电压为Vref,因此第三开关晶体管T3导通,电源电压信号VDD通过导通的第一开关晶体管T1和第三开关晶体管T3输入给第二节点B,从而第二节点B的电压补偿到(Vref-Vth)V。
在T3阶段:第一方波信号G1为高电平,第二方波信号G2为低电平,第三方波信号G3为高电平,电源电压信号VDD为高电平,数据信号Date为VD。
第一开关晶体管T1、第四开关晶体管T4处于截至状态,第二开关晶体管T2处于导通状态,数据信号Date通过导通的第二开关晶体管T2输入给第一节点A,第一节点A的电压UA=VD,第三开关晶体管T3导通,第一节点A的高电平通过第一电容C1给第二节点B充电,使得第二节点B的电位变为UB=Vref–Vth+a(VD-Vref),其中,a=C2/(C1+C2)。因此,第一节点A与第二节点B之间的电压差UAB=UA-UB=(1-a)(VD-Vref)+Vth。
在T4阶段:第一方波信号G1为低电平,第二方波信号G2为高电平,第三方波信号G3为低电平,电源电压信号VDD为高电平,数据信号Date=Vref。
第一开关晶体管T1、第四开关晶体管T4处于导通状态,第二开关晶体管T2为截至状态,由于第一电容C1有存储电量的作用,此时,第一电容C1相当于一个电源,因为第一节点A与第二节点B之间的电压差UAB=UA-UB=(1-a)(VD-Vref)+Vth,显然第一节点A与第二节点B之间的电压差大于阈值电压Vth,因此第三开关晶体管T3导通。且第一节点A与第二节点B之间的电压差与阈值电压Vth的差值为(1-a)(VD-Vref),显然第一节点A与第二节点B之间的电压差与阈值电压Vth的差值已经与阈值电压Vth无关,因此,在第三开关晶体管T3导通时,无需考率阈值电压Vth的大小,且(1-a)(VD-Vref)始终大于0,因此,第三开关晶体管T3处于导通状态,使得电源电压信号VDD的高电平通过导通的第一开关晶体管T1和第三开关晶体管T3,以及导通的第四开关晶体管T4输入给发光器件D。
综上,输入给发光器件D的电压值已经不受阈值电压Vth的影响,仅与数据信号Date的高电平VD和参考信号Vref有关,彻底解决了由于工艺制程以及长时间的操作造成的不同开关器件的阈值电压Vth不同而影响输入给发光器件的电压的问题,从而改善了显示面板显示不均一的问题,且显示面板可以进行低灰阶画面的显示。
基于同一发明构思,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述任一种像素补偿电路。由于该显示面板解决问题的原理与前述一种像素补偿电路相似,因此该显示面板中的像素补偿电路的实施可以参见前述实例中像素补偿电路的实施,重复之处不再赘述。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。该显示装置可以是显示器、手机、电视、笔记本、一体机等,对于显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
基于同一发明构思,本发明实施例还提供了一种上述任一种像素补偿电路的驱动方法,如图6所示,包括:
S601、复位阶段:复位模块在第一方波信号的控制下,对补偿模块的输出端的电位进行复位;
S602、补偿阶段:复位模块在第一方波信号的控制下,对补偿模块的输出端的电位进行补偿;
S603、数据写入阶段:数据写入模块在第二方波信号的控制下,对补偿模块的控制端和输出端的电位进行写入,使得补偿模块的控制端和输出端的电压差的值与阈值电压的差的值与阈值电压无关;
S604、显示阶段:驱动显示模块在第三方波信号的控制下,与补偿模块共同控制驱动显示模块驱动发光器件。
本发明实施例提供上述像素补偿电路及驱动方法、显示面板和显示装置,所述像素补偿电路,包括:复位模块、数据写入模块、补偿模块、驱动显示模块和发光器件;其中,所述复位模块用于在所述第一方波信号的控制下,将所述电源电压信号提供给所述补偿模块的输入端;所述数据写入模块用于在所述第二方波信号的控制下,将所述数据信号的电压信号提供给所述补偿模块的控制端;所述补偿模块用于在所述数据写入模块输出端输出的电压信号的控制下,将所述复位模块的输出端输出的电压信号提供给所述驱动显示模块的输入端,且所述补偿模块的控制端与输出端的电压差的值与阈值电压的差的值与所述阈值电压无关;所述驱动显示模块用于在所述第三方波信号的控制下,与所述补偿模块共同控制所述驱动显示模块驱动所述发光器件。通过上述各模块的配合工作该像素补偿电路可以避免不同的阈值电压造成的电压不稳定问题。在驱动显示模块控制发光器件进行显示时,补偿模块的控制端与输出端的电压差的值与阈值电压的差的值与所述阈值电压无关,从而使得发送给发光器件的电压不受阈值电压的影响,因此,本发明实施例提供像素补偿电路,避免了由于不同的阈值电压Vth造成提供给发光器件的电压的不稳定的问题,从而改善了显示面板显示不均一的问题,且显示面板可以进行低灰阶画面的显示。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (9)

1.一种像素补偿电路,其特征在于,包括复位模块、数据写入模块、补偿模块、驱动显示模块和发光器件;
所述复位模块的控制端连接第一方波信号,输入端连接电源电压信号;所述复位模块用于在所述第一方波信号的控制下,将所述电源电压信号提供给所述补偿模块的输入端;
所述数据写入模块的控制端连接第二方波信号,输入端连接数据信号;所述数据写入模块用于在所述第二方波信号的控制下,将所述数据信号的电压信号提供给所述补偿模块的控制端;
所述补偿模块的控制端连接所述数据写入模块的输出端,补偿模块的输入端连接所述复位模块的输出端;所述补偿模块用于在所述数据写入模块输出端输出的电压信号的控制下,将所述复位模块的输出端输出的电压信号提供给所述驱动显示模块的输入端,且所述补偿模块的控制端与输出端的电压差的值与阈值电压的差的值与所述阈值电压无关;
所述驱动显示模块的控制端连接第三方波信号,输入端连接所述补偿模块的输出端;所述驱动显示模块用于在所述第三方波信号的控制下,与所述补偿模块共同控制所述驱动显示模块驱动所述发光器件。
2.根据权利要求1所述的像素补偿电路,其特征在于,所述复位模块具体包括:第一开关晶体管;其中,
所述第一开关晶体管,其栅极为所述复位模块的控制端,其第一电极为所述复位模块的输入端,第二电极为所述复位模块的输出端。
3.根据权利要求1所述的像素补偿电路,其特征在于,所述数据写入模块具体包括:第二开关晶体管;其中,
所述第二开关晶体管,其栅极为所述数据写入模块的控制端,其第一电极为所述数据写入模块的输入端,第二电极为所述数据写入模块的输出端。
4.根据权利要求1所述的像素补偿电路,其特征在于,所述补偿模块具体包括:第三开关晶体管、第一电容和第二电容;其中,
所述第三开关晶体管,其栅极为所述补偿模块的控制端,其第一电极为所述补偿模块的输入端,第二电极为所述补偿模块的输出端;
所述第一电容的第一电极板连接所述第三开关晶体管的控制端,第二电极板连接所述第三开关晶体管的第二电极;
所述第二电容连接于所述第一电容和地之间。
5.根据权利要求1所述的像素补偿电路,其特征在于,所述驱动显示模块包括:第四开关晶体管;其中,
所述第四开关晶体管,其栅极为所述驱动显示模块的控制端,其第一电极为所述驱动显示模块的输入端,其第二电极为所述驱动显示模块的输出端。
6.根据权利要求2-5任一权项所述的像素补偿电路,其特征在于,所述第一、第二、第三和第四开关晶体管均为P型晶体管或均为N型晶体管。
7.一种显示面板,其特征在于,包括权利要求1-6任一权项所述的像素补偿电路。
8.一种显示装置,其特征在于,包括权利要求7所述的显示面板。
9.一种权利要求1-6任一权项所述的像素补偿电路的驱动方法,其特征在于,该方法包括:
复位阶段,所述复位模块在所述第一方波信号的控制下,对所述补偿模块的输出端的电位进行复位;
补偿阶段,所述复位模块在所述第一方波信号的控制下,对所述补偿模块的输出端的电位进行补偿;
数据写入阶段,所述数据写入模块在所述第二方波信号的控制下,对所述补偿模块的控制端和输出端的电位进行写入,使得所述补偿模块的控制端和输出端的电压差的值与阈值电压的差的值与所述阈值电压无关;
显示阶段,所述驱动显示模块在所述第三方波信号的控制下,与所述补偿模块共同控制所述驱动显示模块驱动所述发光器件。
CN201610006982.4A 2016-01-05 2016-01-05 像素补偿电路及驱动方法、显示面板和显示装置 Pending CN105427792A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201610006982.4A CN105427792A (zh) 2016-01-05 2016-01-05 像素补偿电路及驱动方法、显示面板和显示装置
US15/214,204 US20170193879A1 (en) 2016-01-05 2016-07-19 Pixel compensation circuit and method for driving the same, display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610006982.4A CN105427792A (zh) 2016-01-05 2016-01-05 像素补偿电路及驱动方法、显示面板和显示装置

Publications (1)

Publication Number Publication Date
CN105427792A true CN105427792A (zh) 2016-03-23

Family

ID=55505955

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610006982.4A Pending CN105427792A (zh) 2016-01-05 2016-01-05 像素补偿电路及驱动方法、显示面板和显示装置

Country Status (2)

Country Link
US (1) US20170193879A1 (zh)
CN (1) CN105427792A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105976788A (zh) * 2016-07-22 2016-09-28 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN109904202A (zh) * 2019-03-04 2019-06-18 京东方科技集团股份有限公司 内置像素补偿功能的显示装置、显示面板及其制造方法
CN113643662A (zh) * 2020-04-27 2021-11-12 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021035414A1 (zh) * 2019-08-23 2021-03-04 京东方科技集团股份有限公司 像素电路及驱动方法、显示基板及驱动方法、显示装置
CN105185816A (zh) 2015-10-15 2015-12-23 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
WO2021035416A1 (zh) 2019-08-23 2021-03-04 京东方科技集团股份有限公司 显示装置及其制备方法
US11600234B2 (en) 2015-10-15 2023-03-07 Ordos Yuansheng Optoelectronics Co., Ltd. Display substrate and driving method thereof
CN106997747B (zh) * 2017-05-27 2019-01-01 京东方科技集团股份有限公司 一种有机发光显示面板及显示装置
CN112840461A (zh) 2019-08-23 2021-05-25 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
US11930664B2 (en) 2019-08-23 2024-03-12 Boe Technology Group Co., Ltd. Display device with transistors oriented in directions intersecting direction of driving transistor and manufacturing method thereof
EP4024466A4 (en) 2019-08-27 2022-10-05 BOE Technology Group Co., Ltd. ELECTRONIC DEVICE SUBSTRATE AND METHOD OF MAKING IT, AND ELECTRONIC DEVICE THEREOF
CN111754919B (zh) * 2020-06-29 2022-10-11 昆山国显光电有限公司 像素电路、显示面板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103943067A (zh) * 2014-03-31 2014-07-23 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN104409050A (zh) * 2014-12-24 2015-03-11 京东方科技集团股份有限公司 Oled像素电路及其驱动方法、显示面板及显示装置
US9007291B2 (en) * 2010-10-22 2015-04-14 Samsung Display Co., Ltd. Active level shift driver circuit and liquid crystal display apparatus including the same
CN104793423A (zh) * 2015-05-11 2015-07-22 京东方科技集团股份有限公司 一种显示方法及装置
CN104867431A (zh) * 2015-06-12 2015-08-26 京东方科技集团股份有限公司 一种像素电路及其驱动方法、探测器

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102103241B1 (ko) * 2013-12-26 2020-04-22 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치와 그 구동 특성 센싱 방법
US9650756B2 (en) * 2014-07-28 2017-05-16 Caterpillar Inc. Stick for linkage assembly of machine
CN104269431B (zh) * 2014-09-29 2017-03-01 京东方科技集团股份有限公司 一种有机电致发光显示器件、其驱动方法及显示装置
US9881554B2 (en) * 2015-02-11 2018-01-30 Boe Technology Group Co., Ltd. Driving method of pixel circuit and driving device thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9007291B2 (en) * 2010-10-22 2015-04-14 Samsung Display Co., Ltd. Active level shift driver circuit and liquid crystal display apparatus including the same
CN103943067A (zh) * 2014-03-31 2014-07-23 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN104409050A (zh) * 2014-12-24 2015-03-11 京东方科技集团股份有限公司 Oled像素电路及其驱动方法、显示面板及显示装置
CN104793423A (zh) * 2015-05-11 2015-07-22 京东方科技集团股份有限公司 一种显示方法及装置
CN104867431A (zh) * 2015-06-12 2015-08-26 京东方科技集团股份有限公司 一种像素电路及其驱动方法、探测器

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105976788A (zh) * 2016-07-22 2016-09-28 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板和显示装置
US10283072B2 (en) 2016-07-22 2019-05-07 Boe Technology Group Co., Ltd. Pixel circuit and driving method thereof, display panel and display device
CN109904202A (zh) * 2019-03-04 2019-06-18 京东方科技集团股份有限公司 内置像素补偿功能的显示装置、显示面板及其制造方法
CN113643662A (zh) * 2020-04-27 2021-11-12 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板
CN113643662B (zh) * 2020-04-27 2022-09-30 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板

Also Published As

Publication number Publication date
US20170193879A1 (en) 2017-07-06

Similar Documents

Publication Publication Date Title
CN105427792A (zh) 像素补偿电路及驱动方法、显示面板和显示装置
US11302276B2 (en) Gate drive circuit, touch display device and driving method
CN100361186C (zh) 液晶投影仪
US20150325190A1 (en) Shift register unit, gate driving circuit and display device
CN104167168B (zh) 像素电路及其驱动方法和显示装置
CN104318898A (zh) 像素电路、驱动方法和显示装置
CN105489180A (zh) Goa电路
CN104050919B (zh) 像素电路和显示装置
CN107464526A (zh) 一种像素补偿电路、其驱动方法及显示装置
CN104078004B (zh) 像素电路和显示装置
CN107146577B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
US11107381B2 (en) Shift register and method for driving the same, gate driving circuit and display device
CN105047155B (zh) 液晶显示装置及其goa扫描电路
CN104809979A (zh) 一种反相器及驱动方法、goa单元、goa电路和显示装置
US11024399B2 (en) Shift register unit, gate drive circuit, display device and driving method
CN204117568U (zh) 像素电路和显示装置
CN104078013A (zh) 放大电路、源极驱动器、光电装置及电子设备
WO2017128645A1 (zh) 像素电路及其驱动方法、显示面板和显示装置
US20200035183A1 (en) Array substrate, display panel and display device
US20190354232A1 (en) Touch readout circuit, touch display panel and display device
CN110738974A (zh) 液晶像素电路、其驱动方法、显示面板及显示装置
CN108694915A (zh) 电平转换电路、显示装置和驱动方法
US20190213968A1 (en) Array substrate, method for driving the same, and display apparatus
CN104167170A (zh) 像素电路及其驱动方法和显示装置
CN103632644A (zh) 显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20160323