CN105420674A - 单晶薄膜键合体及其制造方法 - Google Patents

单晶薄膜键合体及其制造方法 Download PDF

Info

Publication number
CN105420674A
CN105420674A CN201510891747.5A CN201510891747A CN105420674A CN 105420674 A CN105420674 A CN 105420674A CN 201510891747 A CN201510891747 A CN 201510891747A CN 105420674 A CN105420674 A CN 105420674A
Authority
CN
China
Prior art keywords
film
silicon
bonding
transition layer
silica
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510891747.5A
Other languages
English (en)
Inventor
胡文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jinan Jingzheng Electronics Co Ltd
Original Assignee
Jinan Jingzheng Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jinan Jingzheng Electronics Co Ltd filed Critical Jinan Jingzheng Electronics Co Ltd
Priority to CN201510891747.5A priority Critical patent/CN105420674A/zh
Publication of CN105420674A publication Critical patent/CN105420674A/zh
Priority to PCT/CN2016/091695 priority patent/WO2017092378A1/zh
Pending legal-status Critical Current

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/513Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using plasma jets
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B23/00Single-crystal growth by condensing evaporated or sublimed materials
    • C30B23/02Epitaxial-layer growth
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30625With simultaneous mechanical treatment, e.g. mechanico-chemical polishing

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Physics & Mathematics (AREA)
  • Mechanical Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)

Abstract

本发明提供了一种单晶薄膜键合体和一种制造单晶薄膜键合体的方法,所述单晶薄膜键合体包括硅基底、铌酸锂单晶薄膜或钽酸锂单晶薄膜以及位于硅基底与铌酸锂单晶薄膜或钽酸锂单晶薄膜之间的硅基薄膜,其中,硅基薄膜通过沉积形成在铌酸锂单晶薄膜或钽酸锂单晶薄膜上,并通过直接键合法与硅基底进行键合,硅基薄膜为硅薄膜、二氧化硅薄膜或氮化硅薄膜。本发明的三层结构的单晶薄膜键合体能够有效地降低甚至消除在钽酸锂或铌酸锂单晶薄膜和硅基板之间的界面对光波和声波的反射作用,并且降低或消除了界面间的反射作用对于光或声波信号所造成的干扰。

Description

单晶薄膜键合体及其制造方法
技术领域
本发明涉及一种具有三层结构的低界面反射率的单晶薄膜键合体和一种制造所述单晶薄膜键合体的方法,更具体地,涉及一种能够减小光波或声波在基板材料之间的界面发生反射的单晶薄膜键合体和一种制造所述单晶薄膜键合体的方法。
背景技术
钽酸锂单晶薄膜和铌酸锂薄膜单晶薄膜在光信号处理、信息存储以及电子器件等中有着广泛的用途,用其作为基础材料,可以制作高频、高带宽、高集成度、大容量、低功耗的光电子学器件和集成光路。此外,钽酸锂单晶薄膜和铌酸锂单晶薄膜可被应用于制造滤波器,光波导调制器、光波导开关、空间光调制器和光学倍频器、表面声波发生器、红外探测器、铁电体存储器等。在硅基板上形成钽酸锂或铌酸锂薄膜的工艺可与现有的硅基生产工艺和生产线兼容,大大增加铌酸锂薄膜的可加工性和应用范围。
在制造滤波器时,典型的基板材料具有如下结构:下侧是硅基底,在硅基底上面覆盖一层钽酸锂。比如,硅基底的厚度为250微米左右,钽酸锂层的厚度在1微米至50微米之间,典型地,厚度为20微米左右。
在制备以上基板材料的结构时,一般采用直接键合技术。直接键合工艺是将两个晶片的表面抛光并清洗干净,互相靠近,然后贴合在一起。如果两个晶片的表面非常光滑并且非常干净,则两个晶片表面的分子就互相靠近,由于分子间的范德瓦尔斯力的作用,两个晶片就结合在一起,从而形成了键合体。随后,对键合体进行加热,键合力会进一步增强,从而变成非常牢固的键合体。直接键合工艺具有键合界面清晰、薄膜和基板的键合力强等优点。但是,直接键合工艺对于晶圆片的表面粗糙度要求非常高,比如,通常要求表面粗糙度低于1纳米。
采用直接键合工艺在硅基板上制备钽酸锂层(或铌酸锂层)所形成的双层结构,由于硅和钽酸锂的光学折射率不同,从而造成光在界面上的强烈的定向反射。在制造器件时,需要精密的光刻工艺,光在硅和钽酸锂的界面上的强烈反射会影响光刻工艺的精确度。再者,由于硅和钽酸锂的密度和杨氏模量不同,会造成声波在界面上的强烈定向反射。在滤波器的使用过程中,声波在硅和钽酸锂的界面上反射会造成器件的噪音干扰,造成了器件品质的下降。因此,如何解决光反射和声波反射的干扰成为制备性能优良的器件的关键技术。
如果键合界面比较粗糙,光波和声波在界面上发生漫反射,光反射对光刻工艺的影响会大大降低,声波对器件的噪音干扰会大大降低,器件的产量和质量就会增强。但是,粗糙的键合界面却非常不利于直接键合,甚至不能成功地直接键合。
发明内容
为了解决在现有技术中存在的上述至少一个问题,本发明提供了一种能够减小光波或声波在基板材料之间的界面发生反射的单晶薄膜键合体和一种制造所述单晶薄膜键合体的方法。
根据一个实施例,提供了一种单晶薄膜键合体,所述单晶薄膜键合体包括硅基底、铌酸锂薄膜或钽酸锂薄膜以及位于硅基底与铌酸锂薄膜或钽酸锂薄膜之间的硅基薄膜,其中,硅基薄膜通过沉积形成在铌酸锂薄膜或钽酸锂薄膜上,并通过直接键合法与硅基底进行键合。
硅基薄膜的与硅基底进行键合的表面可以是抛光表面,硅基底的与硅基薄膜进行键合的表面可以是抛光表面,硅基薄膜的抛光表面与硅基底的抛光表面进行键合,以形成键合体。
硅基薄膜可以为硅薄膜、二氧化硅薄膜或氮化硅薄膜。
硅基薄膜可以通过等离子体增强化学气相沉积、物理气相沉积、溅射、蒸发或外延生长形成在铌酸锂薄膜或钽酸锂薄膜上。
铌酸锂薄膜或钽酸锂薄膜的其上形成硅基薄膜的表面可以为微米级或亚微米级粗糙度的表面。
根据另一实施例,提供了一种制造单晶薄膜键合体的方法,所述方法包括:提供具有微米级或亚微米级粗糙度的粗糙表面的原始基板;在原始基板上沉积过渡层,并对过渡层进行表面抛光以获得能够进行直接键合工艺的光滑表面;提供目标基板并对目标基板进行表面抛光,以获得能够进行直接键合工艺的光滑表面;利用直接键合法将目标基板的抛光表面与沉积在原始基板上的过渡层的抛光表面进行键合,以形成键合体。
原始基板可以为铌酸锂或钽酸锂基板。
过渡层可以为硅基薄膜,硅基薄膜可以为硅薄膜、二氧化硅薄膜或氮化硅薄膜。
目标基板可以为硅基板。
原始基板的粗糙表面可以通过研磨、腐蚀或喷砂获得。
可以通过等离子体增强化学气相沉积、物理气相沉积、溅射、蒸发或外延生长在原始基板上沉积过渡层。
过渡层的厚度可以为0.1微米至30微米。
可以对过渡层进行表面抛光以使表面粗糙度小于1纳米。
在原始基板上沉积过渡层之后,可以在100℃至1000℃的温度下对过渡层进行退火,以去除其中的潜在缺陷和杂质。
在形成键合体之后,可以在30℃至500℃的温度下对键合体进行退火,以增强键合力。
可以利用研磨工艺将键合体的原始基板进行研磨,并可以对研磨面进行抛光,以提高表面光滑度并达到目标厚度。
可以采用化学机械抛光工艺对过渡层进行表面抛光,和/或可以采用化学机械抛光工艺对目标基板进行表面抛光。
可以采用化学机械抛光工艺对研磨面进行抛光。
本发明的单晶薄膜键合体能够有效地降低甚至消除在钽酸锂或铌酸锂薄膜层和硅基板之间的界面对光波和声波的反射作用,并且降低或消除了界面的反射作用对光或声波信号造成的干扰。本发明的方法是利用粗糙界面的漫反射效应来降低或消除光波和/或声波在界面的强烈的定向反射,以及沉积过渡层且将过渡层的表面进行抛光以实现原始基板和目标基板的键合。此外,本发明的方法能够制造大尺寸且厚度为纳米和微米等级的单晶薄膜。
附图说明
根据结合附图进行的以下详细描述,本发明的以上和其它方面、特征和优点将更加明显,在附图中:
图1示出了在原始基板上沉积过渡层的工艺的图;
图2示出了沉积在原始基板上的过渡层进行抛光的工艺的图;
图3示出了将过渡层和目标基板进行键合以形成键合体的工艺的图;
图4示出了将原始基板进行研磨的工艺的图;
图5示出了对原始基板进行表面抛光所获得的单晶薄膜键合体的图。
具体实施方式
现在将详细地参考实施例,在附图中示出了实施例的示例,其中,同样的标号始终指同样的元件。以下通过参照附图描述实施例以解释本发明。
如这里使用的,除非上下文另外指出,否则将理解的是,当诸如层、膜、区域或基板的元件被称作“在”另一元件“上”时,该元件可以直接在另一元件上,或者也可以存在中间元件。
根据本发明的实施例,参照图5,单晶薄膜键合体包括硅基3、铌酸锂薄膜或钽酸锂薄膜1以及位于硅基底3与铌酸锂薄膜或钽酸锂薄膜1之间的硅基薄膜2。硅基薄膜2可以通过沉积形成在铌酸锂薄膜或钽酸锂薄膜2上,并通过直接键合法与硅基底3进行键合。
硅基薄膜2的与硅基底3进行键合的表面可以是抛光表面,硅基底3的与硅基薄膜2进行键合的表面可以是抛光表面,硅基薄膜2的抛光表面与硅基底3的抛光表面进行键合,以形成键合体4(即,包括单晶薄膜2的键合体,其还简称为单晶薄膜键合体)。
硅基薄膜2可以为硅薄膜、二氧化硅薄膜或氮化硅薄膜。
此外,硅基薄膜2可以通过等离子体增强化学气相沉积、物理气相沉积、溅射、蒸发或外延生长等工艺形成在铌酸锂薄膜或钽酸锂薄膜1上。
铌酸锂薄膜或钽酸锂薄膜1的其上形成硅基薄膜2的表面可以为微米级或亚微米级粗糙度的表面。
具体地,本发明的单晶薄膜键合体的结构为如下:最下层为硅基板,其上为硅基薄膜,最上层为钽酸锂单晶薄膜。其中,硅基板和硅基薄膜的来源不同,硅基板是常见的通过拉晶生长过程得到的硅片,而硅基薄膜通过沉积的方法覆盖在钽酸锂薄膜上。
此外,硅基薄膜可以为硅薄膜、二氧化硅薄膜、氮化硅薄膜等,但不限于此。
此外,可以将钽酸锂薄膜替换成其它薄膜,比如铌酸锂薄膜。
下面将参照附图详细地说明本发明的制造单晶薄膜键合体的方法。
图1示出了在原始基板上沉积过渡层的工艺的图,图2示出了沉积在原始基板上的过渡层进行抛光的工艺的图,图3示出了将过渡层和目标基板进行键合以形成键合体的工艺的图。
首先,参照图1,提供一种原始基板1。原始基板1的表面可以为粗糙表面,例如可以为微米级或亚微米级的粗糙度的表面。原始基板1的粗糙表面可以通过研磨、腐蚀或喷砂等工艺获得。
然后,可以利用等离子体增强化学气相沉积(PECVD)、物理气相沉积(PVD)、溅射、蒸发或外延生长等工艺在原始基板1上沉积过渡层2。可以对过渡层2进行退火,以去除其中潜在的缺陷和气体等杂质。
此外,参照图2,可以对过渡层2进行表面抛光,表面抛光可以是化学机械抛光,以获得符合直接键合工艺的光滑表面。经过表面抛光之后,过渡层2的表面粗糙度小于1纳米,以满足直接键合工艺对晶片表面粗糙度的要求。
参照图3,提供目标基板3,将目标基板3进行例如化学机械抛光,以获得符合直接键合工艺的光滑表面。
利用直接键合法,将目标基板3的抛光表面与形成在原始基板1上的过渡层2的抛光表面进行键合,以形成键合体4。
此外,可以对键合体4进行退火,以进一步增强键合力。
图4示出了将原始基板进行研磨的工艺的图,图5示出了对原始基板进行表面抛光所获得的单晶薄膜键合体的图。
参照图4,可以利用研磨设备5将键合体4进行研磨,具体地,研磨原始基板1的表面以减小原始基板1的厚度。此外,参照图5,可以将研磨原始基板1的研磨后的表面进行例如化学机械抛光以提高表面的光滑度,并达到目标厚度。因此,形成具有由单晶薄膜1、过渡层2和目标基板3组成的三层结构的键合体4。
可选地,原始基板1来源于铌酸锂或钽酸锂基板,目标基板3来源于硅基板。
过渡层2可以是硅基薄膜,硅基薄膜选自于硅薄膜、二氧化硅薄膜或氮化硅薄膜等。
具体地,根据本发明的实施例,在原始基板1的粗糙表面上沉积一层过渡层2,过渡层2可以为硅、二氧化硅、氮化硅等,沉积方法可以为PECVD、PVD或其它薄膜生长工艺。过渡层2的厚度可以为0.1微米到30微米。此外,可以将过渡层2进行退火,以去除在沉积过程中产生的杂质和缺陷,退火温度可以为100℃到1000℃。
另外,利用化学机械抛光工艺对过渡层2进行抛光,以使表面粗糙度低于1纳米。然后,采用直接键合工艺,将原始基板1和目标基板2键合成键合体4。此外,可以对键合体4进行退火以增强键合力,退火温度可以为30℃到500℃。
可以利用研磨机5对键合体4进行研磨,以将原始基板1研磨到接近目标厚度;并且利用化学机械抛光工艺,将研磨后的表面抛光到目标厚度,从而铌酸锂或钽酸锂薄膜的厚度可以为50纳米至190微米。
详细地讲,根据本发明的方法,先采用具有粗糙表面的钽酸锂,并且在粗糙表面上沉积一层硅薄膜,然后将硅薄膜的表面抛光,然后将硅薄膜的抛光表面和硅片基底的抛光表面进行直接键合,由此形成了三层结构的键合体。此键合体的结构为:最下面为硅基板,上面是硅薄膜,最上面是钽酸锂单晶薄膜。硅薄膜具有“填平”粗糙的钽酸锂表面和实现与硅基板直接键合的作用。通过本发明的方法,引入了粗糙的漫反射界面解决了强烈定向反射的问题,并且还解决了硅基板和钽酸锂薄膜层的直接键合问题。
在一些应用中,可以将作为中间层的硅薄膜替换为二氧化硅薄膜或氮化硅。也可以将最上层的钽酸锂薄膜替换为诸如铌酸锂的其它薄膜材料。
具有此三层结构的键合体不仅具有钽酸锂或铌酸锂的优异的压电、热释电、非线性光学、声光、声电等特性,而且还与现有的IC产业的硅基板材料的生产线很好地兼容,从而具有非常广阔的市场前景。
下面将以铌酸锂和钽酸锂单晶薄膜的制造为例来说明本发明的方法的实施过程。
示例1
原始基板为铌酸锂晶片,厚度为200微米,表面粗糙度为微米级或亚微米级,比如0.1微米至2微米,可通过研磨、腐蚀或喷砂获得粗糙的效果。用溅射工艺在铌酸锂的粗糙表面上沉积一层硅薄膜作为过渡层,薄膜厚度为2微米;将沉积完成后的沉积片进行退火,退火温度为300℃,退火时间为5小时。将沉积片上的硅过渡层表面进行化学机械抛光,使硅过渡层的表面粗糙低于1纳米;目标基板为硅基板,厚度为500微米,将硅基板进行化学机械抛光,使表面粗糙度低于1纳米。将原始基板和目标基板进行清洗后,利用直接键合工艺,将硅过渡层的抛光表面和硅基板的抛光表面键合,形成键合体。将键合体在130℃下进行退火,退火时间3小时,以进一步增强键合力。利用研磨工艺将键合体减薄,使铌酸锂晶片减薄到5微米。利用化学机械抛光工艺,将铌酸锂的厚度抛光到4微米,表面粗糙度小于1纳米。获得从上到下依次为铌酸锂薄膜、硅过渡层和硅基板的三层结构的键合体。
示例2
原始基板为钽酸锂晶片,厚度为350微米,表面粗糙度为0.2微米。利用蒸发工艺沉积一层硅薄膜作为过渡层,厚度为1.5微米;将沉积完成后的沉积片进行退火,退火温度为200℃,退火时间为3小时,以去除硅薄膜中的缺陷和杂质。将硅过渡层的表面进行化学机械抛光,使表面粗糙低于1纳米;目标基板为硅基板,厚度为650微米,将硅基板进行化学机械抛光,使表面粗糙度低于1纳米。将原始基板和目标基板进行清洗后,利用直接键合工艺,将硅过渡层的抛光表面和硅基板的抛光表面键合,形成键合体。将键合体在170℃下进行退火,退火时间2小时,以进一步增强键合力。利用研磨工艺将键合体减薄,使钽酸锂厚度到21微米。利用化学机械抛光工艺,将钽酸锂抛光到20微米,表面粗糙度为1纳米以下。因此,获得从上到下依次为钽酸锂薄膜、硅过渡层和硅基板的三层结构的新型材料。
示例3
原始基板为钽酸锂晶片,厚度为250微米,表面粗糙度为微米级或亚微米级。利用等离子体增强化学气相沉淀工艺沉积一层二氧化硅作为过渡层,沉积厚度为3微米,沉积温度为200℃,将二氧化硅沉积片进行退火,退火温度为300℃,退火时间为3小时,以去除过渡层中的缺陷和杂质。将二氧化硅的表面进行化学机械抛光,使表面粗糙低于1纳米;目标基板为硅基板,厚度为500微米,将硅基板进行化学机械抛光,使表面粗糙度低于1纳米。将原始基板和目标基板进行清洗后,利用直接键合工艺,将二氧化硅过渡层的抛光表面和硅基板的抛光表面键合,形成键合体。将键合体在150℃下进行退火,退火时间6小时,以进一步增强键合力。利用研磨工艺将键合体减薄,使钽酸锂厚度减薄到11微米。利用化学机械抛光工艺,将钽酸锂抛光到10微米,表面粗糙度为1纳米以下。因此,获得从上到下依次为钽酸锂酸锂薄膜、二氧化硅过渡层和硅基板的三层结构的键合体。
示例4
原始基板为钽酸锂晶片,厚度为200微米,表面粗糙度为0.4微米。用等离子体增强化学气相沉淀工艺沉积氮化硅薄膜作为过渡层,沉积厚度为2微米,沉积温度为300℃;将氮化硅沉积片进行退火,退火温度为400℃,退火时间为3小时,以去除过渡层中的缺陷和杂质。将氮化硅表面进行化学机械抛光,使表面粗糙低于1纳米;目标基板为硅基板,厚度为450微米,将硅基板进行化学机械抛光,使表面粗糙度低于1纳米。将原始基板和目标基板进行清洗后,利用直接键合工艺,将过渡层的抛光表面和硅基板的抛光表面键合,形成键合体。将键合体在200℃下进行退火,退火时间6小时,以进一步增强键合力。利用研磨工艺进行将键合体减薄,将钽酸锂晶片减薄到3微米。利用化学机械抛光工艺,将钽酸锂抛光到2微米,表面粗糙度为1纳米。因此,获得从上到下依次为钽酸锂酸锂薄膜、氮化硅过渡层、硅基板的三层结构的新型材料。
上述示例仅对本发明的方法进行详细说明,并不意图对本发明的方法的操作步骤和条件构成限制。
综上所述,在本发明中,在原始基板的粗糙表面沉积一层过渡层,过渡层可以用PECVD、PVD等外延生长法进行制备,过渡层的材料可以为硅、二氧化硅、氮化硅等。可以将过渡层退火,退火过程中可以选用O2、N2等特定气体氛围,退火温度可以选择50℃至1000℃的范围,并且可以根据材料和工艺要求的不同来具体选择,目的是去除过渡层中的缺陷和杂质;然后利用化学机械抛光工艺,将过渡层表面进行抛光处理,以获得光滑的、适合直接键合工艺的表面。此外,将抛光过的过渡层表面和目标基板接触,利用直接键合工艺使两个晶片键合在一起以形成键合体,还可以将键合体在50℃到400℃的温度下进行退火以提高其键合力。
再者,利用研磨工艺使原始基板减薄至接近目标厚度,再利用化学机械抛光工艺将原始基板抛光到目标厚度,且使薄膜表面达到纳米级表面粗糙度,从而制备出具有低反射率界面的硅上的钽酸锂或铌酸锂单晶薄膜。
本发明采用了具有粗糙表面的铌酸锂或钽酸锂作为原始基板,使用CVD、PVD等工艺沉积在原始基板表面沉积硅、二氧化硅或氮化硅形成过渡层,再使用化学机械抛光工艺对此过渡层表面抛光,使得有粗糙面的原始基板能利用直接键合工艺和硅基板键合成一个整体。此工艺既解决了光波和声波在界面上的强烈的定向反射问题,又解决了硅基板和钽酸锂或铌酸锂薄膜层的直接键合问题。
应该理解,前面的内容示出了各种示例实施例,但是不应该被理解为局限于公开的特定示例实施例,对所公开的示例实施例的修改以及其它示例实施例意图包括在所附权利要求的范围内。

Claims (18)

1.一种单晶薄膜键合体,其特征在于,所述单晶薄膜键合体包括硅基底、铌酸锂单晶薄膜或钽酸锂单晶薄膜以及位于硅基底与铌酸锂单晶薄膜或钽酸锂单晶薄膜之间的硅基薄膜,
其中,硅基薄膜通过沉积形成在铌酸锂单晶薄膜或钽酸锂单晶薄膜上,并通过直接键合法与硅基底进行键合。
2.根据权利要求1所述的单晶薄膜键合体,其特征在于,硅基薄膜的与硅基底进行键合的表面是抛光表面,硅基底的与硅基薄膜进行键合的表面是抛光表面,硅基薄膜的抛光表面与硅基底的抛光表面进行键合,以形成键合体。
3.根据权利要求1所述的单晶薄膜键合体,其特征在于,硅基薄膜为硅薄膜、二氧化硅薄膜或氮化硅薄膜。
4.根据权利要求1所述的单晶薄膜键合体,其特征在于,硅基薄膜通过等离子体增强化学气相沉积、物理气相沉积、溅射、蒸发或外延生长形成在铌酸锂单晶薄膜或钽酸锂单晶薄膜上。
5.根据权利要求1所述的单晶薄膜键合体,其特征在于,铌酸锂单晶薄膜或钽酸锂单晶薄膜的其上形成硅基薄膜的表面为微米级或亚微米级粗糙度的表面。
6.一种制造单晶薄膜键合体的方法,其特征在于,所述方法包括:
提供具有微米级或亚微米级粗糙度的粗糙表面的原始基板;
在原始基板上沉积过渡层,并对过渡层进行表面抛光以获得能够进行直接键合工艺的光滑表面;
提供目标基板并对目标基板进行表面抛光,以获得能够进行直接键合工艺的光滑表面;以及
利用直接键合法将目标基板的抛光表面与沉积在原始基板上的过渡层的抛光表面进行键合,以形成键合体。
7.根据权利要求6所述的方法,其特征在于,原始基板为铌酸锂或钽酸锂基板。
8.根据权利要求6所述的方法,其特征在于,过渡层为硅基薄膜,硅基薄膜为硅薄膜、二氧化硅薄膜或氮化硅薄膜。
9.根据权利要求6所述的方法,其特征在于,目标基板为硅基板。
10.根据权利要求6所述的方法,其特征在于,原始基板的粗糙表面通过研磨、腐蚀或喷砂获得。
11.根据权利要求6所述的方法,其特征在于,通过等离子体增强化学气相沉积、物理气相沉积、溅射、蒸发或外延生长在原始基板上沉积过渡层。
12.根据权利要求6所述的方法,其特征在于,过渡层的厚度为0.1微米至30微米。
13.根据权利要求6所述的方法,其特征在于,对过渡层进行表面抛光以使表面粗糙度小于1纳米。
14.根据权利要求6所述的方法,所述方法还包括:在原始基板上沉积过渡层之后,在100℃至1000℃的温度下对过渡层进行退火,以去除其中的潜在缺陷和杂质。
15.根据权利要求6所述的方法,所述方法还包括:在形成键合体之后,在30℃至500℃的温度下对键合体进行退火,以增强键合力。
16.根据权利要求6或15所述的方法,所述方法还包括:利用研磨工艺将键合体的原始基板进行研磨,并对研磨面进行抛光,以提高表面光滑度并达到目标厚度。
17.根据权利要求6所述的方法,其特征在于,采用化学机械抛光工艺对过渡层进行表面抛光,和/或采用化学机械抛光工艺对目标基板进行表面抛光。
18.根据权利要求16所述的方法,其特征在于,采用化学机械抛光工艺对研磨面进行抛光。
CN201510891747.5A 2015-12-04 2015-12-04 单晶薄膜键合体及其制造方法 Pending CN105420674A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510891747.5A CN105420674A (zh) 2015-12-04 2015-12-04 单晶薄膜键合体及其制造方法
PCT/CN2016/091695 WO2017092378A1 (zh) 2015-12-04 2016-07-26 单晶薄膜键合体及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510891747.5A CN105420674A (zh) 2015-12-04 2015-12-04 单晶薄膜键合体及其制造方法

Publications (1)

Publication Number Publication Date
CN105420674A true CN105420674A (zh) 2016-03-23

Family

ID=55499203

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510891747.5A Pending CN105420674A (zh) 2015-12-04 2015-12-04 单晶薄膜键合体及其制造方法

Country Status (2)

Country Link
CN (1) CN105420674A (zh)
WO (1) WO2017092378A1 (zh)

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017092378A1 (zh) * 2015-12-04 2017-06-08 济南晶正电子科技有限公司 单晶薄膜键合体及其制造方法
CN107059128A (zh) * 2016-12-21 2017-08-18 济南晶正电子科技有限公司 一种微米级硅基底上的钽酸锂或铌酸锂单晶薄膜及其制备方法
CN107843957A (zh) * 2017-11-13 2018-03-27 上海理工大学 氮化硅‑铌酸锂异质集成波导器件结构及制备方法
CN108020938A (zh) * 2016-10-31 2018-05-11 天津领芯科技发展有限公司 一种可兼容cmos工艺的硅基铌酸锂混合集成电光调制器及其制造方法
CN108494380A (zh) * 2018-03-16 2018-09-04 无锡市好达电子有限公司 声表面波材料及其制作方法
CN108565211A (zh) * 2018-06-21 2018-09-21 济南晶正电子科技有限公司 复合单晶薄膜
CN108707970A (zh) * 2018-08-07 2018-10-26 济南晶正电子科技有限公司 微米级单晶薄膜
CN109196715A (zh) * 2016-05-30 2019-01-11 瑞士十二公司 包括厚导电层的波导
WO2019071978A1 (zh) * 2017-10-13 2019-04-18 济南晶正电子科技有限公司 纳米级单晶薄膜
CN110618488A (zh) * 2019-09-20 2019-12-27 济南晶正电子科技有限公司 一种带氮化硅层的单晶薄膜及其制备方法
WO2020029069A1 (zh) * 2018-08-07 2020-02-13 济南晶正电子科技有限公司 微米级单晶薄膜
WO2020034649A1 (zh) * 2018-08-17 2020-02-20 福建晶安光电有限公司 一种压电晶片及其制作方法
CN111229342A (zh) * 2020-01-17 2020-06-05 上海新微技术研发中心有限公司 基于cmos图像传感的光栅波导多微流道芯片的制造方法
WO2020143712A1 (zh) * 2019-01-10 2020-07-16 济南晶正电子科技有限公司 一种高集成度铌酸锂/氮化硅光波导集成结构及其制备方法
CN111834279A (zh) * 2020-06-29 2020-10-27 中国科学院上海微系统与信息技术研究所 一种临时键合和解键合方法、载片结构及应用
CN112490349A (zh) * 2020-11-26 2021-03-12 济南晶正电子科技有限公司 一种电光晶体薄膜、制备方法及电子元器件
CN113437162A (zh) * 2021-05-12 2021-09-24 上海新硅聚合半导体有限公司 一种混合集成光电芯片衬底结构的制备方法及衬底结构
CN113488381A (zh) * 2021-07-15 2021-10-08 长春长光圆辰微电子技术有限公司 石英与硅的直接键合方法
CN117460388A (zh) * 2023-12-25 2024-01-26 天通瑞宏科技有限公司 一种复合衬底及其制备方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102402925B1 (ko) 2019-11-29 2022-05-30 엔지케이 인슐레이터 엘티디 압전성 재료 기판과 지지 기판의 접합체
JP6951607B1 (ja) 2019-11-29 2021-10-20 日本碍子株式会社 圧電性材料基板と支持基板との接合体
CN113540339A (zh) * 2020-04-21 2021-10-22 济南晶正电子科技有限公司 一种制备压电复合薄膜的方法及压电复合薄膜
CN111755588A (zh) * 2020-06-17 2020-10-09 济南晶正电子科技有限公司 一种复合单晶压电基板及其制备方法
CN113629182A (zh) * 2020-05-08 2021-11-09 济南晶正电子科技有限公司 一种tc-saw复合衬底及其制备方法
CN112271249B (zh) * 2020-10-23 2023-09-15 中北大学 硅基/铁电单晶材料低温晶圆键合及薄膜化加工方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06326553A (ja) * 1993-03-15 1994-11-25 Matsushita Electric Ind Co Ltd 表面弾性波素子
JP2001053579A (ja) * 1999-06-02 2001-02-23 Matsushita Electric Ind Co Ltd 弾性表面波素子と移動体通信機器
CN101661133A (zh) * 2008-08-26 2010-03-03 华为技术有限公司 一种光波导及其制备方法和一种波长转换器
CN103765773A (zh) * 2012-08-17 2014-04-30 日本碍子株式会社 复合基板、弹性表面波器件以及复合基板的制造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1312328C (zh) * 2005-05-16 2007-04-25 浙江大学 用于纳米光子技术的单晶硅纳米膜的制备方法
CN102393249A (zh) * 2011-09-26 2012-03-28 中北大学 一种热释电红外探测器及其制备方法
CN105420674A (zh) * 2015-12-04 2016-03-23 济南晶正电子科技有限公司 单晶薄膜键合体及其制造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06326553A (ja) * 1993-03-15 1994-11-25 Matsushita Electric Ind Co Ltd 表面弾性波素子
JP2001053579A (ja) * 1999-06-02 2001-02-23 Matsushita Electric Ind Co Ltd 弾性表面波素子と移動体通信機器
CN101661133A (zh) * 2008-08-26 2010-03-03 华为技术有限公司 一种光波导及其制备方法和一种波长转换器
CN103765773A (zh) * 2012-08-17 2014-04-30 日本碍子株式会社 复合基板、弹性表面波器件以及复合基板的制造方法

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017092378A1 (zh) * 2015-12-04 2017-06-08 济南晶正电子科技有限公司 单晶薄膜键合体及其制造方法
CN109196715B (zh) * 2016-05-30 2021-04-20 瑞士十二公司 包括厚导电层的波导
CN109196715A (zh) * 2016-05-30 2019-01-11 瑞士十二公司 包括厚导电层的波导
CN108020938A (zh) * 2016-10-31 2018-05-11 天津领芯科技发展有限公司 一种可兼容cmos工艺的硅基铌酸锂混合集成电光调制器及其制造方法
CN107059128B (zh) * 2016-12-21 2019-04-16 济南晶正电子科技有限公司 一种微米级硅基底上的钽酸锂或铌酸锂单晶薄膜及其制备方法
CN107059128A (zh) * 2016-12-21 2017-08-18 济南晶正电子科技有限公司 一种微米级硅基底上的钽酸锂或铌酸锂单晶薄膜及其制备方法
WO2019071978A1 (zh) * 2017-10-13 2019-04-18 济南晶正电子科技有限公司 纳米级单晶薄膜
CN107843957A (zh) * 2017-11-13 2018-03-27 上海理工大学 氮化硅‑铌酸锂异质集成波导器件结构及制备方法
CN108494380A (zh) * 2018-03-16 2018-09-04 无锡市好达电子有限公司 声表面波材料及其制作方法
CN108565211A (zh) * 2018-06-21 2018-09-21 济南晶正电子科技有限公司 复合单晶薄膜
CN108707970A (zh) * 2018-08-07 2018-10-26 济南晶正电子科技有限公司 微米级单晶薄膜
WO2020029069A1 (zh) * 2018-08-07 2020-02-13 济南晶正电子科技有限公司 微米级单晶薄膜
CN108707970B (zh) * 2018-08-07 2023-09-26 济南晶正电子科技有限公司 微米级单晶薄膜
US11450799B2 (en) 2018-08-07 2022-09-20 Jinan Jingzheng Electronics Co., Ltd. Micron-scale monocrystal film
WO2020034649A1 (zh) * 2018-08-17 2020-02-20 福建晶安光电有限公司 一种压电晶片及其制作方法
WO2020143712A1 (zh) * 2019-01-10 2020-07-16 济南晶正电子科技有限公司 一种高集成度铌酸锂/氮化硅光波导集成结构及其制备方法
CN110618488A (zh) * 2019-09-20 2019-12-27 济南晶正电子科技有限公司 一种带氮化硅层的单晶薄膜及其制备方法
CN111229342A (zh) * 2020-01-17 2020-06-05 上海新微技术研发中心有限公司 基于cmos图像传感的光栅波导多微流道芯片的制造方法
CN111834279A (zh) * 2020-06-29 2020-10-27 中国科学院上海微系统与信息技术研究所 一种临时键合和解键合方法、载片结构及应用
CN112490349A (zh) * 2020-11-26 2021-03-12 济南晶正电子科技有限公司 一种电光晶体薄膜、制备方法及电子元器件
CN113437162A (zh) * 2021-05-12 2021-09-24 上海新硅聚合半导体有限公司 一种混合集成光电芯片衬底结构的制备方法及衬底结构
CN113488381A (zh) * 2021-07-15 2021-10-08 长春长光圆辰微电子技术有限公司 石英与硅的直接键合方法
CN117460388A (zh) * 2023-12-25 2024-01-26 天通瑞宏科技有限公司 一种复合衬底及其制备方法

Also Published As

Publication number Publication date
WO2017092378A1 (zh) 2017-06-08

Similar Documents

Publication Publication Date Title
CN105420674A (zh) 单晶薄膜键合体及其制造方法
EP3859800B1 (fr) Structure hybride pour dispositif a ondes acoustiques de surface
CN109417367A (zh) 声表面波器件用复合基板的制造方法
EP2628243B1 (fr) Structure acoustique heterogene formee a partir d'un materiau homogene
CN109613647B (zh) 一种铌酸锂/氮化硅光波导集成结构及其制备方法
CN109786229B (zh) 一种晶圆键合方法以及相应的异质衬底制备的方法
KR20190133793A (ko) 접합 방법
FR3045677B1 (fr) Procede de fabrication d'une couche monocristalline, notamment piezoelectrique
CN105978520B (zh) 一种多层结构的saw器件及其制备方法
CN105703733A (zh) 一种固态装配型薄膜体声波谐振器的制备方法
CN107059128B (zh) 一种微米级硅基底上的钽酸锂或铌酸锂单晶薄膜及其制备方法
EP3465784B1 (fr) Structure hybride pour dispositif a ondes acoustiques de surface
CN112379480B (zh) 波导结构复合衬底的制备方法、复合衬底及光电晶体薄膜
EP2764616A1 (fr) Transducteur électroacoustique à polarisation ferroélectrique périodique réalisé sur une structure verticale micro usinée
CN110246757A (zh) 一种基于cmos电路衬底的单晶薄膜的制备方法
FR2981204A1 (fr) Resonateurs a ondes de volume sur structures verticales micro-usinees.
US20230075685A1 (en) Method for manufacturing a film on a flexible sheet
CN110085736A (zh) 一种薄膜单晶压电材料复合基板的制造方法和应用
EP3365929A1 (fr) Procédé de fabrication d'une structure hybride
FR3073082A1 (fr) Procede de fabrication d'un film sur un support presentant une surface non plane
US11990885B2 (en) Method for manufacturing acoustic devices with improved performance
Deguet et al. LiNbO3 single crystal layer transfer techniques for high performances RF filters
EP1435018A1 (fr) Ecran plat a cristal liquide fonctionnant en mode reflectif et son procede de realisation
WO2003032383A2 (fr) Procede de fabrication d'une couche mince

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20160323