CN105393176B - 可编程控制器及运算处理系统 - Google Patents
可编程控制器及运算处理系统 Download PDFInfo
- Publication number
- CN105393176B CN105393176B CN201580001377.1A CN201580001377A CN105393176B CN 105393176 B CN105393176 B CN 105393176B CN 201580001377 A CN201580001377 A CN 201580001377A CN 105393176 B CN105393176 B CN 105393176B
- Authority
- CN
- China
- Prior art keywords
- logic controller
- programmable logic
- plc
- daily record
- programmable controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
- G05B19/0423—Input/output
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
- G05B19/0421—Multiprocessor system
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B9/00—Safety arrangements
- G05B9/02—Safety arrangements electric
- G05B9/03—Safety arrangements electric with multiple-channel loop, i.e. redundant control systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5083—Techniques for rebalancing the load in a distributed system
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
- G05B19/0428—Safety, monitoring
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/22—Pc multi processor system
- G05B2219/2225—Communication, CPU accesses own I-O and next CPU over dual port memory
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Automation & Control Theory (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Programmable Controllers (AREA)
- Safety Devices In Control Systems (AREA)
- Testing And Monitoring For Control Systems (AREA)
Abstract
实施方式的一例,是由具有存储部的多个可编程控制器构成的系统中包含的可编程控制器,具备运算处理部和发送部。运算处理部进行与系统进行的处理有关的运算处理。发送部进行如下的控制:为了将与运算处理部的运算处理有关的日志数据存储到构成系统的可编程控制器之中的、与自装置相比运算处理部的运算负荷少的其他可编程控制器的存储部,而将该日志数据向该其他可编程控制器发送。
Description
技术领域
本发明的实施方式涉及可编程控制器及运算处理系统。
背景技术
为了对设置于工厂或公共设施的自动设备或身边设备等各种设备进行控制,使用可编程控制器。可编程控制器如下那样运行:将设备中设置的传感器等的信息作为输入信息取得并进行运算,并作为命令值向该设备的驱动器输出。
可编程控制器被设置的系统或场所多种多样。例如,受到由于系统的缺陷、预期外的电动噪声或其他因雷电灾害等引起的外部噪声而造成的环境的暂时性影响等,有可能会产生可编程控制器所处理的数据出错或者处理异常。为了防抑制这样的状况而使运行稳定,可以考虑保存与可编程控制器进行的处理有关的日志数据并进行解析的手法。
现有技术文献
专利文献
专利文献1:特开2010-176545号公报
发明内容
发明要解决的问题
但是,在现有技术中,越是系统内运行率高的可编程控制器,对日志数据进行解析的必要性越高,但是该可编程控制器的处理负担已经很重,很难再在保存日志数据的处理中进一步加重处理负担了。
用于解决课题的手段
实施方式的一例是由具有存储部的多个可编程控制器构成的系统中包含的可编程控制器,具备运算处理部和发送部。运算处理部进行与系统进行的处理有关的运算处理。发送部进行如下的控制:为了将与运算处理部的运算处理有关的日志数据存储到构成系统的可编程控制器之中的、与自装置相比运算处理部的运算负荷少的其他可编程控制器的存储部,而将该日志数据向该其他可编程控制器发送。
附图说明
图1是表示第1实施方式的系统构成例的图。
图2是表示通过由第1实施方式的可编程控制器的CPU读取非易失性存储器的程序而实现的程序构成的框图。
图3是表示第1实施方式的系统中的日志数据的保存处理的步骤的流程图。
图4是例示第2实施方式的系统概要的图。
图5是表示第2实施方式的系统构成例的图。
图6是表示通过由第2实施方式的可编程控制器的CPU读取非易失性存储器的程序而实现的程序构成的框图。
具体实施方式
(第1实施方式)
图1是表示第1实施方式的系统构成例的图。如图1所示,系统经由系统总线180将第1可编程控制器100_1、第2可编程控制器100_2、输入模块181、输出模块182连接。
输入模块181是用于传送由可编程控制器100_1、100_2进行处理所需的输入数据的模块。输出模块182是按照从可编程控制器100_1、100_2传送来的输出数据进行处理的模块。
如图1所示,第1可编程控制器100_1具备:非易失性存储器101_1、系统用存储器102_1、CPU103_1、存储器用I/F104_1、运算处理用ASIC105_1、数据传送处理部106_1、停止用开关107_1、开关群108_1、以及内部总线用I/F109_1。
本实施方式的系统使用第1可编程控制器100_1及第2可编程控制器100_2来实现双重的系统构成。本实施方式的双重的可编程控制器的每一个监视彼此的状态,掌握自装置是运行系统还是待机系统。
在本实施方式中,将第1可编程控制器100_1作为运行系统,进行该系统中的处理,将第2可编程控制器100_2作为待机系统,在第1可编程控制器100_1无法处理的情况下代为进行处理。在本实施方式的构成中,通过采用双重系统,能够实现稳定控制。
在可编程控制器中,为了提高系统的运行的稳定性,要对可编程控制器进行过的处理进行验证,为此,优选为保存(包含输入数据和输出数据)日志数据。
但是,作为运行系统的第1可编程控制器100_1进行用于使系统运行的各种处理,所以处理负担较大。因此,在运行系统的第1可编程控制器100_1中,有时很难进行日志数据的保存处理。
与此相对,作为待机系统的第2可编程控制器100_2,在第1可编程控制器100_1正在运行的期间不进行处理,通常来说处理负担较小。
在此,在本实施方式中,在第1可编程控制器100_1正在进行处理的期间,第2可编程控制器100_2将与该第1可编程控制器100_1进行过的处理有关的日志数据记录到第2外部存储器152。
另外,日志数据只要是能够对系统的处理进行验证的数据即可,可以是任何数据,例如可以是第1可编程控制器100_1的运算处理所需的输入数据、作为第1可编程控制器100_1的运算处理结果的输出数据、在第1可编程控制器100_1的运算中输出的中间数据、以及运算处理中使用的系统参数等。在本实施方式中,说明将输入数据和输出数据作为日志数据存放的例子。
在本实施方式中,作为运行系统的可编程控制器(例如第1可编程控制器100_1)具有向与系统总线180连接的输入模块181及输出模块182的访问权。待机系统的可编程控制器(例如可编程控制器100_2)不具有向系统总线180的访问权。因此,只有作为运行系统的可编程控制器(例如第1可编程控制器100_1)访问输入模块181而得到输入数据,并且,访问输出模块182而设定作为运算结果的输出数据,能够实现输出模块182的输出控制。
系统用存储器102_1在第1可编程控制器100_1的CPU103_1进行处理时作为作业区域使用。
CPU103_1对第1可编程控制器100_1整体进行控制。例如,CPU103_1进行经由总线连接的非易失性存储器101_1、系统用存储器102_1、运算处理用ASIC105_1、开关群108_1等的控制。此外,CPU103_1按照从非易失性存储器101_1读取的程序,进行各种控制。
存储器用I/F104_1作为能够与第1外部存储器151等连接的连接接口部起作用,CPU103_1能够检测与存储器用I/F104_1连接的第1外部存储器151等。
运算处理用ASIC105_1用于进行与系统所进行的处理有关的运算处理,第1可编程控制器100_1是为了进行用于控制设备的运算而设置的电路。
数据传送处理部106_1具备内置存储器116_1,是用于与通过缆线185连接的第2可编程控制器100_2之间收发数据的接口控制部。在本实施方式中,内部存储器116_1被写入了数据的情况下,第2可编程控制器100_2能够参照内部存储器116_1中写入的数据,能够通过来自第2可编程控制器100_2的控制实现数据的传送。内置存储器116_1与第1外部存储器151相比,是能够高速读写的存储器,例如可以使用SRAM(Static Random Access Memory)。并且,关于内置存储器116_1中写入的数据,能够由数据传送处理部106_1按照来自第2可编程控制器100_2的控制来进行内置存储器116_1中写入的数据的传送控制。
由此,在本实施方式中,能够将日志数据传送到第2可编程控制器100_2。传送时的处理负担比向第1外部存储器151写入的处理轻,所以能够不加重处理负担地实现日志数据的保存。
停止用开关107_1是用于使第1可编程控制器100_1或第1可编程控制器100_1所控制的器件等紧急停止的开关。开关群108_1是用于控制可编程控制器100的开关群。
内部总线用I/F109_1是用于与对系统内部进行连接的系统总线180连接的接口。
非易失性存储器101_1是存放由第1可编程控制器100_1执行的程序等的存储器。在本实施方式中,在第1可编程控制器100_1起动时,CPU103_1执行非易失性存储器101_1中存放的程序,由此实现各种构成。
图2是表示通过由CPU103_1读取非易失性存储器101_1的程序而实现的程序构成的框图。如图2所示,CPU103_1通过执行程序,来实现发送控制部201、接收控制部202、写入控制部203。另外,本实施方式的程序以即使运行系统和待机系统调换也能够进行处理的方式包括应由运行系统进行的构成和应由待机系统进行的构成。例如,作为应由运行系统进行的构成,包括发送控制部201,作为应由待机系统进行的构成,包括接收控制部202和写入控制部203。
发送控制部201进行如下控制:为了将与运算处理用ASIC的运算处理有关的日志数据存储到构成系统的可编程控制器之中的、与自装置相比运算处理用ASIC的运算负荷少的可编程控制器(在本实施方式中是待机系统的第2可编程控制器100_2)的外部存储器中,而将日志数据发送到其他可编程控制器。
第1可编程控制器100_1的发送控制部201通过将日志数据(例如输入数据及输出数据)写入数据传送处理部106_1的内置存储器116_1,来实现用于进行发送的控制。在本实施方式中,CPU103_1的发送控制部201通过在向能够比第1外部存储器151更高速地进行写入的数据传送处理部106_1的内置存储器116_1写入了日志数据的情况下由第2可编程控制器100_2的数据传送处理部106_2对第1可编程控制器100_1的数据传送处理部106_1发出指示,来进行日志数据的发送控制。
该日志数据的发送控制为由数据传送处理部106_1、106_2内的(未图示的)处理装置进行控制,所以第1可编程控制器100_1的CPU103_1不必进行处理。并且,在发送了日志数据之后,第2可编程控制器100_2进行将日志数据写入第2外部存储器152的控制。由此,能够不给第1可编程控制器100_1带来处理负担地实现日志数据的写入控制。
接收控制部202进行如下的控制:从构成系统的可编程控制器之中的、与自装置相比运算处理用ASIC的运算负荷高的其他可编程控制器,接收与该其他可编程控制器的运算处理用ASIC的运算有关的日志数据。在本实施方式中,作为待机系统的第2可编程控制器100_2的接收控制部202进行用于从作为运行系统的第1可编程控制器100_1接收日志数据的控制。
例如,在第2可编程控制器100_2的数据传送处理部106_2检测到第1可编程控制器100_1的数据传送处理部106_1的内置存储器116_1中存放着日志数据的情况下,第2可编程控制器100_2的接收控制部202对数据传送处理部106_2指示接收日志数据。由此,进行日志数据的接收控制。
写入控制部203将按照来自接收控制部202的指示而由数据传送处理部106_2接收到的日志数据,写入到经由自装置的存储器用I/F104_2连接的外部存储器。
通过由运行系统和待机系统实现上述的构成,能够将与运行系统的运算处理有关的日志数据存放到待机系统的外部存储器。
回到图1,第2可编程控制器100_2具备:非易失性存储器101_2、系统用存储器102_2、CPU103_2、存储器用I/F104_2、运算处理用ASIC105_2、具有内置存储器116_2的数据传送处理部106_2、停止用开关107_2、开关群108_2、内部总线用I/F109_2。第2可编程控制器100_2的构成与第1可编程控制器100_1同样,在此省略说明。
接下来,说明本实施方式的系统中的日志数据的保存处理。图3是表示本实施方式的系统中的上述处理的步骤的流程图。
首先,作为运行系统的第1可编程控制器100_1的CPU103_1访问输入模块181,将输入数据存放到系统用存储器102_1(步骤S301)。
接着,运算处理用ASIC105_1使用系统用存储器102_1中存放的输入数据,进行运算处理(步骤S302)。
然后,运算处理用ASIC105_1将作为运算处理的结果的输出数据存放到系统用存储器102_1(步骤S303)。
然后,CPU103_1的发送控制部201将系统用存储器102_1中存放的输入数据及输出数据传送到数据传送处理部106_1的内置存储器116_1(步骤S304)。由此,作为待机系统的第2可编程控制器100_2能够进行传送控制。
另一方面,第2可编程控制器100_2的数据传送处理部106_2经由缆线185,参照第1可编程控制器100_1的数据传送处理部106_1的内置存储器116_1(步骤S311)。
然后,第2可编程控制器100_2的接收控制部202基于来自数据传送处理部106_2的通知,判断第1可编程控制器100_1的数据传送处理部106_1的内置存储器116_1中是否存放有数据(步骤S312)。判断为未存放的情况下(步骤S312:否),结束处理。
另一方面,在接收控制部202判断为内置存储器116_1中存放有数据的情况下(步骤S312:是),对数据传送处理部106_2指示接收数据。数据传送处理部106_2按照该指示,收到并向第1可编程控制器100_1的数据传送处理部106_1发出读取命令。
然后,第1可编程控制器100_1的数据传送处理部106_1根据读取命令,将内置存储器116_1中存放的输入数据及输出数据发送到第2可编程控制器100_2(步骤S305),结束处理。
另一方面,第2可编程控制器100_2的数据传送处理部106_2从数据传送处理部106_1的内置存储器116_1接收日志数据(输入数据及输出数据)(步骤S313)。
然后,第2可编程控制器100_2的CPU103_2的写入控制部203进行将接收到的日志数据(输入数据及输出数据)写入到第2外部存储器152的控制(步骤S314)。
在本实施方式中,可编程控制器具备上述的构成,由此,能够不加大运行系统的可编程控制器的负荷地记录日志数据。
(第2实施方式)
在第1实施方式中,说明了在多重的系统中由待机系统的可编程控制器记录日志数据的例子。但是,记录日志数据的可编程控制器不限于多重化的系统中的待机系统。因此,在第2实施方式中,说明多重化的多个系统通过网络连接的情况下记录日志数据的例子。
图4是例示第2实施方式的系统的概要的图。如图4所示,第1系统由第1单元401、第2单元402、第1集线器461、第1网络451、控制器件471~474构成。
在第1系统中,由第1单元401及第2单元402中的某一个对控制器件471~474进行控制。第1集线器461进行切换运行系统和待机系统的控制。通常来说,将第1单元401作为运行系统,将第2单元402作为待机系统。
在本实施方式中,在多个运行系统的可编程控制器之间收发日志数据。例如,多个运行系统的可编程控制器之中的处理负担高的运行系统的可编程控制器发送日志数据,处理负担低的运行系统的可编程控制器接收日志数据,进行将该日志数据写入到外部存储器的控制。另外,系统间的日志数据的收发不限于运行系统的可编程控制器间的处理,也可以使用待机系统的可编程控制器。
第1单元401包括第1可编程控制器411、传输模块412、输入模块413、输出模块414。并且,第1单元401将这些构成通过内置总线415连接。同样,第2单元402也是包括第2可编程控制器421的构成。
并且,作为驱动系统的第1可编程控制器411进行控制器件471~474的控制。该第1可编程控制器411控制很多器件,所以负荷较高。
另一方面,第2系统包括第3单元403、第4单元404、第2集线器462、第2网络452、控制器件481。
在第2系统中,由第3单元403及第4单元404中的某一个对控制器件481进行控制。第2集线器462进行切换运行系统和待机系统的控制。通常来说,将第3单元403作为运行系统,将第4单元404作为待机系统。
第3单元403包括第3可编程控制器431、输入模块432、传输模块433、输出模块434。并且,第3单元403将这些构成通过内置总线435连接。
并且,作为运行系统的第3可编程控制器431进行控制器件481的控制。该第3可编程控制器431由于控制对象的器件为一个,所以与第1可编程控制器411相比处理负担较小。
此外,构成各系统的单元群经由通信网络405而连接。
因此,在本实施方式中,第3可编程控制器431记录与第1可编程控制器411的运算处理有关的日志数据。
另外,在图4所示的例子中,记载了两个包含双重化的可编程控制器的系统,但是实际上连接了更多包含可编程控制器的系统。
图5是表示第2实施方式的系统构成例的图。如图5所示,第1单元401中,经由内置总线415将第1可编程控制器411、传输模块412、输入模块413、输出模块414连接。
另外,第1可编程控制器411具备:非易失性存储器101_1、系统用存储器102_1、CPU103_1、存储器用I/F104_1、运算处理用ASIC105_1、数据传送处理部106_1、停止用开关107_1、开关群108_1、内部总线用I/F109_1,具备与第一实施方式同样的构成。此外,输入模块413及输出模块414也为与输入模块181及输出模块182同样的构成。
传输模块412具备传输用存储器551,是用于与经由通信网络405连接的器件进行通信的模块。
此外,第3可编程控制器431具备:非易失性存储器101_3、系统用存储器102_3、CPU103_3、存储器用I/F104_3、运算处理用ASIC105_3、数据传送处理部106_3、停止用开关107_3、开关群108_3、内部总线用I/F109_3,虽然符号不同,但是具备与第1实施方式的第1可编程控制器100_1同样的构成。输入模块432及输出模块434也为与第1实施方式的输入模块181及输出模块182同样的构成。另外,作为能够与存储器用I/F104_3连接的外部存储器而使用第3外部存储器153,但是也可以连接第1外部存储器151等。
此外,传输模块433具备传输用存储器561,是用于与经由通信网络405连接的器件进行通信的模块。
与第1实施方式的不同点在于,由第1可编程控制器411及第3可编程控制器431执行的程序,与由第1实施方式的第1可编程控制器100_1及第2可编程控制器100_2执行的程序不同。
接下来,说明由第1可编程控制器411及第3可编程控制器431执行的程序。
图6是表示通过由CPU103_1读取非易失性存储器101_1的程序、或者通过由CPU103_3读取非易失性存储器101_3的程序而实现的程序构成的框图。如图6所示,CPU103_1、103_3通过执行程序,来实现发送控制部601、接收控制部602、写入控制部203。另外,写入控制部203进行与第1实施方式同样的处理,因此省略说明。
发送控制部601为供处理负担高的可编程控制器(例如第1可编程控制器411)侧利用的构成,接收控制部602及写入控制部203为供处理负担低的可编程控制器(例如第3可编程控制器431)侧利用的构成。
发送控制部601进行如下的控制:经由通信网络405,向其他系统中包含的、与自装置相比运算处理用ASIC的运算负荷少的其他可编程控制器(例如第3可编程控制器431)发送日志数据。用于进行该发送的控制可以在任何定时进行,可以想到运算处理用ASIC105_1的运算处理的间隙等。
本实施方式的发送控制部601,作为向运算负荷少的其他可编程控制器(例如第3可编程控制器431)发送日志数据的控制,而从内部总线用I/F109_1向经由内置总线415连接的传输模块412发送日志数据,并将日志数据记录到传输模块412的传输用存储器551。
传输模块412具有将传输用存储器的内容向与控制器间的通信网络405链路连接的传输模块(例如传输模块332)广播发送的功能。由此,传输用存储器551中存放的日志数据被传送到与通信网络405连接的传输模块(例如传输模块433)。
并且,可编程控制器(例如第3可编程控制器431)在传输模块(例如传输模块433)的传输用存储器中存放着从其他传输模块(例如传输模块412)传输来的数据的情况下,由接收控制部602进行用于从传输模块的传输用存储器接收日志数据的控制。能够经由通信网络405取得日志数据。
写入控制部203使用所取得的日志数据,进行与第1实施方式同样的处理,由此将日志数据写入到外部存储器。
可编程控制器对是否存放有传输模块的传输用模块数据的确认也可以是非同步的。此外,在通信网络405中存在多个系统(例如3个以上)的情况下,能够将从其他多个系统分别输出的日志数据存放到一个传输用存储器。
本实施方式的发送控制部601也可以控制为,经由通信网络405向多个系统中包含的多个可编程控制器将日志数据分开发送。例如可以想到如下情况等:本实施方式的发送控制部601向传输模块(例如传输模块412)发出命令,以将日志数据分割并按照分割的每个日志数据发送给不同的可编程控制器。
像这样,将日志数据分开保存到多个可编程控制器的情况下,也可以根据可编程控制器的运算负荷,分担使外部存储器存储的日志数据的量。各可编程控制器中存放的日志数据变成不是时间序列顺序,但是在解析时进行合成等处理即可。
此外,在本实施方式中,也可以控制为将任意的可编程控制器(例如第1可编程控制器)的日志数据写入到多个可编程控制器(例如第3可编程控制器及(未图示的)第5可编程控制器)的外部存储器。这时,也可以将各个外部存储器中存放的日志数据哈希化。由此,即使外部存储器中存放的任意一方的日志数据被第三者取得,也能够抑制为了复原而读取该日志数据。进而,在通过通信网络405收发日志数据时,也可以将日志数据编码。由此,能够提高安全性。
在本实施方式中,说明了通过将日志数据分割而在多个可编程控制器中分别保存不同的日志数据的例子,但是也可以控制为在多个可编程控制器的外部存储器中记录同一日志数据。
在本实施方式中,与向外部存储器写入日志数据相比,向传输模块的传输存储器输出日志数据时处理负担小。由此,在处理负担大的可编程控制器中,不会过分地加重处理负担,就能够记录日志数据。
如上述的实施方式所示,通常来说,系统不是由可编程控制器单体构成,而是由多个可编程控制器构成。在可编程控制器中,利用的输入数据及输出数据量是大量的,所以日志数据由于每当扫描时被收集而也成为大容量。很难将该大容量的日志数据用处理负担大的可编程控制器来保存。
在上述的实施方式中,作为外部存储器,例如可以考虑使用NOR型的闪存器。NOR型的闪存器的数据可靠性较高,但是向器件的写入处理速度较慢,所以写入完成等待很长。因此,如果只是向外部存储器进行写入处理的话,在处理负担多的可编程控制器中,结果可能会产生运算处理的资源不足。
进而,不仅向外部存储媒体的写入处理速度慢,而且在与器件的自刷新处理等重叠时,可能会出现上次数据的写入完成之前无法写入下一数据的情况。这种情况下,可能会出现日志数据未被写入就产生转移到下一处理的需要的情况。这种情况下,日志数据可能会出现缺失。
与此相对,在上述的实施方式的可编程控制器中,通过具备上述的构成,对处理负担大的可编程控制器减轻处理负担,使处理负担小的可编程控制器进行日志数据的写入控制。由此,能够减轻运算处理的资源不足,并且能够抑制日志数据缺失的可能性。像这样,能够提高日志数据的保存的可靠性。
以上说明了本发明的几个实施方式,但是这些实施方式只是作为例子提示,不意图限定发明的范围。这些新的实施方式能够以其他各种方式来实施,在不脱离发明的主旨的范围内,能够进行各种省略、置换、变更。这些实施方式将其变形包含在发明的范围和主旨内,也包含在权利要求书所记载的发明及其等同的范围内。
Claims (6)
1.一种可编程逻辑控制器,被包含于由具有存储部的多个可编程逻辑控制器构成的系统中,具备:
运算处理部,进行与由所述系统进行的处理有关的运算处理;以及
发送部,进行如下的控制:为了将与所述运算处理部的运算处理有关的日志数据存储到构成所述系统的可编程逻辑控制器之中的、与可编程逻辑控制器本身相比所述运算处理部的运算负荷少的其它可编程逻辑控制器的所述存储部中,而将该日志数据向该其它可编程逻辑控制器发送,
不进行由可编程逻辑控制器本身对所述日志数据的存储。
2.如权利要求1所述的可编程逻辑控制器,
被包含于由进行运算处理的运行系统的可编程逻辑控制器、以及在运行系统的可编程逻辑控制器变得不能进行运算处理的情况下进行运算处理的待机系统的可编程逻辑控制器构成的系统中,
所述发送部进行如下的控制:向与可编程逻辑控制器本身相比所述运算处理部的运算负荷少的待机系统的可编程逻辑控制器,发送所述日志数据。
3.如权利要求1所述的可编程 逻辑控制器,
在包含进行运算处理的运行系统的可编程逻辑控制器的系统存在有多个、且多个该系统之间通过通信网络连接的情况下,
所述发送部进行如下的控制:经由所述通信网络,向其它系统中包含的、与可编程逻辑控制器本身相比所述运算处理部的运算负荷少的其它可编程逻辑控制器,发送所述日志数据。
4.如权利要求3所述的可编程逻辑控制器,
所述发送部进行如下的控制:经由所述通信网络,向所述多个系统中包含的多个其它可编程逻辑控制器,分开发送所述日志数据。
5.一种可编程逻辑控制器,被包含于由具有能够与存储部连接的连接接口、以及运算处理部的多个可编程逻辑控制器构成的系统中,具备:
接收部,进行如下的控制:从构成所述系统的可编程逻辑控制器之中的、与可编程逻辑控制器本身相比所述运算处理部的运算负荷高的其它可编程逻辑控制器,接收与该其它可编程逻辑控制器的所述运算处理部的运算有关的日志数据;以及
写入部,将由所述接收部接收到的所述日志数据,写入到可编程逻辑控制器本身的所述存储部,
在由进行运算处理的运行系统的可编程逻辑控制器、以及在运行系统的可编程逻辑控制器变得不能进行运算处理的情况下进行运算处理的待机系统的可编程逻辑控制器构成的系统存在有多个、且多个该系统之间通过通信网络连接的情况下,
所述接收部进行如下的控制:经由所述通信网络,从其它系统中包含的、与可编程逻辑控制器本身相比所述运算处理部的运算负荷高的其它可编程逻辑控制器,接收所述日志数据。
6.一种运算处理系统,为由具有能够与存储部连接的连接接口、以及运算处理部的多个可编程逻辑控制器构成的系统,
所述系统中包含的可编程逻辑控制器之中的、运算负荷高的可编程逻辑控制器具备:
运算处理部,进行与由所述系统进行的处理有关的运算处理;以及
发送部,进行如下的控制:为了将与所述运算处理部的运算处理有关的日志数据存储到构成所述系统的可编程逻辑控制器之中的、与可编程逻辑控制器本身相比所述运算处理部的运算负荷少的其它可编程逻辑控制器的所述存储部中,而将该日志数据向该其它可编程逻辑控制器发送,
所述系统中包含的可编程逻辑控制器之中的、运算负荷低的可编程逻辑控制器具备:
接收部,进行如下的控制:从构成所述系统的可编程逻辑控制器之中的、与可编程逻辑控制器本身相比所述运算处理部的运算负荷高的其它可编程逻辑控制器,接收与该其它可编程逻辑控制器的所述运算处理部的运算有关的日志数据;以及
写入部,将由所述接收部接收的所述日志数据,写入到可编程逻辑控制器本身的所述存储部,
所述运算负荷高的可编程逻辑控制器不进行由可编程逻辑控制器本身对所述日志数据的存储。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014-098946 | 2014-05-12 | ||
JP2014098946A JP6517474B2 (ja) | 2014-05-12 | 2014-05-12 | プログラマブルコントローラ、及び演算処理システム |
PCT/JP2015/062091 WO2015174223A1 (ja) | 2014-05-12 | 2015-04-21 | プログラマブルコントローラ、及び演算処理システム |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105393176A CN105393176A (zh) | 2016-03-09 |
CN105393176B true CN105393176B (zh) | 2018-05-08 |
Family
ID=54479767
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201580001377.1A Active CN105393176B (zh) | 2014-05-12 | 2015-04-21 | 可编程控制器及运算处理系统 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20170052521A1 (zh) |
JP (1) | JP6517474B2 (zh) |
CN (1) | CN105393176B (zh) |
WO (1) | WO2015174223A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017168706A1 (ja) * | 2016-03-31 | 2017-10-05 | 三菱電機株式会社 | ユニット及び制御システム |
JP6923038B2 (ja) * | 2019-04-26 | 2021-08-18 | 株式会社安川電機 | 通信システム、通信方法、及びプログラム |
JP6903093B2 (ja) * | 2019-04-26 | 2021-07-14 | 株式会社安川電機 | 通信システム、通信方法、及びプログラム |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000149080A (ja) * | 1998-11-13 | 2000-05-30 | Toshiba Corp | 入退室管理装置及び入退室管理システム |
JP2000357011A (ja) * | 1999-06-16 | 2000-12-26 | Toshiba Corp | 分散型プラント監視装置 |
CN1475883A (zh) * | 2002-05-31 | 2004-02-18 | ŷķ����ʽ���� | 可编程控制器、cpu单元、通信单元以及通信单元的控制方法 |
JP2004213412A (ja) * | 2003-01-06 | 2004-07-29 | Hitachi Ltd | 二重化制御装置 |
JP2006317990A (ja) * | 2005-05-10 | 2006-11-24 | Keyence Corp | プログラマブル・ロジック・コントローラ及び通信システム |
CN101681316A (zh) * | 2008-03-01 | 2010-03-24 | 株式会社东芝 | 存储器系统 |
JP2010176545A (ja) * | 2009-01-30 | 2010-08-12 | Mitsubishi Electric Corp | プログラマブルコントローラおよびデータ収集装置 |
CN102636987A (zh) * | 2011-02-10 | 2012-08-15 | 株式会社东芝 | 双重化控制装置 |
CN102859453A (zh) * | 2011-04-18 | 2013-01-02 | 三菱电机株式会社 | 可编程逻辑控制器 |
JP2013156871A (ja) * | 2012-01-31 | 2013-08-15 | Hitachi Ltd | 多重化制御装置および多重化拡張ボード |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4742443A (en) * | 1985-03-28 | 1988-05-03 | Allen-Bradley Company | Programmable controller with function chart interpreter |
US5392424A (en) * | 1992-06-11 | 1995-02-21 | Allen-Bradley Company, Inc. | Apparatus for detecting parity errors among asynchronous digital signals |
JPH08328891A (ja) * | 1995-06-02 | 1996-12-13 | Mitsubishi Electric Corp | 待機冗長化構成の二重化システム |
JP3368370B2 (ja) * | 1995-09-26 | 2003-01-20 | オムロン株式会社 | 負荷分散装置および方法 |
JP2012252374A (ja) * | 2011-05-31 | 2012-12-20 | Renesas Electronics Corp | 情報処理装置 |
US9172743B2 (en) * | 2012-12-31 | 2015-10-27 | Futurewei Technologies, Inc. | Scalable storage systems with longest prefix matching switches |
US20140331014A1 (en) * | 2013-05-01 | 2014-11-06 | Silicon Graphics International Corp. | Scalable Matrix Multiplication in a Shared Memory System |
US9217774B2 (en) * | 2013-11-01 | 2015-12-22 | International Business Machines Corporation | Cycle-accurate replay and debugging of running FPGA systems |
-
2014
- 2014-05-12 JP JP2014098946A patent/JP6517474B2/ja active Active
-
2015
- 2015-04-21 US US15/116,648 patent/US20170052521A1/en not_active Abandoned
- 2015-04-21 CN CN201580001377.1A patent/CN105393176B/zh active Active
- 2015-04-21 WO PCT/JP2015/062091 patent/WO2015174223A1/ja active Application Filing
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000149080A (ja) * | 1998-11-13 | 2000-05-30 | Toshiba Corp | 入退室管理装置及び入退室管理システム |
JP2000357011A (ja) * | 1999-06-16 | 2000-12-26 | Toshiba Corp | 分散型プラント監視装置 |
CN1475883A (zh) * | 2002-05-31 | 2004-02-18 | ŷķ����ʽ���� | 可编程控制器、cpu单元、通信单元以及通信单元的控制方法 |
JP2004213412A (ja) * | 2003-01-06 | 2004-07-29 | Hitachi Ltd | 二重化制御装置 |
JP2006317990A (ja) * | 2005-05-10 | 2006-11-24 | Keyence Corp | プログラマブル・ロジック・コントローラ及び通信システム |
CN101681316A (zh) * | 2008-03-01 | 2010-03-24 | 株式会社东芝 | 存储器系统 |
JP2010176545A (ja) * | 2009-01-30 | 2010-08-12 | Mitsubishi Electric Corp | プログラマブルコントローラおよびデータ収集装置 |
CN102636987A (zh) * | 2011-02-10 | 2012-08-15 | 株式会社东芝 | 双重化控制装置 |
CN102859453A (zh) * | 2011-04-18 | 2013-01-02 | 三菱电机株式会社 | 可编程逻辑控制器 |
JP2013156871A (ja) * | 2012-01-31 | 2013-08-15 | Hitachi Ltd | 多重化制御装置および多重化拡張ボード |
Also Published As
Publication number | Publication date |
---|---|
JP2015215803A (ja) | 2015-12-03 |
WO2015174223A1 (ja) | 2015-11-19 |
CN105393176A (zh) | 2016-03-09 |
US20170052521A1 (en) | 2017-02-23 |
JP6517474B2 (ja) | 2019-05-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106569727B (zh) | 一种多控制器间多存储器共享并行数据读写装置及其写入、读取方法 | |
CN103647850B (zh) | 一种分布式版本控制系统的数据处理方法、设备及系统 | |
CN105474319B (zh) | 用于配置混合存储器模块的存储器的i/o的设备及方法 | |
CN109508246A (zh) | 日志记录方法、系统和计算机可读存储介质 | |
CN104346317B (zh) | 共享资源访问方法和装置 | |
CN105393176B (zh) | 可编程控制器及运算处理系统 | |
CN104750437B (zh) | 一种容量可扩展的星载大容量存储系统 | |
CN107153511A (zh) | 存储节点、混合存储器控制器及控制混合存储器组的方法 | |
CN102855199B (zh) | 数据处理设备和数据处理装置 | |
CN109783157A (zh) | 一种算法程序加载的方法及相关装置 | |
CN104008069B (zh) | 一种数据保护方法、装置及设备 | |
CN104246693B (zh) | 用于保护调用栈中的数据的信息处理装置和方法 | |
US10860518B2 (en) | Integrated circuit system | |
CN110138867A (zh) | 文件传输和接收方法、计算机设备及存储介质 | |
KR20130021704A (ko) | 멀티포트 메모리 소자, 이를 포함하는 반도체 장치 및 시스템 | |
KR101593835B1 (ko) | Plc 시스템 | |
CN106528217A (zh) | 一种现场可编程门阵列程序加载系统和方法 | |
CN101777030A (zh) | 数据传输系统的验证装置和方法 | |
EP4202696A1 (en) | Storage class memory device including a network | |
CN102546630A (zh) | Io通讯方法 | |
CN102760105A (zh) | 实现本地主从模块间的通信的系统及方法 | |
CN104375967A (zh) | 一种应用于pci-e的流量控制方法、设备及系统 | |
CN101625625B (zh) | 信号中继装置及利用该装置访问外部存储器的方法 | |
CN107103234A (zh) | 多任务隔离方法和装置 | |
CN104394100A (zh) | 信用分配方法和交换机 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |