CN105356972A - 一种低功耗rfid标签pie解码方法及应用该方法的解码器 - Google Patents

一种低功耗rfid标签pie解码方法及应用该方法的解码器 Download PDF

Info

Publication number
CN105356972A
CN105356972A CN201510800315.9A CN201510800315A CN105356972A CN 105356972 A CN105356972 A CN 105356972A CN 201510800315 A CN201510800315 A CN 201510800315A CN 105356972 A CN105356972 A CN 105356972A
Authority
CN
China
Prior art keywords
pie
rtcal
symbol
length
low
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510800315.9A
Other languages
English (en)
Other versions
CN105356972B (zh
Inventor
赵勇
赵婧
陈磊
李刚
张兆杰
刘凯
刘雪
许迪
金学明
梁勇
曾世杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
State Grid Corp of China SGCC
State Grid Tianjin Electric Power Co Ltd
Beijing Smartchip Microelectronics Technology Co Ltd
Original Assignee
State Grid Corp of China SGCC
State Grid Tianjin Electric Power Co Ltd
Beijing Smartchip Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by State Grid Corp of China SGCC, State Grid Tianjin Electric Power Co Ltd, Beijing Smartchip Microelectronics Technology Co Ltd filed Critical State Grid Corp of China SGCC
Priority to CN201510800315.9A priority Critical patent/CN105356972B/zh
Publication of CN105356972A publication Critical patent/CN105356972A/zh
Application granted granted Critical
Publication of CN105356972B publication Critical patent/CN105356972B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03248Arrangements for operating in conjunction with other apparatus
    • H04L25/03286Arrangements for operating in conjunction with other apparatus with channel-decoding circuitry
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0015Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy
    • H04L1/0017Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy where the mode-switching is based on Quality of Service requirement
    • H04L1/0018Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy where the mode-switching is based on Quality of Service requirement based on latency requirement
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0047Decoding adapted to other signal detection operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明涉及一种低功耗RFID标签PIE解码方法,具体解码方法为:⑴对符号位序列进行解码,首先构造用于比较和判决的时间长度标准值,对PIE编码的前导码部分作一系列处理,用系统时钟周期对TARI和RTcal进行计数,该计数值除3处理结果记为NP;⑵其次,对后续PIE符号的长度进行计数,如果RTcal后面的符号长度大于2倍的NP,则判决为TRcal,如果符号长度大于等于NP,则判决为逻辑“1”,如果符号长度小于NP,则判决为逻辑“0”;后续符号长度为连续的一段高电平与一段低电平的长度,如果高电平长度大于4倍的NP,则判断PIE编码结束。本发明用于达到降低系统时钟频率,从而显著地减少功耗,提高接收灵敏度。

Description

一种低功耗RFID标签PIE解码方法及应用该方法的解码器
技术领域
本发明属于电力计量技术领域,涉及集成电路,尤其是一种低功耗RFID标签PIE解码方法及应用该方法的解码器。
背景技术
目前,UHFRFID标签对6C协议的PIE格式编码符号进行解码主要有两种方案。
第一种方案是对于RTCAL的整个长度(包括高电平、低电平)进行计数,并计算出中间值pivot=RTcal/2。之后,对于后续符号的整个长度(包括高电平、低电平)进行计数,与pivot比较判决符号是Data-0还是Data-1。这种方案对于系统时钟系统要求较高,从而导致整体功耗居高不下;
第二种方案是是对于RTCAL的整个长度(包括高电平、低电平)进行计数,可以根据RTCAL数据长度2.5Tari≤TRCAL≤3.0Tari和低电平长度PW,计算(RTCAL/2-PW)得到标准值1.25Tari-PW~1.5Tari-PW,用来判断数据0还是1。之后,对于后续符号的高电平长度进行计数,与标准值比较判决符号是Data-0还是Data-1。这种方案对于系统时钟系统要求依然较高,虽然在符号低电平阶段停止计数,减少了电路消耗,但是功耗的减少与通信配置(比如Data-1与Tari的比例)、数据中Data-1的数量相关,当Data-1从1.5Tari变成2Tari时,或者传输信息中逻辑“1”的个数较多时,由于低电平所占比例变小,功耗降低的比例和效果差异很大。另一方面,此方案的前提是一个盘存周期内接收的所有PIE符号形状一致、占空比一致,否则误判的可能性会大幅度提高,这对前端模拟电路的要求非常高,在一定程度上增大了模拟电路的面积、功耗。
因此,本文着重于需要解决PIE解码过程中,系统时钟频率高,从而导致芯片功耗高,标签灵敏度低的问题。
本文提出的低功耗的UHFRFIDPIE符号解码方法及应用该解码方法的解码器能够在保证不降低解码质量的前提下,降低系统时钟频率,从而显著地减少功耗,提高接收灵敏度。
发明内容
本发明的目的在于克服现有技术的不足之处,提供一种结构简单、灵敏度高、安全可靠的低功耗RFID标签PIE解码方法及应用该方法的解码器。
本发明解决其技术问题是采取以下技术方案实现的:
一种低功耗RFID标签PIE解码方法,其特征在于:具体解码方法为:
⑴对符号位序列进行解码,首先构造用于比较和判决的时间长度标准值,对PIE编码的前导码部分作一系列处理,用系统时钟周期对TARI和RTcal进行计数,该计数值除3处理结果记为NP;
⑵其次,对后续PIE符号的长度进行计数,如果RTcal后面的符号长度大于2倍的NP,则判决为TRcal,如果符号长度大于等于NP,则判决为逻辑“1”,如果符号长度小于NP,则判决为逻辑“0”;后续符号长度为连续的一段高电平与一段低电平的长度,如果高电平长度大于4倍的NP,则判断PIE编码结束。
而且,步骤⑴中,用系统时钟周期对TARI和RTcal进行计数,得到以时钟周期长度为单位的计数值,该计数值除3后,四舍五入的结果记为NP,RTCAL=2.5TARI~3TARI,则T+RT=3.5TARI~4TARI,T+RT除3以后,NP=1.15TARI~1.33TARI,由于Data-0=TARI,Data-1=1.5~2TARI,获得DATA-0<NP,DATA-1>NP。
而且,步骤⑴使用三进制计数器来达到除3的效果;该计数器包含二个计数器,在计数时,CNT3A以0、1、2、0、1、2的规律进行计数,每当计数到2的时候,CNT3B加一;在RTcal结束的时候,CNT3B的值为NP。
而且,本方法采用三段式时间补偿算法,包括:解码延迟补偿、发送延迟补偿、时钟相位补偿。
一种低功耗PIE解码方法的解码器电路,低功耗解码器电路是基于上述的符号解码方法进行设计的,参见说明书附图2所示,包含除3计数器、PIVOT、符号判决模块、三进制计数器、RTcal、BLF以及t1/t2计时器,限号输入到三进制计数器,该三进制计数器的一个输出端连接有一个除3计数器的输入端,该除3计数器的输出端连接PIVOT的输入端,该PIVOT的输出端连接符号判决模块;该三进制计数器的另一个输出端分别连接有RTcal和PIE长度计算模块,RTcal输出连接BLF,PIE长度计算模块连接符号判决模块;同时,BLF还连接有一个t1/t2计时器。
本发明的优点和积极效果是:
1、本发明对PIE计数器与三进制计数器的资源进行了共享,由于PIE符号与TARI+RTCAL时间上分离,因此计数器低位的两个比特既可以用于PIE符号计数,也可以用于T+RT的三进制计数,采用了普通同步计数器电路;其他比特只用于PIE符号计数,因此采用了行波计数器电路,兼顾了电路的面积与功耗,后一级的工作频率比前一位慢一倍,因此能够有效地降低功耗;
2、本发明用于达到降低系统时钟频率,从而显著地减少功耗,提高接收灵敏度。
附图说明
图1为16C协议PIE解码;
Piovt=round(RTcal/2);
PIELength>Piovt→logic“1”;
PIELength<logic“0”;
PIEHigh>1.1*RTcal→RTcal;
图2为低功耗解码器结构;
图3为共享型行波计数器;
图4显示t1时间补偿1;
图5显示t1时间补偿2和补偿3。
具体实施方式
下面结合附图并通过具体实施例对本发明作进一步详述,以下实施例只是描述性的,不是限定性的,不能以此限定本发明的保护范围。
一种低功耗RFID标签PIE解码方法,低功耗的UHFRFIDPIE符号的具体解码方法为:
⑴对符号位序列进行解码,首先构造用于比较和判决的时间长度标准值,对PIE编码的前导码部分作一系列处理,具体为:
用系统时钟周期对TARI和RTcal进行计数,得到以时钟周期长度为单位的计数值,该计数值除3后,四舍五入的结果记为NP;RTCAL=2.5TARI~3TARI,则T+RT=3.5TARI~4TARI,T+RT除3以后,NP=1.15TARI~1.33TARI,由于Data-0=TARI,Data-1=1.5~2TARI,因此理论上,DATA-0<NP,DATA-1>NP;
⑵其次,对后续符号的长度进行计数,后续符号长度为连续的一段高电平与一段低电平的长度,如果RTcal后面的符号长度大于2倍的NP,则判决为TRcal,如果符号长度大于等于NP,则判决为逻辑“1”,如果符号长度小于NP,则判决为逻辑“0”;
⑶最后,如果高电平长度大于4倍的NP,则判断PIE编码结束。
使用本方法进行解码,进行了严格的理论推算,本实施例,为了找到系统时钟最低频率,假设在最严格的条件下,通过扫描连续的频率来区分最大的Data-0与最小的Data-1,推算出系统时钟最低频率可以降低三分之一,在此频率以上时,NP可以清楚地分离开逻辑符号“0”和“1”的长度。
一种低功耗PIE解码方法的解码器电路,低功耗解码器电路是基于上述的符号解码方法进行设计的,参见说明书附图2所示,包含除3计数器、PIVOT、符号判决模块、三进制计数器(记为CNT3)、RTcal、BLF以及t1/t2计时器,
限号输入到三进制计数器,该三进制计数器的一个输出端连接有一个除3计数器的输入端,该除3计数器的输出端连接PIVOT的输入端,该PIVOT的输出端连接符号判决模块;
该三进制计数器的另一个输出端分别连接有RTcal和PIE长度计算模块,RTcal输出连接BLF,PIE长度计算模块连接符号判决模块;同时,BLF还连接有一个t1/t2计时器。
首先,在计算NP时,如果使用除3计数器进行除3处理,面积较大,处理周期增加,功耗也会升高;
本实施例同时使用三进制计数器来达到除3的效果,该计数器包含三进制计数器和行波计数器二个计数器,在计数时,CNT3A以0、1、2、0、1、2的规律进行计数,每当计数到2的时候,CNT3B加一;在RTcal结束的时候,CNT3B的值就相当于NP;
在RTcal之后,以系统时钟频率对符号的高电平、低电平进行计数,由于系统时钟频率较快,计数器功耗大,因此我们使用共享型行波计数器取代了普通的同步计数器,如图3所示;行波计数器的最低位使用系统时钟作为同步时钟端,其输出的Q端,反向后接到下一比特的时钟端,作为异步时钟端,以此类推;使用行波计数器,后一级的工作频率比前一位慢一倍,因此能够有效地降低功耗;
本实施例中,对PIE计数器与三进制计数器的资源进行了共享,由于PIE符号与TARI+RTCAL时间上分离,因此计数器低位的两个比特既可以用于PIE符号计数,也可以用于T+RT的三进制计数,采用了普通同步计数器电路;其他比特只用于PIE符号计数,因此采用了行波计数器电路,兼顾了电路的面积与功耗;
第三,根据协议要求,读卡器PIE编码结束到标签编码返回之间的时间,称为T1,需要满足区间{MAX(RTcal,10Tpri)×(1–|FT|)–2μs,MAX(RTcal,10Tpri)×(1+|FT|)+2μs},中心点是MAX(RTcal,10Tpri),其中Tpri、FT均与编码返回频率有关,我们将期待的T1周期数目称为ExpT1;这个区间的要求非常严格,在降低系统时钟频率时,为了保证标签在所有合法的前向通信速率与返回通信速率组合情况下,都不会超出这个时间区间,本文设计了三段式时间补偿算法,包括:解码延迟补偿、发送延迟补偿、时钟相位补偿,具体如下:
1)解码延迟补偿:实际上T1时间的计数起点并不是读卡器发完命令时刻,而是判断完PIE解码后,因此,计数出来的周期数比实际T1时间短,因此ExpT1需要减去读卡器编码结束,到T1计数器开始计量之间的经过的系统时钟周期数;如图4中的“补偿1”。
2)发送延迟补偿:当计算出t1时间到达后,在发送编码之前的系统周期数。由于当t1到来后,标签编码模块有内部延迟;ExpT1需要减掉一定系统周期数;如图5中的补偿值2。
3)时钟相位补偿:由于系统时钟和发送BLF(backwardlinkfrequency)时钟有几种不同的相位关系。t1标记位信号是在系统时钟域下产生,BLF反向发送时钟根据读卡器的配置频率从40K到640K变化。当t1发送使能出现在两个BLF之间时,会导致误差最大。实际的编码返回的起点要滞后于t1发送使能的时间点。图5中的补偿3。
尽管为说明目的公开了本发明的实施例和附图,但是本领域的技术人员可以理解:在不脱离本发明及所附权利要求的精神和范围内,各种替换、变化和修改都是可能的,因此,本发明的范围不局限于实施例和附图所公开的内容。

Claims (5)

1.一种低功耗RFID标签PIE解码方法,其特征在于:具体解码方法为:
⑴对符号位序列进行解码,首先构造用于比较和判决的时间长度标准值,对PIE编码的前导码部分作一系列处理,用系统时钟周期对TARI和RTcal进行计数,该计数值除3处理结果记为NP;
⑵其次,对后续PIE符号的长度进行计数,如果RTcal后面的符号长度大于2倍的NP,则判决为TRcal,如果符号长度大于等于NP,则判决为逻辑“1”,如果符号长度小于NP,则判决为逻辑“0”;后续符号长度为连续的一段高电平与一段低电平的长度,如果高电平长度大于4倍的NP,则判断PIE编码结束。
2.根据权利要求1所述的低功耗RFID标签PIE解码方法,其特征在于:步骤⑴中,用系统时钟周期对TARI和RTcal进行计数,得到以时钟周期长度为单位的计数值,该计数值除3后,四舍五入的结果记为NP,RTCAL=2.5TARI~3TARI,则T+RT=3.5TARI~4TARI,T+RT除3以后,NP=1.15TARI~1.33TARI,由于Data-0=TARI,Data-1=1.5~2TARI,获得DATA-0<NP,DATA-1>NP。
3.根据权利要求1所述的低功耗RFID标签PIE解码方法,其特征在于:步骤⑴使用三进制计数器来达到除3的效果;该计数器包含二个计数器,在计数时,CNT3A以0、1、2、0、1、2的规律进行计数,每当计数到2的时候,CNT3B加一;在RTcal结束的时候,CNT3B的值为NP。
4.根据权利要求1所述的低功耗RFID标签PIE解码方法,其特征在于:本方法采用三段式时间补偿算法,包括:解码延迟补偿、发送延迟补偿、时钟相位补偿。
5.一种低功耗PIE解码方法的解码器电路,低功耗解码器电路是基于上述的符号解码方法进行设计的,参见说明书附图2所示,包含除3计数器、PIVOT、符号判决模块、三进制计数器、RTcal、BLF以及t1/t2计时器,限号输入到三进制计数器,该三进制计数器的一个输出端连接有一个除3计数器的输入端,该除3计数器的输出端连接PIVOT的输入端,该PIVOT的输出端连接符号判决模块;该三进制计数器的另一个输出端分别连接有RTcal和PIE长度计算模块,RTcal输出连接BLF,PIE长度计算模块连接符号判决模块;同时,BLF还连接有一个t1/t2计时器。
CN201510800315.9A 2015-11-19 2015-11-19 一种低功耗rfid标签pie解码方法及应用该方法的解码器 Active CN105356972B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510800315.9A CN105356972B (zh) 2015-11-19 2015-11-19 一种低功耗rfid标签pie解码方法及应用该方法的解码器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510800315.9A CN105356972B (zh) 2015-11-19 2015-11-19 一种低功耗rfid标签pie解码方法及应用该方法的解码器

Publications (2)

Publication Number Publication Date
CN105356972A true CN105356972A (zh) 2016-02-24
CN105356972B CN105356972B (zh) 2018-06-01

Family

ID=55332858

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510800315.9A Active CN105356972B (zh) 2015-11-19 2015-11-19 一种低功耗rfid标签pie解码方法及应用该方法的解码器

Country Status (1)

Country Link
CN (1) CN105356972B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106127280A (zh) * 2016-06-16 2016-11-16 无锡键桥电子科技有限公司 一种基于uhf rfid芯片的tpp解码电路
CN107679433A (zh) * 2017-10-10 2018-02-09 重庆邮电大学 带pie解码功能的数字校准时钟电路及控制方法
CN108009454A (zh) * 2017-11-06 2018-05-08 北京智芯微电子科技有限公司 一种低功耗解码的方法及装置
CN108694435A (zh) * 2017-03-30 2018-10-23 拉碧斯半导体株式会社 半导体装置、非接触电子装置及周期检测方法
CN108964868A (zh) * 2018-04-28 2018-12-07 昆明联诚科技股份有限公司 一种基于fpga的超高频rfid读写器米勒副载波解码方法
CN111275153A (zh) * 2020-01-15 2020-06-12 中国电力科学研究院有限公司 一种支持数字通信接口的uhf rfid芯片及其应用方法
CN111597834A (zh) * 2020-05-11 2020-08-28 山西众烁微电子有限公司 一种只判断高电平的pie解码方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102521552B (zh) * 2011-11-02 2014-02-12 成都三零瑞通移动通信有限公司 带时钟校准功能的高容忍性pie解码器及其控制方法
CN103679077A (zh) * 2012-09-18 2014-03-26 北京中电华大电子设计有限责任公司 一种脉冲间隔编码的解码电路
CN103916209A (zh) * 2012-12-28 2014-07-09 北京中电华大电子设计有限责任公司 一种无源电子标签pie编码的低功耗解码方法

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106127280B (zh) * 2016-06-16 2019-02-05 无锡键桥电子科技有限公司 一种基于uhf rfid芯片的tpp解码电路
CN106127280A (zh) * 2016-06-16 2016-11-16 无锡键桥电子科技有限公司 一种基于uhf rfid芯片的tpp解码电路
CN108694435A (zh) * 2017-03-30 2018-10-23 拉碧斯半导体株式会社 半导体装置、非接触电子装置及周期检测方法
CN108694435B (zh) * 2017-03-30 2023-06-27 拉碧斯半导体株式会社 半导体装置、非接触电子装置及周期检测方法
CN107679433A (zh) * 2017-10-10 2018-02-09 重庆邮电大学 带pie解码功能的数字校准时钟电路及控制方法
CN107679433B (zh) * 2017-10-10 2020-07-03 重庆邮电大学 带pie解码功能的数字校准时钟电路及控制方法
CN108009454B (zh) * 2017-11-06 2020-09-08 北京智芯微电子科技有限公司 一种低功耗解码的方法及装置
CN108009454A (zh) * 2017-11-06 2018-05-08 北京智芯微电子科技有限公司 一种低功耗解码的方法及装置
CN108964868A (zh) * 2018-04-28 2018-12-07 昆明联诚科技股份有限公司 一种基于fpga的超高频rfid读写器米勒副载波解码方法
CN108964868B (zh) * 2018-04-28 2020-08-18 昆明联诚科技股份有限公司 一种基于fpga的超高频rfid读写器米勒副载波解码方法
CN111275153A (zh) * 2020-01-15 2020-06-12 中国电力科学研究院有限公司 一种支持数字通信接口的uhf rfid芯片及其应用方法
CN111597834A (zh) * 2020-05-11 2020-08-28 山西众烁微电子有限公司 一种只判断高电平的pie解码方法
CN111597834B (zh) * 2020-05-11 2023-08-01 山西众烁微电子有限公司 一种只判断高电平的pie解码方法

Also Published As

Publication number Publication date
CN105356972B (zh) 2018-06-01

Similar Documents

Publication Publication Date Title
CN105356972A (zh) 一种低功耗rfid标签pie解码方法及应用该方法的解码器
CN103095407B (zh) 读写器芯片数字编码装置及应用该装置的编码方法
CN103297060B (zh) 一种适用于高速率修正miller编码信号的解码电路
CN101739541B (zh) 一种适用于pie编码的解码器
CN101655923A (zh) 无源超高频射频识别芯片模拟前端电路
CN101252411B (zh) 射频识别数据通信中数据帧结尾的检测方法
CN103595421A (zh) 解码卡片发送的type a基本数据速率信号的解码器
CN107423239A (zh) Halt模式下的低功耗单片机完整数据帧接收方法
CN104536924A (zh) 面向板级高速传输总线的多通道延迟斜偏纠正方法及装置
CN101655922B (zh) 无源超高频射频识别芯片反向散射链路频率生成电路及方法
CN101814921B (zh) 射频识别阅读器的数字基带系统的编码模块
CN201392538Y (zh) 适用于pie编码的解码器
CN102810148A (zh) 一种非接触通信集成电路的解码电路
CN103065188A (zh) 一种非接触式ic卡的解码电路
CN103646224A (zh) 一种非接触式ic卡解码电路
CN104639176A (zh) Bmc信号的异步解码器及方法
CN103178933A (zh) 一种副载波调制米勒码解码装置及其解码方法
CN101228698A (zh) 4电平逻辑解码器
CN102111127B (zh) 一种芯片上电过程信号计数延迟的方法和电路
CN103595420B (zh) 解码读卡器发送的type a信号的解码器
Abinesh et al. Transition inversion based low power data coding scheme for synchronous serial communication
CN203260043U (zh) 超高频rfid的pie解码与crc校验同步进行的电路
CN102522998A (zh) 一种适用于nrz编码信号的typeb全速率解码电路
CN105656828B (zh) 解码type b卡片发送的bpsk调制信号的解码器
CN104242953B (zh) 4选1模式信号的解码器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant