CN105277110A - 监控多层印刷线路板内层层间偏移的测试片 - Google Patents

监控多层印刷线路板内层层间偏移的测试片 Download PDF

Info

Publication number
CN105277110A
CN105277110A CN201510753458.9A CN201510753458A CN105277110A CN 105277110 A CN105277110 A CN 105277110A CN 201510753458 A CN201510753458 A CN 201510753458A CN 105277110 A CN105277110 A CN 105277110A
Authority
CN
China
Prior art keywords
layer
offset
test
test piece
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510753458.9A
Other languages
English (en)
Inventor
华福德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
High Tak (jiangsu) Electronic Technology Co Ltd
Original Assignee
High Tak (jiangsu) Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by High Tak (jiangsu) Electronic Technology Co Ltd filed Critical High Tak (jiangsu) Electronic Technology Co Ltd
Priority to CN201510753458.9A priority Critical patent/CN105277110A/zh
Publication of CN105277110A publication Critical patent/CN105277110A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本发明涉及一种监控多层印刷线路板内层层间偏移的测试片,其特征是:包括测试片本体,测试片本体上设有多层内层芯板偏移检测线路,测试片本体表面设有外层电性测试点和测试块,测试块与印刷线路板的导通孔连接在一起,外层电性测试点的中心位置设有导通孔连接各层内层芯板偏移检测线路。所述各层内层芯板偏移检测线路布置于导通孔的左右两侧,左右两侧的内层芯板偏移检测线路与导通孔的左右侧之间具有偏移尺寸。所述测试块为多个,每个测试块分别连接一个导通孔。本发明能够对不良板偏移尺寸进行分析并进行有效地改善,减少不良品的产生。

Description

监控多层印刷线路板内层层间偏移的测试片
技术领域
本发明涉及一种监控多层印刷线路板内层层间偏移的测试片。
背景技术
随着消费电子产品轻薄化、一体化、多功能化的发展趋势,其对印刷电路软硬结合板的制作工艺要求越来越高。顺应这种趋势,具有多层内层芯板应用的印刷线路板会逐渐成为印刷电路板的重要部分。具有多层内层芯板应用印刷线路板,顾名思义就是内层芯板数量>2层的印刷线路板,普通印刷线路板的内层芯板数量≤2层,其作用可以让印刷线路板板厚更薄、层数更多、信号传输更快、成品尺寸更小等优点。
目前多层印刷线路板在成品电性功能测试时发生短路,一般都能分析出原因,如内层芯板偏移,但是不能分析出具体偏移的尺寸。
发明内容
本发明的目的是克服现有技术中存在的不足,提供一种监控多层印刷线路板内层层间偏移的测试片,对不良板偏移尺寸进行分析并进行有效地改善,减少不良品的产生。
按照本发明提供的技术方案,一种监控多层印刷线路板内层层间偏移的测试片,其特征是:包括测试片本体,测试片本体上设有多层内层芯板偏移检测线路,测试片本体表面设有外层电性测试点和测试块,测试块与印刷线路板的导通孔连接在一起,外层电性测试点的中心位置设有导通孔连接各层内层芯板偏移检测线路。
进一步的,所述各层内层芯板偏移检测线路布置于导通孔的左右两侧,左右两侧的内层芯板偏移检测线路与导通孔的左右侧之间具有偏移尺寸。
进一步的,所述测试块为多个,每个测试块分别连接一个导通孔。
本发明的优点是通过设计的测试片能够监控印刷线路板内层层间偏移的具体尺寸。测试片通过设定不同内层线到导通孔的尺寸,将内层线和导通孔在外层做电性测试的测点,测量时有短路则表示有偏移。
附图说明
图1为本发明所述标准测试片的主视图。
图2为图1的侧视图。
图3为图1的俯视图。
具体实施方式
下面结合具体附图对本发明作进一步说明。
如图1~图3所示,所述监控多层印刷线路板内层层间偏移的测试片包括测试片本体1、第一偏移检测线路2、外层电性测试点3、第二偏移检测线路4、测试块5、第三偏移检测线路6、导通孔7、第四偏移检测线路8等。
如图1~图3所示,本发明包括测试片本体1,测试片本体1上设有多层内层芯板偏移检测线路(如图1~图3所示,第一偏移检测线路2、第二偏移检测线路4、第三偏移检测线路6和第四偏移检测线路8),可以依实际印刷线路板的内层数量对应增减,本实施例中设计了4层内层芯板偏移检测线路。所述测试片本体1表面设有圆形的外层电性测试点3和方形测试块5,测试块5与印刷线路板的导通孔7连接在一起,外层电性测试点3的中心位置设有导通孔连接各层内层芯板偏移检测线路。所述各层内层芯板偏移检测线路布置于导通孔7的左右两侧,左右两侧的内层芯板偏移检测线路与导通孔7的左右侧之间具有偏移尺寸A,该尺寸A可以同时设置多个不同的尺寸,每个测试块5相连的导通孔7设计为一个尺寸A,如图3所示,设计了0.2mm和0.23mm两种。本发明将内层线和导通孔在外层做电性测试的测点,测量时有短路则表示有偏移。
本发明的工作原理:在使用时,将测试块5和外层电性测试点3设置为开路;依实际印刷线路的内层数量设计对应层数的测试片于印刷线路板的折断边上,若测试块5和某一层的内层芯板偏移检测线路的测试块短路,则可判断该层的内层线路向左或向右偏移了A尺寸。由于内层芯板偏移检测线路和导通孔的左右距离可以设置为多个不同的尺寸,若设计为其它尺寸,则可判断具体偏移尺寸,其它层则依此类推。
当印刷线路板有埋孔层时,只需在所述测试片本体上设置埋孔层测试线路和埋孔层测试块,在成品时再做一些导通孔和对应测试块,则可在成品电性测试时监控。
本发明的实施可监控多层印刷线路板内层层间偏移尺寸,测试片可以同时设计在印刷线路板的大板和小板上,外形尺寸小,不占空间,可以依不同类型、尺寸、层数的印刷线路板做相应调整,便于印刷线路板加工工厂管控品质,改善和提升制程生产能力。

Claims (3)

1.一种监控多层印刷线路板内层层间偏移的测试片,其特征是:包括测试片本体(1),测试片本体(1)上设有多层内层芯板偏移检测线路,测试片本体(1)表面设有外层电性测试点(3)和测试块(5),测试块(5)与印刷线路板的导通孔(7)连接在一起,外层电性测试点(3)的中心位置设有导通孔连接各层内层芯板偏移检测线路。
2.如权利要求1所述的监控多层印刷线路板内层层间偏移的测试片,其特征是:所述各层内层芯板偏移检测线路布置于导通孔(7)的左右两侧,左右两侧的内层芯板偏移检测线路与导通孔(7)的左右侧之间具有偏移尺寸。
3.如权利要求1所述的监控多层印刷线路板内层层间偏移的测试片,其特征是:所述测试块(5)为多个,每个测试块(5)分别连接一个导通孔(7)。
CN201510753458.9A 2015-11-06 2015-11-06 监控多层印刷线路板内层层间偏移的测试片 Pending CN105277110A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510753458.9A CN105277110A (zh) 2015-11-06 2015-11-06 监控多层印刷线路板内层层间偏移的测试片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510753458.9A CN105277110A (zh) 2015-11-06 2015-11-06 监控多层印刷线路板内层层间偏移的测试片

Publications (1)

Publication Number Publication Date
CN105277110A true CN105277110A (zh) 2016-01-27

Family

ID=55146553

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510753458.9A Pending CN105277110A (zh) 2015-11-06 2015-11-06 监控多层印刷线路板内层层间偏移的测试片

Country Status (1)

Country Link
CN (1) CN105277110A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070108588A1 (en) * 2002-07-18 2007-05-17 Yasushi Shimada Multilayer wiring board, manufacturing method thereof, semiconductor device, and wireless electronic device
JP2008135645A (ja) * 2006-11-29 2008-06-12 Toshiba Corp 多層プリント配線板および多層プリント配線板の層間接合方法
CN102032885A (zh) * 2010-08-31 2011-04-27 北大方正集团有限公司 印制线路板、其两面线路图形层间对准度检测方法及装置
CN103096643A (zh) * 2011-11-03 2013-05-08 北大方正集团有限公司 检测pcb背钻孔的方法和pcb在制板
CN103363885A (zh) * 2012-03-31 2013-10-23 北大方正集团有限公司 测量pcb层间偏移量的方法和pcb在制板
CN104582331A (zh) * 2014-12-31 2015-04-29 广州兴森快捷电路科技有限公司 多层线路板的内层偏位检测方法
CN205192420U (zh) * 2015-11-06 2016-04-27 高德(江苏)电子科技有限公司 监控多层印刷线路板内层层间偏移的测试片

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070108588A1 (en) * 2002-07-18 2007-05-17 Yasushi Shimada Multilayer wiring board, manufacturing method thereof, semiconductor device, and wireless electronic device
JP2008135645A (ja) * 2006-11-29 2008-06-12 Toshiba Corp 多層プリント配線板および多層プリント配線板の層間接合方法
CN102032885A (zh) * 2010-08-31 2011-04-27 北大方正集团有限公司 印制线路板、其两面线路图形层间对准度检测方法及装置
CN103096643A (zh) * 2011-11-03 2013-05-08 北大方正集团有限公司 检测pcb背钻孔的方法和pcb在制板
CN103363885A (zh) * 2012-03-31 2013-10-23 北大方正集团有限公司 测量pcb层间偏移量的方法和pcb在制板
CN104582331A (zh) * 2014-12-31 2015-04-29 广州兴森快捷电路科技有限公司 多层线路板的内层偏位检测方法
CN205192420U (zh) * 2015-11-06 2016-04-27 高德(江苏)电子科技有限公司 监控多层印刷线路板内层层间偏移的测试片

Similar Documents

Publication Publication Date Title
CN104582331B (zh) 多层线路板的内层偏位检测方法
US9258885B2 (en) PCB back drill detection method and PCB plating
CN103068165B (zh) Pcb板外形边镀层制作工艺
CN111356290B (zh) 一种能够检测背钻孔深度的检测方法
WO2009066183A3 (en) Tightly-coupled pcb gnss circuit and manufacturing method
CN104582288A (zh) 一种pcb背钻板背钻深度检测方法
CN104284512A (zh) 具背钻深度检测构造的多层电路板及其背钻深度监控方法
CN107770974B (zh) 一种层间对准度检测模块的制作方法
CN203934098U (zh) 一种简便测试高速信号损耗的pcb
CN105764241A (zh) 一种印制板产品对准度测试方法
CN103517556B (zh) 一种电路板控深钻孔深度确定方法及电路板
CN105517349B (zh) 背钻检测方法
CN105302065A (zh) 一种电路板钻孔深度的控制方法及设备
CN202218477U (zh) 能快速判断v-cut切割的印制电路板
TWI268748B (en) Method for producing conductive patterns on printed circuit boards
CN205192420U (zh) 监控多层印刷线路板内层层间偏移的测试片
CN205898964U (zh) 导通孔检测板及半成品印刷电路板
CN103796415A (zh) 多层电路板及其制作方法
CN201788164U (zh) 基于微电阻测试的pcb板质量检测装置
CN105277110A (zh) 监控多层印刷线路板内层层间偏移的测试片
CN103415165B (zh) 一种测试hdi线路板盲孔品质的方法
CN105115415A (zh) 一种线路板盲孔深度测试结构及其测试方法
CN103796435A (zh) 测量线路板层压偏位的方法
CN106771824A (zh) 一种应用于镭射孔偏移测试点的pcb板及其方法
CN207252015U (zh) 一种hdi线路板盲孔填铜可靠性测试模块

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20160127