CN105047176B - 一种显示面板及其驱动方法、显示装置 - Google Patents

一种显示面板及其驱动方法、显示装置 Download PDF

Info

Publication number
CN105047176B
CN105047176B CN201510604862.XA CN201510604862A CN105047176B CN 105047176 B CN105047176 B CN 105047176B CN 201510604862 A CN201510604862 A CN 201510604862A CN 105047176 B CN105047176 B CN 105047176B
Authority
CN
China
Prior art keywords
pixel
frequency
signal lines
additional signal
grid line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201510604862.XA
Other languages
English (en)
Other versions
CN105047176A (zh
Inventor
郑喆奎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510604862.XA priority Critical patent/CN105047176B/zh
Publication of CN105047176A publication Critical patent/CN105047176A/zh
Application granted granted Critical
Publication of CN105047176B publication Critical patent/CN105047176B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明实施例提供一种显示面板及其驱动方法、显示装置,涉及显示技术领域,能够解决现有技术中采用不同频率驱动静态画面和动态画面时,驱动功耗降低不明显,且出现屏闪的问题。所述显示面板包括还包括多条附加信号线、驱动源以及像素驱动电路。驱动源连接所述栅线和所述附加信号线,用于在一帧画面显示前,确定各个像素单元在预设时间内是动态像素或静态像素,并通过附加信号线和/或栅线以第一频率驱动静态像素的像素驱动电路,通过附加信号线和栅线均以第二频率驱动动态像素的像素驱动电路。像素驱动电路与数据线、栅线以及附加信号线相连接,用于在栅线和附加信号线的驱动下开启,并通过数据线对像素单元进行充电。

Description

一种显示面板及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板及其驱动方法、显示装置。
背景技术
TFT-LCD(Thin Film Transistor Liquid Crystal Display,薄膜晶体管-液晶显示器)作为一种平板显示装置,因其具有体积小、功耗低、无辐射以及制作成本相对较低等特点,而越来越多地被应用于高性能显示领域当中。
TFT-LCD的阵列基板上包括由横纵交叉的多条栅线和数据线,以及由栅线和数据线交叉界定出多个呈矩阵形式排列的像素单元。在一帧画面显示的过程中,一般可以采用一定的频率例如60HZ对栅线从上到下进行逐行扫描,使得上述像素单元中的TFT逐行打开。在此情况下,数据线能够通过打开的TFT向该TFT所在的像素单元进行充电,从而控制液晶分子发生不同角度的偏转,以实现画面显示。
为了提高上述TFT的性能,现有技术中采用氧化物半导体材料构成上述TFT的半导体有源层,以降低TFT的漏电流。在此情况下,由于TFT漏电流的减小,被充电的像素单元保持电荷的能力会得到提升。这样一来,即使降低栅线的扫描频率,即降低像素单元的充电频率,液晶分子还能够在一定时间内保持其原有的偏转角度。在此基础上,由于静态画面(显示屏所有像素均为静态像素)前一帧画面中液晶分子的偏转角度和本帧画面中液晶分子的偏转角度可以相同。因此为了降低驱动功耗,可以在显示装置显示静态画面时,采用较低的频率进行驱动,而动态画面采用正常的频率驱动。
然而,实际显示过程中,持续显示静态画面的需求较少,因此降低功耗的作用并不明显。此外,一帧静态画面和一帧动态画面(显示屏中并非全部像素为静态像素)在瞬时切换过程中会发生屏闪,从而降低了显示效果。
发明内容
本发明的实施例提供一种显示面板及其驱动方法、显示装置,能够解决现有技术中采用不同频率驱动静态画面和动态画面时,驱动功耗降低不明显,且出现屏闪的问题。
为达到上述目的,本发明的实施例采用如下技术方案:
本发明实施例的一方面,提供一种显示面板,包括横纵交叉的栅线和数据线,以及由所述栅线和所述数据线交叉界定的多个像素单元,还包括多条附加信号线、驱动源以及位于每个所述像素单元中的像素驱动电路;所述驱动源连接所述栅线和所述附加信号线,用于在一帧画面显示前,确定各个像素单元在预设时间内是动态像素或静态像素,并通过所述附加信号线和/或所述栅线以第一频率驱动所述静态像素的像素驱动电路,通过所述附加信号线和所述栅线均以第二频率驱动所述动态像素的像素驱动电路;所述像素驱动电路与所述数据线、所述栅线以及所述附加信号线相连接,且与同一栅线连接的各像素驱动电路分别连接不同的附加信号线;用于在所述栅线和所述附加信号线的驱动下开启,并通过所述数据线对所述像素单元进行充电;其中,所述第一频率小于所述第二频率。
优选的,所述像素单元包括像素电极;所述像素驱动电路包括:第一晶体管和第二晶体管;所述第一晶体管的第一极连接所述栅线,栅极连接所述附加信号线,第二极与所述第二晶体管的栅极相连接;所述第二晶体管的第一极连接所述数据线,第二极与所述像素电极相连接。
优选的,还包括第一解码器、第二解码器以及时钟控制器;所述时钟控制器与所述第一解码器和所述第二解码器相连接,用于在一帧画面显示前,确定各个像素单元在预设时间内是动态像素或静态像素;并将所述像素单元的横向地址信息和纵向地址信息分别发送至所述第一解码器和所述第二解码器;
所述第一解码器还连接所述栅线,用于对所述横向地址信息进行解析,使得所述时钟控制器通过与所述横向地址信息相匹配的栅线,以所述第一频率或所述第二频率驱动与该栅线相连接的像素驱动电路;所述第二解码器还连接所述附加信号线,用于对所述纵向地址信息进行解析,使得所述时钟控制器通过与纵向地址信息相匹配的所述附加信号线,以所述第一频率或所述第二频率驱动与该附加信号线相连接的像素驱动电路。
进一步优选的,所述驱动源还包括源极驱动器,所述源极驱动器连接所述时钟控制器和所述数据线,用于在所述时钟控制器的控制下根据显示数据向所述数据线提供与所述显示数据相匹配的数据信号。
优选的,相邻两条数据线之间设置有一条所述附加信号线,所述附加信号线与所述数据线平行。
本发明实施例的另一方面,提供一种显示装置包括如上述所述的任意一种显示面板。
本发明实施例的又一方面,提供一种用于驱动如上所述的任意一种显示面板的方法,包括:在一帧画面显示之前,确定各个像素单元在预设时间内是动态像素或静态像素;通过所述附加信号线和/或所述栅线以第一频率驱动所述静态像素的像素驱动电路;通过所述附加信号线和所述栅线以第二频率驱动所述动态像素的像素驱动电路;像素驱动电路开启,数据线输入数据线信号,对所述像素单元进行充电;其中,所述第一频率小于所述第二频率。
优选的,所述在一帧画面显示之前,根据显示数据将像素单元划分为静态像素和动态像素包括:在一帧画面显示之前,在连续前i帧显示数据的重复次数大于等于j的像素单元为静态像素,反之为动态像素;1<j≤i,i、j为正整数。
优选的,当一行像素单元中均为所述静态像素时,所述方法包括:通过与该行像素单元相连接的栅线以所述第一频率驱动该行所有像素单元的像素驱动电路;通过所述附加信号线以第一频率或第二频率驱动该行所有像素单元的像素驱动电路。
优选的,当一行像素单元中有至少一个为所述动态像素,其余均为所述静态像素时,所述方法包括:通过与该行像素单元相连接的栅线以所述第二频率驱动该行所有像素单元的像素驱动电路;通过所述附加信号线以所述第二频率驱动该行像素单元中动态像素的像素驱动电路,并以所述第一频率驱动该行像素单元中静态像素的像素驱动电路。
优选的,所述第一频率大于等于1HZ,小于等于60HZ,所述第二频率大于60HZ,小于等于120HZ。
本发明实施例提供一种显示面板及其驱动方法、显示装置。所述显示面板包括横纵交叉的栅线和数据线,以及由栅线和数据线交叉界定的多个像素单元,还包括多条附加信号线、驱动源以及位于每个所述像素单元中的像素驱动电路。该驱动源连接栅线和附加信号线,用于在一帧画面显示前,确定各个像素单元在预设时间内是动态像素或静态像素,通过附加信号线和/或栅线以第一频率驱动静态像素的像素驱动电路;并通过附加信号线和栅线以第二频率驱动动态像素的像素驱动电路。像素驱动电路与数据线、栅线以及附加信号线相连接,且与同一栅线连接的各像素驱动电路分别连接不同的附加信号线;用于在栅线和附加信号线的驱动下开启,并通过数据线对所述像素单元进行充电。其中,第一频率小于第二频率。
由于在实际显示过程中,显示面板上的一部分像素单元的显示数据在每一帧都会发生变化,而另一部分像素单元的显示数据会在连续多帧内均保持不变。因此驱动源可以根据显示数据在预定时间内(包括至少两帧)的变化情况,将一帧像素单元划分为静态像素和动态像素。其中静态像素其显示数据会在预定时间内重复,而动态像素在预定时间内发生变化。
在此基础上,对于静态像素而言,驱动源可以通过附加信号线和/或栅线以第一频率驱动静态像素的像素驱动电路,对于动态像素而言,附加信号线和栅线均以第二频率驱动动态像素的像素驱动电路,而第一频率小于第二频率。所以静态像素的像素驱动电路其开启频率小于动态像素的像素驱动电路。这样一来,可使得静态像素的充电次数也小于动态像素。但是由于静态像素在预定时间内的显示数据重复而不会发生变化,因此当像素单元中采用漏电流较小的TFT时,即使像素单元的充电次数减小,仍然可以保证像素单元中充入的电荷具有较强的保持能力,从而使得静态像素在上述预定时间内显示的画面不会受到影响。而对于动态像素而言,由于该像素单元的显示数据在每一帧都会发生变化,所以可以通过栅线和附加信号线向该像素单元的像素驱动电路输入频率较高的信号,提高像素单元的充电次数,使得不断变化的数据电压能够通过数据线及时输入至上述像素单元。
综上所述,一方面、由于能够通过栅线和/或附加信号线向静态像素的像素驱动电路输入频率较低的信号,从而可以减小显示驱动的功耗。并且,在实际显示过程中,每一帧画面都包括静态像素和动态像素,因此在每一帧都可以降低显示驱动的功耗,所以相对于现有技术而言降低功耗的效果更为有效。另一方面,本发明提供的显示面板在每一帧都会驱动动态像素和静态像素进行显示,因此不存一帧动态画面与一帧静态画面在显示时的瞬时切换,从而能够避免由于静态画面和动态画面瞬时切换造成的屏闪现象。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种显示面板的结构示意图;
图2为图1所示的显示面板设置了第一解码器、第二解码器、时钟控制器以及源极驱动器后的结构示意图;
图3为用于驱动图1或图2所示的显示面板上的静态像素和动态像素的信号示意图;
图4为图1或图2所示的显示面板上静态像素和动态像素的分布示意图;
图5a-图5d分别为驱动图2中显示单元A、B、C、D的驱动信号示意图;
图6为本发明实施例提供的一种显示面板的驱动方法流程图。
附图标记:
01-静态像素;02-动态像素;10-栅线;11-数据线;12-附加信号线;20-像素单元;201-像素驱动电路;202-像素电极;30-第一解码器;40-第二解码器;50-时钟控制器;60-源极驱动器;100-驱动源。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供的显示面板,如图1所示,包括横纵交叉的栅线10和数据线11,以及由栅线10和数据线11交叉界定的多个像素单元20。还包括多条附加信号线12、驱动源以及位于每个像素单元20中的像素驱动电路201。
此外,驱动源100连接栅线10和附加信号线12,用于在一帧画面显示前,确定各个像素单元20在预设时间P内是静态像素01或动态像素02,并通过附加信号线12和/或栅线10以第一频率F1驱动静态像素01的像素驱动电路201,通过附加信号线12和栅线10均以第二频率F2驱动动态像素02的像素驱动电路201。
像素驱动电路201与数据线11、栅线10以及附加信号线12相连接,且与同一栅线10连接的各像素驱动电路201分别连接不同的附加信号线12;用于在栅线10和附加信号线12的驱动下开启,并通过数据线11对像素单元201进行充电。
其中,如图3所示,第一频率F1小于第二频率F2。
需要说明的是,第一、上述“多条附加信号线12”可以是指至少一条,且该上述附加信号线12可以位于相邻两条数据线11之间,并与数据线11相平行。
第二、上述预设时间P包括至少两帧。
第三、静态像素01和动态像素02的划分可以是,在连续前i帧显示数据的重复次数大于等于j的像素单元20称为静态像素01,将连续前i帧显示数据的重复次数小于j的像素单元20称为动态像素02。其中1<j≤i,i、j为正整数。
本发明实施例提供的显示面板,包括横纵交叉的栅线和数据线,以及由栅线和数据线交叉界定的多个像素单元,还包括多条附加信号线、驱动源以及位于每个所述像素单元中的像素驱动电路。该驱动源连接栅线和附加信号线,用于在一帧画面显示前,确定各个像素单元在预设时间内是动态像素或静态像素,通过附加信号线和/或栅线以第一频率驱动静态像素的像素驱动电路;并通过附加信号线和栅线以第二频率驱动动态像素的像素驱动电路。像素驱动电路与数据线、栅线以及附加信号线相连接,且与同一栅线连接的各像素驱动电路分别连接不同的附加信号线;用于在栅线和附加信号线的驱动下开启,并通过数据线对所述像素单元进行充电。其中,第一频率小于第二频率。
由于在实际显示过程中,显示面板上的一部分像素单元的显示数据在每一帧都会发生变化,而另一部分像素单元的显示数据会在连续多帧内均保持不变。因此驱动源可以根据显示数据在预定时间内(包括至少两帧)的变化情况,将一帧像素单元划分为静态像素和动态像素。其中静态像素其显示数据会在预定时间内重复,而动态像素在预定时间内发生变化。
在此基础上,对于静态像素而言,驱动源可以通过附加信号线和/或栅线以第一频率驱动静态像素的像素驱动电路,对于动态像素而言,附加信号线和栅线均以第二频率驱动动态像素的像素驱动电路,而第一频率小于第二频率。所以静态像素的像素驱动电路其开启频率小于动态像素的像素驱动电路。这样一来,可使得静态像素的充电次数也小于动态像素。但是由于静态像素在预定时间内的显示数据重复而不会发生变化,因此当像素单元中采用漏电流较小的TFT时,即使像素单元的充电次数减小,仍然可以保证像素单元中充入的电荷具有较强的保持能力,从而使得静态像素在上述预定时间内显示的画面不会受到影响。而对于动态像素而言,由于该像素单元的显示数据在每一帧都会发生变化,所以可以通过栅线和附加信号线向该像素单元的像素驱动电路输入频率较高的信号,提高像素单元的充电次数,使得不断变化的数据电压能够通过数据线及时输入至上述像素单元。
这样一来,一方面、由于能够通过栅线和/或附加信号线向静态像素的像素驱动电路输入频率较低的信号,从而可以减小显示驱动的功耗。并且,在实际显示过程中,每一帧画面都包括静态像素和动态像素,因此在每一帧都可以降低显示驱动的功耗,所以相对于现有技术而言降低功耗的效果更为有效。另一方面,本发明提供的显示面板在每一帧都会驱动动态像素和静态像素进行显示,因此不存一帧动态画面与一帧静态画面在显示时的瞬时切换,从而能够避免由于静态画面和动态画面瞬时切换造成的屏闪现象。
以下对上述像素驱动电路201进行详细的说明。
具体的,如图2所示,显示面板上的每个像素单元20中均设置有像素电极202。在此基础上,该像素单元20中的像素驱动电路201可以包括第一晶体管T1和第二晶体管T2。
其中,第一晶体管T1的第一极连接栅线10,栅极连接附加信号线12,第二极与第二晶体管T2的栅极相连接。
第二晶体管T2的第一极连接数据线11,第二极与像素电极202相连接。
需要说明的是,上述第一晶体管T1和第二晶体管T2可以为N型晶体管,也可以为P型晶体管。且上述晶体管的第一极可以为源极,第二极可以为漏极;或者,第一极为漏极,第二极为源极。本发明对此不做限定。
这样一来,附加信号线10输出的信号能够控制第一晶体管T1的导通,而当第一晶体管T1导通时,才可以将栅线10上的扫描信号输出至第二晶体管T2,从而将第二晶体管T2导通,以将数据线11输入的数据信号Vdata通过第二晶体管T2输出至像素电极202,对该像素电极202进行充电,以使得像素电极202与公共电极(图中未示出)之间的电场控制像素单元20内的液晶分子进行偏转,控制背光的出光亮,以实现不同灰度的显示。
由此可知,当附加信号线12输入信号的频率可以控制第一晶体管T1在预设时间P内的导通次数。在此情况下,当第一晶体管T1导通时,栅线10输入的扫描信号的频率可以控制在一预设时间内第二晶体管T2的导通次数,从而可以控制在一预设时间P内,与该第二晶体管T2相连接的像素电极202接收数据线11输入数据信号Vdata的次数,即能够控制该像素电极202的充电次数。
具体的,如图3所示,在一预设时间P内,具有第二频率F2的信号频率,是具有第一频率F1输出信号频率的3倍。因此,在上述预设时间P内,当附加信号线12采用第二频率F2的信号驱动第一晶体管T1时,第一晶体管T1的开启次数是附加信号线12采用第一频率F1的信号驱动第一晶体管T1时的三倍。同理栅线10控制第二晶体管T2的方式同上所述。因此在上述预设时间P内,栅线10和附加信号线12输入信号的频率越高,像素单元20中像素电极202在该预设时间P内,被充电的次数也越多,从而显示需要的功耗也较大。
同理可得,当栅线10或附加信号线12输入的信号频率较低时,像素单元20中像素电极202在该预设时间P内,被充电的次数也越少,从而显示需要的功耗也较小。因此,对于动态像素02而言,附加信号线12和栅线10均需要输入高频信号,例如具有第二频率F2的信号时,为了保证动态像素02中的像素驱动电路能够及时开启,使得数据信号Vdata能够及时输出至该动态像素02。对于静态像素01而言,当附加信号线12和栅线10均需要输入低频信号,例如具有第一频率F1的信号,或者附加信号线12和栅线10中的任意一个输入上述第一频率F1的信号时,均可以降低驱动静态像素01的功耗。由于静态像素01在预定时间P内的显示数据不会发生变化,因此当像素单元中采用漏电流较小的TFT时,即使低功耗驱动导致像素单元的充电次数减小,仍然可以保证像素单元中充入的电荷具有较强的保持能力,从而使得静态像素01在上述预定时间内显示的画面不会受到影响。
然而,为了在不影响显示画面的显示品质的基础上降低显示功耗,对于动态像素02而言,由于显示数据发生变化,因此需要将动态像素02中第一晶体管T1和第二晶体管T2及时导通,以使得变化的显示数据通过数据线11以数据信号Vdata的方式,及时输入至像素电极202,从而改变该动态像素02对应的液晶分子的偏转角度,实现显示灰度的改变。所以,栅线10或附加信号线12需要向该像素单元中的像素驱动电路201输入较高频率的信号,例如一般可以采用60Hz~120Hz的信号。从而可以避免当信号频率小于60Hz时,导致上述晶体管开关次数较低,使得改变的数据信号Vdata未及时写入像素电极202。然而,当信号频率大于120Hz时,虽然能够提高数据信号Vdata的写入速度,但是会造成显示功耗的大幅提升,不利于低能耗产品的设计。
此外,对于上述静态像素01而言,栅线10或附加信号线12需要向其像素驱动电路201输入较低频率的信号,例如一般可以采用大于0Hz,小于等于60Hz的信号。从而可以避免当信号频率大于60Hz时,造成驱动静态像素时显示功耗的上升,不利于降低产品的功耗。
进一步的,以下对驱动源100进行的具体结构进行举例说明。具体的,如图2所示,该显示面板还可以包括第一解码器30、第二解码器40以及时钟控制器50。
其中,时钟控制器50与第一解码器30和第二解码器40相连接,用于在一帧画面显示之前,确定各个像素单元20在预设时间P内是动态像素02或静态像素01,并将像素单元20的横向地址信息(Y1、Y2、Y3……)和纵向地址信息(X1、X2、X3……)分别发送至第一解码器30和第二解码器40。
第一解码器30还连接栅线10,用于对所述横向地址信息(Y1、Y2、Y3……)进行解析,使得时钟控制器50通过与横向地址信息(Y1、Y2、Y3……)相匹配的栅线10,以第一频率F1或第二频率F2驱动与该栅线10相连接的像素驱动电路201。
第二解码器40还连接附加信号线12,用于对纵向地址信息(X1、X2、X3……)进行解析,使得时钟控制器50通过与该纵向地址信息(X1、X2、X3……)相匹配的附加信号线12,以第一频率F1或第二频率F2驱动与该附加信号线12相连接的像素驱动电路201。
这样一来,通过第一编码器30和第二编码器40能够分别对时钟控制器50横向地址信息(Y1、Y2、Y3……)和纵向地址信息(X1、X2、X3……)进行解析,从而能够使得时钟控制器50针对不同位置的静态像素01或动态像素02,向其像素驱动电路201输出相应频率的信号。
需要说明的是,由于第一编码器30与栅线10相连接,因此将时钟控制器50向第一编码器30输出的地址信息称为横向地址信息(Y1、Y2、Y3……)。而第二编码器40与附加信号线12相连接,因此将时钟控制器50向第二编码器40输出的地址信息称为纵向地址信息(X1、X2、X3……)。因此上述横向和纵向仅仅表示不同编码器向不同的信号线输出的不同地址信息。对地址信息的传输方向并不做限定。例如,当将图2中栅线10和附加信号线12的方向旋转90°后,横向地址信息(Y1、Y2、Y3……)通过第一编码器30沿纵向方向输入沿纵向排列的栅线10,而纵向地址信息(X1、X2、X3……)可以通过第二编码器40沿横向方向输入横向排列的附加信号线12。
在此情况下,对于显示面板中所有栅线10而言,一般需要逐次扫描,而对所有的附加信号线12与数据线11一般同时打开。因此,如图4所示,当一行像素单元中均为静态像素01(例如第三行L3像素单元)时,上述时序控制器50可以通过与该行像素单元相连接的栅线10以第一频率F1驱动该行所有像素单元20的像素驱动电路201。而时序控制器50可以通过附加信号线12以第一频率F1或第二频率F2驱动该行像素单元20的像素驱动电路201。这样一来,对于静态像素01而言,附加信号线12和栅线10中的至少一个会输入低频信号,从而能够降低驱动静态像素01的功耗。
此外,当一行像素单元中有至少一个为动态像素02,其余均为静态像素01时(例如第二行L2像素单元),上述时序控制器50可以通过与该行像素单元相连接的栅线10以第二频率F2驱动该行所有像素单元的像素驱动电路201。而上述时序控制器50可以通过附加信号线以第二频率F2驱动该行像素单元中动态像素02的像素驱动电路201,并以第一频率F1驱动该行像素单元中静态像素01的像素驱动电路202。这样一来,一方面,对于静态像素01而言,附加信号线12和栅线10中的至少一个会输入低频信号,从而能够降低驱动静态像素01的功耗。另一方面,对于动态像素02而言,附加信号线12和栅线10均输入高频信号,确保动态像素02能够正常显示。
以下结合图5a-5d,以对图2中位置不同的像素单元(A、B、C、D)为例,对上述驱动方式进行详细的说明。其中,像素单元A为动态像素02,其余像素单元为静态像素01。
对于像素单元A而言,由于该像素单元为动态像素02,因此附加信号线12以如图3所示的第二频率F2驱动像素单元A的像素驱动电路201。此外,像素单元A,以及与该像素单元A位于同一行的像素单元,例如像素单元B均需要通过该行像素单元共同连接的栅线10以第二频率F2驱动该行像素单元20的像素驱动电路201。
具体的如图5a所示,时钟控制器50将于像素单元A相连接的附加信号线12的纵向地址信息X1发送至第二解码器40,该第二解码器40对纵向地址信息X1进行解析,使得时钟控制器50通过与上述纵向地址信息X1相匹配的附加信号线12,以第二频率F2驱动该行像素单元A的像素驱动电路201,使得第一晶体管T1导通。
此外,时钟控制器50将于像素单元A相连接的栅线10的横向地址信息Y1发送至第一解码器30,该第一解码器30对横向地址信息Y1进行解析,使得时钟控制器50通过与上述横向地址信息Y1相匹配的栅线10,以第二频率F2驱动该行像素单元A的像素驱动电路201,使得第二晶体管T2导通。
在此情况下,像素驱动电路201开启,由于第二频率F2的频率较高,因此像素单元A中第一晶体管T1和第二晶体管T2的在预设时间P内打开次数相对较多,所以当显示数据在上述预设时间P内不断改变时,数据线11能够将数据电压Vdata及时输入至该像素单元A。
对于像素单元B而言,虽然该像素单元为静态像素01,但是因为像素单元B与像素单元A与同一根栅线10相连接。因此同上所述像素单元B也需要通过与像素单元A共同连接的栅线10以第二频率F2驱动该行像素单元20的像素驱动电路201。而作为静态像素的像素单元B,为了实现较低频率的充电次数,附加信号线12可以以如图3所示的第一频率F1驱动像素单元B的像素驱动电路201。
具体的如图5b所示,时钟控制器50将于像素单元B相连接的附加信号线12的纵向地址信息X2发送至第二解码器40,该第二解码器40对纵向地址信息X2进行解析,使得时钟控制器50通过与上述纵向地址信息X2相匹配的附加信号线12,以第一频率F1驱动该行像素单元B的像素驱动电路201,使得第一晶体管T1导通。
此外,时钟控制器50将于像素单元B相连接的栅线10的横向地址信息Y1发送至第一解码器30,该第一解码器30对横向地址信息Y1进行解析,使得时钟控制器50通过与上述横向地址信息Y1相匹配的栅线10,以第二频率F2驱动该行像素单元B的像素驱动电路201,使得第二晶体管T2导通。
在此情况下,像素驱动电路201开启,虽然像素单元B的第二晶体管T2与像素单元A中的第二晶体管T2连接同一条栅线10,均向各自像素单元中的第二晶体管T2输入较高频率的信号。但是对于像素单元B的第二晶体管T2而言,只有当像素单元B的第一晶体管T1导通时,所述第二晶体管T2才能够导通。由于像素单元B的第一晶体管T1栅极接收第一频率F1的信号,因此所述第一晶体管T1导通次数小于像素单元A中的第一晶体管T1。因此像素单元B的第二晶体管T2的导通次数也小于像素单元A中的第二晶体管T2。所以上述驱动方式能够减小晶体管的导通次数,从而降低显示功耗。此外当像素单元B中采用漏电流较小的TFT时,即使像素单元B的充电次数减小,仍然可以保证像素单元中充入的电荷具有较强的保持能力,从而使得静态像素01上述预定时间P内显示的画面不会受到影响。
对于像素单元C而言,由于图2中与像素单元C位于同一行的像素单元D均为静态像素01,因此像素单元C和像素单元D均需要通过该行像素单元共同连接的栅线10以第一频率F1驱动该行像素单元20的像素驱动电路201。
在此情况下,具体的如图5c所示,时钟控制器50将于像素单元C相连接的附加信号线12的纵向地址信息X1发送至第二解码器40,该第二解码器40对纵向地址信息X1进行解析,使得时钟控制器50通过与上述纵向地址信息X1相匹配的附加信号线12,以第二频率F2驱动该行像素单元C的像素驱动电路201,使得第一晶体管T1导通。或者,还可以通过与上述纵向地址信息X1相匹配的附加信号线12,以第一频率F1驱动该行像素单元C的像素驱动电路201,使得第一晶体管T1导通。
此外,时钟控制器50将于像素单元C相连接的栅线10的横向地址信息Y2发送至第一解码器30,该第一解码器30对横向地址信息Y2进行解析,使得时钟控制器50通过与上述横向地址信息Y2相匹配的栅线10,以第一频率F1驱动该行像素单元C的像素驱动电路201,使得第二晶体管T2导通。
由于第一频率F1的频率小于第二频率F2。同理可得因此像素单元C中第一晶体管T1和第二晶体管T2在预设时间P内的打开次数,相对于像素单元A而言较少。因此对于采用漏电流较小的TFT的像素单元而言,上述驱动方式同样能够在保证画面显示不受较大影响的情况下,降低显示功耗。
对于像素单元D而言,由于其与像素单元C位于同一行,因此像素单元D也需要通过该行像素单元共同连接的栅线10以第一频率F1驱动该行像素单元20的像素驱动电路201。
在此情况下,所以如图5d所示,时钟控制器50将于像素单元D相连接的附加信号线12的纵向地址信息X2发送至第二解码器40,该第二解码器40对纵向地址信息X2进行解析,使得时钟控制器50通过与上述纵向地址信息X2相匹配的附加信号线12,以第一频率F1驱动该行像素单元D的像素驱动电路201,使得第一晶体管T1导通。或者,还可以通过与上述纵向地址信息X2相匹配的附加信号线12,以第二频率F2驱动该行像素单元D的像素驱动电路201,使得第一晶体管T1导通。
此外,时钟控制器50将于像素单元D相连接的栅线10的横向地址信息Y2发送至第一解码器30,该第一解码器30对横向地址信息Y2进行解析,使得时钟控制器50通过与上述横向地址信息Y2相匹配的栅线10,以第一频率F1驱动该行像素单元D的像素驱动电路201,使得第二晶体管T2导通。
同理驱动像素单元D的功耗也小于驱动像素单元A的功耗。
在此基础上,该显示面板如图2所示,驱动源100还可以包括源极驱动器60,该源极驱动器60连接时钟控制器50和数据线11,用于在时钟控制器50的控制下根据显示数据向数据线11提供与该显示数据相匹配的数据信号Vdata。
本发明实施例提供一种显示装置,包括如上所述的任意一种显示面板,具有与前述实施例提供的显示面板相同的结构和有益效果。由于前述实施例已经对显示面板的结构和有益效果进行了详细的描述,此处不再赘述。
需要说明的是,在本发明实施例中,显示装置具体可以包括液晶显示装置,例如该显示装置可以为液晶显示器、液晶电视、数码相框、手机或平板电脑等任何具有显示功能的产品或者部件。
本发明实施例提供一种用于驱动上述任意一种显示面板的方法,如图6所示,所述驱动方法包括:
S101、在一帧画面显示之前,确定各个像素单元20在预设时间P内是动态像素02或静态像素01。
具体的,上述静态像素01和动态像素02的具体划分过程可以为:
在一帧画面显示之前,在连续前i帧显示数据的重复次数大于等于j的像素单元20称为静态像素,将连续前i帧显示数据的重复次数小于j的像素单元20称为动态像素。1<j≤i,i、j为正整数。
S102、通过附加信号线12和/或栅线10以第一频率F1驱动静态像素01的像素驱动电路201。
S103、通过附加信号线12和栅线10以第二频率F2驱动动态像素02的像素驱动电路201.
需要说明的是,第一、第一频率F1小于第二频率F2。且上述第一频率F1大于等于1HZ,小于等于60HZ,可以避免当信号频率大于60Hz时,造成驱动静态像素时显示功耗的上升,不利于降低产品的功耗。此外,第二频率F2大于60HZ,小于等于120HZ,可以避免当信号频率小于60Hz时,导致上述晶体管开关次数较低,使得改变的数据信号Vdata未及时写入像素电极202。并且,当信号频率大于120Hz时,虽然能够提高数据信号Vdata的写入速度,但是会造成显示功耗的大幅提升,不利于低能耗产品的设计。
第二、本发明对上述步骤S102和S103的步骤先后顺序不做限定。例如,步骤S102和步骤S103中的附加信号线12可以同时输入信号,在此之后,步骤S102和步骤S103中的栅线10同时输入信号。
S104、像素驱动电路201开启,数据线11输入数据线信号Vdata,对像素单元20中的像素电极202进行充电。
由于在实际显示过程中,显示面板上的一部分像素单元的显示数据在每一帧都会发生变化,而另一部分像素单元的显示数据会在连续多帧内均保持不变。因此驱动源可以根据显示数据在预定时间内(包括至少两帧)的变化情况,将一帧像素单元划分为静态像素和动态像素。其中静态像素其显示数据会在预定时间内重复,而动态像素在预定时间内发生变化。
在此基础上,对于静态像素而言,驱动源可以通过附加信号线和/或栅线以第一频率驱动静态像素的像素驱动电路,对于动态像素而言,附加信号线和栅线均以第二频率驱动动态像素的像素驱动电路,而第一频率小于第二频率。所以静态像素的像素驱动电路其开启频率小于动态像素的像素驱动电路。这样一来,可使得静态像素的充电次数也小于动态像素。但是由于静态像素在预定时间内的显示数据重复而不会发生变化,因此当像素单元中采用漏电流较小的TFT时,即使像素单元的充电次数减小,仍然可以保证像素单元中充入的电荷具有较强的保持能力,从而使得静态像素在上述预定时间内显示的画面不会受到影响。而对于动态像素而言,由于该像素单元的显示数据在每一帧都会发生变化,所以可以通过栅线和附加信号线向该像素单元的像素驱动电路输入频率较高的信号,提高像素单元的充电次数,使得不断变化的数据电压能够通过数据线及时输入至上述像素单元。
这样一来,一方面、由于能够通过栅线和/或附加信号线向静态像素的像素驱动电路输入频率较低的信号,从而可以减小显示驱动的功耗。并且,在实际显示过程中,每一帧画面都包括静态像素和动态像素,因此在每一帧都可以降低显示驱动的功耗,所以相对于现有技术而言降低功耗的效果更为有效。另一方面,本发明提供的显示面板在每一帧都会驱动动态像素和静态像素进行显示,因此不存一帧动态画面与一帧静态画面在显示时的瞬时切换,从而能够避免由于静态画面和动态画面瞬时切换造成的屏闪现象。
需要说明的是,对于显示面板中所有栅线10而言,一般需要逐次扫描,而对所有的附加信号线12与数据线11一般同时打开。因此,如图4所示,当一行像素单元中均为静态像素01(例如第三行L3像素单元)时,上述驱动方法包括:
首先,通过与该行像素单元相连接的栅线10以第一频率F1驱动该行所有像素单元20的像素驱动电路201。
然后,通过附加信号线12以第一频率F1或第二频率F2驱动该行像素单元20的像素驱动电路201。
这样一来,对于静态像素01而言,附加信号线12和栅线10中的至少一个会输入低频信号,从而能够降低驱动静态像素01的功耗。
或者,当一行像素单元中有至少一个为动态像素02时(例如第二行L2像素单元),上述驱动方法包括:
首先,通过与该行像素单元相连接的栅线10以第二频率F2驱动该行所有像素单元的像素驱动电路201。
然后,通过附加信号线以第二频率F2驱动该行像素单元中动态像素02的像素驱动电路201,并以第一频率F1驱动该行像素单元中静态像素01的像素驱动电路202。
这样一来,一方面,对于静态像素01而言,附加信号线12和栅线10中的至少一个会输入低频信号,从而能够降低驱动静态像素01的功耗。另一方面,对于动态像素02而言,附加信号线12和栅线10均输入高频信号,确保动态像素02能够正常显示。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种显示面板,包括横纵交叉的栅线和数据线,以及由所述栅线和所述数据线交叉界定的多个像素单元,其特征在于,还包括多条附加信号线、驱动源以及位于每个所述像素单元中的像素驱动电路;
所述驱动源连接所述栅线和所述附加信号线,用于在一帧画面显示前,确定各个像素单元在预设时间内是动态像素或静态像素,并通过所述附加信号线和/或所述栅线以第一频率驱动所述静态像素的像素驱动电路,通过所述附加信号线和所述栅线均以第二频率驱动所述动态像素的像素驱动电路;
所述像素驱动电路与所述数据线、所述栅线以及所述附加信号线相连接,且与同一栅线连接的各像素驱动电路分别连接不同的附加信号线;用于在所述栅线和所述附加信号线的驱动下开启,并通过所述数据线对所述像素单元进行充电;
其中,所述第一频率小于所述第二频率;
所述像素单元包括像素电极;所述像素驱动电路包括:第一晶体管和第二晶体管;
所述第一晶体管的第一极连接所述栅线,栅极连接所述附加信号线,第二极与所述第二晶体管的栅极相连接;
所述第二晶体管的第一极连接所述数据线,第二极与所述像素电极相连接;
所述驱动源包括第一解码器、第二解码器以及时钟控制器;
所述时钟控制器与所述第一解码器和所述第二解码器相连接,用于在一帧画面显示前,确定各个像素单元在预设时间内是动态像素或静态像素;并将所述像素单元的横向地址信息和纵向地址信息分别发送至所述第一解码器和所述第二解码器;
所述第一解码器还连接所述栅线,用于对所述横向地址信息进行解析,使得所述时钟控制器通过与所述横向地址信息相匹配的栅线,以所述第一频率或所述第二频率驱动与该栅线相连接的像素驱动电路;
所述第二解码器还连接所述附加信号线,用于对所述纵向地址信息进行解析,使得所述时钟控制器通过与纵向地址信息相匹配的所述附加信号线,以所述第一频率或所述第二频率驱动与该附加信号线相连接的像素驱动电路。
2.根据权利要求1所述的显示面板,其特征在于,所述驱动源还包括源极驱动器,所述源极驱动器连接所述时钟控制器和所述数据线,用于在所述时钟控制器的控制下根据显示数据向所述数据线提供与所述显示数据相匹配的数据信号。
3.根据权利要求1所述的显示面板,其特征在于,相邻两条数据线之间设置有一条所述附加信号线,所述附加信号线与所述数据线平行。
4.一种显示装置,其特征在于,包括如权利要求1-3任一项所述的显示面板。
5.一种用于驱动如权利要求1-3任一项所述的显示面板的方法,其特征在于,所述驱动方法包括:
在一帧画面显示之前,确定各个像素单元在预设时间内是动态像素或静态像素;
通过所述附加信号线和/或所述栅线以第一频率驱动所述静态像素的像素驱动电路;
通过所述附加信号线和所述栅线以第二频率驱动所述动态像素的像素驱动电路;
像素驱动电路开启,数据线输入数据线信号,对所述像素单元进行充电;
其中,所述第一频率小于所述第二频率;
当一行像素单元中均为所述静态像素时,所述方法包括:
通过与该行像素单元相连接的栅线以所述第一频率驱动该行所有像素单元的像素驱动电路;
通过所述附加信号线以第一频率或第二频率驱动该行所有像素单元的像素驱动电路。
6.根据权利要求5所述的驱动方法,其特征在于,所述在一帧画面显示之前,根据显示数据将像素单元划分为静态像素和动态像素包括:
在一帧画面显示之前,在连续前i帧显示数据的重复次数大于等于j的像素单元为静态像素,反之为动态像素;
1<j≤i,i、j为正整数。
7.根据权利要求5所述的驱动方法,其特征在于,所述第一频率大于等于1HZ,小于等于60HZ,所述第二频率大于60HZ,小于等于120HZ。
8.一种用于驱动如权利要求1-3任一项所述的显示面板的方法,其特征在于,所述驱动方法包括:
在一帧画面显示之前,确定各个像素单元在预设时间内是动态像素或静态像素;
通过所述附加信号线和/或所述栅线以第一频率驱动所述静态像素的像素驱动电路;
通过所述附加信号线和所述栅线以第二频率驱动所述动态像素的像素驱动电路;
像素驱动电路开启,数据线输入数据线信号,对所述像素单元进行充电;
其中,所述第一频率小于所述第二频率;
当一行像素单元中有至少一个为所述动态像素,其余均为所述静态像素时,所述方法包括:
通过与该行像素单元相连接的栅线以所述第二频率驱动该行所有像素单元的像素驱动电路;
通过所述附加信号线以所述第二频率驱动该行像素单元中动态像素的像素驱动电路,并以所述第一频率驱动该行像素单元中所述静态像素的像素驱动电路。
9.根据权利要求8所述的驱动方法,其特征在于,所述在一帧画面显示之前,根据显示数据将像素单元划分为静态像素和动态像素包括:
在一帧画面显示之前,在连续前i帧显示数据的重复次数大于等于j的像素单元为静态像素,反之为动态像素;
1<j≤i,i、j为正整数。
10.根据权利要求8所述的驱动方法,其特征在于,所述第一频率大于等于1HZ,小于等于60HZ,所述第二频率大于60HZ,小于等于120HZ。
CN201510604862.XA 2015-09-21 2015-09-21 一种显示面板及其驱动方法、显示装置 Expired - Fee Related CN105047176B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510604862.XA CN105047176B (zh) 2015-09-21 2015-09-21 一种显示面板及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510604862.XA CN105047176B (zh) 2015-09-21 2015-09-21 一种显示面板及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN105047176A CN105047176A (zh) 2015-11-11
CN105047176B true CN105047176B (zh) 2018-01-09

Family

ID=54453666

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510604862.XA Expired - Fee Related CN105047176B (zh) 2015-09-21 2015-09-21 一种显示面板及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN105047176B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106710563A (zh) * 2017-03-20 2017-05-24 深圳市华星光电技术有限公司 一种显示面板的驱动方法、时序控制器及液晶显示器
US10192506B2 (en) 2017-03-20 2019-01-29 Shenzhen China Star Optoelectronics Technology Co., Ltd Driving method for display panel, timing controller and liquid crystal display
CN108320719B (zh) * 2018-02-28 2021-01-15 京东方科技集团股份有限公司 像素充电方法、显示面板及显示装置
CN110426906B (zh) 2018-08-10 2022-03-04 友达光电股份有限公司 像素阵列基板
CN110085157A (zh) * 2019-04-23 2019-08-02 北京集创北方科技股份有限公司 时钟信号发生电路、驱动芯片、显示装置及时钟信号发生方法
CN110362360A (zh) * 2019-07-15 2019-10-22 惠州Tcl移动通信有限公司 驱动程序加载方法、装置、移动终端及存储介质
CN111369952A (zh) * 2020-03-26 2020-07-03 福建华佳彩有限公司 一种gip电路及显示面板
WO2024036499A1 (zh) * 2022-08-17 2024-02-22 京东方科技集团股份有限公司 驱动控制电路、其控制方法及显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3476241B2 (ja) * 1994-02-25 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置の表示方法
JP2002169499A (ja) * 2000-11-30 2002-06-14 Sanyo Electric Co Ltd 表示パネルの駆動方法及び表示パネルの駆動制御装置
JP2005091505A (ja) * 2003-09-12 2005-04-07 Sony Corp 表示装置
JP2005091652A (ja) * 2003-09-17 2005-04-07 Hitachi Ltd 表示装置
CN102508374A (zh) * 2011-11-25 2012-06-20 深圳市华星光电技术有限公司 液晶显示器及其驱动方法

Also Published As

Publication number Publication date
CN105047176A (zh) 2015-11-11

Similar Documents

Publication Publication Date Title
CN105047176B (zh) 一种显示面板及其驱动方法、显示装置
CN104115216B (zh) 驱动装置和显示装置
CN102707524B (zh) 一种阵列基板、显示装置和显示装置的驱动方法
CN102087842B (zh) 液晶显示器
CN106157917B (zh) 一种能够降低功耗的显示器驱动装置及其驱动方法
CN1244899C (zh) 显示装置及其驱动方法和便携式终端装置
CN107945763B (zh) 像素电路、阵列基板、显示面板和显示装置
US20110164076A1 (en) Cost-effective display methods and apparatuses
US20140125906A1 (en) Array Substrate, Display Device and Method for Controlling Refresh Rate
CN202948235U (zh) 一种阵列基板、显示面板和显示装置
CN101510395B (zh) 子像素重新排列的液晶显示器
CN109658895B (zh) 液晶显示面板及其驱动方法
CN101995722A (zh) 液晶显示器
CN104200786A (zh) 一种阵列基板及其驱动方法、显示面板、显示装置
CN103399440A (zh) 阵列基板、显示装置及驱动方法
CN105096898B (zh) 一种显示面板及其驱动方法、显示装置
CN102411241B (zh) 液晶显示面板及液晶显示装置
CN102830561B (zh) Tft阵列基板、液晶显示器及其驱动方法
CN103454823B (zh) 一种阵列基板及液晶显示面板
CN202710889U (zh) 阵列基板单元、阵列基板、液晶显示面板及液晶显示装置
CN102236231A (zh) 半源驱动显示面板
CN103185997A (zh) 像素结构及薄膜晶体管阵列基板
CN103345091A (zh) 显示面板及其驱动方法、显示装置
CN102201213B (zh) 无上板电极的液晶显示装置及其驱动方法
CN108806629B (zh) 像素单元及其驱动方法、显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180109

Termination date: 20210921