CN102236231A - 半源驱动显示面板 - Google Patents
半源驱动显示面板 Download PDFInfo
- Publication number
- CN102236231A CN102236231A CN2011101477476A CN201110147747A CN102236231A CN 102236231 A CN102236231 A CN 102236231A CN 2011101477476 A CN2011101477476 A CN 2011101477476A CN 201110147747 A CN201110147747 A CN 201110147747A CN 102236231 A CN102236231 A CN 102236231A
- Authority
- CN
- China
- Prior art keywords
- line
- data line
- gate
- data
- gate line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000008878 coupling Effects 0.000 claims description 45
- 238000010168 coupling process Methods 0.000 claims description 45
- 238000005859 coupling reaction Methods 0.000 claims description 45
- 238000010586 diagram Methods 0.000 description 11
- 238000007323 disproportionation reaction Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 230000035484 reaction time Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
一种半源驱动显示面板,其包括多条数据线、多条栅极线以及多个像素。数据线包括依序排列的第一至第四数据线。栅极线包括依序排列的第一栅极线与第二栅极线。其中,设置于第一、第二栅极线之间及第一、第二数据线之间的两个像素,与设置于第一、第二栅极线之间及第三、第四数据线之间的两个像素皆由第一、第二栅极线中的一个所驱动,而设置于第一、二栅极线之间及第二、第三数据线之间的两个像素则由第一栅极线与第二栅极线中的另一个所驱动。本发明提供的半源驱动显示面板可以降低像素极性转换时对人眼所造成的亮度不均的现象,以进一步提高画面品质。
Description
技术领域
本发明涉及一种显示面板,且特别涉及一种采用半源驱动技术的显示面板。
背景技术
随着显示科技的发展与进步,各式各样的显示面板已广泛地应用于日常生活中。然而,如何兼顾制造成本与画面品质关系着产品的竞争力,而显示面板的驱动技术是影响显示面板画面品质优劣的因素之一。其中,半源驱动显示面板因其数据线是传统显示面板的一半,所以可达到节省成本的优点。
图1是公知的半源驱动显示面板的像素阵列示意图。请参照图1,公知的半源驱动显示面板100包括多条栅极线G1~G4、多条数据线D1~D4、以及多个像素P11~P28。其中为求说明方便,在此定义像素Pxy是设置于第x行、第y列,且1≤x≤4,1≤y≤4。举例来说,像素P12是设置于第1行、第2列,并以此类推。
承上述,为了清楚说明本公知技术,在此另定义电性耦接至同一数据线且设置于相同两条栅极线之间的两个像素为一个像素单元(如像素单元110),且其中的一个像素电性耦接至这两条栅极线的其中一条,另一个像素电性耦接至这两条栅极线的另一条。因此,半源驱动显示面板100包含多个与像素单元110类似配置的像素单元,而且每一像素单元的两个像素分别位于所电性耦接的数据线的两侧且设置在同一行中。举例来说,其中一个像素单元包含像素P15和像素P16。像素P15和像素P16电性耦接至同一数据线D3,其设置于扫描线G1和G2之间且分别设置于数据线D3的两侧,并以此类推其他像素。
具体而言,数据线所提供的显示数据的极性使得每一像素单元中的两个像素于一帧画面显示期间中的极性相同,且每一像素单元中的像素的极性与其邻近的像素单元中的像素的极性不同。然而,当显示画面的灰阶是由黑至白时(如图2所示),由于液晶在由正极性转换为负极性和由负极性转换为正极性时的反应时间不同,所以会使得画面的亮度有不均匀的现象。又,人眼对于横向视觉的差异较为敏感,所以半源驱动显示面板110的连续两个相同极性数据的像素驱动方式会更加凸显画面的亮度不均匀性。
发明内容
本发明提供一种半源驱动显示面板,以提高画面观赏时的品质。
本发明提出一种半源驱动显示面板,其包括第一数据线、第二数据线、多个像素以及多条栅极线。第一数据线与第二数据线皆用于提供显示数据,且第二数据线与第一数据线相邻。各像素用于接收由第一数据线或第二数据线所提供的数据。栅极线包括依序排列的第一栅极线、第二栅极线、第三栅极线与第四栅极线。其中,与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第一栅极线与第二栅极线之间的两个像素受第二栅极线的驱动,而与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之外及第一栅极线与第二栅极线之间的两个像素受第一栅极线的驱动。而且,与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第三栅极线与第四栅极线之间的两个像素受第三栅极线的驱动,而与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之外及第三栅极线与第四栅极线之间的两个像素受第四栅极线的驱动。
在本发明一实施例中,上述的多条栅极线更包括紧接于第四栅极线之后依序排列的第五栅极线、第六栅极线、第七栅极线与第八栅极线。其中,与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第五栅极线与第六栅极线之间的两个像素受第五栅极线的驱动,而与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之外及第五栅极线与第六栅极线之间的两个像素受第六栅极线的驱动。而且,与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第七栅极线与第八栅极线之间的两个像素受第八栅极线的驱动,与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之外及第七栅极线与第八栅极线之间的两个像素受第七栅极线的驱动。
本发明再提出一种半源驱动显示面板,其包括第一数据线、第二数据线、多个像素以及多条栅极线。第一数据线与第二数据线用于提供显示数据,且第二数据线与第一数据线相邻。多个像素用于接收由第一数据线或第二数据线所提供的数据。多条栅极线包括依序排列的第一栅极线、第二栅极线、第三栅极线、第四栅极线、第五栅极线、第六栅极线、第七栅极线与第八栅极线。其中,当与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第一栅极线与第四栅极线之间的两个像素受第一或第四栅极线驱动时,与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第五栅极线与第八栅极线之间的两个像素则受第六栅极线或第七栅极线驱动。
本发明又提出一种半源驱动显示面板,其包括第一数据线、第二数据线、多个像素以及多条栅极线。第一数据线与第二数据线用于提供显示数据,且第二数据线与第一数据线相邻。多个像素用于接收由第一数据线或第二数据线所提供的数据。多条栅极线包括依序排列的第一栅极线、第二栅极线、第三栅极线、第四栅极线、第五栅极线、第六栅极线、第七栅极线与第八栅极线。其中,当与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第一栅极线与第四栅极线之间的两个像素是受第二或第三栅极线驱动,与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第五栅极线与第八栅极线之间的两个像素则受第五栅极线或第八栅极线驱动。
在本发明一实施例中,其中当与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第一栅极线与第四栅极线之间的两个像素是受第一或第四栅极线驱动,与第一数据线或第二数据线相电性耦接且设置于第一数据线与第二数据线之间及第五栅极线与第八栅极线之间的两个像素则受第六栅极线或第七栅极线驱动。
本发明另提出一种半源驱动显示面板,其包括多条数据线、多条栅极线以及多个像素。多条数据线包括依序排列的第一数据线、第二数据线、第三数据线与第四数据线。多条栅极线包括依序排列的第一栅极线、第二栅极线、第三栅极线与第四栅极线。多个像素用于接收由其中的一数据线所提供的显示数据。其中,设置于第一栅极线与第二栅极线之间及第一数据线与第二数据线之间的两个第一区像素,与设置于第一栅极线与第二栅极线之间及第三数据线与第四数据线之间的两个第二区像素皆由第一栅极线与第二栅极线中的一个所驱动,而设置于第一栅极线与第二栅极线之间及第二数据线与第三数据线之间的两个第三区像素则由第一栅极线与第二栅极线中的另一个所驱动。当两个第一区像素是由第一栅极线所驱动的时候,设置于第三栅极线与第四栅极线之间及第一数据线与第二数据线之间的两个第四区像素是受第四栅极线所驱动,当第一区像素是由第二栅极线所驱动的时候,两个第四区像素是受第三栅极线所驱动。另外,设置于第三栅极线与第四栅极线之间及第三数据线与第四数据线之间的两个像素,与两个第四区像素受同一条栅极线所驱动,且设置于第三栅极线与第四栅极线之间及第二数据线与第三数据线之间的两个像素,与两个第四区像素受不同栅极线所驱动。
在本发明的半源驱动显示面板中,借由改变画素像素的排列方式,使得同一行中相邻的两画素像素的极性不同,进而降低像素极性转换时对人眼所造成的亮度不均的现象,以进一步提高画面品质。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举优选实施例,并配合附图,作详细说明如下。
附图说明
图1是公知的半源驱动显示面板的像素阵列示意图。
图2是图1的灰阶显示画面及像素极性的示意图。
图3是本发明一实施例的半源驱动显示面板的像素阵列示意图。
图4是本发明另一实施例的半源驱动显示面板的像素阵列示意图。
图5是本发明另一实施例的半源驱动显示面板的像素阵列示意图。
图6是本发明另一实施例的半源驱动显示面板的像素阵列示意图。
并且,上述附图中的附图标记说明如下:
100、300、400、500、600:半源驱动显示面板
110:像素单元
D1~D4:数据线
D1:第一数据线 D3:第三数据线
D2:第二数据线 D4:第四数据线
D5:第五数据线
G1~G8:栅极线
G1:第一栅极线 G5:第五栅极线
G2:第二栅极线 G6:第六栅极线
G3:第三栅极线 G7:第七栅极线
G4:第四栅极线 G8:第八栅极线
M1:第一区
M2:第二区
M3:第三区
M4:第四区
P11~P28,P1,1~P4,10:像素
R1:第一显示区
R2:第二显示区
具体实施方式
图3是一实施例的半源驱动显示面板的像素阵列示意图。请参照图3,本实施例的半源驱动显示面板300包括多条数据线D1~D5、多条栅极线G1~G8以及多个像素P1,1~P4,10。多条栅极线G1~G8为依序排列的第一栅极线G1至第八栅极线G8。多条数据线D1~D5为依序排列的第一数据线D1至第五数据线D5。其中为了清楚阐明本说明书的设计概念,在此定义像素Px,y是设置于第x行、第y列,且1≤x≤4,1≤y≤10。举例来说,像素P1,2是设置于第1行、第2列,并以此类推。此外,进一步定义图3的半源驱动显示面板300中,电性耦接到第一栅极线G1至第四栅极线G4其中一条且与第四数据线D4或第五数据D5线所电性耦接的像素阵列为第一显示区R1,而电性耦接到第一栅极线G1至第四栅极线G4其中一条且与第一数据线D1或第二数据线D2所电性耦接的像素阵列为第二显示区R2。
承上述,数据线D1~D5皆用于提供显示数据,多个像素P1,1~P4,10分别接收其所电性耦接的数据线所提供的显示数据。具体而言,栅极线G1~G8依序接受栅极驱动电路(图未示)所传送的栅极驱动信号,以进一步控制电性耦接至同一条栅极线的像素是否由其所电性耦接的数据线接受显示数据。又,为了更详细且清楚地说明本说明书的设计概念,以下将分别举数个实施例来说明半源驱动显示面板300的像素阵列排列方式。
图4是另一实施例的半源驱动显示面板的像素阵列示意图。请合并参照图3与图4,本实施例的半源驱动显示面板400包括第一数据线D2、第二数据线D3、多个像素P1,3~P4,6以及多条栅极线G1~G8。
承上述,第一数据线D2与第二数据线D3皆用于提供显示数据,且第二数据线D3与第一数据线D2相邻。多个像素P1,3~P4,6用于接收由第一数据线D2或第二数据线D3所提供的数据。多条栅极线G1~G4分别是依序排列的第一栅极线G1、第二栅极线G2、第三栅极线G3与第四栅极线G4。其中,与第一数据线D2及第二数据线D3相电性耦接且设置于第一数据线D2与第二数据线D3之间及第一栅极线G1与第二栅极线G2之间的两个像素P1,4、P1,5受第二栅极线G2的驱动,而与第一数据线D2及第二数据线D3相电性耦接且设置于第一数据线D2与第二数据线D3之外及第一栅极线G1与第二栅极线G2之间的两个像素P1,3、P1,6受第一栅极线G1的驱动。而且,与第一数据线D2及第二数据线D3相电性耦接且设置于第一数据线D1与第二数据线D2之间及第三栅极线G3与第四栅极线G4之间的两个像素P2,4、P2,5受第三栅极线G3的驱动,而与第一数据线D2及第二数据线D3相电性耦接且设置于第一数据线D2与第二数据线D3之外及第三栅极线G3与第四栅极线G4之间的两个像素P2,3、P2,6受第四栅极线G4的驱动。
详细来说,第一栅极线G1与第二栅极线G2之间设置四个像素P1,3~P1,6,其中两个像素P1,3、P1,4分别位于第一数据线D2的两侧且电性耦接至第一数据线D2,而另两个像素P1,5、P1,6分别位于第二数据线D3的两侧且电性耦接至第二数据线D3。又,设置于第一数据线D2与第二数据线D3之间及第一栅极线G1与第二栅极线G2之间的两个像素P1,4、P1,5是电性耦接至第二栅极线G2,以受第二栅极线G2驱动。另两个像素P1,3、P1,6分别设置于第一数据线D2与第二数据线D3之外且电性耦接至第一栅极线G1,以受第一栅极线G1驱动。除此之外,第三栅极线G3与第四栅极线G4之间例如也是设置四个像素P2,3~P2,6,其中两个像素P2,3、P2,4分别位于第一数据线D2的两侧且电性耦接至第一数据线D2,而另两个像素P2,5、P2,6分别位于第二数据线D3的两侧且电性耦接至第二数据线D3。设置于第一数据线D2与第二数据线D3之间及第三栅极线G3与第四栅极线G4之间的两个像素P2,4、P2,5是电性耦接至第三栅极线G3,以受第三栅极线G3驱动。另两个像素P2,3、P2,6则分别设置于第一数据线D2与第二数据线D3之外且电性耦接至第四栅极线G4,以受第四栅极线G4驱动。
承上述,栅极线G1~G4依序接受栅极驱动电路(图未示)所传送的栅极驱动信号,以进一步控制电性耦接至同一条栅极线的像素是否由其所电性耦接的数据线D2/D3接受显示数据。其中,于一帧画面显示期间中,第一数据线D2所传送的显示数据极性例如是依序为正、负、负、正,而第二数据线D3所传送的显示数据极性例如是依序为负、正、正、负。也就是说,电性耦接至第一栅极线G1与第一数据线D2的像素P1,3所接受的显示数据的极性为正,电性耦接至第二栅极线G2与第一数据线D2的像素P1,4所接受的显示数据的极性为负,电性耦接至第三栅极线G3与第一数据线D2的像素P2,4所接受的显示数据的极性为负,且电性耦接至第四栅极线G4与第一数据线D2的像素P2,3所接受的显示数据的极性为正。以此类推,像素P1,6、P1,5、P2,5、P2,6所接受的显示数据的极性分别为负、正、正、负。需注意的是,在另一帧画面显示期间中,第一数据线D2所传送的显示数据极性可以是依序为负、正、正、负,而第二数据线D3所传送的显示数据极性则相对依序为正、负、负、正。
在本实施例中更包括紧接于第四栅极线G4之后依序排列的第五栅极线G5、第六栅极线G6、第七栅极线G7与第八栅极线G8。其中,与第一数据线D2及第二数据线D3相电性耦接且设置于第一数据线D2与第二数据线D3之间及第五栅极线G5与第六栅极线G6之间的两个像素P3,4、P3,5受第五栅极线G5的驱动,而与第一数据线D2及第二数据线D3相电性耦接且设置于第一数据线D2与第二数据线D3之外及第五栅极线G5与第六栅极线G6之间的两个像素P3,3、P3,6受第六栅极线G6的驱动。而且,与第一数据线D2及第二数据线D3相电性耦接且设置于第一数据线D2与第二数据线D3之间及第七栅极线G7与第八栅极线G8之间的两个像素P4,4、P4,5受第八栅极线G8的驱动,与第一数据线D2及第二数据线D3相电性耦接且设置于第一数据线D2与第二数据线D3之外及第七栅极线G7与第八栅极线G8之间的两个像素P4,3、P4,6受第七栅极线G7的驱动。
类似的,于一帧画面显示期间中,第一数据线D2传送到电性耦接至第一栅极线G1至第八栅极线G8的像素的显示数据的极性例如是依序为正、负、负、正、正、负、负、正,而第二数据线D3所传送的显示数据极性例如是依序为负、正、正、负、负、正、正、负。如此,同一行的像素将与其左右相邻的像素的极性相异,当像素于下一帧画面中所接收的显示数据其极性变换时,因为液晶由正极性转换为负极性和由负极性转换为正极性时的反应时间不同所造成的亮度不均现象,不会因为人眼对于横向视觉的差异较为敏感,而使得画面的亮度不均匀性更加突显,以提高画面观赏时的品质。
请合并参照图3与图4,半源驱动显示面板400的像素阵列排列方式看起来像是半源驱动显示面板300的第一显示区R1与第二显示区R2上下排列设置。
图5是另一实施例的半源驱动显示面板的像素阵列示意图。请参照图5,本实施例的半源驱动显示面板500与半源驱动显示面板400相似,现说明如下。
在半源驱动显示面板500中,设置于第一数据线D3与第二数据线D4之间及第一栅极线G1与第四栅极线G4之间的两个像素P1,6、P1,7与另两个像素P2,6、P2,7是分别电性耦接至第一与第四栅极线G4时,设置于第一数据线D3与第二数据线D4之间及第五栅极线G5与第八栅极线G8之间的两个像素P3,6、P3,7与另两个像素P4,6、P4,7是分别受第六栅极线G6与第七栅极线G7驱动。另外,设置于第一数据线D3与第二数据线D4之外及第一栅极线G1与第四栅极线G4之间的两个像素P1,5、P1,8与另两个像素P2,5、P2,8分别电性耦接至第二与第三栅极线G3时,设置于第一数据线D3与第二数据线D4之间及第五栅极线G5与第八栅极线G8之外的像素P3,5、P3,8与P4,5、P4,8是分别受第五栅极线G5与第八栅极线G8驱动。
也就是说,半源驱动显示面板500的像素阵列看起来像是半源驱动显示面板300的第二显示区R2与第一显示区R1上下排列设置。此外,半源驱动显示面板500与半源驱动显示面板400的操作原理相同,此处不再赘述。
值得一提的是,半源驱动显示面板300看起来像是以半源驱动显示面板400或500为一个次像素阵列单元重复排列。而且,半源驱动显示面板300与半源驱动显示面板400的操作原理相同。于一帧画面显示期间中,第一数据线D1及/或第三数据线D3、第五数据线D5传送到电性耦接到第一栅极线G1至第八栅极线G8的像素的显示数据的极性例如是依序为正、负、负、正、正、负、负、正,而第二数据线D2及/或第四数据线D4所传送的显示数据极性例如是依序为负、正、正、负、负、正、正、负。需注意的是,在另一帧画面显示期间中,第一数据线D1及/或第三数据线D3、第五数据线D5所传送的显示数据极性也可以是依序为负、正、正、负、负、正、正、负,而第二数据线D2及/或第四数据线D4所传送的显示数据极性则相对是依序为正、负、负、正、正、负、负、正。
图6是本发明另一实施例的半源驱动显示面板的像素阵列示意图。请参照图6,本实施例的半源驱动显示面板600包括多条数据线D1~D5、多条栅极线G1~G4以及多个像素P1,2~P2,9。数据线D1~D4分别是依序排列的第一数据线D1、第二数据线D2、第三数据线D3与第四数据线D4。栅极线G1~G4分别是依序排列的第一栅极线G1、第二栅极线G2、第三栅极线G3与第四栅极线G4。其中,设置于第一栅极线G1与第二栅极线G2之间及第一数据线D1与第二数据线D2之间所围成的第一区M1内的两个像素P1,2、P1,3,与设置于第一栅极线G1与第二栅极线G2之间及第三数据线D3与第四数据线D4之间所围成的两个第二区M2内的两个像素P1,6、P1,7,皆由第一栅极线G1与第二栅极线G2中的同一个所驱动,而设置于第一栅极线G1与第二栅极线G2之间及第二数据线D2与第三数据线D3之间所围成的第三区M3内的两个像素P1,4、P1,5则由第一栅极线G1与第二栅极线G2中的另一个所驱动。
承上述,在多条栅极线中更包括紧接于第二栅极线G2后依序排列的第三栅极线G3与第四栅极线G4。在本实施例中,当设置于第一区M1中的像素P1,2、P1,3是电性耦接至第一栅极线G1的时候,设置于第三栅极线G3与第四栅极线G4之间及第一数据线D1与第二数据线D2之间所围成的第四区M4内的两个像素P2,2、P2,3是电性耦接至第四栅极线G4。然而,在其他实施例中,当设置于第一区M1中的像素P1,2、P1,3是电性耦接至第二栅极线G2的时候,设置于第四区M4中的两个像素P2,2、P2,3则是电性耦接至第三栅极线G3。
另外,设置于第三栅极线G3与第四栅极线G4之间及第三数据线D3与第四数据线D4之间的两个像素P2,6、P2,7,与设置于第四区M4内的两个像素P2,2、P2,3是电性耦接至同一条栅极线,且设置于第三栅极线G3与第四栅极线G4之间及第二数据线D2与第三数据线D3之间的两个像素P2,4、P2,5,与设置于第四区M4内的两个像素P2,2、P2,3是电性耦接至不同栅极线。换言之,在本实施例中,第四区M4内的像素P2,2、P2,3是电性耦接至第四栅极线G4,设置于第三栅极线G3与第四栅极线G4之间及第二数据线D2与第三数据线D3之间的两个像素P2,4、P2,5是电性耦接至第三栅极线G3。
依此类推,则设置于第一栅极线G1与第二栅极线G2之间及第四数据线D4与第五数据线D5之间的两个像素P1,8、P1,9是电性耦接至第二栅极线G2,设置于第三栅极线G3与第四栅极线G4之间及第四数据线D4与第五数据线之间的两个像素P2,8、P2,9是电性耦接至第三栅极线G3。也就是说,位于同两条栅极线之间的相邻两区的像素,其中的一个区的像素皆电性耦接至同两条栅极线的其中一条,另一个区的像素则皆电性耦接至同两条栅极线中的另一条。
值得一提的是,若是换个角度来看,电性耦接至第二数据线D2或第三数据线D3的像素所组成的像素阵列与半源驱动显示面板300的第一显示区R1的像素阵列的设计方式雷同。另一方面,电性耦接至第三数据线D3或第四数据线D4的像素所组成的像素阵列与半源驱动显示面板300的第二显示区R2的像素阵列的设计方式雷同。
综上所述,在本发明的半源驱动显示面板中,同一行的像素将与其左右相邻的像素的极性相异,所以当像素于下一帧画面中所接收的显示数据其极性变换时,因为液晶由正极性转换为负极性和由负极性转换为正极性时的反应时间不同所造成之亮度不均现象的连续区域会减小(由连续两点同极性转变为逐点变换),如此将可降低因为人眼对于横向视觉的差异较为敏感的因素而感受到的亮度不均匀性。因此,本发明的半源驱动显示面板可提高画面观赏时的品质。
虽然本发明已以优选实施例公开如上,然其并非用以限定本发明,任何本领域普通技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视随附的权利要求所界定的范围为准。
Claims (6)
1.一种半源驱动显示面板,包括:
一第一数据线,用于提供显示数据;
一第二数据线,用于提供显示数据且与该第一数据线相邻;
多个像素,用于接收由该第一数据线或该第二数据线所提供的显示数据;以及
多条栅极线,包括依序排列的一第一栅极线、一第二栅极线、一第三栅极线与一第四栅极线,
其中,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第一栅极线与该第二栅极线之间的两个像素受该第二栅极线的驱动,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之外及该第一栅极线与该第二栅极线之间的两个像素受该第一栅极线的驱动,
其中,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第三栅极线与该第四栅极线之间的两个像素受该第三栅极线的驱动,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之外及该第三栅极线与该第四栅极线之间的两个像素受该第四栅极线的驱动。
2.如权利要求1所述的半源驱动显示面板,其中所述多条栅极线更包括紧接于该第四栅极线之后依序排列的一第五栅极线、一第六栅极线、一第七栅极线与一第八栅极线,
其中,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第五栅极线与该第六栅极线之间的两个像素受该第五栅极线的驱动,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之外及该第五栅极线与该第六栅极线之间的两个像素受该第六栅极线的驱动,
其中,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第七栅极线与该第八栅极线之间的两个像素受该第八栅极线的驱动,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之外及该第七栅极线与该第八栅极线之间的两个像素受该第七栅极线的驱动。
3.一种半源驱动显示面板,包括:
一第一数据线,用于提供显示数据;
一第二数据线,用于提供显示数据且与该第一数据线相邻;
多个像素,用于接收由该第一数据线或该第二数据线所提供的显示数据;以及
多条栅极线,包括依序排列的一第一栅极线、一第二栅极线、一第三栅极线、一第四栅极线、一第五栅极线、一第六栅极线、一第七栅极线与一第八栅极线,
其中,该第一数据线与该第二数据线相邻,当与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第一栅极线与该第四栅极线之间的两个像素受该第一或第四栅极线驱动时,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第五栅极线与该第八栅极线之间的两个像素则受该第六栅极线或该第七栅极线驱动。
4.一种半源驱动显示面板,包括:
一第一数据线,用于提供显示数据;
一第二数据线,用于提供显示数据且与该第一数据线相邻;
多个像素,用于接收由该第一数据线或该第二数据线所提供的显示数据;以及
多条栅极线,包括依序排列的一第一栅极线、一第二栅极线、一第三栅极线、一第四栅极线、一第五栅极线、一第六栅极线、一第七栅极线与一第八栅极线,
其中,当与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第一栅极线与该第四栅极线之间的两个像素受该第二或第三栅极线驱动时,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第五栅极线与该第八栅极线之间的两个像素则受该第五栅极线或该第八栅极线驱动。
5.如权利要求4所述的半源驱动显示面板,其中当与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第一栅极线与该第四栅极线之间的两个像素受该第一或第四栅极线驱动时,与该第一数据线或该第二数据线相电性耦接且设置于该第一数据线与该第二数据线之间及该第五栅极线与该第八栅极线之间的两个像素则受该第六栅极线或该第七栅极线驱动。
6.一种半源驱动显示面板,包括:
多条数据线,包括依序排列的一第一数据线、一第二数据线、一第三数据线与一第四数据线;
多条栅极线,包括依序排列的一第一栅极线、一第二栅极线、一第三栅极线与一第四栅极线;以及
多个像素,用于接收由所述多条数据线其中之一所提供的显示数据,
其中设置于该第一栅极线与该第二栅极线之间及该第一数据线与该第二数据线之间的两个第一区像素,与设置于该第一栅极线与该第二栅极线之间及该第三数据线与该第四数据线之间的两个第二区像素皆由该第一栅极线与该第二栅极线中的一个所驱动,而设置于该第一栅极线与该第二栅极线之间及该第二数据线与该第三数据线之间的两个第三区像素则由该第一栅极线与该第二栅极线中的另一个所驱动,
其中,当所述两个第一区像素是由该第一栅极线所驱动的时候,设置于该第三栅极线与该第四栅极线之间及该第一数据线与该第二数据线之间的两个第四区像素是受该第四栅极线所驱动,当该第一区像素是由该第二栅极线所驱动的时候,所述两个第四区像素是受该第三栅极线所驱动,
其中,设置于该第三栅极线与该第四栅极线之间及该第三数据线与该第四数据线之间的两个像素,与所述两个第四区像素受同一条栅极线所驱动,且设置于该第三栅极线与该第四栅极线之间及该第二数据线与该第三数据线之间的两个像素,与所述两个第四区像素受不同栅极线所驱动。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW100112705 | 2011-04-12 | ||
TW100112705A TWI413094B (zh) | 2011-04-12 | 2011-04-12 | 半源驅動顯示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102236231A true CN102236231A (zh) | 2011-11-09 |
Family
ID=44887021
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011101477476A Pending CN102236231A (zh) | 2011-04-12 | 2011-05-30 | 半源驱动显示面板 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20120262431A1 (zh) |
CN (1) | CN102236231A (zh) |
TW (1) | TWI413094B (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102436103A (zh) * | 2011-11-17 | 2012-05-02 | 友达光电股份有限公司 | 像素结构、主动阵列基板及液晶显示面板 |
CN104375346A (zh) * | 2014-09-26 | 2015-02-25 | 友达光电股份有限公司 | 液晶显示面板与液晶显示面板的驱动方法 |
CN107526223A (zh) * | 2016-06-15 | 2017-12-29 | 三星显示有限公司 | 显示面板 |
CN110308599A (zh) * | 2019-06-28 | 2019-10-08 | 武汉天马微电子有限公司 | 一种阵列基板和显示面板 |
WO2020082437A1 (zh) * | 2018-10-22 | 2020-04-30 | 惠科股份有限公司 | 显示面板 |
WO2020098045A1 (zh) * | 2018-11-12 | 2020-05-22 | 重庆先进光电显示技术研究院 | 一种显示面板、检测方法及显示装置 |
CN112731719A (zh) * | 2020-12-31 | 2021-04-30 | 重庆惠科金渝光电科技有限公司 | 显示面板及其驱动方法、计算机存储介质 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI471666B (zh) | 2012-11-14 | 2015-02-01 | Au Optronics Corp | 用以產生均勻亮度畫面之顯示器 |
CN103456277B (zh) * | 2013-08-30 | 2017-02-22 | 合肥京东方光电科技有限公司 | 极性反转驱动方法和极性反转驱动电路 |
TW201533726A (zh) * | 2014-02-17 | 2015-09-01 | Au Optronics Corp | 半源驅動液晶顯示器之影像顯示方法 |
CN104267519B (zh) * | 2014-10-22 | 2017-11-03 | 深圳市华星光电技术有限公司 | Tft阵列基板 |
KR102339159B1 (ko) * | 2015-02-03 | 2021-12-15 | 삼성디스플레이 주식회사 | 표시 패널 및 이를 포함하는 표시 장치 |
TWI599830B (zh) * | 2016-05-09 | 2017-09-21 | 友達光電股份有限公司 | 畫素陣列及顯示裝置 |
CN107886924B (zh) * | 2017-12-19 | 2020-07-14 | 惠科股份有限公司 | 一种显示面板、显示装置及驱动方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080079678A1 (en) * | 2006-09-29 | 2008-04-03 | Cho Hyung Nyuck | Liquid crystal display device |
CN101685228A (zh) * | 2008-09-25 | 2010-03-31 | 北京京东方光电科技有限公司 | 阵列基板、液晶面板以及液晶显示装置 |
CN101866607A (zh) * | 2009-04-20 | 2010-10-20 | 三星电子株式会社 | 显示装置及其制造方法 |
CN101963732A (zh) * | 2010-08-26 | 2011-02-02 | 华映视讯(吴江)有限公司 | 双栅lcd及其驱动方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3039404B2 (ja) * | 1996-12-09 | 2000-05-08 | 日本電気株式会社 | アクティブマトリクス型液晶表示装置 |
TW491959B (en) * | 1998-05-07 | 2002-06-21 | Fron Tec Kk | Active matrix type liquid crystal display devices, and substrate for the same |
TWI361421B (en) * | 2007-03-12 | 2012-04-01 | Orise Technology Co Ltd | Method for driving a display panel |
KR101340999B1 (ko) * | 2007-04-24 | 2013-12-13 | 엘지디스플레이 주식회사 | 액정표시장치 및 이의 구동방법 |
TWI353472B (en) * | 2007-10-22 | 2011-12-01 | Au Optronics Corp | Lcd with data compensating function and method for |
JP2010102189A (ja) * | 2008-10-24 | 2010-05-06 | Nec Electronics Corp | 液晶表示装置及びその駆動方法 |
TW201042625A (en) * | 2009-05-27 | 2010-12-01 | Au Optronics Corp | Liquid crystal display device and liquid crystal display panel thereof |
US8106873B2 (en) * | 2009-07-20 | 2012-01-31 | Au Optronics Corporation | Gate pulse modulation circuit and liquid crystal display thereof |
-
2011
- 2011-04-12 TW TW100112705A patent/TWI413094B/zh not_active IP Right Cessation
- 2011-05-30 CN CN2011101477476A patent/CN102236231A/zh active Pending
-
2012
- 2012-01-18 US US13/352,811 patent/US20120262431A1/en not_active Abandoned
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080079678A1 (en) * | 2006-09-29 | 2008-04-03 | Cho Hyung Nyuck | Liquid crystal display device |
CN101685228A (zh) * | 2008-09-25 | 2010-03-31 | 北京京东方光电科技有限公司 | 阵列基板、液晶面板以及液晶显示装置 |
CN101866607A (zh) * | 2009-04-20 | 2010-10-20 | 三星电子株式会社 | 显示装置及其制造方法 |
CN101963732A (zh) * | 2010-08-26 | 2011-02-02 | 华映视讯(吴江)有限公司 | 双栅lcd及其驱动方法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102436103A (zh) * | 2011-11-17 | 2012-05-02 | 友达光电股份有限公司 | 像素结构、主动阵列基板及液晶显示面板 |
CN102436103B (zh) * | 2011-11-17 | 2014-04-02 | 友达光电股份有限公司 | 像素结构、主动阵列基板及液晶显示面板 |
CN104375346A (zh) * | 2014-09-26 | 2015-02-25 | 友达光电股份有限公司 | 液晶显示面板与液晶显示面板的驱动方法 |
CN104375346B (zh) * | 2014-09-26 | 2017-06-13 | 友达光电股份有限公司 | 液晶显示面板与液晶显示面板的驱动方法 |
CN107526223A (zh) * | 2016-06-15 | 2017-12-29 | 三星显示有限公司 | 显示面板 |
CN107526223B (zh) * | 2016-06-15 | 2022-05-03 | 三星显示有限公司 | 显示面板 |
WO2020082437A1 (zh) * | 2018-10-22 | 2020-04-30 | 惠科股份有限公司 | 显示面板 |
US11308904B2 (en) | 2018-10-22 | 2022-04-19 | HKC Corporation Limited | Display panel |
WO2020098045A1 (zh) * | 2018-11-12 | 2020-05-22 | 重庆先进光电显示技术研究院 | 一种显示面板、检测方法及显示装置 |
CN110308599A (zh) * | 2019-06-28 | 2019-10-08 | 武汉天马微电子有限公司 | 一种阵列基板和显示面板 |
CN112731719A (zh) * | 2020-12-31 | 2021-04-30 | 重庆惠科金渝光电科技有限公司 | 显示面板及其驱动方法、计算机存储介质 |
Also Published As
Publication number | Publication date |
---|---|
TW201241819A (en) | 2012-10-16 |
US20120262431A1 (en) | 2012-10-18 |
TWI413094B (zh) | 2013-10-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102236231A (zh) | 半源驱动显示面板 | |
CN101510395B (zh) | 子像素重新排列的液晶显示器 | |
CN102707524B (zh) | 一种阵列基板、显示装置和显示装置的驱动方法 | |
US8773419B2 (en) | Liquid crystal display | |
CN102707525A (zh) | 一种阵列基板、液晶显示面板和液晶显示装置 | |
CN102385205B (zh) | 像素结构 | |
CN102930809A (zh) | 双栅极驱动的横向排列的像素结构及显示面板 | |
US10192510B2 (en) | Source driving module generating two groups of gamma voltages and liquid crystal display device using same | |
US20160247426A1 (en) | Display panel, pixel structure and driving method thereof | |
CN107633827B (zh) | 显示面板的驱动方法及显示装置 | |
CN103514846A (zh) | 一种液晶显示器及其驱动方法 | |
KR101082286B1 (ko) | 액정표시장치 및 그의 구동방법 | |
JP2008033312A (ja) | 画像表示システムとその駆動方法 | |
CN103187038A (zh) | 一种双栅液晶显示装置及其驱动方法 | |
CN102830561B (zh) | Tft阵列基板、液晶显示器及其驱动方法 | |
CN102810304A (zh) | 一种像素单元、像素结构、显示装置及像素驱动方法 | |
CN102081245A (zh) | 液晶显示装置 | |
CN101996602A (zh) | 液晶显示器及其驱动显示方法 | |
CN111009224A (zh) | 显示面板的驱动方法、显示装置 | |
US20180108317A1 (en) | Liquid crystal display apparatus and driving method thereof | |
CN103235431A (zh) | 液晶显示面板及其驱动方法 | |
CN106652952A (zh) | 驱动方法、显示面板及对其进行点反转驱动的方法 | |
CN103901688A (zh) | 液晶显示面板 | |
CN101814261B (zh) | 色序法液晶显示器及色序法液晶显示器的驱动方法 | |
CN103021366B (zh) | 液晶显示面板的极性反转驱动方法、装置及液晶显示器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20111109 |