CN105045543B - 信息处理装置、印刷装置以及信息处理装置的控制方法 - Google Patents
信息处理装置、印刷装置以及信息处理装置的控制方法 Download PDFInfo
- Publication number
- CN105045543B CN105045543B CN201510191088.4A CN201510191088A CN105045543B CN 105045543 B CN105045543 B CN 105045543B CN 201510191088 A CN201510191088 A CN 201510191088A CN 105045543 B CN105045543 B CN 105045543B
- Authority
- CN
- China
- Prior art keywords
- processor
- pattern
- action
- clock
- printing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J29/00—Details of, or accessories for, typewriters or selective printing mechanisms not otherwise provided for
- B41J29/38—Drives, motors, controls or automatic cut-off devices for the entire printing mechanism
- B41J29/393—Devices for controlling or analysing the entire machine ; Controlling or analysing mechanical parameters involving printing of test patterns
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/24—Handling requests for interconnection or transfer for access to input/output bus using interrupt
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/10—Distribution of clock signals, e.g. skew
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3243—Power saving in microcontroller unit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K15/00—Arrangements for producing a permanent visual presentation of the output data, e.g. computer output printers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5005—Allocation of resources, e.g. of the central processing unit [CPU] to service a request
- G06F9/5027—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
- G06F9/505—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals considering the load
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5083—Techniques for rebalancing the load in a distributed system
- G06F9/5088—Techniques for rebalancing the load in a distributed system involving task migration
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5094—Allocation of resources, e.g. of the central processing unit [CPU] where the allocation takes into account power or heat criteria
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Accessory Devices And Overall Control Thereof (AREA)
Abstract
本发明提供一种信息处理装置、印刷装置以及信息处理装置的控制方法,使用具有多个处理器的构成来实现有效率的节电。印刷装置(2)具备:第1处理器部,其执行在第1存储器中被展开的程序;和第2处理器部,其执行在第2存储器(14)中被展开的程序,作为动作模式而具有:第1处理器部以及第2处理器部以通常时钟来执行动作的通常模式;和将第2处理器部的处理的一部分设为第1处理器部能执行的状态之后,第1处理器部(21)以通常时钟来执行动作,第2处理器部以动作频率比通常时钟低的低速时钟来执行动作的第1节电模式(M1)。
Description
技术领域
本发明涉及信息处理装置、印刷装置以及信息处理装置的控制方法。
背景技术
以往,已知具备主CPU和从CPU并对节电时的从CPU的动作条件进行设定的信息处理装置(例如参照专利文献1)。
专利文献1:日本特开2007-290258号公报
在如上述的信息处理装置那样,具备多个处理器(CPU)的设备中,存在想要使用具有多个处理器的构成来实现有效率的节电的需求。
发明内容
本发明正是鉴于上述的情形而完成的,其目的在于使用具有多个处理器的构成来实现有效率的节电。
为了达成上述目的,本发明的信息处理装置,其特征在于,具备:第1处理器,其执行在第1存储器中被展开的程序;和第2处理器,其执行在第2存储器中被展开的程序,作为动作模式而具有:所述第1处理器以及所述第2处理器以第1时钟来执行动作的第1动作模式;和将所述第2处理器的功能的一部分设为所述第1处理器能执行的状态,所述第1处理器以所述第1时钟来执行动作,所述第2处理器以动作频率比所述第1时钟低的第2时钟来执行动作的第2动作模式。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的信息处理装置其特征在于,所述第2存储器在所述第1动作模式时执行刷新动作,在所述第2动作模式时以自刷新模式来执行动作。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的 节电。
此外,本发明的信息处理装置其特征在于,所述第2处理器在所述第2动作模式时向等待中断状态转变。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的信息处理装置其特征在于,作为动作模式而具有:所述第1处理器以及所述第2处理器以所述第2时钟来执行动作的第3动作模式。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的信息处理装置其特征在于,作为动作模式而具有:所述第1处理器是以所述第2时钟来执行动作的等待中断状态,且所述第2处理器以所述第2时钟来执行动作的第4动作模式。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的信息处理装置其特征在于,所述第1处理器执行在所述第1存储器中被展开的程序,来进行与本装置的控制相关的处理,所述第2处理器执行在所述第2存储器中被展开的程序,来进行与和外部设备的通信相关的处理,在所述第2动作模式下,所述第1处理器进行与和所述外部设备的通信相关的处理的一部分。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,为了达成上述目的,本发明的印刷装置,其特征在于,具备:印刷部,其进行印刷;通信接口,其具备第1通信接口和第2通信接口;控制部,其具有执行所述印刷部的控制所涉及的程序的第1处理器、执行所述第2通信接口的控制所涉及的程序的第2处理器、和展开所述印刷部的控制所涉及的程序的第1存储器;和第2存储器,其展开所述第2通信接口的控制所涉及的程序,所述控制部具有:所述第1处理器以及所述第2处理器以第1时钟来执行动作的第1动作模式;和将所述第2处理器的功能的一部分设为所述第1处理器能执行的状态,所述第1处理器以所述 第1时钟来执行动作,所述第2处理器以动作频率比所述第1时钟低的第2时钟来执行动作的第2动作模式。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的印刷装置其特征在于,所述第2存储器在所述第1动作模式时执行刷新动作,在所述第2动作模式时以自刷新模式来执行动作。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的印刷装置其特征在于,所述第2处理器在所述第2动作模式时向等待中断状态转变。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的印刷装置其特征在于,所述控制部具有:所述第1处理器以及所述第2处理器以所述第2时钟来执行动作的第3动作模式。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的印刷装置其特征在于,所述控制部具有:所述第1处理器是以所述第2时钟来执行动作的等待中断状态,且所述第2处理器以所述第2时钟来执行动作的第4动作模式。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的印刷装置其特征在于,在所述第2动作模式下,在所述第2通信接口所接收的数据包含印刷控制数据的情况下,所述第2处理器根据所述第1处理器的通知而转变为所述第1动作模式来进行所述印刷控制数据的接收所涉及的处理,所述第1处理器基于所述第2处理器进行了接收所涉及的处理后的所述印刷控制数据,使所述印刷部执行印刷。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的印刷装置其特征在于,在所述第3动作模式下,在所 述第2通信接口所接收的数据包含印刷控制数据的情况下,所述第1处理器转变为所述第2动作模式并向所述第2处理器通知,所述第2处理器根据所述第1处理器的通知而转变为所述第1动作模式,进行所述印刷控制数据的接收所涉及的处理,所述第1处理器基于所述第2处理器进行了接收所涉及的处理后的所述印刷控制数据,使所述印刷部执行印刷。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,为了达成上述目的,本发明的信息处理装置的控制方法,其特征在于,该信息处理装置具备:第1处理器,其执行在第1存储器中被展开的程序;和第2处理器,其执行在第2存储器中被展开的程序,所述信息处理装置的控制方法在给定的条件成立了的情况下从第1动作模式向第2动作模式转变,在上述第1动作模式下,所述第1处理器以及所述第2处理器以第1时钟来执行动作,在上述第2动作模式下,将所述第2处理器的功能的一部分设为所述第1处理器能执行的状态,所述第1处理器以所述第1时钟来执行动作,所述第2处理器以动作频率比所述第1时钟低的第2时钟来执行动作。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的信息处理装置的控制方法其特征在于,所述第2存储器在所述第1动作模式时执行刷新动作,在所述第2动作模式时以自刷新模式来执行动作。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的信息处理装置的控制方法其特征在于,在所述第2动作模式时所述第2处理器成为等待中断状态
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的信息处理装置的控制方法其特征在于,在给定的条件成立了的情况下从所述第2动作模式向第3动作模式转变,在上述第3动作模式下,所述第1处理器以及所述第2处理器以所述第2时钟来执行 动作。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的信息处理装置的控制方法其特征在于,在给定的条件成立了的情况下从所述第2动作模式向第4动作模式转变,在上述第4动作模式下,所述第1处理器成为以所述第2时钟来执行动作的等待中断状态,所述第2处理器以所述第2时钟来执行动作。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,本发明的信息处理装置的控制方法其特征在于,所述第1处理器执行在所述第1存储器中被展开的程序,来进行与印刷的控制相关的处理,所述第2处理器执行在所述第2存储器中被展开的程序,来进行与通信相关的处理,在所述第2动作模式下,所述第1处理器进行与通信相关的处理的一部分。
根据本发明的构成,能够使用具有多个处理器的构成,实现有效率的节电。
附图说明
图1是表示本实施方式所涉及的印刷系统的构成的图。
图2是表示SOC的构成的图。
图3是表示通常模式所涉及的印刷装置的主要部分的图。
图4是表示主机、通常模式的印刷装置的动作的流程图。
图5是表示主机、通常模式的印刷装置的动作的流程图。
图6是表示第1节电模式所涉及的印刷装置的主要部分的图。
图7是表示主机、第1节电模式的印刷装置的动作的流程图。
图8是表示第2节电模式所涉及的印刷装置的主要部分的图。
图9是表示主机、第2节电模式的印刷装置的动作的流程图。
图10是表示主机、第2节电模式的印刷装置的动作的流程图。
图11是表示第3节电模式所涉及的印刷装置的主要部分的图。
图12是表示印刷装置的动作的流程图。
具体实施方式
以下,参照附图来说明本发明的实施方式。
图1是表示本实施方式所涉及的印刷系统1的功能构成的框图。
如图1所示,印刷系统1具备:印刷装置2(信息处理装置);和与印刷装置2通信并对印刷装置2进行控制的主机3(外部设备)。
如图1所示,主机3具备:应用执行部3a,其读出并执行所安装的应用,由此来进行处理;和打印机驱动执行部3b,其读出并执行所安装的打印机驱动,由此来进行处理。应用是文书制作软件、表计算软件、Web浏览器、POS应用等的、具有输出使印刷装置2印刷的图像的信息的功能的软件。应用执行部3a以用户的指示等为触发来生成使印刷装置2印刷的图像的信息,并使用API等而输出至打印机驱动执行部3b。打印机驱动执行部3b基于所输入的图像的信息来生成印刷装置2能够解释的指令体系的印刷控制数据。主机3将打印机驱动执行部3b所生成的印刷控制数据发送至印刷装置2。
印刷装置2基于从主机3接收到的印刷控制数据而向记录介质印刷图像。
如图1所示,印刷装置2具备:控制部10、印刷部11、输入输出部12、通信接口13、第2存储器14、和存储部15。
控制部10具备SOC(System on a chip,片上系统)20(集成电路),通过装配于SOC20的第1处理器部21(第1处理器)、第2处理器部22(第2处理器)等的功能来对印刷装置2进行控制。关于SOC20将在后面详细叙述。
印刷部11具备:具有印刷头的印刷机构、输送记录介质的输送机构、其他的与印刷相关的机构,在控制部10的控制下进行向记录介质的印刷。控制部10基于从主机3接收到的印刷控制数据来对印刷部11进行控制。
输入输出部12具备显示面板、LED等的显示部12a,在控制部10的控制下对显示部12a进行控制。输入输出部12具备电源开关、操作开关、操作面板等的输入部12b,在控制部10的控制下对输入部12b进行控制。
通信接口13具备第1通信接口131和第2通信接口132。
第1通信接口131具备与USB、RS232C等的给定的串行通信标准以及IEEE1284等的给定的并行通信标准对应的通信端口,在控制部10的控制下遵循这些通信标准的任一种通信标准而与主机3进行通信。以下,对USB、RS232C等的给定的串行通信标准以及IEEE1284等的给定的并行通信标准进行总称,表现为“对应通信标准”。
第2通信接口132具备与以太网(注册商标)对应的通信端口,在控制部10的控制下遵循以太网而与主机3进行通信。在本实施方式中,特别是第2通信接口132可以遵循IEEE802.3z所涉及的吉比特以太网(gigabit Ethernet)而与主机3进行通信。
主机3可以与第1通信接口131所涉及的通信端口连接,并遵循对应通信标准而与印刷装置2进行通信。此外,主机3可以经由LAN而与第2通信接口132所涉及的通信端口连接,并遵循以太网而与印刷装置2进行通信。
第2存储器14具备DDR-SDRAM(Double Data Rate SDRAM,双倍数据率SDRAM)等的DRAM(Dynamic Random Access Memory,动态随机存取存储器),对数据进行存储。第2存储器14作为主存储装置来发挥功能。关于存储在第2存储器14中的数据、以及第2存储器14的使用方式将在后面叙述。
众所周知,DRAM在通常的动作模式(以下称为“刷新执行模式”)时,为了维持存储,需要持续执行刷新动作(refreshing),起因于刷新动作的执行而功率消耗大。
存储部15具备ROM等的非易失性存储器,对数据进行存储。在存储部15中存储了作为非实时OS的Linux(注册商标)所涉及的程序、以及在Linux上执行动作的程序(以下将这些程序一并表现为“非实时OS关联程序LPG”)。
此外,在存储部15中存储了给定的实时OS所涉及的程序、以及在给定的实时OS上执行动作的程序(以下将这些程序一并表现为“实时OS关联程序RPG”)。
非实时OS关联程序LPG通过印刷装置2启动时的引导处理(boot process)而在第2存储器14中被展开。
实时OS关联程序RPG通过印刷装置2启动时的引导处理而在第1存储器32(后述)中被展开。
图2是表示控制部10所具备的SOC20(集成电路)的功能构成的图。
如图2所示,SOC20具备:第1处理器部21、第2处理器部22、第1通信控制部231、第2通信控制部232、印刷部通信部24、输入输出部通信部25、存储部通信部26、第2存储器通信部27、时钟控制器30、第1存储器32、第1存储器通信部33、第3存储器34、和第3存储器通信部35。
第1处理器部21具有装配于SOC20的第1处理器,读出并执行在第1存储器32(后述)中被展开的实时OS关联程序RPG。实时OS关联程序RPG包含印刷装置2的基本控制程序即固件、以及后述的节电时通信控制程序。
实时OS关联程序RPG具有对第1通信控制部231进行控制并经由第1通信接口131而遵循对应通信标准与主机3进行通信的功能。
此外,实时OS关联程序RPG具有对印刷部11进行控制的功能、以及对输入输出部12进行控制的功能。
第2处理器部22具有装配于SOC20的第2处理器,读出并执行在第2存储器14中被展开的非实时OS关联程序LPG。
非实时OS关联程序LPG具有对第2通信控制部232(后述)进行控制并经由第2通信接口132而遵循以太网与主机3进行通信的功能。
以下,在不区分第1处理器部21和第2处理器部22的情况下,对它们进行总称而表现为“处理器部PB”。
第1通信控制部231具有对遵循对应通信标准经由第1通信接口131而与外部设备的通信进行控制的控制器,来调停处理器部PB和与第1通信接口131连接的外部设备的通信。
第2通信控制部232具有对遵循以太网(包含吉比特以太网)经由第2通信接口132而与外部设备的通信进行控制的IP核,来调停处理器部PB和与第2通信接口132连接的外部设备的通信。
印刷部通信部24进行给定的处理来调停处理器部PB和印刷部11的 通信。
输入输出部通信部25进行给定的处理来调停处理器部PB和输入输出部12的通信。
存储部通信部26进行给定的处理来调停处理器部PB和存储部15的通信。
第2存储器通信部27进行给定的处理来调停处理器部PB和第2存储器14的通信。
时钟控制器30具有PLL(phase locked loop,锁相回路),向装配于SOC20的各电路(包含第1处理器部21、第2处理器部22)输出与各电路的动作频率对应的时钟。时钟控制器30通过时钟齿轮(clock gear)能够变更所输出的时钟的动作频率。
第1存储器32具备eDRAM(embedded DRAM),对数据进行存储。如上所述,在第1存储器32中通过启动时的引导处理来展开实时OS关联程序RPG。
第1存储器通信部33对处理器部PB和第1存储器32的通信进行调停。
第3存储器34具备SRAM,对数据进行存储。第3存储器34形成有处理器部PB的工作区域。在第3存储器34的工作区域中,例如暂时存储在处理器部PB的处理中所利用的数据,此外暂时存储在第1处理器部21与第2处理器部22之间收发的数据。
第3存储器通信部35对处理器部PB和第3存储器34的通信进行调停。
本实施方式所涉及的印刷装置2利用在SOC20中装配有两个处理器的构成、以及第2存储器14具备DRAM并在该第2存储器14中展开非实时OS关联程序LPG的特性,来实现节电。
具体而言,印刷装置2是作为动作模式而具有通常模式(第1动作模式)MT、第1节电模式(第2动作模式)M1、第2节电模式(第3动作模式)M2、和第3节电模式(第4动作模式)M3,且这4个动作模式根据印刷装置2的状态而阶段性地变化来实现节电的构成。节电效果按照通常模式MT、第1节电模式M1、第2节电模式M2、第3节电模式的顺 序变高。以下进行详细叙述。
通常模式(第1动作模式)MT
首先,说明通常模式MT。
图3是表示用于说明通常模式MT的印刷装置2的主要部分的图。
如图3所示,在通常模式MT下,第1处理器部21的动作频率为几百MHz的高速时钟(通常时钟、第1时钟)。
此外,在通常模式MT下,第2处理器部22的动作频率为几百MHz的高速时钟(通常时钟、第1时钟)。
此外,在通常模式MT下,第2存储器14为刷新执行模式。在刷新执行模式下,第2存储器14以给定的定时来执行刷新动作。
此外,在通常模式MT下,第1存储器32以激活模式(active mode)来执行动作。在激活模式下,与后述的低速模式相比较,能高速地执行对于第1存储器32的读写,另一方面,功率消耗大。
如此,在通常模式MT下,第2存储器14以刷新执行模式来执行动作,此外第1存储器32以激活模式来执行动作。因而,在通常模式MT下,处理器部PB与后述的各模式相比较,能高速地执行对于第1存储器32以及第2存储器14的数据的读写,另一方面,功率消耗大。
在通常模式MT下第1处理器部21可执行的处理
在通常模式MT下,第1处理器部21可执行的处理不受限制,第1处理器部21可以基于实时OS关联程序RPG的功能而不受限制地执行处理。
具体而言,在通常模式MT下,第1处理器部21能够基于实时OS关联程序RPG来执行对第1通信控制部231进行控制并经由第1通信接口131而与主机3进行通信的处理。
此外,第1处理器部21能够基于在第1存储器32中被展开的实时OS关联程序RPG来执行与印刷部11的控制以及输入输出部12的控制相关的处理。
在通常模式MT下第2处理器部22可执行的处理
在通常模式MT下,第2处理器部22可执行的处理不受限制,第2处理器部22可以基于非实时OS关联程序LPG的功能而不受限制地执行 处理。
具体而言,在通常模式MT下,第2处理器部22能够基于非实时OS关联程序LPG来执行对第2通信控制部232进行控制并经由第2通信接口132而与主机3进行通信的处理。
通常模式MT下的向记录介质的印刷时的印刷装置2的动作
其次,关于在通常模式MT的情况下,在主机3的控制(指示)下,执行印刷时的印刷装置2的动作,说明如下两种情况:1.主机3与第1通信接口131连接并遵循对应通信标准来通信的情况;和2.主机3与第2通信接口132连接并遵循以太网来通信的情况。
1.遵循对应通信标准而与主机3进行通信的情况
图4是表示通常模式MT的印刷装置2在遵循对应通信标准进行通信的主机3的控制下执行印刷时的、主机3以及印刷装置2的动作的流程图。图4(A)表示主机3的动作,图4(B)表示印刷装置2的第1处理器部21的动作。
如图4(A)所示,主机3的应用执行部3a以及打印机驱动执行部3b利用上述的方法来生成印刷控制数据(步骤SA1),并发送至印刷装置2(步骤SA2)。
如图4(B)所示,印刷装置2的第1处理器部21对第1通信控制部231进行控制,而经由第1通信接口131来接收主机3所发送的印刷控制数据(步骤SB1)。所接收的印刷控制数据被保存在形成于第1存储器32的接收缓冲区中。
接下来,第1处理器部21读出保存在接收缓冲区中的印刷控制数据(步骤SB2)。
接下来,第1处理器部21执行所读出的印刷控制数据,由此遵循印刷控制数据来控制印刷部11,以执行图像向记录介质的印刷(步骤SB3)。
2.遵循以太网而与主机3进行通信的情况
图5是表示通常模式MT的印刷装置2在遵循以太网进行通信的主机3的控制下执行印刷时的、主机3以及印刷装置2的动作的流程图。图5(A)表示主机3的动作,图5(B)表示印刷装置2的第1处理器部21的动作,图5(C)表示印刷装置2的第2处理器部22的动作。
如图5(A)所示,主机3的应用执行部3a以及打印机驱动执行部3b利用上述的方法来生成印刷控制数据(步骤SC1),并发送至印刷装置2(步骤SC2)。
如图5(C)所示,印刷装置2的第2处理器部22通过非实时OS关联程序LPG的功能来对第2通信控制部232进行控制,而经由第2通信接口132来接收主机3所发送的印刷控制数据(步骤SE1)。所接收的印刷控制数据被保存在形成于第2存储器14的接收缓冲区中。
接下来,第2处理器部22对保存在接收缓冲区中的数据(在本例中为印刷控制数据)进行分析,判别所保存的数据是否为自身(第2处理器部22)的处理对象的数据(步骤SE2)。在数据不是第2处理器部22的处理对象的情况下,则是第1处理器部21的处理对象。
例如,遵循TCP/IP而发送的与通信相关的响应请求数据是第2处理器部22的处理对象的数据。另一方面,本例的印刷控制数据是第1处理器部21的处理对象的数据。
在步骤SE2中,第2处理器部22根据数据(在本例中为印刷控制数据)的标头(header)的信息等来执行上述判别。
保存在接收缓冲区中的数据是第2处理器部22的处理对象的情况下(步骤SE2:是),第2处理器部22读出数据(步骤SE3),并执行(步骤SE4)。在本例中,由于保存在接收缓冲区中的数据是印刷控制数据(第1处理器部21的处理对象的数据),因此步骤SE3、步骤SE4的处理不被执行。
另外,第2处理器部22从接收缓冲区之中读出在该接收缓冲区中保存的数据的处理相当于“接收所涉及的处理”。
保存在接收缓冲区中的数据不是第2处理器部22的处理对象而是第1处理器部21的处理对象的情况下(步骤SE2:否),第2处理器部22执行以下的处理。即,第2处理器部22从接收缓冲区之中读出数据(步骤SE5),进行处理器间通信,并将所读出的数据输出至第1处理器部21(步骤SE6)。
在本例中,第2处理器部22从接收缓冲区之中读出印刷控制数据(步骤SE5),并将所读出的印刷控制数据输出至第1处理器部21(步骤SE6)。
如图5(B)所示,第1处理器部21获取第2处理器部22所输出的数据(在本例中为印刷控制数据),并基于印刷控制数据来对印刷部11进行控制,使印刷部11执行印刷(步骤SD1)。
第1节电模式(第2动作模式)M1
其次,说明第1节电模式M1。
图6是表示用于说明第1节电模式M1的印刷装置2的主要部分的图。
如图6所示,在第1节电模式M1下,第1处理器部21的动作频率为几百MHz(通常时钟、第1时钟),与通常模式MT相同。
此外,在第1节电模式M1下,第2处理器部22的动作频率为几MHz(低速时钟、第2时钟),与通常模式MT相比低。例如,其动作频率为通常时钟的1/256的频率的低速时钟,此外通常时钟相对于该低速时钟为256倍的高速时钟。
在第1节电模式M1时,第2处理器部22向等待中断状态转变。在向等待中断状态转变了的情况下,直至有中断信号的输入为止,第2处理器部22不执行处理(不进行进程向处理器的分配)。因而,第1节电模式M1的第2处理器部22的功率消耗与通常模式MT的功率消耗相比小。
此外,在第1节电模式M1下,第2存储器14以自刷新模式(self-refresh mode)来执行动作。众所周知,DRAM以自刷新模式来执行动作的情况下,与以刷新执行模式来执行动作的情况相比较,功率消耗小。另外,在第1节电模式M1下,由于第2处理器部22向等待中断状态转变,因此第2处理器部22不进行对于第2存储器14的读写,不存在起因于第2存储器14向自刷新模式转变而给第2处理器部22的动作带来的影响。
此外,在第1节电模式M1下,第1存储器32为激活模式。因此,第1处理器部21能高速地执行对于第1存储器32的数据的读写。
如此,在第1节电模式M1下,由于第2处理器部22的动作频率下降,第2存储器14以自刷新模式来执行动作,因此与通常模式相比较,能实现节电。
在第1节电模式M1下第1处理器部21可执行的处理
在第1节电模式M1下,第1处理器部21可执行的处理不受限制,第1处理器部21可以基于实时OS关联程序RPG的功能而不受限制地执 行处理。
具体而言,在第1节电模式M1下,第1处理器部21能够基于实时OS关联程序RPG来执行对第1通信控制部231进行控制并经由第1通信接口131而与主机3进行通信的处理。
此外,第1处理器部21能够基于实时OS关联程序RPG来执行与印刷部11的控制以及输入输出部12的控制相关的处理。
进而,在第1节电模式M1时,第1处理器部21通过实时OS关联程序RPG中所包含的节电时通信控制程序的功能,能够执行以下的处理。
即,在第1节电模式M1时,第1处理器部21通过节电时通信控制程序的功能,能够经由第2通信接口132而遵循以太网从外部设备接收数据。
此外,在第1节电模式M1时,第1处理器部21通过节电时通信控制程序的功能,能够在所接收的数据为特定的数据的情况下执行基于该特定的数据的处理。在由第1处理器部21处理了所接收的特定的数据的情况下,第1处理器部21以及第2处理器部22不进行从第1节电模式向通常模式的转变。
在特定的数据中包含与SNMP(Simple Network Management Protocol,简单网络管理协议)对应的数据。因此,第1处理器部21在接收到与SNMP对应的数据的情况下,不会向通常模式转变,此外不会使第2处理器部22向通常模式转变,遵循SNMP来执行基于数据的处理。
如此,通过节电时通信控制程序,由于向第1节电模式M1的转变,即便是第2处理器部22向等待中断状态转变了的状态,在从外部设备接收到特定的数据的情况下,也不会伴有向通常模式的转变地,由第1处理器部21来进行处理。
即,在第1节电模式M1下,不伴有动作模式的转变地由第1处理器部21执行第2处理器部22的功能之中经由第2通信接口132而与外部设备进行通信的功能的一部分。由此,能够抑制从第1节电模式M1向通常模式的转变,能够实现更有效的节电。
进而,在第1节电模式M1时,第1处理器部21通过实时OS关联程序RPG中所包含的节电时通信控制程序的功能来执行以下的处理。
即,第1处理器部21通过节电时通信控制程序的功能,在经由第2通信接口132而从外部设备接收到不是第1处理器部21的处理对象的数据的情况下,执行以下的处理。第1处理器部21通过处理器间通信,针对第2处理器部22输出通知向通常模式MT的转变的中断信号,使第2处理器部22的动作模式从第1节电模式M1向通常模式MT转变。在向通常模式MT转变之后,第2处理器部22从接收缓冲区之中读出数据,并对所读出的数据进行处理。
在第1节电模式M1下第2处理器部22可执行的处理
如上所述,在第1节电模式M1下,第2处理器部22向等待中断状态转变。因而,直至有中断信号的输入为止,第2处理器部22不执行处理。
关于从通常模式MT向第1节电模式M1的转变、以及从第1节电模式M1向通常模式MT的转变
从通常模式MT向第1节电模式M1的转变,在对应的条件J1成立的情况下被进行。
条件J1被设为在容许第2处理器部22无法执行处理的状态的情况下成立的条件。
例如,条件J1中所包含的条件之一在于,经由第2通信接口132且遵循以太网的通信在给定的期间内未进行通信。
另一方面,从第1节电模式M1向通常模式MT的转变(复原),在对应的条件J1’成立的情况下被进行。
条件J1’被设为在需要由第2处理器部22执行处理、或需要对于第2存储器14读写数据的情况下成立的条件。
例如,条件J1’中所包含的条件之一在于,通过经由第2通信接口132且遵循以太网的通信来接收第2处理器部22的处理对象的数据。
第1节电模式M1下的向记录介质印刷时的印刷装置2的动作
其次,关于在第1节电模式M1的情况下,在主机3的控制(指示)下,执行印刷时的印刷装置2的动作,说明如下两种情况:1.主机3与第1通信接口131连接并遵循对应通信标准来通信的情况;和2.主机3与第2通信接口132连接并遵循以太网来通信的情况。
1.遵循对应通信标准而与主机3进行通信的情况
第1节电模式M1的印刷装置2在遵循对应通信标准进行通信的主机3的控制下执行印刷时,执行在图4(B)的流程图中所说明的处理。
如上所述,在第1节电模式M1下,第1处理器部21以通常时钟来执行动作,此外第1存储器32为激活模式,第1处理器部21可执行的处理不受限制。因而,第1处理器部21执行与通常模式MT时相同的处理。
2.遵循以太网而与主机3进行通信的情况
图7是表示第1节电模式M1的印刷装置2在遵循以太网进行通信的主机3的控制下执行印刷时的、主机3以及印刷装置2的动作的流程图。图7(A)表示主机3的动作,图7(B)表示印刷装置2的第1处理器部21的动作,图7(C)表示印刷装置2的第2处理器部22的动作。
如图7(A)所示,主机3的应用执行部3a以及打印机驱动执行部3b利用上述的方法来生成印刷控制数据(步骤SF1),并发送至印刷装置2(步骤SF2)。
如图7(B)所示,第1处理器部21通过实时OS关联程序RPG中所包含的节电时通信控制程序的功能来对第2通信控制部232进行控制,经由第2通信接口132来接收主机3所发送的印刷控制数据(步骤SG1)。所接收的印刷控制数据被保存在形成于第1存储器32的接收缓冲区中。
接下来,第1处理器部21对保存在接收缓冲区中的印刷控制数据进行分析,判别印刷控制数据是否为通过节电时通信控制程序的功能可处理的数据(步骤SG2)。
在步骤SG2中,第1处理器部21根据数据(在本例中为印刷控制数据)的标头的信息等来执行上述的判别。
保存在接收缓冲区中的数据是通过节电时通信控制程序的功能可处理的数据的情况下(步骤SG2:是),第1处理器部21读出数据(步骤SG3),并执行(步骤SG4)。在本例中,由于保存在接收缓冲区中的数据是印刷控制数据,是通过节电时通信控制程序的功能无法处理的数据,因此第1处理器部21不执行步骤SG3以及步骤SG4的处理。
保存在接收缓冲区中的数据不是通过节电时通信控制程序的功能可处理的数据的情况下(步骤SG2:否),第1处理器部21执行以下的处 理。即,第1处理器部21进行处理器间通信,针对第2处理器部22输出通知向通常模式MT的转变的中断信号(步骤SG5)。
如图7(C)所示,第2处理器部22根据中断信号的输入而使动作模式从第1节电模式M1向通常模式MT转变(步骤SH1)。
伴随着从第1节电模式M1向通常模式的转变,第2处理器部的动作频率成为通常时钟,第2存储器14以刷新执行模式来执行动作,第2处理器部22能够不受限制地执行处理。
如图7(B)所示,第1处理器部21在输出中断信号之后,针对第2处理器部22输出通知第2处理器部22的处理对象的数据已保存在接收缓冲区中的意思的信号(步骤SG6)。
如图7(C)所示,第2处理器部22基于第1处理器部21所输出的信号的输入,从接收缓冲区之中读出数据(在本例中为印刷控制数据)(步骤SH2)。
接下来,第2处理器部22执行基于所读出的数据的处理(步骤SH3)。在步骤SH3中,第2处理器部22在所读出的数据为印刷控制数据的情况下,进行处理器间通信,将所读出的印刷控制数据输出至第1处理器部21。
如图7(B)所示,第1处理器部21获取在步骤SH3中第2处理器部22所输出的数据(在本例中为印刷控制数据),并执行基于数据的处理(步骤SG7)。在本例中,在步骤SG7中,第1处理器部21基于印刷控制数据来对印刷部11进行控制,执行向记录介质的印刷。
第2节电模式(第3动作模式)M2
其次,说明第2节电模式M2。
图8是表示用于说明第2节电模式M2的印刷装置2的主要部分的图。
如图8所示,在第2节电模式M2下,第1处理器部21的动作频率为几十MHz(低速时钟、第2时钟)。与通常模式MT以及第1节电模式M1相比较,第1处理器部21的动作频率低,与这些动作模式相比较,第1处理器部21可实现节电。例如,其动作频率为通常时钟的1/16的频率的低速时钟。
此外,在第2节电模式M2下,第2处理器部22以与第1节电模式 M1相同的状态来执行动作。即,第2处理器部22的动作频率为几MHz(低速时钟、第2时钟)。此外,第2处理器部22为等待中断状态。例如,其动作频率为通常时钟的1/256的频率的低速时钟。
此外,在第2节电模式M2下,第2存储器14以自刷新模式来执行动作。
此外,在第2节电模式M2下,第1存储器32为低速模式。第1存储器32在为低速模式的情况下,与激活模式相比较,低速地执行动作,另一方面,功率消耗被抑制,可实现节电。
如此,在第2节电模式M2下,由于第1处理器部21的动作频率下降,并且第1存储器32以低速模式来执行动作,因此与第1节电模式M1相比较,能够实现节电。
在第2节电模式M2下第1处理器部21可执行的处理
如上所述,在第2节电模式M2下,第1处理器部21的动作频率低,此外第1存储器32以低速模式来执行动作。鉴于此,在第2节电模式M2下,第1处理器部21可执行的处理受到限制,第1处理器部21向可执行预定的处理(给定的处理)的状态转变。
具体而言,在第2节电模式M2下,第1处理器部21无法执行基于印刷部11的控制的图像向记录介质的印刷。
此外,给定的处理是以低速时钟来执行动作的第1处理器部21可执行的处理,是在转变为第2节电模式M2之后也要求进行处理的处理。例如,给定的处理为输入输出部12的控制等。
此外,在第2节电模式M2下,第1处理器部21基于实时OS关联程序RPG来对第1通信控制部231进行控制,执行从外部设备经由第1通信接口131的数据的接收。
此外,在第2节电模式M2下,第1处理器部21基于实时OS关联程序RPG中所包含的节电时通信控制程序来对第2通信控制部232进行控制,执行从外部设备经由第2通信接口132的数据的接收。
在第2节电模式M2下第2处理器部22可执行的处理
如上所述,在第2节电模式M2下,第2处理器部22向等待中断状态转变。因而,直至有中断信号的输入为止,第2处理器部22不执行处 理。
关于从第1节电模式M1向第2节电模式M2的转变、以及从第2节电模式M2向第1节电模式M1的转变
从第1节电模式M1向第2节电模式M2的转变,在对应的条件J2成立的情况下被进行。
条件J2被设为在容许第1处理器部21向可执行预定的处理(给定的处理)的状态转变的状态的情况下成立的条件。
例如,条件J2中所包含的条件之一在于,第1处理器部21在给定的期间内未执行特定的处理。
另一方面,从第2节电模式M2向第1节电模式M1的转变,在对应的条件J2’成立的情况下被进行。
条件J2’被设为在产生了应使第1处理器部21以通常时钟执行动作来执行的处理的情况下成立的条件。
例如,条件J2’中所包含的条件之一在于,产生了第1处理器部21执行特定的处理的需要。
第2节电模式M2下的向记录介质印刷时的印刷装置2的动作
其次,关于在第2节电模式M2的情况下,在主机3的控制下,执行印刷时的印刷装置2的动作,说明如下两种情况:1.主机3与第1通信接口131连接并遵循对应通信标准来通信的情况;和2.主机3与第2通信接口132连接并遵循以太网来通信的情况。
1.遵循对应通信标准而与主机3进行通信的情况
图9是表示第2节电模式M2的印刷装置2在遵循对应通信标准进行通信的主机3的控制下执行印刷时的、主机3以及印刷装置2的动作的流程图。图9(A)表示主机3的动作,图9(B)表示印刷装置2的第1处理器部21的动作。
如图9(A)所示,主机3的应用执行部3a以及打印机驱动执行部3b利用上述的方法来生成印刷控制数据(步骤SI1),并发送至印刷装置2(步骤SI2)。
如图9(B)所示,印刷装置2的第1处理器部21对第1通信控制部231进行控制,遵循对应通信标准来接收主机3所发送的印刷控制数据(步 骤SJ1)。所接收的印刷控制数据被保存在形成于第1存储器32的接收缓冲区中。
接下来,第1处理器部21判别数据(在本例中为印刷控制数据)是否为维持第2节电模式M2不变地可处理的数据(步骤SJ2)。在此,在第1处理器部21以低速时钟来执行动作、第1存储器32以低速模式来执行动作的状态下第1处理器部21可处理的特定的数据被预定为维持第2节电模式M2不变地可处理的数据。在步骤SJ2中,第1处理器部21根据数据的标头的信息等来执行上述的判别。本例的印刷控制数据不是第2节电模式M2的第1处理器部21可执行的特定的数据。
在是维持第2节电模式M2不变地可处理的数据的情况下(步骤SJ2:是),第1处理器部21读出数据(步骤SJ3),并执行(步骤SJ4)。
在不是维持第2节电模式M2不变地可处理的数据的情况下(步骤SJ2:否),第1处理器部21从第2节电模式M2向第1节电模式M1转变(步骤SJ5)。
接下来,第1处理器部21读出数据(步骤SJ6),并执行(步骤SJ7)。在本例中,在步骤SJ6中第1处理器部21读出印刷控制数据,在步骤SJ7中第1处理器部21执行所读出的印刷控制数据,并由印刷部11来印刷。
2.遵循以太网而与主机3进行通信的情况
图10是表示第2节电模式M2的印刷装置2在遵循以太网进行通信的主机3的控制下执行印刷时的、主机3以及印刷装置2的动作的流程图。图10(A)表示主机3的动作,图10(B)表示印刷装置2的第1处理器部21的动作,图10(C)表示印刷装置2的第2处理器部22的动作。
如图10(A)所示,主机3的应用执行部3a以及打印机驱动执行部3b利用上述的方法来生成印刷控制数据(步骤SL1),并发送至印刷装置2(步骤SL2)。
如图10(B)所示,印刷装置2的第1处理器部21对第2通信控制部232进行控制,来接收主机3所发送的印刷控制数据(步骤SM1)。所接收的印刷控制数据被保存在形成于第1存储器32的接收缓冲区中。
接下来,第1处理器部21对保存在接收缓冲区中的数据进行分析,判别数据(在本例中为印刷控制数据)是否为维持第2节电模式M2不变 地可处理的数据(步骤SM2)。
第1处理器部21在数据是第2节电模式M2下可执行的数据的情况下(步骤SM2:是),读出数据(步骤SM3),并执行(步骤SM4)。
第1处理器部21在数据不是维持第2节电模式M2不变地可处理的数据的情况下(步骤SM2:否),从第2节电模式M2向第1节电模式M1转变(步骤SM5)。
接下来,第1处理器部21针对第2处理器部22输出指示从第2节电模式M2向通常模式MT转变的中断信号(步骤SM6)。
如图10(C)所示,根据在步骤SM6中第1处理器部21所输出的中断信号的输入,第2处理器部22从第2节电模式M2向通常模式MT转变(步骤SN1)。
如图10(B)所示,在输出了中断信号之后,第1处理器部21针对第2处理器部22输出通知第2处理器部22的处理对象的数据已保存在接收缓冲区中的意思的信号(步骤SM7)。
如图10(C)所示,第2处理器部22基于第1处理器部21所输出的信号的输入,从接收缓冲区之中读出数据(在本例中为印刷控制数据)(步骤SN2)。
接下来,第2处理器部22执行基于所读出的数据的处理(步骤SN3)。在步骤SN3中,第2处理器部22在所读出的数据为印刷控制数据的情况下,进行处理器间通信,并将所读出的印刷控制数据输出至第1处理器部21。
如图10(B)所示,第1处理器部21获取在步骤SN3中第2处理器部22所输出的数据,并执行基于数据的处理(步骤SM8)。在本例中,在步骤SM8中,第1处理器部21基于印刷控制数据来对印刷部11进行控制,并执行向记录介质的印刷。
第3节电模式(第4动作模式)M3
其次,说明第3节电模式M3。
图11是表示用于说明第3节电模式M3的印刷装置2的主要部分的图。
如图11所示,在第3节电模式M3下,第1处理器部21的动作频率 为几十MHz(低速时钟、第2时钟)。此外,第1处理器部21向等待中断状态转变。例如,其动作频率为通常时钟的1/16的频率的低速时钟,此外通常时钟相对于该低速时钟为16倍的高速时钟。
此外,在第3节电模式M3下,第2处理器部22以与第1节电模式M1以及第2节电模式M2相同的状态来执行动作。即,第2处理器部22的动作频率为几MHz(低速时钟、第2时钟)。此外,第2处理器部22为等待中断状态。例如,其动作频率为通常时钟的1/256的频率的低速时钟。
此外,在第3节电模式M3下,第2存储器14以自刷新模式来执行动作。
此外,在第3节电模式M3下,第1存储器32为低速模式。
如此,在第3节电模式M3下,由于第1处理器部21向等待中断状态转变,因此与第2节电模式M2相比较,能够实现节电。
在第3节电模式M3下第1处理器部21可执行的处理
如上所述,在第3节电模式M3下,第1处理器部21向等待中断状态转变。因而,直至有中断信号的输入为止,第1处理器部21不执行处理。
在第3节电模式M3下第2处理器部22可执行的处理
如上所述,在第3节电模式M3下,第2处理器部22向等待中断状态转变。因而,直至有中断信号的输入为止,第2处理器部22不执行处理。
关于从第2节电模式M2向第3节电模式M3的转变、以及从第3节电模式M3向第2节电模式M2的转变
从第2节电模式M2向第3节电模式M3的转变,在对应的条件J3成立的情况下被进行。
条件J3被设为在容许第1处理器部21向等待中断状态转变的情况下成立的条件。
例如,条件J3中所包含的条件之一在于,第1处理器部21在给定的期间内未执行特定的处理。
另一方面,从第3节电模式M3向第2节电模式M2的转变,在对应 的条件J3’成立的情况下被进行。
条件J3’被设为在成为应解除第1处理器部21的等待中断状态的状态的情况下成立的条件。
例如,条件J3’中所包含的条件之一在于,第1处理器部21产生了中断处理(有中断信号的输入)。
第3节电模式M3下的向记录介质印刷时的印刷装置2的动作
其次,关于在第3节电模式M3的情况下,在主机3的控制下,执行印刷时的印刷装置2的动作,说明如下两种情况:1.主机3与第1通信接口131连接并遵循对应通信标准来通信的情况;和2.主机3与第2通信接口132连接并遵循以太网来通信的情况。
1.遵循对应通信标准而与主机3进行通信的情况
在主机3遵循对应通信标准而经由第1通信接口131发送了印刷控制数据的情况下,第1通信控制部231将表示该意思的中断信号输出至第1处理器部21以及第2处理器部22。
第1处理器部21以及第2处理器部22分别基于中断信号的输入,从第3节电模式M3向第2节电模式M2转变。在向第2节电模式M2转变之后,第1处理器部21执行图9(B)的流程图所示的处理。
通过进行以上的处理,从而根据数据的内容,第1处理器部21以及第2处理器部22的动作模式发生转变,数据被处理。在数据为印刷控制数据的情况下,执行基于印刷控制数据的印刷。
2.遵循以太网而与主机3进行通信的情况
在主机3遵循以太网而经由第1通信接口131发送了印刷控制数据的情况下,第1通信控制部231将表示该意思的中断信号输出至第1处理器部21以及第2处理器部22。
第1处理器部21以及第2处理器部22分别基于中断信号的输入,从第3节电模式M3向第2节电模式M2转变。在向第2节电模式M2转变之后,第1处理器部21执行图10(B)的流程图所示的处理,第2处理器部22执行图10(C)的流程图所示的处理。
通过进行以上的处理,从而根据数据的内容,第1处理器部21以及 第2处理器部22的动作模式发生转变,数据被处理。在数据为印刷控制数据的情况下,执行基于印刷控制数据的印刷。
其次,关于动作模式发生转变的情况下的印刷装置2的动作,以从通常模式MT向第1节电模式M1转变的情况为例来进行说明。
图12是表示印刷装置2的动作的流程图。
在图12所示的流程图的开始时刻,印刷装置2的动作模式为通常模式MT。
如图12所示,在以通常模式MT来执行动作的过程中,处理器部PB监视使动作模式向第1节电模式M1转变的条件是否已成立(步骤SO1)。步骤SO1的监视例如按如下方式来进行。例如,条件被划分为:第1处理器部21可监视其成立的一个或多个条件X;和第2处理器部22可监视其成立的一个或多个条件Y。并且,在步骤SO1中,第1处理器部21监视条件X是否已成立。另一方面,在步骤SO1中,第2处理器部22监视条件Y是否已成立,在检测到条件Y已成立的情况下,将该意思通知给第1处理器部21。第1处理器部21在检测到条件X已成立,进而从第2处理器部22有条件Y已成立的意思的通知的情况下,判别为向第1节电模式M1转变的条件已成立。
另外,检测条件是否已成立的方法并不限于所例示的方法。只要是至少任意一方的处理器部PB能检测条件已成立的方法,则可以是任何方法。
在条件已成立的情况下(步骤SO1:是),处理器部PB使动作模式从通常模式MT向第1节电模式M1转变(步骤SO2)。
如上所述,动作模式向第1节电模式M1转变,从而第2存储器14以自刷新模式来执行动作,此外第2处理器部22向等待中断状态转变,可实现节电。
如以上说明的那样,本实施方式所涉及的印刷装置2(信息处理装置)具备:第1处理器部21(第1处理器),其执行在第1存储器32中被展开的程序;和第2处理器部22(第2处理器),其执行在第2存储器14中被展开的程序。印刷装置2作为动作模式而具有:第1处理器部21以及第2处理器部22以通常时钟来执行动作的通常模式MT;和将第2处理器部22的处理的一部分设为第1处理器部21能执行的状态之后,第1 处理器部21以通常时钟来执行动作,第2处理器部22以动作频率比通常时钟低的低速时钟来执行动作的第1节电模式M1。
根据该构成,在第1节电模式M1时,将第2处理器部22的处理的一部分设为第1处理器部21能执行的状态之后,第1处理器部21以通常时钟来执行动作,第2处理器部22以动作频率比通常时钟低的低速时钟来执行动作。因而,在维持了可执行第2处理器部22的处理之中的必要处理的状态的基础上,降低第2处理器部22的时钟的动作频率,从而能够实现节电。即,根据上述构成,能够使用具有多个处理器的构成,实现有效率的节电。
此外,在本实施方式中,第2存储器14是在通常动作时需要刷新动作的存储器。在第1节电模式M1时,第2存储器14以自刷新模式来执行动作。
根据该构成,在第1节电模式M1时,使第2存储器14以自刷新模式来执行动作,从而能够实现更有效率的节电。
此外,在本实施方式中,在第1节电模式M1时,第2处理器部22向等待中断状态转变。
根据该构成,在第1节电模式M1时,使第2处理器部22向等待中断状态转变,从而能够实现更有效率的节电。
此外,本实施方式所涉及的印刷装置2作为动作模式而具有:第1处理器部21以及第2处理器部22以低速时钟来执行动作的第2节电模式M2。
根据该构成,在成为可以使第1处理器部21以及第2处理器部22以低速时钟来执行动作的状态的情况下,使动作模式向第2节电模式M2转变,从而能够实现更有效率的节电。
此外,本实施方式所涉及的印刷装置2作为动作模式而具有:第1处理器部21以低速时钟来执行动作并向等待中断状态转变,第2处理器部22以低速时钟来执行动作的第3节电模式M3。
根据该构成,在成为可以使第1处理器部21以低速时钟来执行动作并向等待中断状态转变,并使第2处理器部22以低速时钟来执行动作的状态的情况下,使动作模式向第3节电模式M3转变,从而能够实现更有 效率的节电。
此外,第1处理器部21执行在第1存储器32中被展开的程序来进行与本装置的控制相关的处理,第2处理器部22执行在第2存储器14中被展开的程序来进行与外部设备(包含主机3)的通信所相关的处理。在第1节电模式M1下,第1处理器部21进行与主机3的通信所相关的处理的一部分。
根据该构成,在第1节电模式M1时在维持了可以执行与印刷装置2的控制相关的处理、以及与外部设备的通信所相关的处理的一部分的状态的基础上,降低第2处理器部22的时钟的动作频率,从而能够实现节电。
另外,上述的实施方式终究表示本发明的一个形态,在本发明的范围内可以任意地变形以及应用。
例如,在上述的实施方式中,将具有印刷功能的装置(印刷装置2)作为本发明所适用的信息处理装置的一例来说明了本发明,但本发明可适用的信息处理装置并不限于具有印刷功能的装置。即,可以将本发明适用于具有多个处理器的集成电路、以及具有该集成电路的装置。
Claims (17)
1.一种信息处理装置,其特征在于,具备:
通信接口,其具备第1通信接口和第2通信接口;
第1处理器,其执行在第1存储器中被展开的程序,来进行与本装置的控制相关的处理;和
第2处理器,其执行在第2存储器中被展开的程序,来进行经由所述第2通信接口与外部设备进行通信的处理,
作为动作模式而具有:
所述第1处理器以及所述第2处理器以第1时钟来执行动作的第1动作模式;和
将所述第2处理器的功能的一部分设为所述第1处理器能执行的状态,所述第1处理器以所述第1时钟来执行动作,所述第2处理器以动作频率比所述第1时钟低的第2时钟来执行动作的第2动作模式,
在所述第2动作模式下,由所述第1处理器执行所述第2处理器的功能之中的经由所述第2通信接口与所述外部设备进行通信的功能的一部分。
2.根据权利要求1所述的信息处理装置,其特征在于,
所述第2存储器,
在所述第1动作模式时,执行刷新动作,
在所述第2动作模式时,以自刷新模式来执行动作。
3.根据权利要求1所述的信息处理装置,其特征在于,
所述第2处理器在所述第2动作模式时向等待中断状态转变。
4.根据权利要求1所述的信息处理装置,其特征在于,
作为动作模式而具有:所述第1处理器以及所述第2处理器以所述第2时钟来执行动作的第3动作模式。
5.根据权利要求1所述的信息处理装置,其特征在于,
作为动作模式而具有:所述第1处理器是以所述第2时钟来执行动作的等待中断状态,且所述第2处理器以所述第2时钟来执行动作的第4动作模式。
6.一种印刷装置,其特征在于,具备:
印刷部,其进行印刷;
通信接口,其具备第1通信接口和第2通信接口;
控制部,其具有执行所述印刷部的控制所涉及的程序的第1处理器、执行所述第2通信接口的控制所涉及的程序的第2处理器、和展开所述印刷部的控制所涉及的程序的第1存储器;和
第2存储器,其展开所述第2通信接口的控制所涉及的程序,
所述控制部具有:
所述第1处理器以及所述第2处理器以第1时钟来执行动作的第1动作模式;和
将所述第2处理器的功能的一部分设为所述第1处理器能执行的状态,所述第1处理器以所述第1时钟来执行动作,所述第2处理器以动作频率比所述第1时钟低的第2时钟来执行动作的第2动作模式,
在所述第2动作模式下,由所述第1处理器执行所述第2处理器的功能之中的经由所述第2通信接口与外部设备进行通信的功能的一部分。
7.根据权利要求6所述的印刷装置,其特征在于,
所述第2存储器,
在所述第1动作模式时,执行刷新动作,
在所述第2动作模式时,以自刷新模式来执行动作。
8.根据权利要求6所述的印刷装置,其特征在于,
所述第2处理器在所述第2动作模式时向等待中断状态转变。
9.根据权利要求6所述的印刷装置,其特征在于,
所述控制部具有:所述第1处理器以及所述第2处理器以所述第2时钟来执行动作的第3动作模式。
10.根据权利要求6至9中任一项所述的印刷装置,其特征在于,
所述控制部具有:所述第1处理器是以所述第2时钟来执行动作的等待中断状态,且所述第2处理器以所述第2时钟来执行动作的第4动作模式。
11.根据权利要求6所述的印刷装置,其特征在于,
在所述第2动作模式下,
在所述第2通信接口所接收的数据包含印刷控制数据的情况下,
所述第2处理器根据所述第1处理器的通知而转变为所述第1动作模式来进行所述印刷控制数据的接收所涉及的处理,
所述第1处理器基于所述第2处理器进行了接收所涉及的处理后的所述印刷控制数据,使所述印刷部执行印刷。
12.根据权利要求9所述的印刷装置,其特征在于,
在所述第3动作模式下,
在所述第2通信接口所接收的数据包含印刷控制数据的情况下,
所述第1处理器转变为所述第2动作模式并向所述第2处理器通知,所述第2处理器根据所述第1处理器的通知而转变为所述第1动作模式,进行所述印刷控制数据的接收所涉及的处理,
所述第1处理器基于所述第2处理器进行了接收所涉及的处理后的所述印刷控制数据,使所述印刷部执行印刷。
13.一种信息处理装置的控制方法,其特征在于,该信息处理装置具备:通信接口,其具备第1通信接口和第2通信接口;第1处理器,其执行在第1存储器中被展开的程序,来进行与本装置的控制相关的处理;和第2处理器,其执行在第2存储器中被展开的程序,来进行经由所述第2通信接口与外部设备进行通信的处理,
所述信息处理装置的控制方法在给定的条件成立了的情况下从第1动作模式向第2动作模式转变,
在所述第1动作模式下,所述第1处理器以及所述第2处理器以第1时钟来执行动作,
在所述第2动作模式下,将所述第2处理器的功能的一部分设为所述第1处理器能执行的状态,所述第1处理器以所述第1时钟来执行动作,所述第2处理器以动作频率比所述第1时钟低的第2时钟来执行动作,
在所述第2动作模式下,由所述第1处理器执行所述第2处理器的功能之中的经由所述第2通信接口与所述外部设备进行通信的功能的一部分。
14.根据权利要求13所述的信息处理装置的控制方法,其特征在于,
所述第2存储器,
在所述第1动作模式时,执行刷新动作,
在所述第2动作模式时,以自刷新模式来执行动作。
15.根据权利要求13所述的信息处理装置的控制方法,其特征在于,
在所述第2动作模式时,所述第2处理器成为等待中断状态。
16.根据权利要求13所述的信息处理装置的控制方法,其特征在于,
在给定的条件成立了的情况下从所述第2动作模式向第3动作模式转变,
在所述第3动作模式下,所述第1处理器以及所述第2处理器以所述第2时钟来执行动作。
17.根据权利要求13所述的信息处理装置的控制方法,其特征在于,
在给定的条件成立了的情况下从所述第2动作模式向第4动作模式转变,
在所述第4动作模式下,所述第1处理器成为以所述第2时钟来执行动作的等待中断状态,所述第2处理器以所述第2时钟来执行动作。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014093689 | 2014-04-30 | ||
JP2014-093689 | 2014-04-30 | ||
JP2015-043536 | 2015-03-05 | ||
JP2015043536A JP6467996B2 (ja) | 2014-04-30 | 2015-03-05 | 印刷装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105045543A CN105045543A (zh) | 2015-11-11 |
CN105045543B true CN105045543B (zh) | 2018-06-15 |
Family
ID=54355204
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510191088.4A Expired - Fee Related CN105045543B (zh) | 2014-04-30 | 2015-04-21 | 信息处理装置、印刷装置以及信息处理装置的控制方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9643440B2 (zh) |
JP (1) | JP6467996B2 (zh) |
CN (1) | CN105045543B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102659701B1 (ko) * | 2018-06-04 | 2024-04-22 | 에스케이하이닉스 주식회사 | 반도체 장치 |
JP2020044742A (ja) * | 2018-09-19 | 2020-03-26 | 富士ゼロックス株式会社 | 情報処理装置およびプログラム |
JP7140627B2 (ja) * | 2018-10-12 | 2022-09-21 | 住友重機械工業株式会社 | 情報処理装置、印刷システム及び情報処理方法 |
JP7139211B2 (ja) * | 2018-10-12 | 2022-09-20 | 住友重機械工業株式会社 | 情報処理装置、印刷システム及び情報処理方法 |
JP7374588B2 (ja) * | 2019-02-06 | 2023-11-07 | キヤノン株式会社 | Pciデバイスに接続される省電力状態に移行可能なデバイスを備える電子機器およびその制御方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1808340A (zh) * | 2004-12-29 | 2006-07-26 | 英特尔公司 | 维持监听吞吐量时为处理器提供低功率模式的方法和装置 |
US7800621B2 (en) * | 2005-05-16 | 2010-09-21 | Ati Technologies Inc. | Apparatus and methods for control of a memory controller |
CN102152668A (zh) * | 2009-11-26 | 2011-08-17 | 佳能株式会社 | 打印装置及其处理方法 |
CN102196125A (zh) * | 2010-03-05 | 2011-09-21 | 株式会社东芝 | 图像形成装置与印刷方法 |
CN101689106B (zh) * | 2007-06-12 | 2013-10-09 | 松下电器产业株式会社 | 多处理器控制装置、多处理器控制方法以及多处理器控制电路 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007047966A (ja) | 2005-08-09 | 2007-02-22 | Canon Inc | 省電力制御システム |
JP4804215B2 (ja) | 2006-04-25 | 2011-11-02 | キヤノン株式会社 | 画像形成装置及びその制御方法 |
JP4678881B2 (ja) * | 2007-12-21 | 2011-04-27 | キヤノン株式会社 | 情報処理方法、情報処理システム、プログラム及び記憶媒体 |
JP2010005911A (ja) | 2008-06-26 | 2010-01-14 | Canon Inc | プリンタ |
JP5636653B2 (ja) * | 2009-08-25 | 2014-12-10 | 株式会社リコー | 半導体集積回路及び省電力制御方法 |
JP5380373B2 (ja) | 2010-06-08 | 2014-01-08 | 京セラドキュメントソリューションズ株式会社 | 画像形成システム、画像形成装置、および省電力印刷方法 |
JP5741022B2 (ja) * | 2011-01-31 | 2015-07-01 | ブラザー工業株式会社 | 通信装置 |
-
2015
- 2015-03-05 JP JP2015043536A patent/JP6467996B2/ja not_active Expired - Fee Related
- 2015-04-16 US US14/688,237 patent/US9643440B2/en active Active
- 2015-04-21 CN CN201510191088.4A patent/CN105045543B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1808340A (zh) * | 2004-12-29 | 2006-07-26 | 英特尔公司 | 维持监听吞吐量时为处理器提供低功率模式的方法和装置 |
US7800621B2 (en) * | 2005-05-16 | 2010-09-21 | Ati Technologies Inc. | Apparatus and methods for control of a memory controller |
CN101689106B (zh) * | 2007-06-12 | 2013-10-09 | 松下电器产业株式会社 | 多处理器控制装置、多处理器控制方法以及多处理器控制电路 |
CN102152668A (zh) * | 2009-11-26 | 2011-08-17 | 佳能株式会社 | 打印装置及其处理方法 |
CN102196125A (zh) * | 2010-03-05 | 2011-09-21 | 株式会社东芝 | 图像形成装置与印刷方法 |
Also Published As
Publication number | Publication date |
---|---|
CN105045543A (zh) | 2015-11-11 |
JP6467996B2 (ja) | 2019-02-13 |
US20150316953A1 (en) | 2015-11-05 |
US9643440B2 (en) | 2017-05-09 |
JP2015222560A (ja) | 2015-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105045543B (zh) | 信息处理装置、印刷装置以及信息处理装置的控制方法 | |
CN109891399A (zh) | 在相同的物理串行总线集线器上产生多个虚拟串行总线集线器实例的装置和方法 | |
DE102019009207B3 (de) | Vorrichtungen, verfahren und nichttransitorisches computerlesbares speichermedien für dvsec für eine effiziente peripheriegeräteverwaltung | |
TW527537B (en) | Conversion device of SDR and DDR, and interface card, motherboard and memory module interface using the same | |
CN108650136A (zh) | 一种实现Powerlink工业实时以太网通讯的主/从站卡的设计方法 | |
CN104407997A (zh) | 带有指令动态调度功能的与非型闪存单通道同步控制器 | |
TW505860B (en) | Portable computer system and control method thereof | |
TW201828596A (zh) | 半導體裝置 | |
CN106815155A (zh) | 经由不同的时钟来访问数据 | |
WO2020087276A1 (zh) | 大数据运算加速系统和芯片 | |
Yamamoto et al. | A 1.3-Mbit annealing system composed of fully-synchronized 9-board x 9-chip x 16-kbit annealing processor chips for large-scale combinatorial optimization problems | |
JPH09237251A (ja) | 同期転送データの処理方法、scsi同期転送データの処理方法、同期転送データ処理装置及びscsiプロトコルコントローラ | |
CN103425621B (zh) | 提供对共享存储器的存取的片上系统及其操作方法和系统 | |
CN102955676B (zh) | 成像装置、微控制器以及用于控制成像装置和微控制器的方法 | |
CN103605628A (zh) | 基于pci-e主从设备之间的命令交互方法及系统 | |
DE102022129397A1 (de) | Beschleuniger-fabric für diskrete grafik | |
WO2018068510A1 (zh) | 一种信号生成方法、装置及存储介质 | |
US20170212549A1 (en) | Semiconductor device | |
JP2008217948A (ja) | Sdram制御回路及び情報処理装置 | |
KR100797468B1 (ko) | 시스템 버스와 아이피간 인터페이싱 장치와 방법 및 컴퓨터프로그램을 저장하는 컴퓨터로 읽을 수 있는 기록 매체 | |
JP2002215333A (ja) | データ転送システム及びそれを備えるコンピュータ | |
JP2014058104A (ja) | 画像形成装置 | |
JP2006277619A (ja) | メモリ制御システム及び画像形成装置 | |
CN109478087A (zh) | 用于为共享功率供给的系统维持节点功率预算的方法和装置 | |
JP2015148978A (ja) | 情報処理装置、情報処理装置の制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20180615 Termination date: 20210421 |
|
CF01 | Termination of patent right due to non-payment of annual fee |