CN104900660B - 实现光子器件和硅基器件的系统一体化集成的键合方法 - Google Patents
实现光子器件和硅基器件的系统一体化集成的键合方法 Download PDFInfo
- Publication number
- CN104900660B CN104900660B CN201510309008.0A CN201510309008A CN104900660B CN 104900660 B CN104900660 B CN 104900660B CN 201510309008 A CN201510309008 A CN 201510309008A CN 104900660 B CN104900660 B CN 104900660B
- Authority
- CN
- China
- Prior art keywords
- photonic device
- wafer
- bonding
- silicon
- pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Light Receiving Elements (AREA)
- Solid State Image Pick-Up Elements (AREA)
Abstract
本发明提供了一种实现光子器件和硅基器件的系统一体化集成的键合方法,包括:在晶圆内形成硅基器件和光电二极管,并且在硅晶圆表面上形成用于键合的铝金属键合图案;在光子器件晶圆中形成光子器件,在光子器件晶圆的第一侧表面上形成用于键合的锗金属键合图案,在光子器件晶圆的第二侧表面上形成封装层;使得晶圆的铝金属键合图案和光子器件晶圆的锗金属键合图案接触并执行键合处理,从而形成铝锗共晶键合;对晶圆的与形成铝金属键合图案的一侧相对的一侧进行减薄,以露出光电二极管,而且对光子器件晶圆的第二侧表面上的封装层进行图案化,以露出光子器件;将减薄和图案化之后将晶圆和光子器件晶圆的组合布置在第一基板和第二基板之间。
Description
技术领域
本发明涉及半导体制造领域,更具体地说,本发明涉及一种实现光子器件和硅基器件的系统一体化集成的键合方法。
背景技术
目前光子器件都用III-V族或II-IV族材料制造,未能在硅基片上同时形成光子器件和硅器件一体化系统。业界的集成方法多是通过封装是在PCB集成方案,把光子器件、光电二极管、调制器等器件封装集成。
图1示意性地示出了根据现有技术的光–电–光(OEO)集成系统的简化框图。其中数字电子系统100两侧分别连接有前端光系统200和后端光系统300,光从前端光系统200进入经过数字电子系统100的处理,并最后从后端光系统300输出。
由于前述光子器件一体化集成时的出现的困难,所以本领域的技术人员致力于开发一种能够更加简单有效地实现光子器件和硅基器件的系统一体化集成的键合方法。
发明内容
本发明所要解决的技术问题是针对现有技术中存在上述缺陷,提供一种能够更加简单有效地实现光子器件和硅基器件的系统一体化集成的键合方法。
为了实现上述技术目的,根据本发明,提供了一种实现光子器件和硅基器件的系统一体化集成的键合方法,包括:在硅晶圆内形成硅基器件和光电二极管,并且在硅晶圆表面上形成用于键合的铝金属键合图案;在光子器件晶圆中形成光子器件,在光子器件晶圆的第一侧表面上形成用于键合的锗金属键合图案,在光子器件晶圆的第二侧表面上形成封装层;使得硅晶圆的铝金属键合图案和光子器件晶圆的锗金属键合图案接触并执行键合处理,从而形成铝锗共晶键合;对硅晶圆的与形成铝金属键合图案的一侧相对的一侧进行减薄,以露出光电二极管,而且对光子器件晶圆的第二侧表面上的封装层进行图案化,以露出光子器件;将减薄和图案化之后的硅晶圆和光子器件晶圆的组合布置在第一基板和第二基板之间,其中第一基板上具有与光电二极管相对应的用于输入光的开口,而且第二基板上具有与光子器件相对应的用于输出光的开口。
优选地,锗金属键合图案中的至少一部分通过通孔连接至光子器件,锗金属键合图案中的至少另一部分通过通孔连接至封装层。
优选地,锗金属键合图案中的所述至少一部分与锗金属键合图案中的所述至少另一部分不重复。
优选地,所述光子器件是激光二极管。
优选地,所述硅基器件是调制器。
优选地,通过研磨对硅晶圆的与形成铝金属键合图案的一侧相对的一侧进行减薄。
优选地,通过刻蚀对光子器件晶圆的第二侧表面上的封装层进行图案化。
优选地,所述晶圆是硅晶圆。
本发明通过把光子器件片和硅器件基片通过共晶键合以及硅通孔工艺的方式实现光子器件和硅器件一体化集成,由此本发明有效的形成单芯片封装、降低器件尺寸及提高集成度。
附图说明
结合附图,并通过参考下面的详细描述,将会更容易地对本发明有更完整的理解并且更容易地理解其伴随的优点和特征,其中:
图1示意性地示出了根据现有技术的光–电–光集成系统的简化框图。
图2至图5示意性地示出了根据本发明优选实施例的实现光子器件和硅基器件的系统一体化集成的键合方法的各个步骤。
需要说明的是,附图用于说明本发明,而非限制本发明。注意,表示结构的附图可能并非按比例绘制。并且,附图中,相同或者类似的元件标有相同或者类似的标号。
具体实施方式
为了使本发明的内容更加清楚和易懂,下面结合具体实施例和附图对本发明的内容进行详细描述。
图2至图5示意性地示出了根据本发明优选实施例的实现光子器件和硅基器件的系统一体化集成的键合方法的各个步骤。
如图2至图5所示,根据本发明优选实施例的实现光子器件和硅基器件的系统一体化集成的键合方法包括:
在硅晶圆10内形成硅基器件11(例如,调制器)和光电二极管12,并且在硅晶圆10表面上形成用于键合的铝金属键合图案13,如图2所示;优选地,晶圆10是硅晶圆。
在光子器件晶圆中形成光子器件21(例如,激光二极管),在光子器件晶圆的第一侧表面上形成用于键合的锗金属键合图案22,在光子器件晶圆的第二侧表面上形成封装层20,其中锗金属键合图案22中的至少一部分通过通孔23连接至光子器件21,锗金属键合图案22中的至少另一部分通过通孔连接至封装层20,如图2所示;优选地,锗金属键合图案22中的所述至少一部分与锗金属键合图案22中的所述至少另一部分不重复,即没有共同的图案部分。
使得硅晶圆10的铝金属键合图案13和光子器件晶圆的锗金属键合图案22接触并执行键合处理,从而形成铝锗共晶键合,如图3所示;
对硅晶圆10的与形成铝金属键合图案13的一侧相对的一侧进行减薄,以露出光电二极管12,如图4所示;优选地,可以通过研磨对硅晶圆10的与形成铝金属键合图案13的一侧相对的一侧进行减薄;
另一方面,对光子器件晶圆的第二侧表面上的封装层20进行图案化,以露出光子器件21,如图4所示;优选地,可以通过刻蚀对光子器件晶圆的第二侧表面上的封装层20进行图案化。
将减薄和图案化之后的硅晶圆10和光子器件晶圆的组合布置在第一基板31和第二基板32之间,其中第一基板31上具有与光电二极管12相对应的用于输入光的开口,而且第二基板32上具有与光子器件21相对应的用于输出光的开口,如图5所示。
本发明通过把光子器件片和硅器件基片通过共晶键合以及硅通孔工艺的方式实现光子器件和硅器件一体化集成,由此本发明有效的形成单芯片封装、降低器件尺寸及提高集成度。
此外,需要说明的是,除非特别说明或者指出,否则说明书中的术语“第一”、“第二”、“第三”等描述仅仅用于区分说明书中的各个组件、元素、步骤等,而不是用于表示各个组件、元素、步骤之间的逻辑关系或者顺序关系等。
可以理解的是,虽然本发明已以较佳实施例披露如上,然而上述实施例并非用以限定本发明。对于任何熟悉本领域的技术人员而言,在不脱离本发明技术方案范围情况下,都可利用上述揭示的技术内容对本发明技术方案作出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本发明技术方案保护的范围内。
Claims (7)
1.一种实现光子器件和硅基器件的系统一体化集成的键合方法,其特征在于包括:
在硅晶圆内形成硅基器件和光电二极管,并且在硅晶圆表面上形成用于键合的铝金属键合图案;
在光子器件晶圆中形成光子器件,在光子器件晶圆的第一侧表面上形成用于键合的锗金属键合图案,在光子器件晶圆的第二侧表面上形成封装层;
使得硅晶圆的铝金属键合图案和光子器件晶圆的锗金属键合图案接触并执行键合处理,从而形成铝锗共晶键合;
对硅晶圆的与形成铝金属键合图案的一侧相对的一侧进行减薄,以露出光电二极管,而且对光子器件晶圆的第二侧表面上的封装层进行图案化,以露出光子器件;
将减薄和图案化之后的硅晶圆和光子器件晶圆的组合布置在第一基板和第二基板之间,其中第一基板上具有与光电二极管相对应的用于输入光的开口,而且第二基板上具有与光子器件相对应的用于输出光的开口。
2.根据权利要求1所述的键合方法,其特征在于,锗金属键合图案中的至少一部分通过通孔连接至光子器件,锗金属键合图案中的至少另一部分通过通孔连接至封装层。
3.根据权利要求2所述的键合方法,其特征在于,锗金属键合图案中的所述至少一部分与锗金属键合图案中的所述至少另一部分不重复。
4.根据权利要求1至3之一所述的键合方法,其特征在于,所述光子器件是激光二极管。
5.根据权利要求1至3之一所述的键合方法,其特征在于,所述硅基器件是调制器。
6.根据权利要求1至3之一所述的键合方法,其特征在于,通过研磨对硅晶圆的与形成铝金属键合图案的一侧相对的一侧进行减薄。
7.根据权利要求1或2所述的键合方法,其特征在于,通过刻蚀对光子器件晶圆的第二侧表面上的封装层进行图案化。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510309008.0A CN104900660B (zh) | 2015-06-07 | 2015-06-07 | 实现光子器件和硅基器件的系统一体化集成的键合方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510309008.0A CN104900660B (zh) | 2015-06-07 | 2015-06-07 | 实现光子器件和硅基器件的系统一体化集成的键合方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104900660A CN104900660A (zh) | 2015-09-09 |
CN104900660B true CN104900660B (zh) | 2018-02-09 |
Family
ID=54033220
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510309008.0A Active CN104900660B (zh) | 2015-06-07 | 2015-06-07 | 实现光子器件和硅基器件的系统一体化集成的键合方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104900660B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10698156B2 (en) * | 2017-04-27 | 2020-06-30 | The Research Foundation For The State University Of New York | Wafer scale bonded active photonics interposer |
CN109727915B (zh) * | 2017-10-30 | 2020-12-18 | 中芯国际集成电路制造(上海)有限公司 | 一种光子器件及其制造方法 |
CN113514923B (zh) * | 2021-07-01 | 2023-04-25 | 上海曦智科技有限公司 | 封装结构及其封装方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102487046A (zh) * | 2010-12-06 | 2012-06-06 | 中国科学院微电子研究所 | 一种适用于芯片内光互连系统的硅基光电异质集成方法 |
CN103107069A (zh) * | 2013-02-01 | 2013-05-15 | 上海宏力半导体制造有限公司 | 硅片共晶键合方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7734123B2 (en) * | 2008-05-02 | 2010-06-08 | Intel Corporation | Evanescent III-V silicon photonics device with spin coat bonding |
-
2015
- 2015-06-07 CN CN201510309008.0A patent/CN104900660B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102487046A (zh) * | 2010-12-06 | 2012-06-06 | 中国科学院微电子研究所 | 一种适用于芯片内光互连系统的硅基光电异质集成方法 |
CN103107069A (zh) * | 2013-02-01 | 2013-05-15 | 上海宏力半导体制造有限公司 | 硅片共晶键合方法 |
Also Published As
Publication number | Publication date |
---|---|
CN104900660A (zh) | 2015-09-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI660448B (zh) | 微型元件結構 | |
CN107134438B (zh) | 半导体器件和在半导体管芯周围形成绝缘层的方法 | |
US9130137B2 (en) | Light emitting element and light emitting module thereof | |
TWI542037B (zh) | 具有成側向形態或頂向形態裝置定向之疊層無引線載架封裝的光電子裝置 | |
US9293641B2 (en) | Inverted optical device | |
US20150054001A1 (en) | Integrated Camera Module And Method Of Making Same | |
CN105336795B (zh) | 一种基于光栅接口的光子芯片封装结构及其制作方法 | |
CN104900660B (zh) | 实现光子器件和硅基器件的系统一体化集成的键合方法 | |
CN101159279A (zh) | 半导体摄像元件及其制法、半导体摄像元件模块及装置 | |
JP2009117611A (ja) | 半導体パッケージ | |
TW201545297A (zh) | 晶片封裝體 | |
CN102344110A (zh) | 微机电系统器件的方形扁平无引脚封装结构及方法 | |
US20110215353A1 (en) | Light emitting device package and method for fabricating the same | |
CN105321929B (zh) | 一种三维光电集成结构及其制作方法 | |
CN112820725B (zh) | 激光雷达芯片封装结构及封装方法 | |
CN108231792A (zh) | 芯片键合互连结构 | |
US11353668B2 (en) | Packaging with substrate and printed circuit board cutouts | |
CN112578509A (zh) | 半导体器件与系统及其制造方法 | |
CN106876289B (zh) | 一种芯片的封装方法 | |
US20200411739A1 (en) | Micro device and micro device display apparatus | |
TW202105708A (zh) | 半導體結構與微型半導體顯示裝置 | |
US8912024B2 (en) | Front facing piggyback wafer assembly | |
CN113421954B (zh) | 显示装置与其制造方法 | |
CN104766847A (zh) | 导通孔结构、封装结构以及光感测元件封装 | |
TW201421754A (zh) | 光電元件封裝體 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |