CN104503530B - 一种高性能高可靠度的低压cmos基准电压源 - Google Patents
一种高性能高可靠度的低压cmos基准电压源 Download PDFInfo
- Publication number
- CN104503530B CN104503530B CN201510012286.XA CN201510012286A CN104503530B CN 104503530 B CN104503530 B CN 104503530B CN 201510012286 A CN201510012286 A CN 201510012286A CN 104503530 B CN104503530 B CN 104503530B
- Authority
- CN
- China
- Prior art keywords
- circuit
- generating circuit
- voltage
- reference voltage
- bias current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Control Of Electrical Variables (AREA)
Abstract
本发明公开了一种高性能高可靠度的低压CMOS基准电压源,包括:启动电路、自偏置电压产生电路、主偏置电流产生电路与基准电压产生电路;其中,所述启动电路、自偏置电压产生电路、主偏置电流产生电路与基准电压产生电路的直流输入端均与直流电源VDD相连;所述启动电路与自偏置电压产生电路均与主偏置电流产生电路相连;该自偏置电压产生电路利用与主偏置电流产生电路之间的反馈产生稳定的偏置电压传输给主偏置电流产生电路;该主偏置电流产生电路与基准电压产生电路相连,由该基准电压产生电路输出低功耗低温度系数的基准电压Vref。本发明公开的CMOS基准电压源在CMOS工艺上易于实现,具有良好的兼容性,且可在低电压下具有高性能和高可靠度。
Description
技术领域
本发明涉及数模混合集成电路以及射频集成电路技术领域,尤其涉及一种高性能高可靠度的低压CMOS基准电压源。
背景技术
基准电压源广泛应用于模拟、混合信号集成电路与系统级芯片中,用于提供适当的偏置电压或参考电压,其性能好坏直接影响着系统的性能。如运算放大器(Op-Amp)、模数转换器(ADC)、数模转换器(DAC)、低压降线性稳压器(LDO)、压控振荡器(VCO)和锁相环(PLL)及时钟数据恢复(CDR)等电路,都需要输出不随温度、电源电压变化的精确而稳定的基准电压。在集成电路中,有三种常用的基准电压源:掩埋齐纳(Zener)基准电压源、XFET基准电压源和带隙(Bandgap)基准电压源。
随着片上系统(SOC)的快速发展,系统要求模拟集成模块能够兼容标准CMOS工艺;在SOC上,数字集成模块的噪声容易通过电源和地耦合到模拟集成模块,这就要求模拟集成模块具有良好的电源噪声抑制能力。随着IC设计不断向深亚微米工艺发展,要求模拟集成电路的电源电压能够降至1V甚至更低电压,同时移动电子设备的逐渐增多,需要模拟集成模块具有较低的功耗。
尽管掩埋齐纳基准电压源和XFET基准电压源的温度稳定性非常好,但是它们的制造流程都不能兼容标准CMOS工艺,而且掩埋齐纳基准电压源的输出一般大于5V。相比之下,目前最常用的是带隙基准电压源。
图1所示是传统带隙基准电压源,由CMOS运算放大器、二极管和电阻构成,特点是没有使用BJT管,可以兼容CMOS工艺。当二极管的正向偏压远大于热电压时,二极管的I-V关系可以写成:
其中,I是流过二极管上的电流,Is是饱和电流,q是单位电荷,k是玻尔兹曼常数,T是绝对温度,VT=k·T/q表示热电压;Vf是二极管的正向偏压,可以根据式(1)表示成:
传统带隙基准电路里运放的一对输入电压Va和Vb通过反馈控制被认为相等,即Va=Vb。根据式(2),二极管D1的正向偏压Vf1和N个二极管并联组成的D2正向偏压Vf2之间的电压差可以表示成:
其中,I1,I2和分别是流过二极管D1和D2所在支路的电流,Is1,Is2分别是二极管D1和D2的饱和电流。根据式(3),输出基准电压可以表示为:
将式(4)两边分别对温度T求偏导,可得:
在室温下,Vf1≈750mV时, 令 可得:
将式(6)代入式(4)可得:
Vref≈Vf1+17.2VT≈1.25V≡Vref_conv (7)
显然,传统带隙基准电压源的输出电压基本恒定在1.25V左右,使得电源电压Vcc不能低于1.25V,无法满足当前低电压低功耗的设计要求。
图2是现有技术中一种利用电阻分压技术的经典改进型带隙基准电压源。该带隙基准电压可表示为:
如果式(8)中的电阻值R2、R3和二极管参数Vf1、dVf与式(4)中的对应一样,那么该带隙基准电压和传统结构的带隙基准电压之间的关系可表示为:
式(9)表明,该带隙基准电压源可以通过改变电阻比值R4/R2,使得输出基准电压值不再局限在传统的1.25V左右。由于晶体管P1、P2和P3工作在饱和区,P1、P2和P3的漏源电压会随着P1、P2和P3的漏电流减小而变小,所以当输出基准电压低于Vf时,其电源电压VCC理论上可以降到Vf;但实际上其所用工艺中增强型NMOS管的阈值电压(Vthn=+0.7V)超过二极管正向偏压Vf,为此,该带隙基准电压源中运放输入采用了较低阈值电压的本征NMOS晶体管(Vthi=-0.2V),实际可达到的最低电源电压为2.1V,而且该带隙基准电压源的温度系数较高(±59ppm/℃)。
图3是现有技术中一种电源电压1V左右的基于图2所示结构改进的带隙基准电压源采用诸多技术来改善运放较低输入共模电平问题,如源极-衬底正向偏置技术和直流电平转换电流镜像技术,而且采用自偏置技术来偏置运算放大器。该带隙基准电压可表示为:
比较式(9)和式(10),两个带隙基准电压源原理上是一样的,通过电阻分压(R3/R2)技术来降低基准电压的。当电阻R2B1和R2B2(或R2A1和R2A2)上的电压之和等于BJT管Q2上的压降VEB2时,节点N1和N2上的电压等于(R2B2/(R2B1+R2B2))·VEB2,所以图3所示带隙基准电压源的最低工作电源电压为:
当节点N1和N2上的电压(R2B2/(R2B1+R2B2))·VEB2较小时,其最低工作电源电压Vs(min)将变小。因此,在保持和图2所示带隙基准电压源相同总电阻值的前提下,图3所示带隙基准电压源可以在任何CMOS工艺上实现低压带隙基准电压源,且不需要采用低阈值电压器件,而且可以通过同时调整电阻R2A1和R2B1实现调整电阻比例(R2/R1)来获得较低的温度系数(15ppm/℃);但是,图3所示带隙基准电压源的温度系数实际只考虑了单边温度变化的影响(0℃~100℃),而且电源噪声抑制能力较差(在低频10KHz处为-44dB,在高频10MHz处会迅速恶化到-17dB)。
图4是现有技术中一种采用电压自动调节技术抑制电源噪声的高PSRR的CMOS带隙基准电压源,包括电压自动调节电路和基准产生器两部分。该电压自动调节技术的主要组成部分是一个低阻抗接地支路(LIB),包括PMOS管PMS3和NMOS管NMS2、NMS3,通过检测电压VREG的变化并反馈电流进入PMOS管PMS2来减小电压VREG上的波动,LIB的接地阻抗越小,电源噪声的抑制能力越强,该电压自动调节电路的PSRR可表示为:
其中,υdd和υreg分别为电源电压VDD和电压VREG上的波动,gm_PMS3和gm_NMS3分别为PMOS管PMS3和NMOS管NMS2的跨导,gds_PMS3和gds_PMS2分别为PMOS管PMS3和PMS2的漏源跨导。因为饱和区MOS管的gm远大于gds,所以可以通过对PMOS管PMS2和PMS3采用长沟道设计来获得高PSRR。该基准产生器采用的是共源共栅结构,进一步改善整个带隙基准电压源的PSRR(-115dB@DC,-90dB@10MHz),该带隙基准电压表达式为:
其中,M是PMOS管PM3和PM2的宽长比之比,N是BJT管Q2和Q1的发射结面积之比,VBE3是BJT管Q3上的正向偏置电压。通过选择合适的电阻比R4/R3以及M与N的值,该带隙基准电压源可以获得较低的温度系数(11.6ppm/℃,-40/℃~125/℃)。但是其共源共栅结构以及电压自动调节技术,限制了该带隙基准电压源的低压低功耗应用。
发明内容
本发明的目的是提供一种高性能高可靠度的低压CMOS基准电压源,在CMOS工艺上易于实现,具有良好的兼容性,且可在低电压下具有高性能和高可靠度。
本发明的目的是通过以下技术方案实现的:
一种高性能高可靠度的低压CMOS基准电压源,包括:启动电路、自偏置电压产生电路、主偏置电流产生电路与基准电压产生电路;
其中,所述启动电路、自偏置电压产生电路、主偏置电流产生电路与基准电压产生电路的直流输入端均与直流电源VDD相连;所述启动电路与自偏置电压产生电路均与主偏置电流产生电路相连;该自偏置电压产生电路利用与主偏置电流产生电路之间的反馈产生稳定的偏置电压传输给主偏置电流产生电路;该主偏置电流产生电路与基准电压产生电路相连,由该基准电压产生电路输出低功耗低温度系数的基准电压Vref。
进一步的,启动电路的输出端与主偏置电流产生电路的第一输入端相连,且该启动电路的输入端与该主偏置电流产生电路的第一输出端相连;
自偏置电压产生电路的输出端与主偏置电流产生电路的第二输入端相连,且该自偏置电压产生电路的输入端与该主偏置电流产生电路的第一输出端相连;
主偏置电流产生电路的第二与第三输出端分别对应的与基准电压产生电路的第一与第二输入端相连;由该基准电压产生电路的输出端输出基准电压Vref。
进一步的,所述启动电路包括:PMOS管PM1和NMOS管NM1与NM2;其中,PM1的源极作为启动电路的直流输入端连接电源VDD,PM1的漏极分别与NM1的栅极和NM2的漏极相连;NM1的漏极作为启动电路的输出端与主偏置电流产生电路的第一输入端相连;NM2的栅极作为启动电路的输入端与主偏置电流产生电路的第一输出端相连;PM1的栅极、NM1的源极以及NM2的源极分别接地;
自偏置电压产生电路包括:PMOS管PM2和NMOS管NM3;其中,PM2的源极作为自偏置电压产生电路的直流输入端连接直流电源VDD;PM2的栅极和漏极以及NM3的漏极连在一起作为自偏置电压产生电路2的输出端连接到主偏置电流产生电路的第二输入端;NM3的栅极作为自偏置电压产生电路的输入端与主偏置电流产生电路的第一输出端相连,NM3的源极接地;
主偏置电流产生电路包括:包括6个PMOS管PM3、PM4、PM5、PM6、PM7与PM8,3个NMOS管NM4、NM5和NM6,以及电阻R1;其中,PM3、PM4和PM5的源极相连并作为主偏置电流产生电路的直流输入端连接VDD;PM3的漏极与PM6的源极相连,PM4的漏极与PM7的源极相连,PM5的漏极与PM8的源极相连,PM3、PM4和PM5的栅极共接于PM6的漏极,作为主偏置电流产生电路的第一输入端与启动电路的输出端相连,在正常启动工作后,作为主偏置电流产生电路的第二输出端与基准电压产生电路的第一输入端相连;PM6、PM7和PM8的栅极共接在一起,作为主偏置电流产生电路的第二输入端与自偏置电压产生电路的输出端相连,并作为主偏置电流产生电路的第三输出端与基准电压产生电路的第二输入端相连;PM6的漏极与NM4的漏极相连,PM7的漏极与NM5的漏极相连,PM8的漏极与NM5的漏极相连;NM4的栅极与NM6的漏极相连,并作为主偏置电流产生电路的第一输出端与启动电路的输入端以及自偏置电压产生电路的输入端相连;NM4与NM6的源极分别接地,NM5的栅极与漏极以及NM6的栅极相连,NM5的源极接电阻R1的一端,R1的另一端则接地;
基准电压产生电路包括:PMOS管PM9与PM10、NMOS管NM7以及电阻R2与R3;其中,PM9的源极作为基准电压产生电路的直流输入端连接直流电源VDD,PM9和PM10的栅极分别作为基准电压产生电路的第一输入端和第二输入端分别对应的与主偏置电流产生电路的第二输出端和第三输出端相连,PM9的漏极与PM10的源极相连,PM10的漏极分别连接电阻R2和电阻R3的一端,并作为基准电压产生电路的输出端,输出基准电压Vref;电阻R2的另一端连接NM7的漏极,电阻R3的另一端接地;NM7的栅极与NM7的漏极共接,NM7的源极接地。
由上述本发明提供的技术方案可以看出,该方案不包含双极型晶体管,仅由PMOS管、NMOS管和电阻器件构成,易于CMOS工艺实现;通过调整电阻比值可以获得较低的基准电压;而且利用弱反型MOS管栅源电压的温度特性进行补偿,结构简单,不存在运算放大器所带来的高失调和补偿的缺陷问题,可以在较低电源电压下获得低功耗、低温度系数的基准电压;采用低压共源共栅的三支路偏置电流结构,使得基准电压具有稳定的高电源噪声抑制能力。通过上述电路结构,本发明的CMOS基准电压源可在低电压下具有高性能和高可靠度。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图。
图1为背景技术提供的传统带隙基准电压源的电路图;
图2为背景技术提供的一种利用电阻分压技术的经典改进型带隙基准电压源的电路图;
图3为背景技术提供的一种可工作于1V左右的带隙基准电压源的电路图;
图4为背景技术提供的一种采用电压自动调节技术抑制电源噪声的高PSRR的CMOS带隙基准电压源的结构示意图;
图5为本发明实施例提供的一种高性能高可靠度的低压CMOS基准电压源的结构示意图;
图6为本发明实施例中提供的一种高性能高可靠度的低压CMOS基准电压源的电路结构示意图;
图7为本发明实施例提供的在不同电源电压情况下基准电压值随温度变化曲线图;
图8为本发明实施例提供的在不同温度下基准电压的电源噪声抑制能力变化曲线图。
具体实施方式
下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明的保护范围。
实施例
图5为本发明实施例提供的一种高性能高可靠度的低压CMOS基准电压源的结构示意图。如图5所示,其主要包括:
启动电路1、自偏置电压产生电路2、主偏置电流产生电路3与基准电压产生电路4;
其中,所述启动电路1、自偏置电压产生电路2、主偏置电流产生电路3与基准电压产生电路4的直流输入端均与直流电源VDD相连;所述启动电路1与自偏置电压产生电路2均与主偏置电流产生电路3相连;该主偏置电流产生电路3与基准电压产生电路4相连,由该基准电压产生电路4输出低功耗低温度系数的基准电压Vref。
具体来说:启动电路1保证整个基准电压源电路在电源接通后能够快速稳定地进入正常工作状态,同时在启动整个电路后自动断开,不再对整体电路产生任何影响,且自身功耗可忽略不计;自偏置电压产生电路2利用与主偏置电流产生电路3之间的反馈产生合适稳定的偏置电压给主偏置电流产生电路3;主偏置电流产生电路3产生一个与绝对温度成正比(PTAT)、具有高电源噪声抑制能力且较小的电流,镜像给基准电压产生电路4;基准电压产生电路4利用弱反型MOS管栅源电压的温度特性进行温度补偿,在较低电源电压下产生一个低功耗低温度系数的基准电压Vref,且具有稳定的高电源噪声抑制能力。
进一步的,所述启动电路1的输出端与主偏置电流产生电路3的第一输入端相连,且该启动电路1的输入端与该主偏置电流产生电路3的第一输出端相连;
自偏置电压产生电路2的输出端与主偏置电流产生电路3的第二输入端相连;
主偏置电流产生电路3的第二与第三输出端分别对应的与基准电压产生电路4的第一与第二输入端相连;由该基准电压产生电路4的输出端输出基准电压Vref。
为便于理解,下面结合附图6对上述四个电路做进一步介绍。
图6为本发明实施例中提供的一种高性能高可靠度的低压CMOS基准电压源的电路结构示意图;具体来说:
所述启动电路包括:PMOS管PM1和NMOS管NM1与NM2;其中,PM1的源极作为启动电路的直流输入端连接电源VDD,PM1的漏极分别与NM1的栅极和NM2的漏极相连;NM1的漏极作为启动电路的输出端与主偏置电流产生电路的第一输入端相连;NM2的栅极作为启动电路的输入端与主偏置电流产生电路的第一输出端相连;PM1的栅极、NM1的源极以及NM2的源极分别接地;
自偏置电压产生电路包括:PMOS管PM2和NMOS管NM3;其中,PM2的源极作为自偏置电压产生电路的直流输入端连接直流电源VDD;PM2的栅极和漏极以及NM3的漏极连在一起作为自偏置电压产生电路2的输出端连接到主偏置电流产生电路的第二输入端;NM3的栅极作为自偏置电压产生电路的输入端与主偏置电流产生电路的第一输出端相连,NM3的源极接地;
主偏置电流产生电路包括:包括6个PMOS管PM3、PM4、PM5、PM6、PM7与PM8,3个NMOS管NM4、NM5和NM6,以及电阻R1;其中,PM3、PM4和PM5的源极相连并作为主偏置电流产生电路的直流输入端连接VDD;PM3的漏极与PM6的源极相连,PM4的漏极与PM7的源极相连,PM5的漏极与PM8的源极相连,PM3、PM4和PM5的栅极共接于PM6的漏极,作为主偏置电流产生电路的第一输入端与启动电路的输出端相连,在正常启动工作后,作为主偏置电流产生电路的第二输出端与基准电压产生电路的第一输入端相连;PM6、PM7和PM8的栅极共接在一起,作为主偏置电流产生电路的第二输入端与自偏置电压产生电路的输出端相连,并作为主偏置电流产生电路的第三输出端与基准电压产生电路的第二输入端相连;PM6的漏极与NM4的漏极相连,PM7的漏极与NM5的漏极相连,PM8的漏极与NM5的漏极相连;NM4的栅极与NM6的漏极相连,并作为主偏置电流产生电路的第一输出端与启动电路的输入端以及自偏置电压产生电路的输入端相连;NM4与NM6的源极分别接地,NM5的栅极与漏极以及NM6的栅极相连,NM5的源极接电阻R1的一端,R1的另一端则接地;
基准电压产生电路包括:PMOS管PM9与PM10、NMOS管NM7以及电阻R2与R3;其中,PM9的源极作为基准电压产生电路的直流输入端连接直流电源VDD,PM9和PM10的栅极分别作为基准电压产生电路的第一输入端和第二输入端分别对应的与主偏置电流产生电路的第二输出端和第三输出端相连,PM9的漏极与PM10的源极相连,PM10的漏极分别连接电阻R2和电阻R3的一端,并作为基准电压产生电路的输出端,输出基准电压Vref;电阻R2的另一端连接NM7的漏极,电阻R3的另一端接地;NM7的栅极与NM7的漏极共接,NM7的源极接地。
上述电路工作过程如下:当接通直流电源VDD后,启动电路1率先工作,PMOS管PM1处于导通状态,拉高了NMOS管NM1的栅极电压,使得NMOS管NM1开始导通,此时NMOS管NM2由于栅极电压还是低电平一直处于截止状态,随着NMOS管NM1的开始导通,NMOS管NM1的漏极电压开始下降,即PMOS管PM3、PM4和PM5的栅极电压开始下降,PMOS管PM3、PM4和PM5开始导通并产生电流,让主偏置电流产生电路3脱离零稳态开始正常工作;在这过程中,NMOS管NM6的漏极电压开始上升,即NMOS管NM2和NM3的栅极电压开始上升,NMOS管NM2开始导通,使得NMOS管NM2的漏极电压开始下降,即NMOS管NM1的栅极电压开始下降,使得NMOS管NM1开始截止;与此同时NMOS管NM3也开始导通,使得自偏置电压产生电路2开始正常工作,为主偏置电流产生电路3中PMOS管PM6、PM7和PM8提供栅极偏置电压;最后,NMOS管NM2导通,NMOS管NM1截止,使得启动电路1对自偏置电压产生电路2、主偏置电流产生电路3和基准电压产生电路4都没有任何影响;在稳定后,启动电路1上只有PMOS管PM1和NMOS管NM2处于导通状态,通过调节PMOS管PM1和NMOS管NM2的尺寸,启动电路1的功耗可以忽略不计。主偏置电流产生电路3中所有晶体管均采用相对较长沟道,同时采用共源共栅输出结构,有效减小了沟道长度调制效应和输出负载的影响,在此基础上扩展成三支路结构,使电路具有良好的电源噪声抑制能力。主偏置电流产生电路3产生具有正温度相关的电流,由PMOS管PM9和PM10镜像电流到基准电压产生电路4,在电阻R2上产生正温度系数的电压,与处于弱反型的NMOS管NM7具有负温度系数的栅源电压(漏源电压)进行温度补偿,得到低温度系数的输出基准电压。电阻R3的目的是为了让基准电压输出值可调整到1V以下,可应用于较低基准电压电路中。
上述电路的工作原理如下:本发明不包含双极型晶体管,仅由PMOS管、NMOS管和电阻器件构成,易于CMOS工艺实现,通过调整电阻比值可以获得较低的基准电压;而且利用弱反型MOS管栅源电压的温度特性进行补偿,结构简单,不存在运算放大器所带来的高失调和补偿的缺陷问题,可以在较低电源电压下获得低功耗、低温度系数的基准电压;采用低压共源共栅的三支路偏置电流结构,使得基准电压具有稳定的高电源噪声抑制能力。通过上述电路结构,本发明的CMOS基准电压源可在低电压下具有高性能和高可靠度。
弱反型MOS管的漏极电流可以表示为:
其中,ID0为产生电流,W/L为MOS管的宽长比,q是单位电荷,n是斜率因子,k是玻尔兹曼常数,T是绝对温度,VGS是MOS管的栅源电压,Vth是MOS管的阈值电压。从式(14)中我们可以得到,在给定漏极电流下,弱反型MOS管的栅源电压可以表示为:
式(15)中Vth可以表示为:
其中,ND,poly指的是n+掺杂多晶硅栅里施主原子的掺杂浓度,NA指的是衬底里受主原子的掺杂浓度,ni指的是本征载流子浓度,εsi是硅的相对介电常数,Q'ss指表面态电荷,C'ox是单位面积的栅氧化层电容。
再将式(16)代入式(15),弱反型MOS管的栅源电压可表示为:
将式(17)两边分别对绝对温度T求偏导,可得:
从式(18)可以看出弱反型MOS管的VGS显示的是负温度相关特性。
因此我们只要再产生一个正温度相关且具有高电源噪声抑制能力的电压与之相互补偿,就可以得到一个低温度系数且具有高电源噪声抑制能力的基准电压,这样一个正温度相关且具有高电源噪声抑制能力的电压可以通过产生一个正温度相关且具有高电源噪声抑制能力的电流并让它流过一个电阻来产生。
本发明实施例中,主偏置电流产生电路3由PMOS管PM3、PM4、PM5、PM6、PM7与PM8,NMOS管NM4、NM5、NM6以及电阻R1构成,采用低压共源共栅的三支路偏置电流结构产生所需的正温度相关且具有高电源噪声抑制能力的电流。NMOS管NM5的宽长比是(W/L)5,NMOS管NM6的宽长比是(W/L)6,NMOS管NM5与NM6的宽长比之比为M,NMOS管NM5的栅源电压和阈值电压分别为VGS5和Vth5,NMOS管NM6的栅源电压和阈值电压分别为VGS6和Vth6,流过PMOS管PM4、PM7和NMOS管NM5及电路R1所在支路的电流为I,流过PMOS管PM5、PM8和NMOS管NM6所在支路的电流为IPTAT,流过PMOS管PM9和PM10所在基准电压产生电路的总电流为IPTAT。NMOS管NM5和NM6均处于弱反型区,根据式(14)可得:
因为电流IPTAT与电流I镜像,所以有IPTAT=I,如果忽略体效应的影响,认为NMOS管NM5和NM6的阈值电压相等,即Vth5=Vth6,整理可得:
对式(21)两边分别对温度T求偏导,可得:
可以看到,电流IPTAT正是我们想要产生的正温度相关且具有高电源噪声抑制能力的电流。
本发明实施例中,基准电压产生电路由PMOS管PM9、PM10和NMOS管NM7以及电阻R2、R3构成。NMOS管NM7处于弱反型区,NMOS管NM7的栅源电压为VGS7,NMOS管NM7的宽长比为(W/L)7,流过PMOS管PM9和PM10所在基准电压产生电路的总电流来自主偏置电流产生电路的输出,即正温度相关电流IPTAT。由式(22)可知,电流IPTAT是绝对温度T的一阶函数,即当T=0时,IPTAT=0,如果考虑实际关心的温度范围(如:-20℃~80℃),电流IPTAT可分为流过电阻R2和NMOS管NM7的正温度系数电流IPTC和流过电阻R3的零温度系数偏差电流IZTC,这样,输出基准电压可以表示为:
整理后可得:
可以看出,输出基准电压值Vref可通过调整电阻R2和R3的值来改变,可应用于较低基准电压的电路中。
对式(24)两边分别对温度T求偏导,可得:
根据式(18)和(22)可得:
将式(26)和(30)代入式(29),可得:
令 则:
根据自偏置电压产生电路、主偏置电流产生电路和输出基准电压值以及相关工艺参数的给定,由式(28)可以相对确定M和R3值及NMOS管NM7的宽长比,适当调节可以获得接近零温度系数的基准电压值。
另外,本发明实施例中,还基于本上述电路进行了实验。
参见图7,图中所示为本发明实施例中不同电源电压下基准电压输出随温度变化曲线图,当温度从-20℃变化到80℃,基准电压输出值(454.8mV)仅变化154.8uV,由此可见,本发明的基准电压源具有非常好的低温度系数特性(温度系数为3.4ppm/℃);当电源电压从1.1V下降到0.8V,输出的基准电压几乎不变(最大变化不超过70uV),说明本发明的基准电压源输出稳定,而且可以用于低电压(VDD=0.8V)、低功耗(9.2uA@VDD=0.8V)设计中。
参见图8,图中所示为本发明实施例中在不同温度下基准电压的电源噪声抑制能力变化曲线图,当温度从-20℃变化到80℃,基准电压的电源噪声抑制能力(-68.96dB@10KHz)几乎不变(最大变化不超过0.95dB),说明本发明的基准电压源具有稳定的高电源噪声抑制能力。
本发明与现有技术相比的优点在于:
1、本发明电路中不包含双极型晶体管,仅有PMOS管、NMOS管和电阻三种器件,在CMOS工艺上易于实现,具有良好的兼容性。
2、本发明的基准电压输出值可以不是传统的1.25V,可以通过调节电阻比值得到较低的基准电压值。
3、本发明结构简单,不存在运算放大器所带来的高失调和补偿的缺陷问题。
4、本发明采用低压共源共栅的三支路偏置电流结构,使得基准电压具有稳定的高电源噪声抑制能力。
5、本发明利用弱反型MOS管栅源电压的温度特性进行温度补偿,可在低电压下得到低功耗、低温度系数的基准电压。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明披露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求书的保护范围为准。
Claims (2)
1.一种低压CMOS基准电压源,其特征在于,包括:启动电路、自偏置电压产生电路、主偏置电流产生电路与基准电压产生电路;
其中,所述启动电路、自偏置电压产生电路、主偏置电流产生电路与基准电压产生电路的直流输入端均与直流电源VDD相连;所述启动电路与自偏置电压产生电路均与主偏置电流产生电路相连;该自偏置电压产生电路利用与主偏置电流产生电路之间的反馈产生稳定的偏置电压传输给主偏置电流产生电路;该主偏置电流产生电路与基准电压产生电路相连,由该基准电压产生电路输出低功耗低温度系数的基准电压Vref;
具体的结构关系如下:启动电路的输出端与主偏置电流产生电路的第一输入端相连,且该启动电路的输入端与该主偏置电流产生电路的第一输出端相连;自偏置电压产生电路的输出端与主偏置电流产生电路的第二输入端相连,且该自偏置电压产生电路的输入端与该主偏置电流产生电路的第一输出端相连;主偏置电流产生电路的第二与第三输出端分别对应的与基准电压产生电路的第一与第二输入端相连。
2.根据权利要求1所述的低压CMOS基准电压源,其特征在于,
所述启动电路包括:PMOS管PM1和NMOS管NM1与NM2;其中,PM1的源极作为启动电路的直流输入端连接电源VDD,PM1的漏极分别与NM1的栅极和NM2的漏极相连;NM1的漏极作为启动电路的输出端与主偏置电流产生电路的第一输入端相连;NM2的栅极作为启动电路的输入端与主偏置电流产生电路的第一输出端相连;PM1的栅极、NM1的源极以及NM2的源极分别接地;
自偏置电压产生电路包括:PMOS管PM2和NMOS管NM3;其中,PM2的源极作为自偏置电压产生电路的直流输入端连接直流电源VDD;PM2的栅极和漏极以及NM3的漏极连在一起作为自偏置电压产生电路的输出端连接到主偏置电流产生电路的第二输入端;NM3的栅极作为自偏置电压产生电路的输入端与主偏置电流产生电路的第一输出端相连,NM3的源极接地;
主偏置电流产生电路包括:包括6个PMOS管PM3、PM4、PM5、PM6、PM7与PM8,3个NMOS管NM4、NM5和NM6,以及电阻R1;其中,PM3、PM4和PM5的源极相连并作为主偏置电流产生电路的直流输入端连接VDD;PM3的漏极与PM6的源极相连,PM4的漏极与PM7的源极相连,PM5的漏极与PM8的源极相连,PM3、PM4和PM5的栅极共接于PM6的漏极,作为主偏置电流产生电路的第一输入端与启动电路的输出端 相连,在正常启动工作后,作为主偏置电流产生电路的第二输出端与基准电压产生电路的第一输入端相连;PM6、PM7和PM8的栅极共接在一起,作为主偏置电流产生电路的第二输入端与自偏置电压产生电路的输出端相连,并作为主偏置电流产生电路的第三输出端与基准电压产生电路的第二输入端相连;PM6的漏极与NM4的漏极相连,PM7的漏极与NM5的漏极相连,PM8的漏极与NM5的漏极相连;NM4的栅极与NM6的漏极相连,并作为主偏置电流产生电路的第一输出端与启动电路的输入端以及自偏置电压产生电路的输入端相连;NM4与NM6的源极分别接地,NM5的栅极与漏极以及NM6的栅极相连,NM5的源极接电阻R1的一端,R1的另一端则接地;
基准电压产生电路包括:PMOS管PM9与PM10、NMOS管NM7以及电阻R2与R3;其中,PM9的源极作为基准电压产生电路的直流输入端连接直流电源VDD,PM9和PM10的栅极分别作为基准电压产生电路的第一输入端和第二输入端分别对应的与主偏置电流产生电路的第二输出端和第三输出端相连,PM9的漏极与PM10的源极相连,PM10的漏极分别连接电阻R2和电阻R3的一端,并作为基准电压产生电路的输出端,输出基准电压Vref;电阻R2的另一端连接NM7的漏极,电阻R3的另一端接地;NM7的栅极与NM7的漏极共接,NM7的源极接地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510012286.XA CN104503530B (zh) | 2015-01-09 | 2015-01-09 | 一种高性能高可靠度的低压cmos基准电压源 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510012286.XA CN104503530B (zh) | 2015-01-09 | 2015-01-09 | 一种高性能高可靠度的低压cmos基准电压源 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104503530A CN104503530A (zh) | 2015-04-08 |
CN104503530B true CN104503530B (zh) | 2016-11-16 |
Family
ID=52944934
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510012286.XA Active CN104503530B (zh) | 2015-01-09 | 2015-01-09 | 一种高性能高可靠度的低压cmos基准电压源 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104503530B (zh) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105404351B (zh) * | 2015-12-14 | 2017-09-22 | 上海华虹宏力半导体制造有限公司 | 电流偏置电路 |
CN107831819B (zh) * | 2017-09-20 | 2020-12-11 | 矽力杰半导体技术(杭州)有限公司 | 一种基准电压源以及包括其的基准电流源 |
CN108319323B (zh) * | 2018-02-13 | 2020-10-02 | 杭州芯元微电子有限公司 | 一种cmos高温基准电压源 |
CN108469870A (zh) * | 2018-05-30 | 2018-08-31 | 丹阳恒芯电子有限公司 | 一种应用于物联网中的基准电路 |
CN108445954A (zh) * | 2018-05-30 | 2018-08-24 | 丹阳恒芯电子有限公司 | 一种低压基准电路 |
CN108958348B (zh) * | 2018-08-13 | 2019-11-01 | 电子科技大学 | 一种高电源抑制比的带隙基准源 |
CN110568894A (zh) * | 2019-08-22 | 2019-12-13 | 成都飞机工业(集团)有限责任公司 | 一种四管电压基准电路 |
CN111522391A (zh) * | 2020-05-08 | 2020-08-11 | 深圳市百泰实业股份有限公司 | 一种与电源电压无关的偏置电路 |
CN111510136B (zh) * | 2020-05-21 | 2023-05-16 | 东南大学 | 一种具有温度补偿的环形压控振荡器 |
CN113114142A (zh) * | 2021-04-25 | 2021-07-13 | 联芸科技(杭州)有限公司 | 轨到轨运算放大器及接口电路 |
CN115268560A (zh) * | 2021-04-30 | 2022-11-01 | 炬芯科技股份有限公司 | 一种基准电压产生电路和集成芯片 |
CN115268552B (zh) * | 2021-04-30 | 2023-12-19 | 炬芯科技股份有限公司 | 一种基准电压和基准电流产生电路、集成芯片和方法 |
CN114265461A (zh) * | 2021-12-15 | 2022-04-01 | 深圳飞骧科技股份有限公司 | 一种基准电压源 |
CN114625197B (zh) * | 2022-04-12 | 2022-12-02 | 电子科技大学 | 一种具有电流使能控制的高压线性稳压器 |
CN117075674B (zh) * | 2023-10-16 | 2024-05-03 | 佛山市菲亚达半导体有限公司 | 一种低线性调整率基准电压源集成电路 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3678692B2 (ja) * | 2001-10-26 | 2005-08-03 | 沖電気工業株式会社 | バンドギャップ基準電圧回路 |
CN100504710C (zh) * | 2007-09-20 | 2009-06-24 | 华中科技大学 | 高电源抑制的带隙基准源 |
CN101470459B (zh) * | 2007-12-26 | 2011-06-08 | 中国科学院微电子研究所 | 低压低功耗的cmos电压基准参考电路 |
CN101782790B (zh) * | 2010-01-26 | 2012-02-29 | 灿芯半导体(上海)有限公司 | 用于功率芯片的基准电压和偏置电流产生电路 |
CN101794159B (zh) * | 2010-03-08 | 2012-05-23 | 东南大学 | 一种高电源电压抑制比的带隙基准电压源 |
CN102176185B (zh) * | 2011-01-24 | 2013-01-09 | 浙江大学 | 亚阈值cmos基准源 |
KR101950839B1 (ko) * | 2012-08-29 | 2019-02-21 | 엘지디스플레이 주식회사 | 전류 기준 회로 |
CN104111682B (zh) * | 2014-05-05 | 2016-02-03 | 西安电子科技大学 | 低功耗、低温度系数基准源电路 |
-
2015
- 2015-01-09 CN CN201510012286.XA patent/CN104503530B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN104503530A (zh) | 2015-04-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104503530B (zh) | 一种高性能高可靠度的低压cmos基准电压源 | |
CN104516391B (zh) | 一种低功耗低温漂的cmos基准电压源 | |
US10152078B2 (en) | Semiconductor device having voltage generation circuit | |
CN106843358B (zh) | 一种高电源抑制比全cmos基准电压源 | |
JP3765433B2 (ja) | 基板電圧を所望の値に維持するための回路及び方法 | |
CN101470459B (zh) | 低压低功耗的cmos电压基准参考电路 | |
CN107305403B (zh) | 一种低功耗电压产生电路 | |
CN102176185B (zh) | 亚阈值cmos基准源 | |
CN107066015B (zh) | 一种全共栅共源基准电压源 | |
CN106527572A (zh) | 一种低功耗低温漂cmos亚阈值基准电路 | |
US20170248984A1 (en) | Current generation circuit, and bandgap reference circuit and semiconductor device including the same | |
CN114578889B (zh) | 一种可控的低功耗cmos参考源及其模块和芯片 | |
CN106444949A (zh) | 一种低噪声,快速启动的低压差线性稳压器 | |
CN101876836A (zh) | 参考电压产生电路 | |
CN107066003A (zh) | 低功耗基准电压源 | |
CN103389766B (zh) | 一种亚阈值非带隙基准电压源 | |
CN101881985A (zh) | 参考电压产生电路 | |
CN113377147B (zh) | 一种亚阈值带隙基准电压源电路 | |
CN103399606B (zh) | 一种低压非带隙基准电压源 | |
CN109308091A (zh) | 一种电压基准源电路 | |
CN112181036B (zh) | 一种用于抗辐射场景的电压和电流基准电路 | |
CN107450652A (zh) | 一种电压基准源电路 | |
CN206696736U (zh) | 一种全共栅共源基准电压源 | |
CN206573970U (zh) | 一种高电源抑制比全cmos基准电压源 | |
CN104820460A (zh) | 一种带隙基准电压源电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |