CN104380676B - 信号传输装置、信号传输系统、信号传输方法以及计算机装置 - Google Patents

信号传输装置、信号传输系统、信号传输方法以及计算机装置 Download PDF

Info

Publication number
CN104380676B
CN104380676B CN201480001491.XA CN201480001491A CN104380676B CN 104380676 B CN104380676 B CN 104380676B CN 201480001491 A CN201480001491 A CN 201480001491A CN 104380676 B CN104380676 B CN 104380676B
Authority
CN
China
Prior art keywords
circuit block
ended
driver circuit
ended driver
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201480001491.XA
Other languages
English (en)
Other versions
CN104380676A (zh
Inventor
末永宽
田口丰
新海淳
吉田贵治
柴田修
佐佐木智江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Publication of CN104380676A publication Critical patent/CN104380676A/zh
Application granted granted Critical
Publication of CN104380676B publication Critical patent/CN104380676B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/16Auxiliary devices for mode selection, e.g. mode suppression or mode promotion; for mode conversion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0266Arrangements for providing Galvanic isolation, e.g. by means of magnetic or capacitive coupling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/02Waveguides; Transmission lines of the waveguide type with two longitudinal conductors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Logic Circuits (AREA)

Abstract

信号传输装置(1)具备差动驱动器(20)、第1以及第2单端驱动器电路块(30、31)、控制电路(100)、和共模滤波器(40),在使用第1以及第2单端驱动器电路块(30、31)来进行单端双信道传输的情况下,控制电路(100)按照第1以及第2单端驱动器电路块(30、31)的输出信号的逻辑值的变化的组合来控制第1以及第2单端驱动器电路块(30、31)各自的驱动能力。

Description

信号传输装置、信号传输系统、信号传输方法以及计算机装置
技术领域
本公开涉及在差动传输和单端传输中共享传输线路的信号接口中能合适地维持两传输时的信号波形质量的信号传输装置。
背景技术
在专利文献1中,公开了在2根传输线路上连接差动驱动器和2个单端驱动器的构成。
在专利文献2中,公开了在信号电平的过渡期间、即信号的上升沿、下降沿的期间增强信号的驱动能力的预加重技术。
在先技术文献
专利文献
专利文献1:美国专利第6836290号说明书
专利文献2:日本特许第3730607号公报
发明内容
发明的概要
本公开涉及差动驱动器和单端驱动器电路块共享传输线路且在传输线路具备共模滤波器的信号传输装置,提供抑制单端信号的质量劣化的技术。
在本公开的一个方式中,信号传输装置具备第1以及第2传输线路、差动驱动器、第1以及第2单端驱动器电路块、控制电路、和共模滤波器,在该信号传输装置中,采用如下构成:差动驱动器的正相输出端子和第1单端驱动器电路块的输出端子经由共模滤波器与第1传输线路连接,差动驱动器的反相输出端子和第2单端驱动器电路块的输出端子经由共模滤波器与第2传输线路连接,在使用第1以及第2单端驱动器电路块进行单端双信道传输的情况下,控制电路按照第1以及第2单端驱动器电路块的输出信号的逻辑值的变化的组合来控制第1以及第2单端驱动器电路块各自的驱动能力。
根据本公开,在差动传输和单端传输中共享传输线路,且在具备共模滤波器的情况下,能谋求差动传输中的信号波形质量的维持和不需要的电磁辐射的抑制,并良好地保持单端双信道传输中的信号波形质量。
附图说明
图1是实施方式所涉及的信号传输装置的构成图。
图2是表示控制图1中的单端驱动器电路块的驱动能力的控制电路的动作条件的一例的图。
图3是表示图1中的单端驱动器电路块的一例的电路图。
图4是表示图1中的单端驱动器电路块的其它示例的电路图。
图5是表示图1的信号传输装置在传输线路不具备共模滤波器的情况下的单端信号的波形例的图。
图6是表示在传输线路具备共模滤波器的图1的信号传输装置没有单端驱动器的驱动能力控制功能的情况下单端信号的波形劣化的波形图。
图7是表示在传输线路具备共模滤波器的图1的信号传输装置通过具有单端驱动器的驱动能力控制功能来获得单端信号的波形质量改善效果的波形图。
图8是由各自具有图1的基本构成的2台信号传输装置构成的信号传输系统的构成图。
图9是表示图8的信号传输系统中的接口的选择次序的一例的流程图。
图10是实施方式2所涉及的信号传输装置的构成图。
图11是实施方式2所涉及的滤波器部件的构成图。
图12是表示作为实施方式1以及2所涉及的信号传输装置的应用例的计算机装置的外观的图。
图13是表示图12中的智能手机中的SD卡接口部分的框图。
具体实施方式
本申请发明者发现,在差动驱动器和单端驱动器电路块共享传输线路的构成中,若在传输线路安装共模滤波器,则在单端驱动器电路块驱动传输线路时的信号波形中产生新的课题。
共模滤波器由于几乎不对差动信号的主分量即微分分量的传输带来影响,来抑制成为不需要的电磁辐射的要因的共模分量的传输,因此是对差动传输发挥效果的滤波器部件。但是,在对共模滤波器输入2个单端信号的情况下,该2个单端信号并不一定总成为反相的关系的信号波形。即,考虑2个单端信号都不变化的情况、2个单端信号以相互反相的关系变化的情况、一方的单端信号不发生变化而仅另一方的单端信号发生变化的情况、和2个单端信号以同相的关系发生变化的情况。
共模滤波器给2个单端信号带来的影响的程度在各个不同的情况下不同。本公开着眼于这一点。
本公开所涉及的第1形态具备第1以及第2传输线路、差动驱动器、第1以及第2单端驱动器电路块、控制电路、和共模滤波器,差动驱动器的正相输出端子和第1单端驱动器电路块的输出端子经由共模滤波器与第1传输线路连接,差动驱动器的反相输出端子和第2单端驱动器电路块的输出端子经由共模滤波器与第2传输线路连接,在使用第1以及第2单端驱动器电路块进行单端双信道传输的情况下,控制电路按照第1以及第2单端驱动器电路块的输出信号的逻辑值的变化的组合来控制第1以及第2单端驱动器电路块各自的驱动能力。
根据该形态,能谋求差动传输中的信号波形质量的维持和不需要的电磁辐射的抑制,并良好地保持单端双信道传输中的信号波形质量。
在本公开所涉及的第2形态中,在第1形态中,与第1以及第2单端驱动器电路块的输出信号的逻辑值都不发生变化的情况以及第1以及第2单端驱动器电路块的输出信号的逻辑值的变化处于相互反相的关系的情况相比,在第1以及第2单端驱动器电路块中的一方的单端驱动器电路块的输出信号的逻辑值发生变化且另一方的单端驱动器电路块的输出信号的逻辑值不发生变化的情况下,控制电路增强输出信号的逻辑值发生变化一侧的单端驱动器电路块的驱动能力,并且在第1以及第2单端驱动器电路块的输出信号的逻辑值的变化处于同相的关系的情况下,控制电路进一步增强第1以及第2单端驱动器电路块双方的驱动能力。
根据该形态,按照共模滤波器带给2个单端信号带来的影响的程度,适当地控制第1以及第2单端驱动器电路块各自的驱动能力。
在本公开所涉及的第3形态中,在第1或第2形态中,第1以及第2单端驱动器电路块分别具备具有相互不同的驱动能力的多个单端驱动器,并且按照控制电路的控制选择进行驱动的单端驱动器。
根据该形态,通过单端驱动器的驱动能力的选择来控制第1以及第2单端驱动器电路块各自的驱动能力。
在本公开所涉及的第4形态中,在第1或第2形态中,第1以及第2单端驱动器电路块分别具备单端驱动器、和与该单端驱动器的输出端子连接的具有相互不同的电阻值的多个电阻电路,并且按照控制电路的控制来选择进行驱动的电阻电路。
根据该形态,通过电阻电路的电阻值的选择来控制第1以及第2单端驱动器电路块各自的驱动能力。
本公开所涉及的第5形态是具备第1~第4形态中任一者的信号传输装置即主装置、和经由第1以及第2传输线路与该主装置连接的从属装置的信号传输系统,在执行由从属装置向主装置的经由第1以及第2传输线路的单端双信道传输之前,主装置对从属装置做出指示,使得从属装置按照从属装置输出给各信道的单端信号的逻辑值的变化的组合来控制各信道的驱动器的驱动能力。
根据该形态,在由从属装置向主装置的单端双信道传输中也能得到与由主装置向从属装置的单端双信道传输的情况相同的效果。
本公开所涉及的第6形态是使用第1~第4形态的任一者的信号传输装置来进行数据的授受的计算机装置。
根据该形态,改善了计算机装置的数据授受中的信号波形的质量。
本公开所涉及的第7形态是信号传输装置中的信号传输方法,该信号传输装置具备第1以及第2传输线路、差动驱动器、第1以及第2单端驱动器电路块、控制电路、和共模滤波器,差动驱动器的正相输出端子和第1单端驱动器电路块的输出端子经由共模滤波器与第1传输线路连接,差动驱动器的反相输出端子和第2单端驱动器电路块的输出端子经由共模滤波器与第2传输线路连接,在该信号传输方法中,控制电路按照第1以及第2单端驱动器电路块的输出信号的逻辑值的变化的组合来控制第1以及第2单端驱动器电路块各自的驱动能力,使用第1以及第2单端驱动器电路块来进行单端双信道传输。
根据该形态,能谋求差动传输中的信号波形质量的维持和不需要的电磁辐射的抑制,并良好地保持单端双信道传输中的信号波形质量。
以下参考附图来说明实施方式。
(实施方式1)
图1是实施方式所涉及的信号传输装置1的构成图。在图1中,在与连接器60连接的2根传输线路10、11安装共模滤波器40,进而,差动驱动器20的正相输出端子、反相输出端子分别经由共模滤波器40与传输线路10、11连接。另外,第1以及第2单端驱动器电路块30、31分别共享差动驱动器20的正相输出端子、反相输出端子和传输线路10、11。
在第1单端驱动器电路块30的输入端子侧连接由触发器等构成的数据保持电路201、202。在数据保持电路201、202被输入基于输出数据的H、L的信号并保持这些信号。保持在数据保持电路201、202的H、L的信号与时钟信号CLK同步地传递到第1单端驱动器电路块30,从第1单端驱动器电路块30向传输线路10输出与H、L相应的输出信号。关于第2单端驱动器电路块31以及其前级的数据保持电路211、212,也是同样的构成、动作。在此,由控制电路100控制两单端驱动器电路块30、31的输出驱动能力。
控制电路100内的逻辑电路101例如遵循图2所示那样的条件来决定各单端驱动器电路块30、31的输出驱动能力的控制信号DrvStr1、DrvStr2。
详细而言,在2个单端信号以同相的关系从H向L变化或从L向H变化的情况下,将各个2比特的控制信号DrvStr1、DrvStr2都设为10b(b表征是2进制表述)。即,在数据保持电路201(FFA1)所保持的信号的值(H/L)和数据保持电路211(FFB1)所保持的信号的值(H/L)相同(FFA1=FFB1)、且数据保持电路202(FFA2)所保持的信号的值(H/L)和数据保持电路212(FFB2)所保持的信号的值(H/L)相同(FFA2=FFB2)、且数据保持电路201(FFA1)所保持的信号的值(H/L)和数据保持电路202(FFA2)所保持的信号的值(H/L)不同(FFA1≠FFA2)的情况下,将控制信号DrvStr1、DrvStr2都设为10b。
另外,在第2单端信号不发生变化而仅第1单端信号发生变化的情况下,将第1控制信号DrvStr1设为01b,将第2控制信号DrvStr2设为00b。即,在数据保持电路201(FFA1)所保持的信号的值(H/L)和数据保持电路202(FFA2)所保持的信号的值(H/L)不同(FFA1≠FFA2)、且数据保持电路211(FFB1)所保持的信号的值(H/L)和数据保持电路212(FFB2)所保持的信号的值(H/L)相同(FFB1=FFB2)的情况下,将第1控制信号DrvStr1设为01b,将第2控制信号DrvStr2设为00b。
另外,在第1单端信号不发生变化而仅第2单端信号发生变化的情况下,将第1控制信号DrvStr1设为00b,将第2控制信号DrvStr2设为01b。即,在数据保持电路201(FFA1)所保持的信号的值(H/L)和数据保持电路202(FFA2)所保持的信号的值(H/L)相同(FFA1=FFA2)、且数据保持电路211(FFB1)所保持的信号的值(H/L)和数据保持电路212(FFB2)所保持的信号的值(H/L)不同(FFB1≠FFB2)的情况下,将第1控制信号DrvStr1设为00b,将第2控制信号DrvStr2设为01b。
另外,在2个单端信号以相互反相的关系发生变化的情况下,或在2个单端信号都不发生变化的情况下,将各个2比特的控制信号DrvStr1、DrvStr2都设为00b。即,在数据保持电路201(FFA1)的值和数据保持电路202(FFA2)的值不同(FFA1≠FFA2)、且数据保持电路211(FFB1)的值和数据保持电路212(FFB2)的值不同(FFB1≠FFB2)、且数据保持电路201(FFA1)所保持的信号的值(H/L)和数据保持电路211(FFB1)所保持的信号的值(H/L)不同(FFA1≠FFB1)的情况下,将第1控制信号DrvStr1设为00b,将第2控制信号DrvStr2设为00b。另外,在数据保持电路201(FFA1)所保持的信号的值(H/L)和数据保持电路202(FFA2)所保持的信号的值(H/L)相同(FFA1=FFA2)、且数据保持电路211(FFB1)所保持的信号的值(H/L)和数据保持电路212(FFB2)所保持的信号的值(H/L)相同(FFA1=FFB2)的情况下,也将第1控制信号DrvStr1设为00b,将第2控制信号DrvStr2设为00b。
如以上那样,作为控制信号DrvStr1、DrvStr2各自能取的值,有00b、01b、10b。00b意味着低的输出驱动能力,01b意味着比00b高的输出驱动能力,10b意味着更高的输出驱动能力。
另外,为了在各单端驱动器电路块30、31的输出信号的变化时实现想要的输出驱动能力,控制电路100构成为在数据保持电路(FFd)110、111中在时钟信号CLK的下降沿保持控制信号DrvStr1、DrvStr2。由此,能比单端驱动器电路块30、31的输出信号的变化定时早半周期变更输出驱动能力,能在输出信号的变化定时可靠地以想要的输出驱动能力输出信号。
两单端驱动器电路块30、31取例如采用图3那样的构成,按照第1或第2控制信号控制信号DrvStr1、DrvStr2来动态地切换单端驱动器80、81、82的驱动能力。详细而言,在第1或第2控制信号DrvStr1、DrvStr2为10b的情况下,第1使能信号ENH成为H,选择具有最大的输出驱动能力的单端驱动器80。另外,在第1或第2控制信号DrvStr1、DrvStr2为01b的情况下,第2使能信号ENM成为H,选择具有中等程度的输出驱动能力的单端驱动器81。另外,在第1或第2控制信号DrvStr1、DrvStr2为00b的情况下,第3使能信号ENL成为H,选择具有最小的输出驱动能力的单端驱动器82。
两单端驱动器电路块30、31也可以是图4所示那样的构成。即,在图3的构成中,动态地控制驱动能力不同的多个单端驱动器80~82,与此相对,在图4的构成中,动态地选择在单端驱动器90的输出级配置的电阻值不同的多个电阻电路91、92、93。详细而言,在第1或第2控制信号DrvStr1、DrvStr2为10b的情况下,第1使能信号ENH成为H,选择具有最小的电阻值的电阻电路91。另外,在第1或第2控制信号DrvStr1、DrvStr2为01b的情况下,第2使能信号ENM成为H,选择具有中等程度的电阻值的电阻电路92。另外,在第1或第2控制信号DrvStr1、DrvStr2为00b的情况下,第3使能信号ENL成为H,选择具有最大的电阻值的电阻电路93。图4的电阻电路91、92、93例如以多晶硅电阻或晶体管的接通电阻等实现,能通过使能信号来开启/关闭其功能。
图5表示2个单端信号DAT1、DAT2与时钟信号CLK的上升沿同步、不经由共模滤波器40来进行传输的情况下的传输波形。由于未使用共模滤波器40,所以2个单端信号DAT1、DAT2各自的上升沿、下降沿时倾斜度不依赖于另一方的单端信号的变化。
图6是在2个单端信号DAT1、DAT2的传输线路10、11具备共模滤波器40的情况下的信号波形。其中,不进行单端驱动器的驱动能力控制。这种情况下,在2个单端信号DAT1、DAT2以相互反相的关系发生变化时(t0、t1),由于共模滤波器40不产生大的阻抗,因此2个单端信号DAT1、DAT2的上升沿以及下降沿波形不会迟钝。但是,在仅一方的信号发生变化时(t2),由于共模滤波器40针对变化的信号产生阻抗,因此该信号的上升沿或下降沿迟钝。进而,在两方的信号以同相的关系发生变化的情况下(t3、tS),由于共模滤波器40所产生的阻抗变得更高,因此2个单端信号DAT1、DAT2的上升沿、下降沿更迟钝。为此,对于接收2个单端信号DAT1、DAT2的接收器而言,由于根据2个单端信号DAT1、DAT2的变化的组合不同而所接受的信号的上升沿、下降沿波形的迟钝方式不同,因此产生载于信号波形的抖动分量变多、由接收器进行的信号接收变得困难这样的课题。
然而,如图7所示那样,根据本公开的构成,由于按照双信道的单端信号DAT1、DAT2的变化的组合变更第1以及第2单端驱动器电路块30、31的输出驱动能力,因此能补正共模滤波器40所引起的信号的上升沿、下降沿时的迟钝。
如图8所示,还能将本公开的信号传输装置1设为“主”,和另外的信号传输装置(从属)2一起构成信号传输系统。对应于主侧的信号传输装置1所具有的差动驱动器20,从属侧的信号传输装置2具有差动接收器21。另外,两信号传输装置1、2均具有双信道的单端接收器32、33。
在通信建立时,能从主侧的信号传输装置1向从属侧的信号传输装置2以例如图9所示的流程来选择在信号传输中使用的接口。详细而言,首先,两信号传输装置1以及2的电源接通,连接控制线。接下来,主侧的信号传输装置1使用连接的控制线对从属侧的信号传输装置2询问选择差动传输或单端传输的哪一个作为使用的接口(S91)。接受该询问的从属侧的信号传输装置2将选择差动传输或单端传输的哪一个的回答发送给主侧的信号传输装置1(S92)。主侧的信号传输装置1基于该回答来判断是选择了差动传输,还是选择了单端传输(S93)。在选择单端传输的情况下,主侧的信号传输装置1对从属侧的信号传输装置2是否具备控制单端驱动器的输出驱动能力的构造进行询问(S94)。从属侧的信号传输装置2将针对该询问的回答发送给主侧的信号传输装置1(S95)。主侧的信号传输装置1基于该回答来判定从属侧的信号传输装置2是否具备控制单端驱动器的输出驱动能力的构造(S96)。在图8所示那样判定为从属侧的信号传输装置2也具备控制单端驱动器的输出驱动能力的构造(是)的情况下,主侧的信号传输装置1对从属侧的信号传输装置2指示如下:由从属侧的信号传输装置2向主侧的信号传输装置1应以单端双信道传输进行通信的意思;以及从属侧的信号传输装置2应按照从属侧的信号传输装置2输出到各信道的单端信号的逻辑值的变化的组合来控制各信道的驱动器的驱动能力的意思(S97)。
由此,能不仅对于主侧的信号传输装置1向从属侧的信号传输装置2发送的单端信号,还对于从属侧的信号传输装置2向主侧的信号传输装置1发送的单端信号,在补正了共模滤波器40所引起的波形迟钝的状态进行接收,所以发送、接收信号都良好地保持信号波形的质量。
另外,在步骤S96判定为从属侧的信号传输装置2不具备控制单端驱动器的输出驱动能力的构造(否)的情况下,主侧的信号传输装置1对从属侧的信号传输装置2指示如下:由从属侧的信号传输装置2向主侧的信号传输装置1应以单端双信道传输进行通信的意思(S98)。
另外,在步骤S93中选择了差动传输的情况下,主侧的信号传输装置1对从属侧的信号传输装置2指示如下:由从属侧的信号传输装置2向主侧的信号传输装置1应以差动传输进行通信的意思(S100)。
从属侧的信号传输装置2接受这些指示,唤醒由该指示指定的接口电路(S101)。之后,从属侧的信号传输装置2判定通信的准备是否完成(S102),若准备完成(是),就将该意思的回答发送给主侧的信号传输装置1(S103)。由此,开始由被指定的接口所进行的信号传输装置1、2间的通信(S106)。在步骤S102,在通信的准备有问题的情况下(否),将该意思的回答发送给主侧的信号传输装置1(S105)。这种情况下,处理返回步骤S91。
(实施方式2)
图10是实施方式2所涉及的信号传输装置1的构成图。在图10中,在2根传输线路10、11安装共模滤波器40,另外,在共模滤波器40的2个输入输出端子对分别并联连接二极管元件70和72、二极管元件71和73,进而,差动驱动器20的正相输出端子、反相输出端子分别经由共模滤波器40与传输线路10、11连接。另外,单端驱动器150、151分别共享差动驱动器20的正相输出端子、反相输出端子和传输线路10、11。
在此,二极管元件70和72按照阳极和阴极的方向相互不同的方式进行连接。二极管元件71和73的连接也同样。另外,作为二极管元件70~73,使用正向电压的阈值高于差动驱动器20所输出的信号振幅且低于单端驱动器150、151所输出的信号振幅的二极管元件。
通过以上述的构成连接这样的二极管元件70~73和共模滤波器40,由此在信号传输装置1进行单端传输的情况下,在信号电平过渡时(从L向H或从H向L),由于二极管元件70~73的某一个导通,因此能抑制共模滤波器40所引起的单端信号的质量劣化。
另外,在信号传输装置1进行差动传输的情况下,由于差动驱动器20的信号振幅小于二极管元件70~73的正向电压的阈值,因此差动信号能不流过二极管元件70~73而流过本来想要的共模滤波器40。
以下以单端驱动器150为例来详细说明动作。
首先,在单端驱动器150的输出从L变化为H的情况下,在传输线路10的电位为L的状态下,单端驱动器150将其输出状态从L变更为H。此时二极管元件70的阳极侧成为H电位,阴极侧保持L电位不变。在此,由于如上述那样H-L的电位差高于二极管元件70的正向电压的阈值,因此二极管元件70导通。从而,由于单端信号通过二极管元件70,因此能减轻共模滤波器40所引起的信号波形的上升沿部分的迟钝。
接下来,在单端驱动器150的输出从H变化为L的情况下,在传输线路10的电位为H的状态下,单端驱动器150将其输出状态从H变更为L。此时二极管元件72的阴极侧成为L电位,阳极侧保持H电位不变。在此,由于如上述那样H-L的电位差高于二极管元件72的正向电压的阈值,因此二极管元件72导通。从而,由于单端信号通过二极管元件72,因此能减轻共模滤波器40所引起的信号波形的下降沿部分的迟钝。
单端驱动器151、二极管元件71以及73的动作也与上述的单端驱动器150、二极管元件70以及72的动作相同。
根据以上的构成,在该信号传输装置1进行双信道的单端传输的情况下,由于单端信号的信号电平的过渡时的电流流过二极管元件70~73的某一个,因此能抑制共模滤波器40所引起的信号的上升沿、下降沿时的迟钝。
也可以如图11所示那样,将共模滤波器40和二极管元件70~73构成为1个滤波器部件401。由此,由于能使印刷基板上的分支布线最小,因此能抑制布线分支部处的信号的反射。另外,通过构成为1个滤波器部件401,从而能缩小印刷基板上的布局面积。
如以上那样,根据实施方式2,采用了以如下内容为特征的信号传输装置的构成:具备第1以及第2传输线路、差动驱动器、第1以及第2单端驱动器、第1、第2、第3以及第4二极管元件、和共模滤波器,差动驱动器的正相输出端子和第1单端驱动器的输出端子经由第1以及第3二极管元件和共模滤波器而与第1传输线路连接,差动驱动器的反相输出端子和第2单端驱动器的输出端子经由第2以及第4二极管元件和共模滤波器而与第2传输线路连接,第1以及第3二极管元件相互逆并联且与共模滤波器并联连接,第2以及第4二极管元件相互逆并联且与共模滤波器并联连接,第1、第2、第3以及第4二极管元件各自的正向电压的阈值高于差动驱动器所输出的信号振幅且低于第1以及第2单端驱动器所输出的信号振幅,因此能抑制差动传输时的不需要的电磁辐射并能良好保持信号质量,并且还能良好地保持单端传输时的信号质量。
(应用例)
图12表示实施方式1以及2所涉及的信号传输装置1的应用例即计算机装置的外观。图12的计算机装置例如是智能手机300。在智能手机300装备存储卡。存储卡例如是SD卡301。
图13表示图12中的智能手机300中的SD卡接口部分。该部分具备控制部302和前述的信号传输装置1。信号传输装置1构成进行与SD卡301间的数据的交换的接口。控制部302经由信号传输装置1来收发数据。图13中的信号传输装置1例如通过差动时钟信号的传输、和2个单端/数据信号的传输来共用2根传输线路。
另外,本公开的应用例所涉及的计算机装置除了智能手机、平板终端等便携设备以外,还包含个人计算机、导航装置等。
本公开所涉及的信号传输装置在差动传输和单端传输中共享传输线路,且在具备共模滤波器的情况下,能谋求差动传输时的不需要的电磁辐射的抑制和良好的信号质量的维持,且还能良好地保持单端传输时的信号质量。
标号的说明
1、2 信号传输装置
10、11 传输线路
20 差动驱动器
21 差动接收器
30、31 单端驱动器电路块
32、33 单端接收器
40 共模滤波器
60 连接器
70、71、72、73 二极管元件
80、81、82、90 单端驱动器
91、92、93 电阻电路
100 控制电路
150、151 单端驱动器
201、202、211、212 数据保持电路
300 智能手机
301 SD卡
302 控制部
401 由共模滤波器和二极管元件构成的滤波器部件

Claims (6)

1.一种信号传输装置,具备第1以及第2传输线路、差动驱动器、第1以及第2单端驱动器电路块、控制电路、和共模滤波器,
所述差动驱动器的正相输出端子和所述第1单端驱动器电路块的输出端子经由所述共模滤波器与所述第1传输线路连接,
所述差动驱动器的反相输出端子和所述第2单端驱动器电路块的输出端子经由所述共模滤波器与所述第2传输线路连接,
在使用所述第1以及第2单端驱动器电路块进行单端双信道传输的情况下,所述控制电路按照所述第1以及第2单端驱动器电路块的将要输出的输出信号的逻辑值的变化的组合来控制所述第1以及第2单端驱动器电路块各自的驱动能力,
与所述第1以及第2单端驱动器电路块的输出信号的逻辑值都不发生变化的情况、以及所述第1以及第2单端驱动器电路块的输出信号的逻辑值的变化处于相互反相的关系的情况相比,在所述第1以及第2单端驱动器电路块中的一方的单端驱动器电路块的输出信号的逻辑值发生变化且另一方的单端驱动器电路块的输出信号的逻辑值不发生变化的情况下,所述控制电路增强输出信号的逻辑值发生变化一侧的单端驱动器电路块的驱动能力,并且在所述第1以及第2单端驱动器电路块的输出信号的逻辑值的变化处于同相的关系的情况下,所述控制电路进一步增强所述第1以及第2单端驱动器电路块双方的驱动能力,其进一步增强的驱动能力比在所述第1以及第2单端驱动器电路块中的一方的单端驱动器电路块的输出信号的逻辑值发生变化且另一方的单端驱动器电路块的输出信号的逻辑值不发生变化的情况下增强的驱动能力更强。
2.根据权利要求1所述的信号传输装置,
所述第1以及第2单端驱动器电路块分别具备具有相互不同的驱动能力的多个单端驱动器,并且按照所述控制电路的控制来选择进行驱动的单端驱动器。
3.根据权利要求1所述的信号传输装置,
所述第1以及第2单端驱动器电路块分别具备单端驱动器、和与该单端驱动器的输出端子连接且具有相互不同的电阻值的多个电阻电路,并且按照所述控制电路的控制来选择进行驱动的电阻电路。
4.一种信号传输系统,具备权利要求1~3中任一项所述的信号传输装置即主装置、和经由所述第1以及第2传输线路与所述主装置连接的从属装置,
所述从属装置具有:与所述主装置的所述差动驱动器对应的差动接收器,所述主装置和所述从属装置均具有双信道的单端接收器,
所述主装置经由所述第1以及第2传输线路向所述从属装置询问选择差动传输或单端传输的哪一个作为使用的接口,
在执行从所述从属装置向所述主装置的经由所述第1以及第2传输线路的单端双信道传输之前,所述主装置对所述从属装置做出指示,使得所述从属装置按照所述从属装置输出到各信道的单端信号的逻辑值的变化的组合来控制各信道的驱动器的驱动能力。
5.一种计算机装置,使用权利要求1~3中任一项所述的信号传输装置来进行数据的收发。
6.一种信号传输装置中的信号传输方法,所述信号传输装置具备第1以及第2传输线路、差动驱动器、第1以及第2单端驱动器电路块、控制电路、和共模滤波器,所述差动驱动器的正相输出端子和所述第1单端驱动器电路块的输出端子经由所述共模滤波器与所述第1传输线路连接,所述差动驱动器的反相输出端子和所述第2单端驱动器电路块的输出端子经由所述共模滤波器与所述第2传输线路连接,
所述控制电路按照所述第1以及第2单端驱动器电路块的将要输出的输出信号的逻辑值的变化的组合来控制所述第1以及第2单端驱动器电路块各自的驱动能力,
使用所述第1以及第2单端驱动器电路块来进行单端双信道传输,
与所述第1以及第2单端驱动器电路块的输出信号的逻辑值都不发生变化的情况、以及所述第1以及第2单端驱动器电路块的输出信号的逻辑值的变化处于相互反相的关系的情况相比,在所述第1以及第2单端驱动器电路块中的一方的单端驱动器电路块的输出信号的逻辑值发生变化且另一方的单端驱动器电路块的输出信号的逻辑值不发生变化的情况下,所述控制电路增强输出信号的逻辑值发生变化一侧的单端驱动器电路块的驱动能力,并且在所述第1以及第2单端驱动器电路块的输出信号的逻辑值的变化处于同相的关系的情况下,所述控制电路进一步增强所述第1以及第2单端驱动器电路块双方的驱动能力,其进一步增强的驱动能力比在所述第1以及第2单端驱动器电路块中的一方的单端驱动器电路块的输出信号的逻辑值发生变化且另一方的单端驱动器电路块的输出信号的逻辑值不发生变化的情况下增强的驱动能力更强。
CN201480001491.XA 2013-04-26 2014-02-21 信号传输装置、信号传输系统、信号传输方法以及计算机装置 Expired - Fee Related CN104380676B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2013-093421 2013-04-26
JP2013093421 2013-04-26
PCT/JP2014/000893 WO2014174743A1 (ja) 2013-04-26 2014-02-21 信号伝送装置、信号伝送システム、信号伝送方法及びコンピュータ装置

Publications (2)

Publication Number Publication Date
CN104380676A CN104380676A (zh) 2015-02-25
CN104380676B true CN104380676B (zh) 2017-10-24

Family

ID=51791334

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201480001491.XA Expired - Fee Related CN104380676B (zh) 2013-04-26 2014-02-21 信号传输装置、信号传输系统、信号传输方法以及计算机装置

Country Status (4)

Country Link
US (1) US9093733B2 (zh)
JP (1) JP5966159B2 (zh)
CN (1) CN104380676B (zh)
WO (1) WO2014174743A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022259586A1 (ja) * 2021-06-09 2022-12-15 ソニーセミコンダクタソリューションズ株式会社 駆動回路、および、固体撮像素子

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6836290B1 (en) * 1998-04-17 2004-12-28 Conexant Systems, Inc. Combined single-ended and differential signaling interface
CN1256807C (zh) * 2002-08-29 2006-05-17 株式会社东芝 差动数据发送器及差动数据收发装置
CN102859954A (zh) * 2011-02-23 2013-01-02 松下电器产业株式会社 信号传输装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08115820A (ja) * 1994-10-12 1996-05-07 Murata Mfg Co Ltd コモンモードチョークコイル
JP2000353035A (ja) * 1999-04-29 2000-12-19 Conexant Syst Inc シングルエンド型および差分型を統合した信号通信インタフェース
US6791371B1 (en) * 2003-03-27 2004-09-14 Pericom Semiconductor Corp. Power-down activated by differential-input multiplier and comparator
JP2005051496A (ja) * 2003-07-28 2005-02-24 Kanji Otsuka 信号伝送システム及び信号伝送線路
US7012450B1 (en) * 2003-12-15 2006-03-14 Decicon, Inc. Transmitter for low voltage differential signaling
US7330514B1 (en) * 2004-03-30 2008-02-12 Cisco Technology, Inc. Methods and apparatus to mitigate cross-talk interference
US20060290377A1 (en) * 2005-05-31 2006-12-28 Jongsun Kim Capacitively coupled pulsed signaling bus interface
US7368950B2 (en) * 2005-11-16 2008-05-06 Montage Technology Group Limited High speed transceiver with low power consumption
JP2007325156A (ja) 2006-06-05 2007-12-13 Seiko Epson Corp 受信装置および送受信システム
US7956704B1 (en) * 2007-02-28 2011-06-07 Pmc-Sierra Us, Inc. Loaded parallel stub common mode filter for differential lines carrying high rate digital signals
US8363707B2 (en) * 2008-03-21 2013-01-29 Micron Technology, Inc. Mixed-mode signaling
JP5494207B2 (ja) 2010-05-11 2014-05-14 富士通セミコンダクター株式会社 入出力回路及びシステム
US8743973B2 (en) * 2010-05-25 2014-06-03 Rambus Inc. Receiver resistor network for common-mode signaling
US8724678B2 (en) * 2010-05-28 2014-05-13 Aquantia Corporation Electromagnetic interference reduction in wireline applications using differential signal compensation
US8547140B1 (en) * 2010-11-03 2013-10-01 Pmc-Sierra, Inc. Apparatus and method for generating a bias voltage
US8446168B2 (en) * 2010-12-14 2013-05-21 Qualcomm, Incorporated Pre-emphasis technique for on-chip voltage-driven single-ended-termination drivers

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6836290B1 (en) * 1998-04-17 2004-12-28 Conexant Systems, Inc. Combined single-ended and differential signaling interface
CN1256807C (zh) * 2002-08-29 2006-05-17 株式会社东芝 差动数据发送器及差动数据收发装置
CN102859954A (zh) * 2011-02-23 2013-01-02 松下电器产业株式会社 信号传输装置

Also Published As

Publication number Publication date
JP5966159B2 (ja) 2016-08-10
US20150162654A1 (en) 2015-06-11
US9093733B2 (en) 2015-07-28
CN104380676A (zh) 2015-02-25
WO2014174743A1 (ja) 2014-10-30
JPWO2014174743A1 (ja) 2017-02-23

Similar Documents

Publication Publication Date Title
TWI596900B (zh) 通訊介面裝置、通訊介面系統、在資料連結上傳送訊號之方法及其製品
CN108292990A (zh) 通信系统和通信方法
WO2011095840A1 (en) Generation of differential signals
CN101719112A (zh) 一种rs485半双工收发自动切换电路
CN104981790A (zh) 多槽多点音频接口
CN101636925A (zh) 用于在差分i/o链路上组合信号的系统及方法
CN110301098B (zh) 补偿器,用于运行一天线的电子电路装置,和天线装置
CN109980759B (zh) 用于对系统内的非接触通信和非接触充电进行管理的方法及对应系统
CN104380676B (zh) 信号传输装置、信号传输系统、信号传输方法以及计算机装置
US9780744B2 (en) Transceiver circuit for communicating differential and single-ended signals via transmission lines
US20200274685A1 (en) Integrated circuit with radio frequency interconnect
CN103117963A (zh) 用于半导体系统的无线信号发送/接收装置
CN109617565A (zh) 具有通讯功能的电路模块、多模块的电路装置与光伏系统
US20150081940A1 (en) Enhanced Serial Interface Systems and Methods Having a Higher Throughput
CN107534440B (zh) 通用输入缓冲器
US20180278062A1 (en) Communication system for a battery-management system for a battery, and method for operating at least one predefined coupling network of such a communications system
CN105611982A (zh) 一种电池、通信终端及通信系统
CN103631226B (zh) 串列传输推动方法
CN208834145U (zh) Can总线隔离电路、电源板及机器人
CN102545953A (zh) Uart功能扩展电路及其控制方法
CN104978294A (zh) 串行外设接口的兼容设备、串行外设接口及主机设备
CN106374905B (zh) 信号传输电路及通信设备
CN205666851U (zh) 一种485集线器电路
CN204719747U (zh) 串行外设接口的兼容设备、串行外设接口及主机设备
US9614555B2 (en) AC coupled transmission circuit and system

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20171024

CF01 Termination of patent right due to non-payment of annual fee