CN104347023A - 用于控制显示驱动器的操作时钟信号频率的主机和系统 - Google Patents
用于控制显示驱动器的操作时钟信号频率的主机和系统 Download PDFInfo
- Publication number
- CN104347023A CN104347023A CN201410331023.0A CN201410331023A CN104347023A CN 104347023 A CN104347023 A CN 104347023A CN 201410331023 A CN201410331023 A CN 201410331023A CN 104347023 A CN104347023 A CN 104347023A
- Authority
- CN
- China
- Prior art keywords
- frequency
- control signal
- signal
- ddi
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Telephone Function (AREA)
Abstract
本申请提供了一种用于在显示面板上显示图像数据的便携式设备的显示系统的应用处理器,该应用处理器包括:控制器,被配置为获得从显示驱动器集成电路(DDI)接收到的数据传输定时控制信号的频率,并且基于获得的频率生成用于调整与DDI的操作时钟信号有关的频率的频率控制信号;发送器,被配置为向DDI发送生成的频率控制信号;以及频率计算电路,其包括:检测器,被配置为从DDI接收数据传输定时控制信号,以及频率计算器,被配置为计算接收到的数据传输定时控制信号的频率。
Description
相关申请的交叉引用
本申请要求2013年7月11日向美国专利商标局提交的第61/845,183号美国临时专利申请以及2013年10月8日向韩国知识产权局提交的第10-2013-0120011号韩国专利申请的权益,并且要求2014年6月30日向韩国知识产权局提交的第10-2014-0080512号韩国专利申请的优先权,每个专利申请的全部内容通过引用并入本文。
技术领域
与示例性实施例一致的装置和方法涉及主机,并且更具体地,涉及用于基于从显示驱动器集成电路(IC)输出的数据传输定时控制信号来控制显示驱动器IC的操作时钟信号的频率的主机、包括该主机的系统、以及操作该系统的方法。
背景技术
包括液晶显示(LCD)面板的移动设备以包括视频模式或命令模式的各种模式驱动LCD面板。移动行业处理器接口显示串行接口()是用于便携式电子设备的相关技术显示标准。
MIPI支持两种显示模式,即视频模式和命令模式。在命令模式中,由撕裂效应(tearing effect,TE)信号控制开始从主机传输帧数据。在视频模式下,从主机到面板实时传输帧数据。
当在显示面板上显示静止图像时,显示驱动器IC从显示驱动器IC中包括的帧缓冲器周期性地读取静止图像并且在显示面板上显示静止图像,这被称为面板自刷新。此时,显示驱动器IC使用从电阻-电容(RC)振荡器输出的时钟信号来执行面板自刷新。因为RC振荡器对温度变化敏感,所以时钟信号的频率可能偏离。这种偏离导致电磁干扰(EMI),其会干扰其它设备(例如,触摸屏、触笔等)的操作频率。
当在命令模式中显示驱动器IC向主机发送TE信号时,主机基于TE信号向显示驱动器IC发送帧数据。TE信号被用来防止撕裂或屏幕撕裂。撕裂或屏幕撕裂是当在显示面板的单个屏幕上同时显示与至少两个不同帧相对应的图像数据时出现的视觉伪影(visual artifact)。
发明内容
一个或多个示例性实施例可以克服上述缺点以及上面未述及的其它缺点。然而,应当理解,不要求一个或多个示例性实施例克服上述缺点,并且示例性实施例可以不克服上述的任何问题。
根据示例性实施例的一方面,提供了一种用于驱动图像数据显示在显示面板上的显示驱动器集成电路(Display Driver Integrated Circuit,DDI),该DDI包括:控制信号生成器,被配置为基于操作时钟信号生成控制信号,并且向外部设备发送生成的控制信号;接收器,被配置成响应于发送的控制信号来从外部设备接收第一频率控制信号;以及控制器,被配置为基于接收到的第一频率控制信号输出第二频率控制信号以调整与操作时钟信号有关的频率。
控制信号可以是撕裂效应信号,而且接收器可以被配置成响应于发送的控制信号从外部设备接收图像数据。
DDI还可以包括振荡器,其被配置为向控制信号生成器输出操作时钟信号,其中所述控制器可以被配置为向振荡器输出第二频率控制信号以调整操作时钟信号的频率。
控制器可以被配置为向控制信号生成器输出第二频率控制信号;而且控制信号生成器可以被配置为根据输出的第二频率控制信号和操作时钟信号来调整生成的控制信号的频率。
控制信号生成器可以被配置为根据操作时钟信号的偏差频率与生成的控制信号的频率之间的比率来调整生成的控制信号的频率。
接收器可以是移动行业处理器接口(Mobile Industry Processor Interface,MIPI)接收器。
DDI还可以包括被配置为向显示面板输出图像数据的图像处理器,其中,所述接收器可以被配置为响应于发送的控制信号从外部设备接收图像数据。
DDI还可以包括被配置为缓冲图像数据的帧缓冲器,其中,所述控制器可以被配置为控制将接收到的图像数据写入帧缓冲器,并且根据操作时钟信号控制从帧缓冲器读取接收到的图像数据以便被输出到显示面板。
根据另一示例性实施例的一方面,提供了一种用于在显示面板上显示图像数据的便携式设备的显示系统的应用处理器,该应用处理器包括:控制器,被配置为获得从显示驱动器集成电路(DDI)接收到的数据传输定时控制信号的频率,并且基于获得的频率生成用于调整与DDI的操作时钟信号有关的频率的频率控制信号;发送器,被配置为向DDI发送生成的频率控制信号;以及频率计算电路,其包括:检测器,被配置为从DDI接收数据传输定时控制信号,以及频率计算器,被配置为计算接收到的数据传输定时控制信号的频率。
频率计算器被配置可以被配置为向控制器输出计算出的频率。
频率计算电路还可以包括频率比较器,其被配置为确定计算出的频率是否在DDI的预定操作频率范围内,根据所述确定来生成控制信号,并且向控制器输出生成的控制信号。
频率比较器可以响应于计算出的频率低于预定操作频率范围来生成第一控制信号作为控制信号,响应于计算出的频率在预定操作频率范围内来生成第二控制信号作为控制信号,并且响应于计算出的频率高于预定操作频率范围来生成第三控制信号作为控制信号。
频率计算电路还可以包括频率计数器,被配置为基于参考时钟信号确定接收到的数据传输定时控制信号的时段的计数值,其中,频率计算器可以被配置为基于所确定的计数值计算接收到的数据传输定时控制信号的频率。
检测器可以包括沿检测器,其被配置为基于接收到的数据传输定时控制信号的上升沿或下降沿来检测接收到的数据传输定时控制信号的时段。
频率计算电路还可以包括分频器,被配置为按预定的因子将参考时钟信号分频,其中,频率计数器可以被配置为基于经分频的参考时钟信号来确定计数值。
根据另一示例性实施例的一方面,提供了一种控制显示器的操作时钟信号的频率的方法,该方法包括:由主机从显示驱动器集成电路(DDI)接收信号;基于参考时钟信号计算接收到的信号的频率;基于计算出的频率生成用于调整与DDI的操作时钟信号有关的频率的频率控制信号;以及向DDI发送生成的频率控制信号。
生成频率控制信号可以包括响应于计算出的频率在DDI的预定操作频率范围外来生成频率控制信号。
该方法还可以包括响应于接收到的信号(它是撕裂效应信号)向DDI发送图像数据。
计算频率可以包括:基于参考时钟信号确定接收到的信号的时段的计数值;以及基于所确定的计数值计算接收到的信号的频率。
根据另一示例性实施例的一方面,提供了一种控制显示器的操作时钟信号的频率的方法,该方法包括:由DDI基于操作时钟信号生成控制信号;向主机发送生成的控制信号;响应于发送的控制信号,从主机接收第一频率控制信号;以及基于接收到的第一频率控制信号调整控制信号的频率。
调整控制信号的频率可以包括通过调整操作时钟信号的频率来调整控制信号的频率。
调整控制信号的频率可以包括根据操作时钟信号的偏差频率与控制信号的频率之间的比率来调整控制信号的频率。
控制信号可以是撕裂效应信号。
根据另一示例性实施例的一方面,提供了一种显示图像数据的显示系统,该显示系统包括:应用处理器,其包括第一控制器,被配置为从频率计算电路获得由显示驱动器集成电路(DDI)提供的信号的频率并且基于获得的频率生成用于调整与DDI的操作时钟信号有关的频率的第一频率控制信号,以及发送器,被配置为向DDI发送所生成的第一频率控制信号;频率计算电路,被配置为从DDI接收所述信号,基于参考时钟信号计算接收到的信号的频率,并且向第一控制器提供计算出的频率;以及DDI,被配置为驱动图像数据显示在显示面板上,该DDI包括:控制信号生成器,被配置为基于操作时钟信号生成所述信号并且向应用处理器和频率计算电路提供生成的信号;接收器,被配置为响应于被提供的信号从应用处理器接收第一频率控制信号;以及第二控制器,被配置为基于接收到的第一频率控制信号输出第二频率控制信号以调整与操作时钟信号有关的频率。
显示系统可以是便携式设备,而且应用处理器可以是主机。
显示系统还可以包括显示面板,而且显示面板包括被配置为从触笔接收输入的触摸屏。
信号可以是撕裂效应信号。
DDI可以包括振荡器,其被配置为输出操作时钟信号,其中,DDI可以被配置为根据第二频率控制信号调整操作时钟信号的频率。
DDI可以被配置为根据第二频率控制信号和操作时钟信号调整生成的信号的频率。
DDI可以被配置为根据操作时钟信号的偏差频率与生成的信号的频率之间的比率来调整生成的信号的频率。
根据另一示例性实施例的一方面,提供了一种用于在显示面板上显示图像数据的便携式设备的显示系统的应用处理器,该应用处理器包括:控制器,被配置为获得从显示驱动器集成电路(DDI)接收到的信号的频率,并且基于获得的频率生成用于调整与DDI的操作时钟信号有关的频率的频率控制信号;以及发送器,被配置为向DDI发送生成的频率控制信号。
接收到的信号可以是撕裂效应信号,而且控制器可以被配置为响应于接收到的撕裂效应信号控制发送器向DDI发送图像数据。
控制器可以被配置为响应于获得的频率在DDI的预定操作频率范围外来生成频率控制信号。
应用处理器还可以包括频率计算电路,被配置为从DDI接收信号,并且基于参考时钟信号计算接收到的信号的频率,其中,控制器可以被配置为基于计算出的频率生成频率控制信号。
频率计算电路可以包括:频率计数器,被配置为基于参考时钟信号确定接收到的信号的时段的计数值;以及频率计算器,被配置为基于确定的计数值计算接收到的信号的频率。
频率计算电路还可以包括沿检测器,被配置为基于接收到的信号的上升沿或下降沿来检测接收到的信号的时段。
频率计算电路还可以包括分频器,被配置为按预定的因子将参考时钟信号分频,而且频率计数器可以被配置为基于经分频的参考时钟信号来确定计数值。
频率计算电路还可以包括频率比较器,被配置为确定计算出的频率是否在DDI的预定操作频率范围内并且根据所述确定来向控制器输出控制信号,而且控制器可以根据输出的控制信号生成频率控制信号。
频率比较器可以响应于计算出的频率低于预定操作频率范围来生成第一中断信号作为控制信号,并且响应于计算出的频率高于预定操作频率范围来生成第三中断信号作为控制信号,而且控制器可以响应于输出的第一中断信号或输出的第三中断信号来生成频率控制信号以调整频率。
控制器可以是中央处理单元(CPU)。
控制器可以是图像处理电路。
附图说明
通过参考附图对本发明构思的示例性实施例的详细描述,本发明构思的以上和其他特征和优点将变得更加明显,附图中:
图1是根据示例性实施例的系统的框图;
图2是根据示例性实施例的频率计算电路的框图;
图3是根据另一示例性实施例的频率计算电路的框图;
图4是根据示例性实施例的频率计算电路的操作的时序图;
图5A和图5B是根据另一示例性实施例的频率计算电路的操作的时序图;
图6是根据又一示例性实施例的频率计算电路的框图;
图7是图6所示的频率计算电路的操作的时序图;
图8是根据又一示例性实施例的频率计算电路的框图;
图9是根据另一示例性实施例的频率计算电路的框图;
图10是图9所示的频率计算电路的操作的时序图;
图11是根据又一示例性实施例的频率计算电路的框图;
图12是根据示例性实施例的操作系统的方法的流程图;
图13是根据另一示例性实施例的系统的框图;
图14是根据又一示例性实施例的系统的框图;以及
图15是根据又一示例性实施例的系统的框图。
具体实施方式
在下文中,将参考附图来更充分地描述示例性实施例。然而,示例性实施例可以以许多不同的形式来具体实施,而不应当被解释为受限于本文所阐明的示例性实施例。更确切地说,提供这些示例性实施例是为了使本公开将会透彻且完整,并且将会把本发明构思的范围完整地传达给本领域技术人员。在附图中,为了清晰起见可能夸大层和区域的大小和相对大小。相同的参考标记通篇指代相同的元件。
将理解的是,当一个元件被指为被“连接”或“耦合”至其他元件时,它可以是直接地连接或耦合至其他元件,或可以存在居间元件。相比之下,当一个元件被指为被“直接连接”或“直接耦合”至另一元件,则不存在居间元件。如本文所使用的,术语“和/或”包括相关联的列出项中的一个或多个的任何和所有组合,并且可以被缩写为“/”。
将理解的是,虽然术语第一、第二等可以在本文中用于描述各种元件,但是这些元件不应当受限于这些术语。这些术语仅用于将一个元件与其它元件区分开。例如,第一信号可以被称为第二信号,并且类似的,第二信号可以被称为第一信号而不背离本公开的教导。
本文使用的术语只是为了描述特定实施例,而并不打算对发明构思进行限制。如本文使用的,单数形式“一”、“一个”和“该”打算也包括复数形式,除非上下文明确地另有指示。还要理解,“包括”或“包含”这些词当用在本说明书中规定了所记述的特征、区域、整数、步骤、操作、元件和/或组件的存在,但并不排除一个或多个其他特征、区域、整数、步骤、操作、元件、组件和/或其群组的存在或添加。
除非另有定义,否则本文使用的所有术语(包括技术和科学术语)都具有本一般发明构思所属领域的普通技术人员通常理解的那种含义。还要理解,术语——例如常用的词典中使用的那些——应当被解释为具有与其在相关技术和/或本申请的上下文中的含义一致的含义,而不应当在理想化的或者过于正式的意义上来解释,除非本文明确地这样定义。
图1是根据示例性实施例的系统100的框图。参考图1,系统100包括主机200、显示驱动器IC(DDI)300、显示面板400、外部存储器500和相机600。
系统100可以被实现为蜂窝电话、智能电话、平板设备、个人计算机(PC)、便携式设备、多媒体播放器、移动互联网设备(MID)、物联网(Internet of things,IoT)设备、万联网(Internet of everything,IoE)设备、可穿戴式计算机、智能设备等。
例如,当系统100支持移动行业处理器接口()时,系统100还可以支持面板自刷新(PSR)。PSR是在显示面板400上周期性地显示存储在DDI300的帧缓冲器325中的静止图像数据的操作。
在一个或多个示例性实施例中,系统100可以支持MIPI命令模式和/或MIPI视频模式(其支持PSR)。然而,可以理解的是,一个或多个其它示例性实施例不限于此。例如,根据另一示例性实施例,系统100可以包括支持嵌入式显示端口(embedded DisplayPort,eDP)标准的接口。
主机200可以从DDI300接收数据传输定时控制信号TE,使用参考时钟信号“fref”计算数据传输定时控制信号TE的频率,基于该计算结果生成用于调整DDI300的操作时钟信号的频率的第一频率控制信号,并且向DDI300输出第一频率控制信号。
此外,每当向DDI300发送图像数据(例如,静止图像数据或运动图像数据)时,主机可以基于或使用传输定时控制信号TE向DDI300发送图像数据。
换句话说,传输定时控制信号TE控制从主机200发送到DDI300的图像数据的传输定时。相应地,数据传输定时控制信号TE可以是在MIPI中使用的撕裂效应(TE)信号。此外,当主机200响应于从DDI300输出的某一信号向DDI300发送图像数据以防止TE时,可以称所述某一信号用作传输定时控制信号TE,与主机200与DDI300之间接口的类型无关。虽然在本示例性实施例中,主机200接收数据传输定时控制信号TE(诸如撕裂效应TE信号),但是可以理解,一个或多个其它示例性实施例不限于此,并且主机200可以从DDI300接收任何信号或控制信号,其中接收到的信号的频率基于DDI300的操作时钟信号。
主机200可以被实现为集成电路(IC)、片上系统(SoC)、处理器、应用处理器(AP)、移动AP等。主机200可以包括中央处理单元(CPU)210、只读存储器(ROM)220、存储器控制器230、相机接口(I/F)240、频率计算电路250、图像处理电路260和发送接口(TX I/F)270。
CPU210可以通过总线201控制元件220、230、240、250、260和270中的至少一个的操作。CPU210可以包括至少一个核(core)。CPU210可以在引导期间运行从外部存储器500输出的操作系统(OS)。根据OS的控制,CPU210可以生成用于调整DDI300的操作时钟信号的频率的第一频率控制信号,并且可以经由TX I/F270向DDI300发送第一频率控制信号。
换句话说,当需要或确定调整DDI300的操作时钟信号的频率时,主机200可以向DDI300发送第一频率控制信号。第一频率控制信号可以以命令的形式发送给DDI300,而且可以通过用于传送图像数据的传输线发送给DDI300。
在ROM220可以存储由CPU210使用的程序代码和/或数据。
存储器控制器230可以将数据存储在外部存储器500中,并且可以从外部存储器500读取数据。例如,存储器控制器230可以是一组动态随机存取存储器(DRAM)控制器和基于快闪的存储器控制器。因此,外部存储器500可以是一组DRAM和闪存。
相机I/F240可以接收由相机600捕获的图像数据并且向存储器控制器230和/或图像处理电路260发送图像数据。当系统100支持MIPI时,相机600和相机I/F240可以使用相机串行接口(CSI),例如,CSI-2,相互通信。相机600可以使用低电压差分信令(LVDS)向相机I/F240发送图像数据。
频率计算电路250可以从DDI300接收数据传输定时控制信号TE,使用与从晶体振荡器X-OSC输出的时钟信号“fref”有关的参考时钟信号来计算数据传输定时控制信号TE的频率,并通过总线201向CPU发送计算结果。CPU210可以通过使用计算结果生成用于调整DDI300的操作时钟信号的频率的第一频率控制信号,来作为控制电路操作。
虽然在本示例性实施例中,频率计算电路250计算数据传输定时控制信号TE的频率fcnt,但是应当理解的是,在一个或多个其它示例性实施例中,CPU210可以计算数据传输定时控制信号TE的频率fcnt。例如,在这种情况下,频率计算电路250可以使用参考时钟信号fref或frefd对数据传输定时控制信号TE的时段进行计数,生成与计数结果相对应的计数值CNT,并且向CPU210提供计数值CNT。CPU210然后可以使用计数值CNT来计算数据传输定时控制信号TE的频率fcnt。
虽然在一个或多个其它示例性实施例中,主机200可以包括用于生成第一频率控制信号的单独的控制电路,但是生成用于调整DDI300的操作时钟信号的频率的控制信号的电路在本文中被称为控制电路(例如,CPU210)。
图像处理电路260处理和控制要被发送到DDI300的图像数据和/或命令数据。命令数据包括第一频率控制信号。图像数据和/或命令数据可以以在MIPI中定义的数据分组的形式发送。然而,要理解,一个或多个其它示例性实施例不限于此。例如,根据另一示例性实施例,图像数据和/或命令数据可以以在eDP标准或高速串行接口标准中定义的数据格式发送。
TX I/F270可以与DDI300的接收接口(RX I/F)310通信。图像数据和/或命令数据可以经由图像处理电路260和TX I/F270从主机200发送到DDI300。TX I/F270可以使用与从晶体振荡器X-OSC输出的时钟信号fref有关的、基于该时钟信号fref、或者等同于该时钟信号fref的时钟信号来发送图像数据。
接口10连接在主机200与DDI300之间。例如,接口10可以被实现为支持MIPI、EDP、高速串行接口等。
DDI300可以基于从主机200发送的图像数据和/或命令数据处理图像数据,并且可以向显示面板400发送经处理的图像数据。此时,DDI300可以使用存储在帧缓冲器325中的图像数据执行PSR。
DDI300可以响应于从主机200发送的第一频率控制信号,调整它的操作时钟信号的频率。操作时钟信号的频率可以是用于DDI300的操作的各种操作时钟信号中的每一个的频率。
例如,操作时钟信号可以是从DDI300内实现的振荡器330输出的内部时钟信号“ifc”。这时,振荡器330的内部时钟信号“ifc”可以参与数据传输定时控制信号TE的生成以及PSR的控制信号的生成。DDI300可以被实现为移动DDI。DDI300包括RX I/F310、控制电路320、帧缓冲器325、振荡器330、定时控制器340和驱动电路块350。
RX I/F310可以将从主机200的TX I/F270发送的图像数据和/或命令数据转换为适合DDI300的格式。例如,当RX I/F310支持MIPI时,RX I/F310可以使通过接口10接收到的时钟信号传递到控制电路320,并且可以使用该时钟信号从图像数据(例如,数据分组)中恢复数据、数据使能信号和同步信号(例如,垂直同步信号和水平同步信号)。
控制电路320可以基于从RX I/F310输出一个或多个控制信号来控制帧缓冲器325、振荡器330和/或定时控制器340的操作。
在一个或多个示例性实施例中,当RX I/F310接收并向控制电路320输出用于控制DDI300的操作时钟信号的频率的第一频率控制信号(或命令)时,控制电路320可以基于第一频率控制信号生成第二频率控制信号。例如,当第一频率控制信号以命令的形式发送时,第二频率控制信号可以是经解码的命令。振荡器330可以响应于第二频率控制信号,调整(例如,增加或减小)内部时钟信号ifc的频率。
此时,定时控制信号生成器342可以使用经频率调整的内部时钟信号ifc来调整数据传输定时控制信号TE的频率,并且可以向主机200输出其频率已经被调整的数据传输定时控制信号TE。
在一个或多个其它示例性实施例中,当RX I/F310接收并向控制电路320输出用于控制DDI300的操作时钟信号的频率的第一频率控制信号时,控制电路320可以使用与第一频率控制信号有关的第二频率控制信号直接控制定时控制信号生成器342。例如,在这种情况下,控制电路320可以控制定时控制信号生成器342通过调整内部时钟信号ifc频率与数据传输定时控制信号TE频率之间的比率来调整(例如,增加或减小)数据传输定时控制信号TE的频率,而不需要振荡器330调整(例如,增加或减小)内部时钟信号ifc的频率。在这里,例如,比率可以被存储在定时控制信号生成器342的寄存器中。在这种情况下,例如,如果内部时钟信号ifc的频率偏离到原始频率的两倍,则可以通过调整数据传输定时控制信号TE的切换周期(例如,从每8个内部时钟信号周期为一个数据传输定时控制信号TE周期调整到每16个内部时钟信号周期为一个数据传输定时控制信号TE周期)来调整比率。
根据另一示例性实施例,振荡器330可以使用第二频率控制信号来调整(例如,增加或减小)内部时钟信号ifc的频率,并且控制电路320可以使用第二频率控制信号来直接控制定时控制信号生成器342。例如,在这种情况下,控制电路320可以控制定时控制信号生成器342通过调整已调整的内部时钟信号ifc频率(由振荡器330调整)与数据传输定时控制信号TE频率之间的比率来调整(例如,增加或减小)数据传输定时控制信号TE的频率。
定时控制信号生成器342可以响应于第二频率控制信号来调整(例如,增加或减小)数据传输定时控制信号TE的频率,并且可以向主机200输出其频率已经被调整的数据传输定时控制信号TE。例如,当DDI300支持MIPI时,定时控制信号生成器342可以被实现为TE信号生成器。
控制电路320可以使用写入控制信号向帧缓冲器325写入由RX I/F310接收并从RX I/F310输出的图像数据。写入控制信号是向帧缓冲器325写入图像数据的信号。控制电路320也可以使用通过振荡器330的内部时钟信号ifc生成的读取控制信号从帧缓冲器325读取图像数据,并且向定时控制器340中包括的图像处理电路344发送该图像数据。
图像处理电路344使用振荡器330的内部时钟信号ifc处理从控制电路320输出的图像数据,并且向驱动电路块350输出与处理结果相对应的显示数据以及用于显示数据的同步信号(例如,垂直同步信号、水平同步信号和数据使能信号)。
驱动电路块350可以根据从图像处理电路344输出的显示数据和同步信号向显示面板400驱动显示数据。此外,要理解的是,驱动电路块350可以包括至少一个源极驱动器和至少一个栅极驱动器。显示面板400可以被实现为薄膜晶体管液晶显示器(TFT-LCD)面板、有机发光二极管(OLED)显示面板、有源矩阵OLED(AMOLED)显示器面板、柔性显示面板、LCD面板等。
图2是根据示例性实施例的频率计算电路250A的框图。例如,频率计算电路250A可以被实现为图1所示的频率计算电路250。图4是根据示例性实施例的频率计算电路250A的操作的时序图。参考图2,频率计算电路250A包括沿检测器251、频率计数器255和频率计算器256,频率计算电路250A还可以包括分频器253。
参考图4的情况I,频率计算电路250A可以使用参考时钟信号fref或frefd对数据传输定时控制信号TE的特定时段(例如,上升沿到上升沿间隔(以下,称为“第一时段”))PTR进行计数,并且可以使用与计数结果相对应的计数值CNT计算数据传输定时控制信号TE的频率fcnt。
沿检测器251响应于参考时钟信号fref或frefd检测数据传输定时控制信号TE的上升沿,生成具有脉冲波形的检测信号DET,并向频率计数器255输出数据传输定时控制信号TE。检测信号DET的波形可以与数据传输定时控制信号TE的波形相同、基本相同或相似。
频率计数器255可以使用参考时钟信号fref或frefd对第一时段RTR进行计数,并且生成与计数结果相对应的计数值CNT。例如,频率计数器255可以对第一时段RTR中的参考时钟信号fref或frefd的周期的数目进行计数。频率计算器256可以使用计数值CNT计算数据传输定时控制信号TE的频率fcnt,并且可以向CPU210输出频率fcnt。根据一个或多个示例性实施例,频率计数器255和频率计算器256可以一起实现在单个电路中,但是要理解的是一个或多个其它示例性实施例不限于此。
频率计数器255响应于已经被激活的检测信号DET来重置前一计数值,使用参考时钟信号fref或frefd对第一时段RTR进行计数,并生成计数值CNT。
CPU210可以确定从频率计算器256输出的频率fcnt是否在DDI300的预定范围(例如,中心操作频率范围)内,并且基于确定结果生成第一频率控制信号。中心操作频率范围可以基于中心操作频率和偏差来确定。中心操作频率和偏差可以根据DDI300的设计规格而有所不同。例如,当中心操作频率为60赫兹而且偏差为±0.2%时,中心操作频率范围可以被确定为59.88到60.12赫兹。
DDI300可以基于与由主机200生成的第一频率控制信号有关的第二频率控制信号来调整(例如,增加或减小)数据传输定时控制信号TE的频率。例如,当频率fcnt未在中心操作频率范围内时,主机200向DDI300输出第一频率控制信号,以使得DDI300可以根据与第一频率控制信号相关的或基于第一频率控制信号的第二频率控制信号,实时调整数据传输定时控制信号TE的频率。例如,当第一频率控制信号以命令的形式发送时,第二频率控制信号可以是经解码的命令。
在图4中,RTRa表示具有由DDI300调整的频率的数据传输定时控制信号TE的第一时段。由于数据传输定时控制信号TE的第一时段基于由主机200生成的第一频率控制信号被调整(例如,增加),因此第一时段RTR和RTRa彼此不同,如图4所示。
频率计数器255使用参考时钟信号fref或frefd对第一时段RTRa进行计数,并且生成与计数结果相对应的计数值CNT。频率计算器256使用计数值CNT计算数据传输定时控制信号TE的频率fcnt,并且可以向CPU210输出频率fcnt。CPU210将频率fcnt与中心操作频率范围进行比较,并基于比较结果确定是否生成第一频率控制信号和/或确定第一频率控制信号的类型(例如,指示增加、减小或保持数据传输定时控制信号TE的频率)。
参考图4的情况II,频率计算电路250A可以使用参考时钟信号fref或frefd对数据传输定时控制信号TE的特定时段(例如,下降沿到下降沿间隔(以下,称为“第二时段”))FTF进行计数,并且可以使用与计数结果相对应的计数值CNT计算数据传输定时控制信号TE的频率fcnt。
沿检测器251检测数据传输定时控制信号TE的下降沿,生成具有脉冲波形的检测信号DET,并向频率计数器255输出数据传输定时控制信号TE。频率计数器255使用参考时钟信号fref或frefd对第二时段FTF进行计数,并且生成计数值CNT。频率计算器256使用计数值CNT计算数据传输定时控制信号TE的频率fcnt,并且向CPU210输出频率fcnt。
CPU210可以确定从频率计算器256输出的频率fcnt是否在DDI300的预定范围(例如,中心操作频率范围)内,并且基于确定结果控制生成第一频率控制信号。
DDI300可以基于与由主机200生成的第一频率控制信号有关的第二频率控制信号来调整数据传输定时控制信号TE的频率。例如,当频率fcnt未在中心操作频率范围内时,主机200向DDI300输出第一频率控制信号,以使得DDI300可以基于第一频率控制信号实时调整数据传输定时控制信号TE的频率。
在图4中,FTFa表示具有由DDI300调整的频率的数据传输定时控制信号TE的第二时段。由于数据传输定时控制信号TE的第二时段基于由主机200生成的第一频率控制信号被调整(例如,增加),因此第一时段FTF和FTFa彼此不同,如图4所示。
频率计数器255使用参考时钟信号fref或frefd对第二时段FTFa进行计数,并且生成计数值CNT。频率计算器256使用计数值CNT计算数据传输定时控制信号TE的频率fcnt,并且可以向CPU210输出频率fcnt。CPU210将频率fcnt与中心操作频率范围进行比较,并基于比较结果确定是否生成第一频率控制信号。
分频器253按预定的分频因子将晶体振荡器的X-OSC的输出时钟信号fref分频,并且向频率计数器255输出经分频的时钟信号frefd。因此,参考时钟信号可以是晶体振荡器的X-OSC的输出时钟信号fref、或者经分频的时钟信号frefd。分频因子可以根据主机200的设计规格来决定。要理解的是,在一个或多个其它示例性实施例中,分频器253可以被省略。
在图2所示的本示例性实施例中,数据传输定时控制信号TE的频率fcnt被发送到CPU210。但是,要理解的是,一个或多个其它示例性实施例不限于此。例如,根据另一示例性实施例,计数值CNT被直接发送到CPU210。在这种情况下,CPU210可以使用计数值CNT计算数据传输定时控制信号TE的频率fcnt,确定频率fcnt是否在预定范围(例如,中心操作频率范围)内,并且基于确定结果决定是否生成第一频率控制信号。
图3是根据另一示例性实施例的频率计算电路250B的框图。例如,频率计算电路250B可以被实现为图1所示的频率计算电路250。除了频率比较电路257(例如,频率比较器)外,图3所示的频率计算电路250B的结构和操作与图2所示的频率计算电路250A的结构和操作相同、基本相同或相似。图5A和图5B是根据另一示例性实施例的频率计算电路250B的操作的时序图。
参考图3、图5A和图5B,频率比较电路257可以确定从频率计算器256输出的频率fcnt是否预定范围(例如,频率窗FW)内,并且根据确定结果向CPU210输出控制信号(例如,中断INT)。频率比较电路257可以用作生成中断INT的中断生成电路。
图5A和图5B中所示的频率窗FW可以与上面参考图2和图4所描述的中心操作频率范围相同、基本相同或相似。参考图5A和图5B中的情况I,当由频率计算器256计算的频率fcnt(=fcnt1)低于频率窗FW的下限时,频率比较电路257可以向CPU210输出第一中断INT。CPU210可以响应于第一中断INT,生成指示增加DDI300的操作时钟信号的频率的第一频率控制信号。因此,DDI300可以基于第一频率控制信号增加数据传输定时控制信号TE的频率。
参考图5A中的情况II,当由频率计算器256计算的频率fcnt(=fcnt2)在频率窗FW的下限和上限之间或之内时,频率比较电路257不向CPU210输出中断INT。同时,参考图5B中的情况II,当由频率计算器256计算的频率fcnt(=fcnt2)在频率窗FW的下限和上限之间或之内时,频率比较电路257向CPU210输出第二中断INT。CPU210可以响应于第二中断INT,生成指示保持DDI300的操作时钟信号的频率的第一频率控制信号。在一个或多个其它示例性实施例中,CPU210可以不生成第一频率控制信号,以使得DDI300保持数据传输定时控制信号TE的频率。
参考图5A和图5B中的情况III,当由频率计算器256计算的频率fcnt(=fcnt3)高于频率窗FW的上限时,频率比较电路257向CPU210输出第三中断INT。CPU210可以响应于第三中断INT,生成指示减小DDI300的操作时钟信号的频率的第一频率控制信号。因此,DDI300可以基于第一频率控制信号减小数据传输定时控制信号TE的频率。
图6是根据又一示例性实施例的频率计算电路250C的框图。例如,频率计算电路250C可以被实现为图1所示的频率计算电路250。图7是图6所示的频率计算电路250C的操作的时序图。参考图6,频率计算电路250C包括沿检测电路252、频率计数器255、频率计算器256。频率计算电路250C还可以包括分频器253。
参考图6和图7,频率计算电路250C可以使用参考时钟信号fref或frefd对数据传输定时控制信号TE的特定时段(例如,高时段宽度HIW)进行计数,并且可以使用与计数结果相对应的计数值CNT计算数据传输定时控制信号TE的频率fcnt。
沿检测电路252可以包括与(AND)门252-1和沿检测器252-3。与门252-1对数据传输定时控制信号TE和参考时钟信号fref或frefd执行与运算,并且向频率计数器255输出运算结果DTE。沿检测器252-3可以响应于数据传输定时控制信号TE生成检测信号DET。沿检测电路252可以响应于数据传输定时控制信号TE的上升沿生成激活的检测信号DET。频率计数器255可以响应于已经被激活的检测信号DET来重置前一计数值CNT,使用参考时钟信号fref或frefd对从与门252-1输出的运算结果DTE进行计数,并输出与计数结果相对应的当前计数值CNT。
频率计算器256使用计数值CNT计算数据传输定时控制信号TE的频率fcnt,并且向CPU210输出计算出的频率fcnt。CPU210可以确定从频率计算器256输出的频率fcnt是否在DDI300的预定范围(例如,中心操作频率范围)内,并且基于确定结果控制生成第一频率控制信号。
DDI300可以根据与由主机200生成的第一频率控制信号有关的或者基于该第一频率控制信号的第二频率控制信号来调整数据传输定时控制信号TE的频率。例如,当第一频率控制信号以命令的形式发送时,第二频率控制信号可以是经解码的命令。
当计算出的频率fcnt在中心操作频率范围外时,主机200向DDI300输出第一频率控制信号,以使得DDI300可以基于第一频率控制信号实时调整数据传输定时控制信号TE的频率。
参考图7,HIWa表示已经由DDI300调整的数据传输定时控制信号TE的高时段宽度。由于数据传输定时控制信号TE的高时段宽度HIW基于由主机200生成的第一频率控制信号被调整(例如,增加),因此高时段宽度HIW和HIWa彼此不同,如图7所示。高时段宽度HIW和HIWa可以以时间线为单位进行调整。
图8是根据又一示例性实施例的频率计算电路250D的框图。例如,频率计算电路250D可以被实现为图1所示的频率计算电路250。除了频率比较电路257外,图8所示的频率计算电路250D的结构和操作与图6所示的频率计算电路250C的结构和操作相同、基本相同或相似。图8所示的频率比较电路257的操作与上面参考图3、图5A和图5B已经描述的频率比较电路257的操作相同、基本相同或相似。
图9是根据另一示例性实施例的频率计算电路250E的框图。例如,频率计算电路250E可以被实现为图1所示的频率计算电路250。图10是图9所示的频率计算电路250E的操作的时序图。频率计算电路250E包括沿检测电路252、频率计数器255和频率计算器256。频率计算电路250E还可以包括分频器253。
参考图9和图10,频率计算电路250E可以使用参考时钟信号fref或frefd对数据传输定时控制信号TE的特定时段(例如,低时段宽度LIW)进行计数,并且可以使用计数值CNT计算数据传输定时控制信号TE的频率fcnt。
沿检测电路252可以包括与门252-1、反相器252-2和沿检测器252-3。反相器252-2反转数据传输定时控制信号TE,并向与门252-1和沿检测器252-3输出反转的数据传输定时控制信号。与门252-1对反相器252-2的输出信号和参考时钟信号fref或frefd执行与运算,并且向频率计数器255输出运算结果DTE。
沿检测电路252可以响应于数据传输定时控制信号TE的下降沿生成激活的检测信号DET。频率计数器255可以响应于已经被激活的检测信号DET来重置前一计数值,使用参考时钟信号fref或frefd对从与门252-1输出的运算结果DTE进行计数,并输出计数值CNT。图9所示的元件253、255和256的操作与图6所示的元件253、255和256的操作相同、基本相同或相似。
参考图10,LIWa表示已经由DDI300调整的数据传输定时控制信号TE的低时段宽度。由于数据传输定时控制信号TE的低时段宽度LIW基于由主机200生成的第一频率控制信号被调整(例如,增加),因此低时段宽度LIW和LIWa彼此不同,如图10所示。
图11是根据又一示例性实施例的频率计算电路250F的框图。例如,频率计算电路250F可以被实现为图1所示的频率计算电路250。除了频率比较电路257外,图11所示的频率计算电路250F的结构和操作与图9所示的频率计算电路250E的结构和操作相同、基本相同或相似。图11所示的频率比较电路257的操作与上面参考图3、图5A和图5B已经描述的频率比较电路257的操作相同、基本相同或相似。
图12是根据示例性实施例的操作系统100的方法的流程图。参考图1至图12,在操作S110中,主机200从DDI300接收数据传输定时控制信号TE。
在操作S120中,主机200使用参考时钟信号fref或frefd计算数据传输定时控制信号TE的频率fcnt。例如,在操作S120中,主机200的频率计算电路250使用参考时钟信号fref或frefd对数据传输定时控制信号TE的特定时段进行计数,生成计数值CNT,并且使用计数值CNT来计算数据传输定时控制信号TE的频率。虽然在本示例性实施例中,主机200计算数据传输定时控制信号TE的频率fcnt(操作S120),要理解,一个或多个其它示例性实施例不限于此。例如,根据另一示例性实施例,外部频率计算电路(即,在主机200外部)可以计算数据传输定时控制信号TE的频率fcnt,并且向主机200发送计算出的频率fcnt。
在操作S130中,CPU210基于计算出的频率fcnt生成用于调整数据传输定时控制信号TE的频率的第一频率控制信号,并且向DDI300发送第一频率控制信号。
DDI300基于与从主机200发送的第一频率控制信号相对应的第二频率控制信号来调整振荡器330的内部时钟信号ifc的频率。例如,当第一频率控制信号以命令的形式发送时,第二频率控制信号可以是经解码的命令。在操作S140中,DDI300基于第二频率控制信号调整数据传输定时控制信号TE的频率。DDI300向主机200输出其频率已经被调整的数据传输定时控制信号TE。如上所述,DDI300的操作时钟信号(例如,内部时钟信号ifc)的频率被调整,以使得DDI300使用具有已调整的频率的操作时钟信号执行PSR。
图13是根据另一示例性实施例的系统100A的框图。参考图13,系统100A包括主机200A、DDI300A、显示面板400、外部存储器500和相机600。除了TX I/F270A和频率计算电路250外,图13所示的主机200A的结构和操作可以与图1所示的主机200的结构和操作相同、基本相同或相似。
除了用于传输图像数据的时钟信号之外,主机200A还通过专用传输线11a向DDI300A发送专用(exclusive)时钟信号CLK。换句话说,接口11包括用于传输时钟信号的传输线、用于传输图像数据的传输线、以及用于传输专用时钟信号CLK的专用传输线11a。当接口11支持MIPI或eDP时,接口11还包括用于传输专用时钟信号CLK的专用传输线11a。
DDI300A可以使用专用时钟信号CLK作为操作时钟信号。在本示例性实施例中,DDI300A不包括振荡器。专用时钟信号CLK对工艺变化、电压变化和/或温度变化无反应。
DDI300A的RX I/F310A使用时钟信号从图像数据恢复数据、数据使能信号和同步信号。RX I/F310A还向控制电路320A发送专用时钟信号CLK。
在写入操作期间,控制电路320A使用时钟信号和写入控制信号将恢复的数据写入帧缓冲器325。在读取操作期间,控制电路320A使用专用时钟信号CLK和读取控制信号从帧缓冲器325读取数据(例如,恢复的数据),并且向图像处理电路344发送所读取的数据。读取控制信号可以使用专用时钟信号CLK来生成。
定时控制器340A的定时控制信号生成器342使用专用时钟信号CLK生成数据传输定时控制信号TE,并且向主机200A发送数据传输定时控制信号TE。TX I/F270A基于数据传输定时控制信号TE向DDI300A发送图像数据。
定时控制器340A的图像处理电路344使用专用时钟信号CLK处理从控制电路320A输出的数据,并且向驱动电路模块350发送与处理结果相对应的显示数据。如上所述,DDI300A使用专用时钟信号CLK作为操作时钟信号来处理从主机200A发送的图像数据,该专用时钟信号CLK是通过专用传输线路11a从主机200A发送的。
图14是根据又一示例性实施例的系统100B的框图。系统100B包括主机200A、DDI300B、显示面板400、外部存储器500和相机600。除了频率计算电路250外,图14所示的主机200A的结构和操作可以与图1所示的主机200的结构和操作相同、基本相同或相似。
在系统100B的操作期间,主机200A持续地(例如,始终)向DDI300B发送时钟信号HCLK。DDI300B使用与时钟信号HCLK相关的时钟信号CLK作为操作时钟信号,并且DDI300B不包括振荡器。此时,时钟信号HCLK的频率高于时钟信号CLK的频率。时钟信号HCLK可以是MIPI时钟信号。当系统100B以MIPI命令模式操作时,主机200A持续地向DDI300B提供时钟信号。
时钟信号HCLK对DDI300B的工艺变化、电压变化和/或温度变化无反应。DDI300B的RX I/F310B使用时钟信号HCLK从图像数据恢复数据、数据使能信号和同步信号,并且向控制电路320B发送时钟信号HCLK。
在写入操作期间,控制电路320B使用时钟信号HCLK和写入控制信号将恢复的数据写入帧缓冲器325。在读取操作期间,控制电路320B使用时钟信号CLK和读取控制信号从帧缓冲器325读取数据(例如,恢复的数据),并且向图像处理电路344发送所读取的数据。读取控制信号可以使用时钟信号CLK来生成。
定时控制器340A的定时控制信号生成器342使用时钟信号CLK生成数据传输定时控制信号TE,并且向主机200A发送数据传输定时控制信号TE。TX I/F270A基于数据传输定时控制信号TE向DDI300B发送图像数据。
定时控制器340A的图像处理电路344使用时钟信号CLK处理从控制电路320B输出的数据,并且向驱动电路模块350发送与处理结果相对应的显示数据。
图15是根据又一示例性实施例的系统100C的框图。系统100C包括主机200B、DDI300、显示面板400、外部存储器500、相机600和频率计算IC700。除了接口290外,图15所示的主机200B的结构和操作可以与图1所示的主机200的结构和操作相同、基本相同或相似。主机200B和频率计算IC700可以经由接口290相互通信。频率计算IC700可以包括上述频率计算电路250、250A、250B、250C、250D、250E、250F中的任何一个。
频率计算IC700计算数据传输定时控制信号TE的频率fcnt和/或使用参考时钟信号fref或frefd对数据传输定时控制信号TE的时段进行计数以生成与计数结果相对应的计数值CNT。
由频率计算IC700的频率计算电路250计算出的计数值CNT或频率fcnt经由主机200B中的接口290和总线201发送到CPU210。CPU210使用计数值CNT(例如,通过基于计数值CNT确定频率fcnt)或频率fcnt生成第一频率控制信号,并且经由TX I/F270和接口12向DDI300发送第一频率控制信号。DDI300基于第一频率控制信号调整它的操作时钟信号的频率。
接口12包括用于时钟信号传输的传输线和用于图像数据传输的传输线。接口12可以被实现为MIPI、eDP接口或高速串行接口。
图15所示的DDI300的结构和操作可以与图1所示的DDI300的结构和操作相同、基本相同或相似。如图15所示,系统100C使用频率计算IC700和主机200B调整DDI300的操作时钟信号(例如,内部时钟信号ifc)的频率。
如上所述,根据示例性实施例,主机(例如,IC、SoC、处理器、AP、移动AP等)从DDI接收数据传输定时控制信号,使用参考时钟信号计算数据传输定时控制信号的频率,基于计算出的频率生成用于调整数据传输定时控制信号的频率的频率控制信号,并且向DDI发送频率控制信号。主机校正DDI的操作时钟信号中的频率偏差,从而防止在包括主机和DDI的系统中所使用的设备(诸如触摸屏或触笔)的误操作。换句话说,DDI减少或消除由于频率偏差导致发生的EMI,从而防止系统中所使用的其它设备(诸如触摸屏和触笔)异常地操作。
另外,由于主机校正DDI的操作时钟信号的频率偏差,因此主机不需要为DDI提供单独的参考时钟信号。结果,系统的电路结构得到简化。此外,由于主机校正DDI的操作时钟信号的频率偏差,因此DDI不需要额外的晶体振荡器。
虽然上面已经示出和描述了示例性实施例,但是本领域技术人员将理解,可以在形式和细节上做出各种改变而不脱离由所附权利要求定义的本发明构思的精神和范围。
Claims (20)
1.一种用于在显示面板上显示图像数据的便携式设备的显示系统的应用处理器,该应用处理器包括:
控制器,被配置为获得从显示驱动器集成电路(DDI)接收到的数据传输定时控制信号的频率,并且基于获得的频率生成用于调整与DDI的操作时钟信号有关的频率的频率控制信号;
发送器,被配置为向DDI发送生成的频率控制信号;以及
频率计算电路,包括:
检测器,被配置为从DDI接收数据传输定时控制信号,以及
频率计算器,被配置为计算接收到的数据传输定时控制信号的频率。
2.如权利要求1所述的应用处理器,其中,所述频率计算器被配置为向控制器输出计算出的频率。
3.如权利要求1所述的应用处理器,其中,所述频率计算电路还包括:
频率比较器,被配置为确定计算出的频率是否在DDI的预定操作频率范围内,根据所述确定来生成控制信号,并且向控制器输出生成的控制信号。
4.如权利要求3所述的应用处理器,其中,所述频率比较器响应于计算出的频率低于预定操作频率范围来生成第一控制信号作为控制信号,响应于计算出的频率在预定操作频率范围内来生成第二控制信号作为控制信号,并且响应于计算出的频率高于预定操作频率范围来生成第三控制信号作为控制信号。
5.如权利要求1所述的应用处理器,其中,所述频率计算电路还包括:
频率计数器,被配置为基于参考时钟信号确定接收到的数据传输定时控制信号的时段的计数值,
其中,所述频率计算器被配置为基于确定的计数值计算接收到的数据传输定时控制信号的频率。
6.如权利要求5所述的应用处理器,其中,所述检测器包括沿检测器,其被配置为基于接收到的数据传输定时控制信号的上升沿或下降沿来检测接收到的数据传输定时控制信号的时段。
7.如权利要求5所述的应用处理器,其中,所述频率计算电路还包括:
分频器,被配置为按预定的因子将参考时钟信号分频,
其中,所述频率计数器被配置为基于经分频的参考时钟信号来确定计数值。
8.一种显示图像数据的显示系统,该显示系统包括:
应用处理器,包括:
第一控制器,被配置为从频率计算电路获得由显示驱动器集成电路(DDI)提供的信号的频率,并且基于获得的频率生成用于调整与DDI的操作时钟信号有关的频率的第一频率控制信号;和
发送器,被配置为向DDI发送所生成的第一频率控制信号;
频率计算电路,被配置为从DDI接收所述信号,基于参考时钟信号计算接收到的信号的频率,并且向第一控制器提供计算出的频率;以及
DDI,被配置为驱动图像数据显示在显示面板上,该DDI包括:
控制信号生成器,被配置为基于操作时钟信号生成所述信号,并且向应用处理器和频率计算电路提供生成的信号;
接收器,被配置为响应于被提供的信号,从应用处理器接收第一频率控制信号;以及
第二控制器,被配置为基于接收到的第一频率控制信号输出第二频率控制信号以调整与操作时钟信号有关的频率。
9.如权利要求8所述的显示系统,其中,所述显示系统是便携式设备,而且所述应用处理器是主机。
10.如权利要求8所述的显示系统,其中,所述信号是撕裂效应信号。
11.如权利要求8所述的显示系统,其中,所述DDI还包括振荡器,其被配置为输出操作时钟信号,
其中,所述DDI被配置为根据第二频率控制信号调整操作时钟信号的频率。
12.如权利要求8所述的显示系统,其中,所述DDI被配置为根据第二频率控制信号和操作时钟信号调整生成的信号的频率。
13.如权利要求12所述的显示系统,其中,所述DDI被配置为根据操作时钟信号的偏差频率与生成的信号的频率之间的比率来调整生成的信号的频率。
14.一种用于在显示面板上显示图像数据的便携式设备的显示系统的应用处理器,该应用处理器包括:
控制器,被配置为获得从显示驱动器集成电路(DDI)接收到的信号的频率,并且基于获得的频率生成用于调整与DDI的操作时钟信号有关的频率的频率控制信号;以及
发送器,被配置为向DDI发送生成的频率控制信号。
15.如权利要求14所述的应用处理器,其中,
接收到的信号是撕裂效应信号;以及
所述控制器被配置为响应于接收到的撕裂效应信号控制发送器向DDI发送图像数据。
16.如权利要求14所述的应用处理器,其中,所述控制器被配置为响应于获得的频率在DDI的预定操作频率范围外来生成频率控制信号。
17.如权利要求14所述的应用处理器,还包括:
频率计算电路,被配置为从DDI接收所述信号,并且基于参考时钟信号计算接收到的信号的频率,
其中,所述控制器被配置为基于计算出的频率生成频率控制信号。
18.如权利要求17所述的应用处理器,其中,所述频率计算电路包括:
频率计数器,被配置为基于参考时钟信号确定接收到的信号的时段的计数值;以及
所述频率计算器,被配置为基于确定的计数值计算接收到的信号的频率。
19.如权利要求14所述的应用处理器,其中,所述控制器是中央处理单元(CPU)。
20.如权利要求14所述的应用处理器,其中,所述控制器是图像处理电路。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201361845183P | 2013-07-11 | 2013-07-11 | |
US61/845,183 | 2013-07-11 | ||
KR10-2013-0120011 | 2013-10-08 | ||
KR20130120011 | 2013-10-08 | ||
KR10-2014-0080512 | 2014-06-30 | ||
KR1020140080512A KR20150007948A (ko) | 2013-07-11 | 2014-06-30 | 애플리케이션 프로세서와 이를 포함하는 디스플레이 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104347023A true CN104347023A (zh) | 2015-02-11 |
CN104347023B CN104347023B (zh) | 2019-11-26 |
Family
ID=52276751
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410331023.0A Active CN104347023B (zh) | 2013-07-11 | 2014-07-11 | 用于控制显示驱动器的操作时钟信号频率的主机和系统 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9905193B2 (zh) |
JP (1) | JP2015018245A (zh) |
CN (1) | CN104347023B (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105068835A (zh) * | 2015-08-05 | 2015-11-18 | 惠州Tcl移动通信有限公司 | 移动终端及其调试信息显示方法 |
CN107450759A (zh) * | 2016-06-01 | 2017-12-08 | 立顶科技有限公司 | 触摸屏驱动电路及含有该触摸屏驱动电路的触摸传感装置 |
CN108134617A (zh) * | 2016-12-06 | 2018-06-08 | 北京希格玛和芯微电子技术有限公司 | 控制信号的处理方法、系统及装置 |
CN108648717A (zh) * | 2018-07-27 | 2018-10-12 | 北京集创北方科技股份有限公司 | 一种参考电压生成电路、参考电压生成方法、芯片及液晶显示器 |
CN111048026A (zh) * | 2018-10-11 | 2020-04-21 | 美格纳半导体有限公司 | 显示驱动器集成电路和调整工作频率的方法 |
CN112530336A (zh) * | 2019-09-17 | 2021-03-19 | 矽创电子股份有限公司 | 显示器的更新画面方法及其驱动装置 |
WO2021143458A1 (zh) * | 2020-01-17 | 2021-07-22 | 华为技术有限公司 | 显示驱动器及控制方法、显示控制电路系统、电子设备 |
CN114446239A (zh) * | 2022-02-17 | 2022-05-06 | 京东方科技集团股份有限公司 | 显示控制方法、装置、系统及显示设备 |
WO2022105484A1 (zh) * | 2020-11-17 | 2022-05-27 | Oppo广东移动通信有限公司 | 显示屏变频方法、ddic芯片、显示屏模组及终端 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102299577B1 (ko) * | 2014-08-25 | 2021-09-08 | 삼성전자주식회사 | 호스트와 이를 포함하는 멀티 디스플레이 시스템 |
US10032430B2 (en) | 2014-09-17 | 2018-07-24 | Mediatek Inc. | Processor for use in dynamic refresh rate switching and related electronic device |
US9905199B2 (en) * | 2014-09-17 | 2018-02-27 | Mediatek Inc. | Processor for use in dynamic refresh rate switching and related electronic device and method |
KR102556084B1 (ko) * | 2016-10-07 | 2023-07-17 | 삼성디스플레이 주식회사 | 프레임 레이트를 변경할 수 있는 표시 장치 및 그것의 동작 방법 |
KR102592124B1 (ko) * | 2018-09-21 | 2023-10-20 | 삼성전자주식회사 | 수평 동기화 신호에 기반하여 업 스케일링을 수행하는 시간 구간을 확장하기 위한 전자 장치 및 방법 |
KR20210033588A (ko) * | 2019-09-18 | 2021-03-29 | 삼성디스플레이 주식회사 | 표시장치 |
KR102665636B1 (ko) * | 2020-02-10 | 2024-05-14 | 삼성전자주식회사 | 타이밍 신호를 제어하는 전자 장치 및 그 제어 방법 |
KR20230012350A (ko) * | 2021-07-15 | 2023-01-26 | 삼성전자주식회사 | 주변 장치로부터 입력을 수신하였을 때 화면을 빠르게 업데이트하는 전자 장치 |
US11749173B2 (en) | 2021-07-15 | 2023-09-05 | Samsung Electronics Co., Ltd. | Electronic device configured to quickly update screen upon receiving input from peripheral device |
US11948535B1 (en) * | 2022-10-11 | 2024-04-02 | Novatek Microelectronics Corp. | Electronic device and operating method thereof |
KR20240083612A (ko) * | 2022-12-05 | 2024-06-12 | 삼성전자주식회사 | 디스플레이 드라이버, 시스템 온 칩 및 이들을 포함하는 디스플레이 시스템 |
CN115831074B (zh) * | 2023-02-20 | 2024-05-03 | 深圳曦华科技有限公司 | 基于单缓存模式的帧率转换方法及装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080278508A1 (en) * | 2007-05-11 | 2008-11-13 | Swen Anderson | Architecture and Method for Remote Platform Control Management |
CN101551968A (zh) * | 2008-04-02 | 2009-10-07 | 东部高科股份有限公司 | 显示器 |
JP2010096956A (ja) * | 2008-10-16 | 2010-04-30 | Sony Corp | 表示パネル用駆動回路、表示パネルモジュール、表示装置および表示パネルの駆動方法 |
US20110221739A1 (en) * | 2010-03-11 | 2011-09-15 | Ricoh Company, Ltd. | Pixel clock generating device and image forming apparatus |
US20130057763A1 (en) * | 2011-09-02 | 2013-03-07 | Chi Ho CHA | Display driver, operating method thereof, host for controlling the display driver, and system having the display driver and the host |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0764059A (ja) | 1993-08-27 | 1995-03-10 | Nippon Seiki Co Ltd | 液晶表示装置 |
JP3199978B2 (ja) | 1995-03-31 | 2001-08-20 | シャープ株式会社 | 液晶表示装置 |
JP2000241801A (ja) | 1999-02-23 | 2000-09-08 | Nippon Seiki Co Ltd | 液晶素子の駆動装置及び駆動方法 |
JP3840856B2 (ja) | 1999-11-10 | 2006-11-01 | セイコーエプソン株式会社 | 液晶パネルの駆動方法、液晶装置および電子機器 |
CA2418156A1 (en) | 2003-01-31 | 2004-07-31 | Nigel Ashley Preston | Temperature compensation mechanism for lcd module in a time of flight ranging system |
JP2005091385A (ja) | 2003-09-11 | 2005-04-07 | Sharp Corp | 液晶表示装置 |
KR101021444B1 (ko) | 2004-04-16 | 2011-03-15 | 엘지디스플레이 주식회사 | 저온 보상 구동회로를 구비한 에프에스씨 모드액정표시장치 및 그 구동방법 |
KR20080051952A (ko) | 2006-12-07 | 2008-06-11 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 구동 방법 |
KR101379419B1 (ko) | 2006-12-12 | 2014-04-03 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
KR20110094839A (ko) | 2010-02-18 | 2011-08-24 | 엘지디스플레이 주식회사 | 데이터 신호와 클럭 신호 간의 스큐 보정 장치와 이를 이용한 표시장치 |
TWI424423B (zh) | 2010-10-20 | 2014-01-21 | Chunghwa Picture Tubes Ltd | 液晶顯示裝置及其驅動方法 |
-
2014
- 2014-07-10 JP JP2014142571A patent/JP2015018245A/ja active Pending
- 2014-07-11 CN CN201410331023.0A patent/CN104347023B/zh active Active
- 2014-07-11 US US14/329,207 patent/US9905193B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080278508A1 (en) * | 2007-05-11 | 2008-11-13 | Swen Anderson | Architecture and Method for Remote Platform Control Management |
CN101551968A (zh) * | 2008-04-02 | 2009-10-07 | 东部高科股份有限公司 | 显示器 |
JP2010096956A (ja) * | 2008-10-16 | 2010-04-30 | Sony Corp | 表示パネル用駆動回路、表示パネルモジュール、表示装置および表示パネルの駆動方法 |
US20110221739A1 (en) * | 2010-03-11 | 2011-09-15 | Ricoh Company, Ltd. | Pixel clock generating device and image forming apparatus |
US20130057763A1 (en) * | 2011-09-02 | 2013-03-07 | Chi Ho CHA | Display driver, operating method thereof, host for controlling the display driver, and system having the display driver and the host |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105068835A (zh) * | 2015-08-05 | 2015-11-18 | 惠州Tcl移动通信有限公司 | 移动终端及其调试信息显示方法 |
CN107450759A (zh) * | 2016-06-01 | 2017-12-08 | 立顶科技有限公司 | 触摸屏驱动电路及含有该触摸屏驱动电路的触摸传感装置 |
CN108134617A (zh) * | 2016-12-06 | 2018-06-08 | 北京希格玛和芯微电子技术有限公司 | 控制信号的处理方法、系统及装置 |
CN108134617B (zh) * | 2016-12-06 | 2020-07-31 | 天津希格玛微电子技术有限公司 | 控制信号的处理方法、系统及装置 |
CN108648717A (zh) * | 2018-07-27 | 2018-10-12 | 北京集创北方科技股份有限公司 | 一种参考电压生成电路、参考电压生成方法、芯片及液晶显示器 |
CN108648717B (zh) * | 2018-07-27 | 2024-02-02 | 北京集创北方科技股份有限公司 | 一种参考电压生成电路、参考电压生成方法、芯片及液晶显示器 |
CN111048026B (zh) * | 2018-10-11 | 2023-09-05 | 美格纳半导体有限公司 | 显示驱动器集成电路和调整工作频率的方法 |
CN111048026A (zh) * | 2018-10-11 | 2020-04-21 | 美格纳半导体有限公司 | 显示驱动器集成电路和调整工作频率的方法 |
CN112530336A (zh) * | 2019-09-17 | 2021-03-19 | 矽创电子股份有限公司 | 显示器的更新画面方法及其驱动装置 |
US11776510B2 (en) | 2019-09-17 | 2023-10-03 | Sitronix Technology Corp. | Image update method for a display device and driving device thereof |
WO2021143458A1 (zh) * | 2020-01-17 | 2021-07-22 | 华为技术有限公司 | 显示驱动器及控制方法、显示控制电路系统、电子设备 |
US11935489B2 (en) | 2020-01-17 | 2024-03-19 | Huawei Technologies Co., Ltd. | Display driver and control method, display control circuit system, and electronic device |
WO2022105484A1 (zh) * | 2020-11-17 | 2022-05-27 | Oppo广东移动通信有限公司 | 显示屏变频方法、ddic芯片、显示屏模组及终端 |
CN114446239B (zh) * | 2022-02-17 | 2023-08-18 | 京东方科技集团股份有限公司 | 显示控制方法、装置、系统及显示设备 |
CN114446239A (zh) * | 2022-02-17 | 2022-05-06 | 京东方科技集团股份有限公司 | 显示控制方法、装置、系统及显示设备 |
Also Published As
Publication number | Publication date |
---|---|
CN104347023B (zh) | 2019-11-26 |
US20150015591A1 (en) | 2015-01-15 |
US9905193B2 (en) | 2018-02-27 |
JP2015018245A (ja) | 2015-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104347023A (zh) | 用于控制显示驱动器的操作时钟信号频率的主机和系统 | |
CN112243523B (zh) | 使多个显示面板同步的方法和电子设备 | |
US9865194B2 (en) | Display system and method for driving same between normal mode and panel self-refresh (PSR) mode | |
TWI420363B (zh) | 面板控制裝置與其操作方法 | |
KR20130070765A (ko) | 티어링과 플리커를 방지하기 위한 동기 신호를 조절하는 장치들과 그 방법 | |
CN104412585A (zh) | 用于多传感器照相机装置的同步控制器和相关同步方法 | |
KR20160032768A (ko) | 터치 패널 표시 장치 및 터치 패널의 구동 주파수 변환 방법 | |
CN102930845B (zh) | 液晶显示时序驱动器 | |
TW201519208A (zh) | 顯示器驅動裝置及顯示器驅動方法 | |
CN108665840A (zh) | 显示器驱动设备 | |
CN103677383A (zh) | 提升触控取样率的方法及触控显示装置 | |
JP2016194562A5 (ja) | 表示ドライバ、表示装置及び表示ドライバの動作方法 | |
US20170193890A1 (en) | Display apparatus and a method of driving the same | |
US10366649B2 (en) | Display device and method of operating the same | |
US20130278591A1 (en) | Embedded displayport system and method for controlling panel self refresh mode | |
KR102100915B1 (ko) | 표시장치를 위한 타이밍 제어장치 및 방법 | |
JP5974218B1 (ja) | 画像通信装置 | |
KR101920426B1 (ko) | 터치 디스플레이 장치, 터치 디스플레이 장치의 구동회로, 터치 디스플레이 장치를 위한 구동 방법 및 전자장치 | |
CN112732110A (zh) | 触摸电路、触摸显示装置及其触摸驱动方法 | |
US9870087B2 (en) | Display driving apparatus and method for driving touch display panel | |
CN104183222A (zh) | 显示装置 | |
TWI646522B (zh) | 攜帶型裝置的顯示系統以及應用處理器 | |
US10070018B2 (en) | Device for vertical and horizontal synchronization in display system | |
KR101786649B1 (ko) | 화상 통신 장치 | |
KR20190031762A (ko) | 터치표시장치 및 그 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |