CN104332180B - 存储器烧录接口电路及烧录方法 - Google Patents
存储器烧录接口电路及烧录方法 Download PDFInfo
- Publication number
- CN104332180B CN104332180B CN201410668685.7A CN201410668685A CN104332180B CN 104332180 B CN104332180 B CN 104332180B CN 201410668685 A CN201410668685 A CN 201410668685A CN 104332180 B CN104332180 B CN 104332180B
- Authority
- CN
- China
- Prior art keywords
- burning
- signal
- data
- module
- sequence
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本发明提供了一种存储器烧录接口电路及烧录方法。该存储器烧录接口电路采用至少一个烧录通道,包括:至少一个选择信号产生模块,分别接收时钟信号和干扰序列信号并且产生相应的烧录通道的选择信号;烧录端口选择模块,从至少一个选择信号产生模块接收选择信号,并且根据选择信号将相应的烧录通道导通;以及烧录控制模块,从烧录端口选择模块接收时钟信号、烧录模式序列和烧录数据序列,并且产生烧录模式信号和烧录控制信号,其中至少一个选择信号产生模块包括干扰序列解码模块,干扰序列解码模块对干扰序列信号解码,以及将解码干扰序列和预存序列对比而产生选择信号。该存储器烧录接口电路实现烧录方法的可靠性以及保密性。
Description
技术领域
本发明涉及数据存储领域,尤其涉及一种存储器的烧录接口电路及存储器的烧录方法。
背景技术
用于长久保持数据的非挥发性存储器在电子产品中有着广泛的应用。一次性可编程(One Time Programmable,OTP)存储器在应用中只允许进行一次编程。用户可以根据不同的需求对OTP存储器进行编程操作,然后不允许再次修改OTP存储器中的内容,从而提供了存储器编程的可操作性和灵活性以及数据安全性。OTP存储器广泛应用于存储安全信息、产品标识符、信息履历管理信息用的ID芯片以及用于程序存储的控制器芯片等领域,应用方式灵活,成本较低。
可以采用烧录器对OTP存储器进行编程操作。现有的烧录器通常包括单组烧录管脚,其中采用单组的时钟和数据,将数据直接写入OTP存储器,从而实现烧录。由于现有的烧录器的烧录管脚不能重新配置,因而难以兼容系统的多样性设计。由于烧录管脚仅仅对应于一个数据通道,因此在烧录过程中不能满足数据的保密性要求和抗干扰码要求。
为了提供多个数据通道,可以设置多组烧录管脚,并且对不同组的烧录管脚进行复用控制,从而实现多个OTP存储器的并行烧录。该方法可以共用位于复用模块上游的硬件资源(例如上位机、上游数据总线),并且由于同时烧录多个OTP存储器可以提高烧录的效率。然而,多组烧录管脚的复用控制会使芯片管脚增加或者增加额外的控制并且使得烧录不可靠,也没法实现保密。
随着电子技术的发展,期望芯片的烧录管脚可以根据期望的方案灵活配置,从而实现烧录方法的可靠性以及保密性。
发明内容
有鉴于此,本发明提供了一种存储器烧录接口电路及烧录方法。
根据本发明的一方面,提供一种存储器烧录接口电路,采用至少一个烧录通道,每个烧录通道用于将数据信号从相应的一组烧录管脚传送至存储器,包括:至少一个选择信号产生模块,分别接收时钟信号和干扰序列信号并且产生相应的烧录通道的选择信号;烧录端口选择模块,从所述至少一个选择信号产生模块接收选择信号,并且根据选择信号将相应的烧录通道导通;以及烧录控制模块,从烧录端口选择模块接收时钟信号、烧录模式序列和烧录数据序列,并且产生烧录模式信号和烧录控制信号,其中所述至少一个选择信号产生模块包括干扰序列解码模块,所述干扰序列解码模块对干扰序列信号解码,以及将解码干扰序列和预存序列对比而产生选择信号。
优选地,所述烧录接口电路还包括管脚处理模块,所述管脚处理模块对输入的时钟信号进行滤波处理。
优选地,所述至少一个选择信号产生模块包括彼此不同的预存序列。
优选地,所述至少一个烧录通道分别包括用于传送时钟信号的时钟数据线、用于传送干扰序列信号的选择数据线、以及用于传送烧录模式序列和烧录数据序列的烧录数据线。
优选地,所述选择数据线与所述烧录数据线为共用的数据线。
优选地,所述烧录数据线为多条,使得在选择一个数据通道时,可以经由相应的数据通道的多条烧录数据线同时写入多个存储器。
优选地,所述选择数据线与所述多条烧录数据线之一为共用数据线。
根据本发明的另一方面,提供一种存储器烧录方法,采用至少一个烧录通道,每个烧录通道用于将数据信号从相应的一组烧录管脚传送至存储器,包括:根据时钟信号和干扰序列信号产生相应的烧录通道的选择信号;根据选择信号将相应的烧录通道导通;根据时钟信号和烧录模式序列产生烧录模式信号;以及根据时钟信号和烧录数据序列产生烧录控制信号。
优选地,根据时钟信号和干扰序列信号产生相应的烧录通道的选择信号包括:对干扰序列信号解码;以及将解码干扰序列和烧录通道的预存序列对比而产生选择信号。
优选地,在对干扰序列信号解码的步骤之前,还包括:对时钟信号进行滤波。
优选地,所述烧录通道的预存序列彼此不同。
优选地,在根据时钟信号和烧录数据序列产生烧录控制信号的步骤之后,还包括:将烧录控制信号经由多条烧录数据线同时写入多个存储器。
本发明提供了的存储器烧录接口电路,只需要对选定的一组烧录管脚输入一个序列即可将该组管脚选为烧录管脚,实现烧录方法的可靠性以及保密性。
附图说明
图1为根据本发明的OTP存储器烧录系统实施例的结构框图。
图2为图1中的烧录接口电路第一实施例的结构框图。
图3为图1中的烧录接口电路第二实施例的结构框图。
图4为根据本发明的OTP存储器烧录系统实施例的时钟信号PClk和数据信号PData的时序图。
图5为根据本发明的OTP存储器烧录系统执行串行烧录的实施例的时钟信号PClk和数据信号PData的时序图。
图6为根据本发明的OTP存储器烧录系统实施例的烧录方法流程图。
图7为图1中的烧录接口电路第三实施例的结构框图。
具体实施方式
现在参照显示了本发明的具体实施例的附图在下文中更全面地描述本发明的实施例。但是本发明并不仅仅限于这些实施例。在下文对本发明的细节描述中,详尽描述了一些特定的细节部分。对本领域技术人员来说没有这些细节部分的描述也可以完全理解本发明。为了避免混淆本发明的实质,公知的方法、过程、流程、元件和电路并没有详细叙述。
此外,本领域普通技术人员应当理解,在此提供的附图都是为了说明的目的,并且附图不一定是按比例绘制的。可以理解的是,尽管这里的术语第一、第二等可用于表述不同的元件,但是这些元件并不受这些术语的限制。这些术语仅仅用于将一个元件与另一个元件区别开。例如,在不背离本发明的范围的情况下,第一元件可以被称为第二元件,而类似地,第二元件能被称为第一元件。这里使用的术语“和/或”包括一个或多个所列关联项的任意和所有组合。
在本申请的上下文中,术语“烧录通道”是指在烧录接口电路中提供的从上位机到OTP存储器的数据信号和时钟信号的路径。烧录接口电路可以包括一个或多个烧录通道。
图1为根据本发明的OTP存储器烧录系统实施例的结构框图。如图1所示,OTP存储器烧录系统包括:烧录接口电路10、与烧录接口电路10的输入端连接的上位机20和与烧录接口电路10的输出端连接的OTP存储器30。
上位机20是可操作执行指令集、执行指定任务的通用或专用处理器。上位机20控制烧录系统的运行,上位机20向烧录接口电路10发出时钟信号PClk和数据信号PData。数据信号PData包括三种类型的数据:干扰序列,烧录模式序列和烧录数据序列。在操作中,上位机20在不同的阶段分别向烧录接口电路10提供干扰序列、烧录模式序列和烧录数据序列。
OTP存储器30包含由一定数量的存储单元组成的存储阵列、行解码器、列解码器、存储器控制器等。每个存储单元能进行多次的读操作,但只能进行一次写操作。OTP存储器30从烧录接口电路10获得烧录使能信号和烧录控制信号。
烧录接口电路10从上位机20接收时钟信号PClk和数据信号PData。烧录接口电路10根据数据信号PData中的干扰序列产生选择信号,以选择特定的烧录通道;根据数据信号PData中的烧录模式序列产生烧录使能信号选择烧录模式;通过解码数据信号PData中的烧录数据序列得到烧录控制信号。
图2为图1中的烧录接口电路10的第一实施例的结构框图。如图2所示,烧录接口电路10包括:烧录端口选择模块103、与烧录端口选择模块103的输入端相连的选择信号产生模块105、以及与烧录端口选择模块103输出端相连的烧录控制模块104。
选择信号产生模块105通过一组烧录管脚从上位机20接收时钟信号PClk和数据信号PData。在一个实例中,选择信号产生模块105包括管脚处理模块101和干扰序列解码模块102。在另一个示例中,选择信号产生模块105可以仅包括干扰序列解码模块102。
管脚处理模块101对时钟信号PClk作滤波处理,典型时间为200ns至2us,主要起到减少信号的干扰码影响作用。然后管脚处理模块101将数据信号PData和经滤波处理的时钟信号PClk传送到干扰序列解码模块102。
干扰序列解码模块102接收数据信号PData和经过管脚处理模块101滤波处理过的时钟信号PClk。数据信号PData包含干扰序列,此干扰序列由设计者指定,以实现对于烧录管脚组的选择以及烧录过程的保密控制。输入的数据信号PData在输入时钟信号PClk的边沿由干扰序列解码模块102中的寄存器锁存,输入固定时钟周期后,干扰序列完整地锁存入干扰序列解码模块102中的寄存器。锁存的干扰序列与干扰序列解码模块102中预存的固定序列比对,产生一个选择信号。干扰序列解码模块102将选择信号发送给烧录端口选择模块103。
如果锁存的干扰序列与干扰序列解码模块102中预存的固定序列一致,选择信号有效(例如高电平);如果锁存的干扰序列与干扰序列解码模块102中预存的固定序列不一致,选择信号无效(例如低电平)。
烧录端口选择模块103的输入端包括选择信号输入端、时钟信号输入端和数据信号输入端,分别从干扰序列解码模块102接收选择信号,从上位机20接收时钟信号PClk和数据信号PData。
如果选择信号有效,烧录端口选择模块103使得相应的时钟信号输入端和数据信号输入端与其输出端之间导通,从而导通一个烧录通道。在选择的烧录通道中,烧录端口选择模块103将从上位机20收到的时钟信号PClk和数据信号PData发送给烧录控制模块104。此后,该端口一直选为烧录端口,直到再次上电,再次输入干扰序列,再次选择烧录端口。
如果选择信号为否,烧录端口选择模块103使得相应的时钟信号输入端和数据信号输入端与其输出端之间断开,从而断开一个烧录通道,直到再次上电。可选地,烧录端口选择模块103可以向上位机20发送干扰序列错误信号。
烧录控制模块104从烧录端口选择模块103接收时钟信号PClk和数据信号PData。在时钟信号PClk的上升沿,烧录控制模块104将数据信号PData锁存到烧录控制模块104中的寄存器中,输入固定时钟周期后,烧录模式序列完整地锁存入烧录控制模块104中的寄存器,烧录控制模块104将烧录模式序列通过烧录控制模块104中的译码电路译码得到烧录使能信号,根据烧录使能信号选择烧录模式。烧录控制模块104继续接收从烧录端口选择模块103发送来的时钟信号PClk和数据信号PData。在时钟信号PClk的上升沿,烧录控制模块104将数据信号PData锁存到烧录控制模块104中的寄存器中,输入固定时钟周期后,烧录数据序列完整地锁存入烧录控制模块104中的寄存器。烧录控制模块104将烧录数据序列通过译码电路译码得到OTP存储器30的烧录控制信号,根据OTP存储器30的烧录控制信号,执行烧录操作。
图3为图1中的烧录接口电路10第二实施例的结构框图。在本实施例中,烧录接口电路10包括:烧录端口选择模块203、与烧录端口选择模块203的输入端相连的第一选择信号产生模块205和第二选择信号产生模块208、以及与烧录端口选择模块203输出端相连的烧录控制模块204。
第一选择信号产生模块205通过第一组烧录管脚从上位机20接收时钟信号PClk和数据信号PData,第二选择信号产生模块208通过第二组烧录管脚从上位机20接收时钟信号PClk和数据信号PData。在一个实例中,第一选择信号产生模块205包括第一管脚处理模块201和第一干扰序列解码模块202,第二选择信号产生模块208包括第二管脚处理模块206和第二干扰序列解码模块207。在另一个示例中,第一选择信号产生模块205可以仅包括干扰序列解码模块202,和/或第二选择信号产生模块208可以仅包括干扰序列解码模块207。
第一选择信号产生模块205和第二选择信号产生模块208与第一实施例的烧录接口电路中的选择信号产生模块105的工作方式类似,根据从相应一组烧录管脚接收的时钟信号PClk和数据信号PData,分别产生相应的第一选择信号和第二选择信号。
烧录端口选择模块203的输入端包括第一选择信号输入端、第一时钟信号输入端、第一数据信号输入端、第二选择信号输入端、第二时钟信号输入端和第二数据信号输入端,分别从第一选择信号产生模块205接收第一选择信号,从上位机20接收第一时钟信号PClk和第一数据信号PData,以及从第二选择信号产生模块208接收第二选择信号,从上位机20接收第二时钟信号PClk和第二数据信号PData。
如果第一选择信号和第二选择信号之一有效,烧录端口选择模块203使得相应的时钟信号输入端和数据信号输入端与其输出端之间导通,从而导通一个烧录通道。在选择的烧录通道中,烧录端口选择模块203将从上位机20收到的时钟信号PClk和数据信号PData发送给烧录控制模块204。
在选择烧录通道之后,根据第二实施例的烧录接口电路选择烧录模式和执行烧录的方式与根据第一实施例的烧录接口电路相同。
图4为上位机20发出的时钟信号PClk和数据信号PData的时序图。如图4所示,上位机20首先发出n个时钟周期的干扰序列,然后发出m个时钟周期的烧录模式序列,最后是p个时钟周期的烧录数据序列。干扰序列用于判断是否将某组烧录管脚选为烧录通道;烧录模式序列用于产生OTP存储器烧录的使能信号,对烧录方法进行选择;烧录数据序列由烧录控制模块104解码成烧录控制信号和烧录内容。其中所述的OTP存储器烧录的使能信号根据用户需求设置,可以是串行烧录,并行烧录等;所述的烧录控制信号包括烧录地址(ADDR),写使能信号(Write Enable,WE),片选信号(Chip Select,CS),输入通道(Data Input,DI),输出通道(Data Output,DO)等OTP控制信号。其中m,n,p均为大于1的自然数。
图5为根据本发明的OTP存储器烧录系统实施例执行串行烧录时的时钟信号PClk和数据信号PData的时序图。上位机20首先发出n个时钟周期的干扰序列,选择烧录通道;然后发出m个时钟周期的烧录模式序列,选择烧录模式;然后是o个时钟周期的第一OTP存储器的烧录数据序列,经过烧录控制模块104解码之后产生第一OTP存储器的控制信号,完成第一OTP存储器的烧录操作;上位机20继续发出p个时钟周期的第二OTP存储器的烧录数据序列,经过烧录控制模块104解码之后产生第二OTP存储器的控制信号,完成第二OTP存储器的烧录操作。
图6为根据本发明的OTP存储器烧录系统实施例的烧录方法的流程图。如图6所示存储器烧录系统实施例的烧录方法包括:
在步骤S1,上位机20上电,芯片端口特性设置为输入特性。
在步骤S2,上位机20向烧录接口电路10发送时钟信号PClk和数据信号PData,其中数据信号PData包含一串指定的干扰序列。
在步骤S3,烧录接口电路10中的管脚处理模块101对从上位机20接收的时钟信号PClk作滤波处理,典型时间200ns至2us,主要起到减少信号的干扰影响作用。
在步骤S4,干扰序列解码模块102在输入时钟PClk的边沿将数据信号PData中的干扰序列锁存在干扰序列解码模块102的寄存器中。
在步骤S5,干扰序列解码模块102对比锁存的干扰序列与干扰序列解码模块102中预存的固定序列,产生干扰序列对比选择信号并将干扰序列对比选择信号发送给烧录端口选择模块103。
在步骤S6,烧录端口选择模块103根据选择信号做出判断。如果选择信号为否,进入步骤S7;如果干扰序列对比选择信号有效,进入步骤S8。
在步骤S7,不将该烧录管脚组作为烧录端口,等待上位机20的再次上电。
在步骤S8,将该烧录管脚组作为烧录端口。直到上位机20再次上电,传送干扰序列之前,一直有效。
在步骤S9,上位机20继续输入时钟信号PClk和数据信号PData,此时数据信号PData由烧录模式序列构成。烧录控制模块104在输入时钟信号PClk的上升沿将输入数据信号PData锁存在烧录控制模块104中的寄存器中。
在步骤S10,烧录控制模块104根据锁存的烧录模式序列得到OTP存储器烧录的烧录模式信号,并选择与之对应的烧录模式。
在步骤S11,上位机20继续输入时钟信号PClk和数据信号PData,此时数据信号PData由烧录数据序列构成。烧录控制模块104锁存烧录数据序列。
在步骤S12,烧录控制模块104将烧录数据序列译码产生烧录控制信号。
在步骤S13,烧录控制模块104依据烧录控制信号执行烧录操作。
图7为图1中烧录接口电路的第三实施例的结构框图。如图7所示,上位机20输出一个时钟信号PClk,一个干扰序列PData0,以及8个数据信号PData1至PData8。数据信号PData1至PData8由烧录数据序列和烧录模式序列组成;干扰序列PData0包含干扰序列。所述的数据信号PData1…PData8中的烧录模式序列一致。
管脚处理模块101对时钟信号PClk进行滤波处理,然后将干扰序列PData0和滤波处理过的时钟信号PClk发送给干扰序列解码模块102。
干扰序列解码模块102在时钟信号PClk的边沿锁存PData0在干扰序列解码模块102中的寄存器中,干扰序列解码模块102对比寄存器中的干扰序列与预存的序列,向烧录端口选择模块103发送选择信号。
烧录端口选择模块103根据选择信号,决定是否将该组管脚选为烧录通道。如果该组管脚选为烧录通道,烧录端口选择模块103将时钟信号PClk以及数据信号PData1至PData8发送到烧录控制模块104。
烧录控制模块104包含8个寄存器:寄存器1…寄存器8;8组译码电路:译码电路1…译码电路8,并通过8组输出管脚连接8个OTP存储器:第一OTP存储器301…第八OTP存储器308。烧录控制模块104首先根据数据信号PData1…PData8中的烧录模式序列产生烧录模式信号。在时钟信号PClk的上升沿,烧录控制模块104将数据信号PData1…PData8锁存到对应的寄存器1…寄存器8,然后通过对应的译码电路得到8个OTP存储器烧录控制信号,通过8组管脚实现第一OTP存储器301…第八OTP存储器308的烧录。
在一个优选的实施例中,烧录数据线PData8与选择数据线PData0可以共用,PData0由干扰序列、烧录数据序列和烧录模式序列组成,从而节省一条烧录数据线。
本发明提供了一种存储器烧录接口电路,只需要对选定的一组烧录管脚输入一个序列即可将该组管脚选为烧录管脚,实现烧录方法的可靠性以及保密性。
以上所述仅为本发明的优选实施例,并不用于限制本发明,对于本领域技术人员而言,本发明可以有各种改动和变化。凡在本发明的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (11)
1.一种存储器烧录接口电路,采用至少一个烧录通道,每个烧录通道用于将数据信号从相应的一组烧录管脚传送至存储器,包括:
至少一个选择信号产生模块,接收时钟信号和干扰序列信号并且产生相应的烧录通道的选择信号;
烧录端口选择模块,从所述至少一个选择信号产生模块接收选择信号,并且根据选择信号将相应的烧录通道导通;以及
烧录控制模块,从烧录端口选择模块接收时钟信号、烧录模式序列和烧录数据序列,并且产生烧录模式信号和烧录控制信号,
其中所述至少一个选择信号产生模块包括干扰序列解码模块,所述干扰序列解码模块对干扰序列信号解码,以及将解码干扰序列和预存序列对比而产生选择信号。
2.根据权利要求1所述的存储器烧录接口电路,其中,所述烧录接口电路还包括管脚处理模块,所述管脚处理模块对输入的时钟信号进行滤波处理。
3.根据权利要求1或2所述的存储器烧录接口电路,其中,所述至少一个选择信号产生模块包括彼此不同的预存序列。
4.根据权利要求1或2所述的存储器烧录接口电路,其中,所述至少一个烧录通道分别包括用于传送时钟信号的时钟数据线、用于传送干扰序列信号的选择数据线、以及用于传送烧录模式序列和烧录数据序列的烧录数据线。
5.根据权利要求4所述的存储器烧录接口电路,其中所述选择数据线与所述烧录数据线为共用的数据线。
6.根据权利要求4所述的存储器烧录接口电路,其中所述烧录数据线为多条,使得在选择一个数据通道时,可以经由相应的数据通道的多条烧录数据线同时写入多个存储器。
7.根据权利要求6所述的存储器烧录接口电路,其中所述选择数据线与所述多条烧录数据线之一为共用数据线。
8.一种存储器烧录方法,采用至少一个烧录通道,每个烧录通道用于将数据信号从相应的一组烧录管脚传送至存储器,包括:
对干扰序列信号解码;
将解码干扰序列和烧录通道的预存序列对比而产生选择信号;
根据选择信号将相应的烧录通道导通;
根据时钟信号和烧录模式序列产生烧录模式信号;以及
根据时钟信号和烧录数据序列产生烧录控制信号。
9.根据权利要求8所述的方法,在对干扰序列信号解码的步骤之前,还包括:对时钟信号进行滤波。
10.根据权利要求8所述的方法,其中所述烧录通道的预存序列彼此不同。
11.根据权利要求8所述的方法,在根据时钟信号和烧录数据序列产生烧录控制信号的步骤之后,还包括:将烧录控制信号经由多条烧录数据线同时写入多个存储器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410668685.7A CN104332180B (zh) | 2014-11-20 | 2014-11-20 | 存储器烧录接口电路及烧录方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410668685.7A CN104332180B (zh) | 2014-11-20 | 2014-11-20 | 存储器烧录接口电路及烧录方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104332180A CN104332180A (zh) | 2015-02-04 |
CN104332180B true CN104332180B (zh) | 2018-01-05 |
Family
ID=52406892
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410668685.7A Active CN104332180B (zh) | 2014-11-20 | 2014-11-20 | 存储器烧录接口电路及烧录方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104332180B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105975299B (zh) * | 2016-04-28 | 2019-06-11 | 广州视源电子科技股份有限公司 | 通道切换装置以及烧录数据检测、数据烧录方法和系统 |
CN112564209B (zh) * | 2020-11-26 | 2022-12-09 | 北京小米移动软件有限公司 | 烧录器、充电器、充电器的烧录方法及装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5872797A (en) * | 1996-12-02 | 1999-02-16 | International Business Machines Corporation | Burn-in signal pattern generator |
CN200959120Y (zh) * | 2006-06-19 | 2007-10-10 | 光宝科技股份有限公司 | 烧录路径选择装置 |
CN101556561A (zh) * | 2008-04-09 | 2009-10-14 | 盛群半导体股份有限公司 | 随机数改变地址及数据存储器保密方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7555681B2 (en) * | 2005-05-13 | 2009-06-30 | Texas Instruments Incorporated | Multi-port trace receiver |
-
2014
- 2014-11-20 CN CN201410668685.7A patent/CN104332180B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5872797A (en) * | 1996-12-02 | 1999-02-16 | International Business Machines Corporation | Burn-in signal pattern generator |
CN200959120Y (zh) * | 2006-06-19 | 2007-10-10 | 光宝科技股份有限公司 | 烧录路径选择装置 |
CN101556561A (zh) * | 2008-04-09 | 2009-10-14 | 盛群半导体股份有限公司 | 随机数改变地址及数据存储器保密方法 |
Also Published As
Publication number | Publication date |
---|---|
CN104332180A (zh) | 2015-02-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108227613B (zh) | 电子装置及其操作方法 | |
US10216678B2 (en) | Serial peripheral interface daisy chain communication with an in-frame response | |
CN102970013B (zh) | 基于扫描链的芯片内部寄存器复位方法及复位控制装置 | |
CN100418079C (zh) | 具有平行加速模式的串行外围接口存储元件 | |
US10318447B2 (en) | Universal SPI (Serial Peripheral Interface) | |
CN107015928A (zh) | 用以切换多个接口的系统及其方法及用以切换总线的系统 | |
CN101609442B (zh) | 一种接口自适应的方法及其装置、系统 | |
CN106845219B (zh) | 一种针对多种类型数据的入侵检测智能设备 | |
TW201239765A (en) | State grouping for element utilization | |
JP5613799B2 (ja) | 直列入力データを取り込む装置および方法 | |
CN106598886B (zh) | I/o总线共享存储器系统 | |
CN108205393A (zh) | 用于半导体设备中的通信的系统和方法 | |
US5507001A (en) | Microcomputer including CPU and serial data communication unit operating in synchronism | |
CN104332180B (zh) | 存储器烧录接口电路及烧录方法 | |
CN110008172A (zh) | 一种片上系统 | |
CN111816627A (zh) | 一种存储封装芯片及其引脚复用方法 | |
CN105955919A (zh) | 基于FPGA的多MCU读写NANDFlash的实现方法 | |
US9092284B2 (en) | Entropy storage ring having stages with feedback inputs | |
US9032252B2 (en) | Debug barrier transactions | |
CN204614456U (zh) | 存储器烧录接口电路 | |
CN105630120B (zh) | 一种加载处理器硬件配置字的方法及装置 | |
CN111079167B (zh) | 一种通过cpld实现的硬件电路加密装置 | |
US20210133107A1 (en) | Programmable device configuration memory system | |
CN113760800A (zh) | 基于bmc的串口路径选择方法、系统、终端及存储介质 | |
JPH07154451A (ja) | システム相互接続用の走査プログラマブルチェックマトリクス |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |