CN1043000C - 检测视频信号奇数场和偶数场的电路 - Google Patents
检测视频信号奇数场和偶数场的电路 Download PDFInfo
- Publication number
- CN1043000C CN1043000C CN92113848A CN92113848A CN1043000C CN 1043000 C CN1043000 C CN 1043000C CN 92113848 A CN92113848 A CN 92113848A CN 92113848 A CN92113848 A CN 92113848A CN 1043000 C CN1043000 C CN 1043000C
- Authority
- CN
- China
- Prior art keywords
- signal
- pulse
- door
- circuit
- time interval
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
- H04N5/10—Separation of line synchronising signal from frame synchronising signal or vice versa
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
Abstract
检测视频信号奇数场和偶数场的电路包括用于对时钟脉冲输入进行计数,以检测视频信号的垂直同步脉冲时间间隔的第一计数电路,用于根据垂直同步脉冲时间间隔的检测对时钟脉冲进行计数,以产生窗口信号和有预定脉冲宽度的计数信号的第二计数电路,以及响应于水平同步脉冲的窗口信号的输出电路,产生持续到下一个垂直同步脉冲时间间隔的第一逻辑状态或第二逻辑状态,从而输出电路对奇数场维持第一逻辑状态而对偶数场维持第二逻辑状态。
Description
本发明涉及视频信号处理,更具体地说,涉及检测视频信号的奇数场和偶数场的电路。
通常,借助于软件程序实现视频信号的奇数场和偶数场的检测。在这种情况下,一般要使用微机和辅助的外围设备来控制场的检测。但是,软件程序偶而会产生程序故障,此外,每当程序故障发生时,必须复位软件以重新开始该程序。因此,降低了视频信号场检测的可靠性。
因此,本发明的目的在于通过硬件提供一种检测视频信号的奇数场和偶数场的电路。
根据本发明,检测视频信号的奇数场和偶数场的电路包括第一计数电路,用于对时钟脉冲输入信号进行计数,以便检测视频信号的垂直同步脉冲时间间隔;第二计数电路,用于根据垂直同步脉冲时间间隔的检测对时钟脉冲进行计数,以便产生窗口信号和有预定脉冲宽度的计数信号;以及对水平同步脉冲和窗口信号响应的输出电路,以产生持续到下一个垂直同步脉冲时间间隔的第一逻辑状态和持续到下一个垂直同步脉冲时间间隔的第二逻辑状态,从而输出电路对奇数场维持第一逻辑状态,而对偶数场维持第二逻辑状态。
下面,参考作为实施例的附图详细地说明本发明。
图1是按照本发明的用于检测视频信号奇数场和偶数场的电路图;
图2A-2L是图1各部分的波形图。
参看图1,第一计数电路100包含第一与门15,同步计数器10,第二与门20以及JK触发器30。第一与门15经反相相器12接收来自复合同步脉冲发生器(未画出)的复合同步脉冲,以及来自复位电路(未画出)的复位脉冲。第二与门20接收同步计数器10的输出信号以据此检测垂直同步脉冲时间间隔的起点(参看图20)。
第二计数电路200包含并联连接的第一和第二4位同步计数器40,50,以构成8位计数器,第三与门60,或门70和JK触发器80。8位计数器接收第一计数电路100的输出信号S2(图2E)和来自时钟脉冲发生器及复位电路的输出脉冲,以便产生覆盖在垂直同步脉冲时间间隔开始之后最先收到的偶数和奇数场水平同步脉冲S6(图2S和2J)的窗口信号S5(图2H)。此外,或门70接收第二4位同步计数器50的输出信号以产生输出信号S4(图2G),当第二同步计数器50至少计数16个时钟脉冲时,该输出信号S4达到逻辑“高”。
场检测电路300包括第四与门90和D触发器95。场检测电路300接收来自第二计数电路200的信号S4和S5以及水平同步脉冲S6(图2I和图2J),以便经输出端产生奇数和偶数场信号。
应该指出,按照本发明图1的电路使用了频率为500KHz(即2微秒周期)的时钟脉冲。此外,图2A的复合同步脉冲含有均衡脉冲时间间隔和垂直同步脉冲时间间隔。对于均衡脉冲时间间隔,脉冲的逻辑“低”状态连续保持2.3微秒。但是,对于垂直同步脉冲时间间隔,脉冲的逻辑“低”状态连续保持约27微秒。
下面参考图1和图2A-2L将说明按照本发明的电路工作的过程。
首先,同步计数器10计数具有与复合同步脉冲相关连的2微秒周期的时钟脉冲和经由第一与门15接收的复位脉冲。如果同步计数器10计数到8个时钟脉冲(即16微秒),则第二与门20产生逻辑“高”的输出信号S1。
然而,由于对均衡脉冲时间间隔来说,脉冲的逻辑“低”状态保持约2.3微秒,因此在计数到8个时钟脉冲之前,同步计数器10可能被清零,以响应于经由反相器12加到第一与门15上的复合同步脉冲的逻辑“高”状态,以便在均衡脉冲时间间隔期间使JK触发器30的输出信号S2不能转到逻辑“高”。否则,在逻辑“低”状态的持续期约为27微秒的垂直同步脉冲时间间隔中,同步计数器10可能最多计数到14个时钟脉冲(即28微秒)。因此,第一计数电路100有足够的时间余量来对垂直同步时间间隔的8个时钟脉冲(16微秒)进行计数,以便检测垂直同步脉冲时间间隔。从而,当对垂直同步脉冲时间间隔中的8个时钟脉冲计数时,同步计数器10允许JK触发器30在输出端“Q”上产生逻辑“高”。同时,同步计数器10由JK触发器30的反相输出端“Q”上的逻辑“低”清零,而且不管以下的6个垂直同步脉冲,继续让JK触发器30保持逻辑“高”状态。
在此期间,由于JK触发器30的输出S2是处于逻辑“高”,则8位计数器开始工作。其后,8位计数器(40,50)对时钟脉冲计数,直到检测到了下一个奇数场或偶数场的水平同步脉冲中的任一个,结果就产生信号S2和S4。
另外,当8位计数器计数到30个时钟脉冲即60微秒时,来自第三与门60的信号S3转到逻辑“高”。接着,由来自第一与门20的逻辑“高”信号S1变为逻辑“高”的窗口信号S5由来自第三与门60的逻辑“高”的信号S3转到逻辑“低”以形成持续60微秒(计数30个时钟脉冲所需要的时间)的窗口信号S5。只有当来自JK触发器80的窗口信号S5是处于逻辑“高”时,水平同步脉冲输入信号才作为时钟脉冲经由第四与门90传输给D触发器。因此,来自第四与门90的信号S6(图2I和2J)成为D触发器95的时钟脉冲。使其根据信号S4产生奇数场和偶数场信号。
在偶数场的情况中,由来自第四与门90的信号S6(图2I)的输出信号作为D触发器95的时钟脉冲,该输出信号在窗口信号S5(图2H和2I)的开始点之后约15微秒(计数7或8个时钟脉冲所需要的时间)转到逻辑“高”。在此时,由于8位计数器的高4位全处于逻辑“低”,故来自或门70的信号S4(图2G)的输出信号则处于逻辑“低”。因此,D触发器95连续保持逻辑“低”的状态,直到检测到下一个垂直同步脉冲时间间隔为止。
在奇数场的情况下,由来自第四与门90的信号S6(图2J)的输出信号作为D触发器的时钟脉冲,该输出信号在窗口信号S5(图2H和2J)的开始点之后46微秒(计数23个时钟脉冲所需要的时间)转到逻辑“高”。在此时,由于8位计数器(40,50)的高4位中的至少一位处于逻辑“高”,故来自或门70的信号S4(图2G)的输出信号处于逻辑“高”。因此,D触发器95连续保持逻辑“高”的状态,直到检测到下一个垂直同步脉冲时间间隔为止。
总之,D触发器95在输出端Q上对偶数场产生逻辑“低”,对奇数场产生逻辑“高”。
鉴于以上公开的内容,可以容易地理解到,根据本发明的电路能够通过硬件检测视频信号的奇数和偶数场,从而改善了场检测的可靠性。
Claims (3)
1.检测视频信号输入的奇数场和偶数场的电路,包括有:
第一计数装置,用于对时钟脉冲输入信号进行计数,以便检测视频信号的垂直脉冲的时间间隔;
第二计数装置,用于根据垂直同步脉冲时间间隔的检测对时钟脉进行计数,以便产生窗口信号和有预定脉冲宽度的计数信号;和
输出装置,响应于水平同步脉冲和窗口信号,用于产生持续到下一个垂直同步脉冲时间间隔的第二逻辑状态;
其特征在于,所述的输出装置包括:
第四与门,用于接收窗口信号的垂直同步脉冲以产生副时钟脉冲;和
D触发器,用于接收计数信号以维持响应副于时钟脉冲的计数信号的逻辑状态;
从而,输出装置对奇数场维持第一逻辑状态,对偶数场维持第二逻辑状态。
2.按照权利要求1所述的电路,其特征在于,所述的第一计数装置包括:
第一与门,用于接收复合同步脉冲和复位脉冲;
同步计数器,用于对时钟脉冲进行计数;
第二与门,用于接收同步计数器的输出信号,以便从中检测垂直同步脉冲时间间隔;和
第一JK触发器,与第二与门的输出信号响应。
3.按照权利要求1或2所述的电路,其特征在于,所述的第二计数装置包括:
并联地连接的第一和第二4位同步计数器以构成8位计数器,用于根据接收到的第-JK触发器的输出信号对时钟信号进行计数;
第三与门,用于接收8位同步计数器的输出信号;
或门,用于接收第二4位同步计数的输出信号以产生计数信号;和
第二JK触发器,用于接收第二和第三与门的输出信号以产生窗口信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910025679A KR950005054B1 (ko) | 1991-12-31 | 1991-12-31 | 기수/우수의 필드 검출장치 |
KR25679/91 | 1991-12-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1076580A CN1076580A (zh) | 1993-09-22 |
CN1043000C true CN1043000C (zh) | 1999-04-14 |
Family
ID=19327153
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN92113848A Expired - Fee Related CN1043000C (zh) | 1991-12-31 | 1992-12-31 | 检测视频信号奇数场和偶数场的电路 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5327175A (zh) |
JP (1) | JP2549492B2 (zh) |
KR (1) | KR950005054B1 (zh) |
CN (1) | CN1043000C (zh) |
DE (1) | DE4244419A1 (zh) |
GB (1) | GB2263028B (zh) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5864326A (en) | 1992-02-07 | 1999-01-26 | I-O Display Systems Llc | Depixelated visual display |
US5303085A (en) | 1992-02-07 | 1994-04-12 | Rallison Richard D | Optically corrected helmet mounted display |
US6097543A (en) | 1992-02-07 | 2000-08-01 | I-O Display Systems Llc | Personal visual display |
US5526022A (en) | 1993-01-06 | 1996-06-11 | Virtual I/O, Inc. | Sourceless orientation sensor |
JPH06245098A (ja) * | 1993-02-16 | 1994-09-02 | Sharp Corp | フィールド決定回路 |
US5991087A (en) | 1993-11-12 | 1999-11-23 | I-O Display System Llc | Non-orthogonal plate in a virtual reality or heads up display |
US6160666A (en) | 1994-02-07 | 2000-12-12 | I-O Display Systems Llc | Personal visual display system |
US5903395A (en) | 1994-08-31 | 1999-05-11 | I-O Display Systems Llc | Personal visual display system |
US6226044B1 (en) * | 1994-11-30 | 2001-05-01 | The United States Of America As Represented By The Secretary Of The Army | Field synchronization system and technique |
US5608461A (en) * | 1995-03-29 | 1997-03-04 | Silicon Graphics, Inc. | Programmable video frame detector |
EP0737004A1 (en) * | 1995-04-05 | 1996-10-09 | Thomson Consumer Electronics, Inc. | Field type detector for video signal |
US5991085A (en) | 1995-04-21 | 1999-11-23 | I-O Display Systems Llc | Head-mounted personal visual display apparatus with image generator and holder |
US6122604A (en) * | 1996-12-02 | 2000-09-19 | Dynacolor Inc. | Digital protection circuit for CRT based display systems |
DE19801732A1 (de) | 1998-01-19 | 1999-07-22 | Thomson Brandt Gmbh | Schaltung zur Aufbereitung von Synchronsignalen |
TW468339B (en) * | 1998-09-14 | 2001-12-11 | Sony Corp | External synchronizing system and camera system using thereof |
GB2362754A (en) * | 2000-05-25 | 2001-11-28 | Nanogate Ltd | A method of growing single crystals |
FR2831755A1 (fr) * | 2001-10-30 | 2003-05-02 | St Microelectronics Sa | Procede et dispositif de detection de la parite des trames successives d'un signal video entrelace |
US7801784B2 (en) * | 2004-06-07 | 2010-09-21 | Cfph, Llc | System and method for managing financial market information |
US7499098B2 (en) * | 2005-06-07 | 2009-03-03 | Seiko Epson Corporation | Method and apparatus for determining the status of frame data transmission from an imaging device |
JP5849245B2 (ja) | 2010-07-28 | 2016-01-27 | パナソニックIpマネジメント株式会社 | レーダ装置 |
CN104320564B (zh) * | 2014-10-22 | 2018-03-16 | 中国电子科技集团公司第四十一研究所 | 一种基于fpga实现视频信号触发同步的方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1056388A (zh) * | 1990-05-07 | 1991-11-20 | 汤姆森消费电子有限公司 | 视频信号的奇数/偶数场检测器 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5714258A (en) * | 1980-06-30 | 1982-01-25 | Mitsubishi Electric Corp | Field discrimination circuit for television signal |
JPS6051301B2 (ja) * | 1980-08-14 | 1985-11-13 | 松下電器産業株式会社 | フィ−ルド識別装置 |
DE3443925C1 (de) * | 1984-12-01 | 1986-01-30 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Schaltungsanordnung zum Unterscheiden der beiden Halbbilder in einem Fernsehsignal |
US4827341A (en) * | 1986-12-16 | 1989-05-02 | Fuji Photo Equipment Co., Ltd. | Synchronizing signal generating circuit |
-
1991
- 1991-12-31 KR KR1019910025679A patent/KR950005054B1/ko not_active IP Right Cessation
-
1992
- 1992-12-28 JP JP4349254A patent/JP2549492B2/ja not_active Expired - Fee Related
- 1992-12-29 DE DE4244419A patent/DE4244419A1/de not_active Ceased
- 1992-12-30 US US07/998,726 patent/US5327175A/en not_active Expired - Lifetime
- 1992-12-31 GB GB9227138A patent/GB2263028B/en not_active Expired - Fee Related
- 1992-12-31 CN CN92113848A patent/CN1043000C/zh not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1056388A (zh) * | 1990-05-07 | 1991-11-20 | 汤姆森消费电子有限公司 | 视频信号的奇数/偶数场检测器 |
Also Published As
Publication number | Publication date |
---|---|
KR930015669A (ko) | 1993-07-24 |
CN1076580A (zh) | 1993-09-22 |
GB2263028A (en) | 1993-07-07 |
DE4244419A1 (zh) | 1993-07-01 |
GB9227138D0 (en) | 1993-02-24 |
JPH0686093A (ja) | 1994-03-25 |
US5327175A (en) | 1994-07-05 |
KR950005054B1 (ko) | 1995-05-17 |
GB2263028B (en) | 1995-09-13 |
JP2549492B2 (ja) | 1996-10-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1043000C (zh) | 检测视频信号奇数场和偶数场的电路 | |
JPS57173230A (en) | Phase synchronizing circuit | |
US4763341A (en) | Digital timing using a state machine | |
CN114095724B (zh) | Tdicmos的滚动行周期的实现和检测方法 | |
US5301033A (en) | Circuit for preventing false detection of video sync pulses in a video signal which also contains copy guard signals | |
SU813758A1 (ru) | Устройство дл выделени сигнала | |
SU1515396A1 (ru) | Устройство дл формировани видеосигнала наклонных линий | |
SU1023356A1 (ru) | Устройство дл распознавани дефектов изображений объектов | |
JP2642242B2 (ja) | パイロットバーストゲートパルス発生装置 | |
MY105316A (en) | Sync validity detection utilizing a microcomputer. | |
JPS55159218A (en) | Clock pulse generator | |
SU788437A1 (ru) | Устройство синхронизации кадровой развертки телевизионного приемника | |
JP2549002B2 (ja) | 映像信号取り込み回路 | |
SU1550606A2 (ru) | Формирователь опережающего синхросигнала | |
JPH0357967A (ja) | 水平同期周波数判別回路 | |
SU1515143A1 (ru) | Селектор сигналов проверки времени | |
SU1238124A1 (ru) | Устройство дл счета числа частиц | |
SU1679638A1 (ru) | Устройство синхронизации | |
JP2549001B2 (ja) | 映像信号取り込み回路 | |
JPH07105939B2 (ja) | 文字放送用ゲ−ト信号の検出回路 | |
SU1649642A2 (ru) | Устройство дл контрол последовательности импульсов | |
SU1688450A1 (ru) | Селектор кадровых синхроимпульсов | |
JPS62176234A (ja) | フレ−ム同期保護方式 | |
SU1034162A1 (ru) | Устройство дл формировани серий импульсов | |
SU1631750A1 (ru) | Устройство дл измерени координат центра п тна |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C15 | Extension of patent right duration from 15 to 20 years for appl. with date before 31.12.1992 and still valid on 11.12.2001 (patent law change 1993) | ||
OR01 | Other related matters | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 19990414 Termination date: 20101231 |