CN104217681B - 一种像素电路、显示面板及显示装置 - Google Patents

一种像素电路、显示面板及显示装置 Download PDF

Info

Publication number
CN104217681B
CN104217681B CN201410442485.XA CN201410442485A CN104217681B CN 104217681 B CN104217681 B CN 104217681B CN 201410442485 A CN201410442485 A CN 201410442485A CN 104217681 B CN104217681 B CN 104217681B
Authority
CN
China
Prior art keywords
transistor
signal
pole
grid
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410442485.XA
Other languages
English (en)
Other versions
CN104217681A (zh
Inventor
杨思捷
戴超
吴桐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN201410442485.XA priority Critical patent/CN104217681B/zh
Priority to US14/557,257 priority patent/US9424776B2/en
Publication of CN104217681A publication Critical patent/CN104217681A/zh
Priority to DE102015100052.0A priority patent/DE102015100052A1/de
Priority to US15/204,680 priority patent/US9589508B2/en
Application granted granted Critical
Publication of CN104217681B publication Critical patent/CN104217681B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例提供了一种像素电路、显示面板及显示装置,用以解决现有的像素电路中由于像素单元中的驱动晶体管的阈值电压会随工作时长发生漂移,从而导致OLED的亮度会随工作时长发生改变的问题。由于该像素电路中的信号加载模块能够在数据传输阶段将接收到的图像数据信号传输到驱动晶体管的栅极,并存储在存储电容上,而且补偿模块在阈值电压补偿阶段将驱动晶体管的栅极与驱动晶体管的源极接通,从而根据存储电容存储的信号生成与驱动晶体管的阈值电压相关的驱动信号,因此,在采用该驱动信号驱动有机发光二极管发光时可以消除驱动晶体管的阈值电压对有机发光二极管上的电流的影响,避免了有机发光二极管的亮度随工作时长发生改变。

Description

一种像素电路、显示面板及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、显示面板及显示装置。
背景技术
有源矩阵有机发光二极管(Active Matrix Organic Light Emitting Diode,AMOLED)显示器因具有视角广、色彩对比效果好、响应速度快以及成本低等优点,因此获得了广泛应用。但是由于薄膜晶体管(Thin Film Transistor,TFT)阵列基板在工艺过程中的不均匀性问题,会导致阈值电压漂移。
综上所述,由于像素单元中的驱动晶体管的阈值电压会随工作时长发生漂移,这会导致同一OLED在不同时间接收到相同的图像数据信号时,驱动其发光的电流是不同的,进而导致OLED的亮度会随工作时长发生改变。
发明内容
本发明实施例提供了一种像素电路、显示面板及显示装置,用以解决现有的像素电路中由于像素单元中的驱动晶体管的阈值电压会随工作时长发生漂移,从而导致OLED的亮度会随工作时长发生改变的问题。
本发明实施例提供的一种像素电路,用于驱动有机发光二极管,所述像素电路包括信号加载模块、存储电容、补偿模块、镜像模块和驱动晶体管;
所述信号加载模块,与所述驱动晶体管的栅极连接,用于在数据传输阶段将接收到的图像数据信号传输到所述驱动晶体管的栅极;
所述存储电容,连接在所述驱动晶体管的栅极和所述驱动晶体管的漏极之间,用于存储所述驱动晶体管的栅极的信号;
所述驱动晶体管,用于在发光阶段根据自身的栅极上的信号以及自身的源极上的信号之差生成漏极电流;
所述补偿模块,连接在所述驱动晶体管的栅极和所述驱动晶体管的源极之间,用于在阈值电压补偿阶段,将所述驱动晶体管的栅极与所述驱动晶体管的源极接通,以根据所述存储电容在数据传输阶段存储的图像数据信号生成驱动信号;
所述镜像模块,连接在所述驱动晶体管的源极和所述有机发光二极管之间,用于在发光阶段将所述驱动晶体管生成的漏极电流镜像到所述有机发光二极管上,使得所述有机发光二极管在第一电源信号与第二电源信号形成的压差下发光。
本发明实施例提供的一种像素电路,用于驱动有机发光二极管,所述像素电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、驱动晶体管、存储电容和第一电容;所述第一晶体管,包括接收图像数据信号的第一极,接收第一控制信号的栅极,和分别连接所述驱动晶体管的栅极和所述存储电容的一端的第二极;所述第二晶体管,包括连接所述驱动晶体管的栅极的第一极,接收第二控制信号的栅极,和连接所述第三晶体管的第一极的第二极;所述第三晶体管,包括接收所述第二控制信号的栅极,和连接所述驱动晶体管的源极的第二极;所述驱动晶体管,包括接收第一电源信号的漏极;所述第四晶体管,包括连接所述驱动晶体管的源极的第一极,接收所述第三控制信号的栅极,和分别连接所述第五晶体管的第一极、所述第五晶体管的栅极和所述第六晶体管的栅极的第二极;所述第五晶体管,包括接收第二电源信号的第二极;所述第六晶体管,包括连接所述有机发光二极管的阴极的第一极,和接收所述第二电源信号的第二极;所述存储电容,包括接收所述第一电源信号的另一端。
本发明实施例提供的一种像素电路,用于驱动有机发光二极管,所述像素电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、驱动晶体管和存储电容;所述第一晶体管,包括接收图像数据信号的第一极,接收第四控制信号的栅极,和分别连接所述第二晶体管的第一极和所述存储电容的一端的第二极;所述第二晶体管,包括接收第五控制信号的栅极,和连接驱动晶体管的漏极的第二极;所述存储电容,包括连接所述驱动晶体管的栅极的另一端;所述第三晶体管,包括连接所述驱动晶体管的栅极的第一极,接收第五控制信号的栅极,和连接所述第四晶体管的第一极的第二极;所述第四晶体管,包括接收所述第六控制信号的栅极,和连接所述驱动晶体管的源极的第二极;所述驱动晶体管,包括接收第一电源信号的漏极;所述第五晶体管,包括连接所述驱动晶体管的源极的第一极,接收所述第六控制信号的栅极,和分别连接所述第六晶体管的第一极、所述第六晶体管的栅极和所述第七晶体管的栅极的第二极;所述第六晶体管,包括接收第二电源信号的第二极;所述第七晶体管,包括连接所述有机发光二极管的阴极的第一极,和接收所述第二电源信号的第二极。
本发明实施例提供的显示面板,包括本发明实施例提供的像素电路。
本发明实施例提供的显示装置,包括本发明实施例提供的显示面板。
本发明实施例的有益效果包括以下之一:
本发明实施例提供的一种像素电路、显示面板和显示装置,由于信号加载模块能够在数据传输阶段将接收到的图像数据信号传输到驱动晶体管的栅极,而存储电容可以存储驱动晶体管的栅极上的信号,并且补偿模块能够在阈值电压补偿阶段将驱动晶体管的栅极与驱动晶体管的源极接通,从而根据存储电容在数据传输阶段存储的图像数据信号生成与驱动晶体管的阈值电压相关的驱动信号,进而在采用该驱动信号驱动有机发光二极管发光时消除驱动晶体管的阈值电压对流过有机发光二极管的驱动电流的影响,避免有机发光二极管的亮度随工作时长发生改变。
附图说明
图1为现有技术中的像素电路的结构示意图;
图2为本发明实施例提供的像素电路的结构示意图之一;
图3为本发明实施例提供的像素电路的结构示意图之二;
图4为本发明实施例提供的像素电路的结构示意图之三;
图5为本发明实施例提供的像素电路的结构示意图之四;
图6为本发明实施例提供的像素电路的结构示意图之五;
图7为本发明实施例提供的像素电路的结构示意图之六;
图8为图4-图7所示的像素电路的工作时序图之一;
图9为图4-图7所示的像素电路的工作时序图之二;
图10为本发明实施例提供的像素电路的结构示意图之七;
图11为本发明实施例提供的像素电路的结构示意图之八;
图12为本发明实施例提供的像素电路的结构示意图之九;
图13为本发明实施例提供的像素电路的结构示意图之十;
图14为图10-图13所示的像素电路的工作时序图之一;
图15为图10-图13所示的像素电路的工作时序图之二;
图16为本发明实施例提供的显示面板的结构示意图;
图17为本发明实施例提供的显示装置的结构示意图。
具体实施方式
本发明实施例提供了一种像素电路、显示面板及显示装置,其中信号加载模块在数据传输阶段将接收到的图像数据信号传输到驱动晶体管的栅极,并由存储电容存储该信号,而补偿模块在阈值电压补偿阶段将驱动晶体管的栅极与驱动晶体管的源极接通,以读取驱动晶体管的阈值电压,从而根据存储电容在数据传输阶段存储的图像数据信号生成与驱动晶体管的阈值电压相关的驱动信号,进而采用该驱动信号驱动有机发光二极管发光,以消除驱动晶体管的阈值电压对流过有机发光二极管的驱动电流的影响,避免有机发光二极管的亮度随工作时长发生改变。
下面结合说明书附图,对本发明实施例提供的一种像素电路、显示面板及显示装置的具体实施方式进行说明。
传统的2T1C像素电路如图1所示,包括:开关晶体管T1、驱动晶体管T2、存储电容C1和有机发光二极管(Organic Light Emitting Diode,OLED),其中开关晶体管T1的栅极接收扫描信号Scan,该扫描信号Scan是包含该像素电路所连接的栅极线上的信号,开关晶体管T1的源极(或漏极)接收图像数据信号Data,开关晶体管T1的漏极(或源极)连接存储电容C1的第一端,存储电容C1的第二端接收第一驱动信号VDD,驱动晶体管T2的源极接收第一驱动信号VDD,驱动晶体管T2的栅极连接存储电容C1的第一端,驱动晶体管T2的漏极连接OLED的第一端,OLED的第二端接收第二驱动信号VSS。当开关晶体管T1的栅极接收到扫描信号Scan中的开启信号时,开关晶体管T1导通,其源极(或漏极)接收到的图像数据信号Data传送到开关晶体管T1的漏极(或源极)并存储在存储电容C1中,图像数据信号Data与第一驱动信号VDD控制驱动晶体管T2工作,从而利用驱动晶体管T2的漏极电流来驱动OLED发光。在这种2T1C像素电路中,由于驱动OLED发光的漏极电流与驱动晶体管T2的阈值电压有关,由于晶体管自身的特性,随着长时间的工作,驱动晶体管T2的阈值电压发生漂移,这会导致像素电路阵列中的有机发光二极管的电流发生变化,直接对发光二极管的亮度产生影响,这种情况在大功率发光二极管显示器件中更为明显。
本发明实施例提供的一种像素电路,用于驱动有机发光二极管,该像素电路包括信号加载模块、存储电容、补偿模块、镜像模块和驱动晶体管;
所述信号加载模块,用于在数据传输阶段将接收到的图像数据信号传输到所述驱动晶体管的栅极;
所述存储电容,用于存储所述驱动晶体管的栅极的信号;
所述驱动晶体管,用于在发光阶段根据自身的栅极上的信号以及自身的源极上的信号之差生成漏极电流;
所述补偿模块,用于在阈值电压补偿阶段,将所述驱动晶体管的栅极与所述驱动晶体管的源极接通,以根据所述存储电容在数据传输阶段存储的图像数据信号生成驱动信号;
所述镜像模块,用于在发光阶段将所述驱动晶体管生成的漏极电流镜像到所述有机发光二极管上,使得所述有机发光二极管在第一电源信号与第二电源信号形成的压差下发光。
本发明实施例提供的像素电路可以采用图2所示的电路结构,也可以采用图3所示的电路结构;当本发明实施例一提供的像素电路采用图2所示的电路结构时,像素电路中的信号加载模块11中的晶体管、补偿模块12中的晶体管、镜像模块13中的晶体管以及驱动晶体管Td均为n型晶体管;当本发明实施例提供的像素电路采用图3所示的电路结构时,像素电路中的信号加载模块11中的晶体管、补偿模块12中的晶体管、镜像模块13中的晶体管以及驱动晶体管Td均为p型晶体管。
当本发明实施例提供的像素电路采用图2所示的电路结构时,信号加载模块11的第一端111接收图像数据信号Data,信号加载模块11的第二端112接收第一控制信号Ctr1,信号加载模块11的第三端113连接驱动晶体管Td的栅极;补偿模块12的第一端121接收第二控制信号Ctr2,补偿模块12的第二端122连接驱动晶体管Td的栅极,补偿模块12的第三端123连接驱动晶体管Td的源极;镜像模块13的第一端131接收第三控制信号Ctr3,镜像模块13的第二端132连接驱动晶体管Td的源极,镜像模块13的第三端133接收第二电源信号VD2,镜像模块13的第四端134连接有机发光二极管OLED的阴极;有机发光二极管OLED的阳极接收第一电源信号VD1,驱动晶体管Td的漏极接收第一电源信号VD1;存储电容Cs的一端连接驱动晶体管Td的漏极,存储电容Cs的另一端连接驱动晶体管Td的栅极;信号加载模块11,在数据传输阶段,接通信号加载模块11的第一端111与信号加载模块11的第三端113,从而在数据传输阶段将接收到的图像数据信号Data传输到驱动晶体管Td的栅极;补偿模块12,在阈值电压补偿阶段,接通补偿模块12的第二端122与补偿模块12的第三端123,以根据所述存储电容存储的图像数据信号生成驱动信号;镜像模块13,在发光阶段,接通镜像模块13的第二端132与镜像模块13的第三端133。
当本发明实施例提供的像素电路采用图2所示的电路结构时,在数据传输阶段结束时,驱动晶体管Td的栅极上的电压为图像数据信号Data的电压Vdata,在阈值电压补偿阶段结束时,驱动晶体管Td的栅极上的电压为Vdata+Vth,图2中的驱动晶体管Td为n型晶体管,因此,驱动晶体管Td的阈值电压Vth大于0。而在发光阶段,驱动晶体管Td工作在饱和区,从而根据自身的栅、源极电压差生成漏极电流,因此,根据晶体管工作在饱和区的电流特性的公式可以计算出驱动晶体管Td的漏极电流Id的值:其中,k与驱动晶体管Td的结构参数相关,Vth为驱动晶体管Td的阈值电压;Vgs为驱动晶体管Td的栅极电压Vg与驱动晶体管的源极电压Vs之差,即Vgs=Vg-Vs=Vdata+Vth-Vd1,Vd1为第一电源信号VD1的电压。因此,驱动晶体管Td的漏极电流Id的值为:由此可见,驱动晶体管Td的漏极电流Id不随驱动晶体管Td的阈值电压Vth发生变化,由于镜像模块会将驱动晶体管Td的漏极电流Id镜像到有机发光二极管上以驱动有机发光二极管发光,这也就是说,驱动晶体管Td的阈值电压Vth不会对流过有机发光二极管的驱动电流产生影响,这避免了有机发光二极管的亮度随工作时长发生改变。
当本发明实施例提供的像素电路采用图3所示的电路结构时,信号加载模块11的第四端114接收图像数据信号Data,信号加载模块11的第五端115接收第四控制信号Ctr4,信号加载模块11的第六端116连接存储电容Cs的一端,信号加载模块11的第七端117接收第五控制信号Ctr5,信号加载模块11的第八端118连接驱动晶体管Td的漏极,存储电容Cs的另一端连接驱动晶体管Td的栅极;补偿模块12的第一端121接收第六控制信号Ctr6,补偿模块12的第二端122连接驱动晶体管Td的栅极,补偿模块12的第三端123连接驱动晶体管Td的源极;镜像模块13的第一端131接收第五控制信号Ctr5,镜像模块13的第二端132连接驱动晶体管Td的源极,镜像模块13的第三端133接收第二电源信号VD2,镜像模块13的第四端134连接有机发光二极管OLED的阴极;有机发光二极管OLED的阳极接收第一电源信号VD1,驱动晶体管Td的漏极接收第一电源信号VD1;信号加载模块11,在数据传输阶段,接通信号加载模块11的第四端114与信号加载模块11的第六端116,并在阈值电压补偿阶段和发光阶段,均断开信号加载模块11的第四端114与信号加载模块11的第六端116;以及在数据传输阶段和阈值电压补偿阶段,均断开信号加载模块11的第六端116与信号加载模块11的第八端118,并在发光阶段,接通信号加载模块11的第六端116与信号加载模块11的第八端118;补偿模块12,在阈值电压补偿阶段,接通补偿模块12的第二端122与补偿模块12的第三端123,以根据存储电容Cs存储的图像数据信号生成驱动信号;镜像模块13,在发光阶段,接通镜像模块13的第二端132与镜像模块13的第三端133。
由于,信号加载模块11在数据传输阶段会接通信号加载模块11的第四端114与信号加载模块11的第六端116,并断开信号加载模块11的第六端116与信号加载模块11的第八端118,因此,信号加载模块11能够在数据传输阶段将接收到的图像数据信号Data传输到存储电容Cs的一端,即存储电容Cs与信号加载模块11的第六端116相连的一端,由于存储电容Cs与驱动晶体管Td的栅极相连的一端浮空,根据电容的耦合作用可知,存储电容Cs与信号加载模块11的第六端116相连的一端的电压的变化,能够耦合到存储电容Cs与驱动晶体管Td的栅极相连的一端;因此,信号加载模块11能够在数据传输阶段将接收到的图像数据信号Data传输到驱动晶体管Td的栅极。
当本发明实施例提供的像素电路采用图3所示的电路结构时,在数据传输阶段结束时,驱动晶体管Td的栅极上的电压为图像数据信号Data的电压Vdata,在阈值电压补偿阶段结束时,驱动晶体管Td的栅极上的电压为Vdata+Vth,图2中的驱动晶体管Td为p型晶体管,因此,驱动晶体管Td的阈值电压Vth小于0。而在发光阶段,信号加载模块11的第六端116与信号加载模块11的第八端118导通,驱动晶体管Td工作在饱和区,从而根据自身的栅、源极电压差生成漏极电流,因此,根据晶体管工作在饱和区的电流特性的公式可以计算出驱动晶体管Td的漏极电流Id的值:其中,k与驱动晶体管Td的结构参数相关,Vth为驱动晶体管Td的阈值电压;Vgs为驱动晶体管Td的栅极电压Vg与驱动晶体管的源极电压Vs之差,即Vgs=Vg-Vs=Vdata+Vth-Vd1,Vd1为第一电源信号VD1的电压。因此,驱动晶体管Td的漏极电流Id的值为:由此可见,驱动晶体管Td的漏极电流Id不随驱动晶体管Td的阈值电压Vth发生变化,由于镜像模块会将驱动晶体管Td的漏极电流Id镜像到有机发光二极管上以驱动有机发光二极管发光,这也就是说,驱动晶体管Td的阈值电压Vth不会对流过有机发光二极管的驱动电流产生影响,这避免了有机发光二极管的亮度随工作时长发生改变。
进一步地,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为n型晶体管、且驱动晶体管为n型晶体管时,本发明实施例提供的像素电路如图4-图7任一所示,信号加载模块11包括第一晶体管T1;第一晶体管T1的第一极为信号加载模块11的第一端111,第一晶体管T1的栅极为信号加载模块11的第二端112,接收第一控制信号Ctr1,第一晶体管T1的第二极为信号加载模块11的第三端113;第一晶体管T1,在数据传输阶段导通,并在所述阈值电压补偿阶段和所述发光阶段关断。
如图4或图6所示,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为n型晶体管、且驱动晶体管为n型晶体管时,本发明实施例提供的像素电路中的补偿模块12包括第四晶体管T4和第五晶体管T5;第四晶体管T4的栅极为补偿模块12的第一端121,接收第二控制信号Ctr2,第四晶体管T4的第一极为补偿模块12的第二端122,第四晶体管T4的第二极连接第五晶体管T5的第一极;第五晶体管T5的栅极为补偿模块12的第一端121,接收第二控制信号Ctr2,第五晶体管T5的第二极为补偿模块12的第三端123;第四晶体管T4和第五晶体管T5,均用于在阈值电压补偿阶段导通,并在数据传输阶段和发光阶段关断。
由于晶体管本身有栅源极寄生电容和栅漏极寄生电容,而像素电路中的线路交叠部分也会有寄生电容,当各个控制信号改变时,由于电容的耦合效应会造成驱动晶体管Td的栅极的电位发生变化,这会使得阈值电压补偿阶段补偿的效果变差。
因此,较佳地,如图5或图7所示,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为n型晶体管、且驱动晶体管为n型晶体管时,本发明实施例提供的像素电路中的补偿模块12还包括第六晶体管T6和第一电容C1;第六晶体管C6的第一极和第一电容C1的一端均连接第四晶体管T4的第二极;第一电容C1的另一端接收第二电源信号VD2;第六晶体管T6的栅极接收的信号与镜像模块13的第一端131接收的信号相同,即第六晶体管T6的栅极接收第三控制信号Ctr3,第六晶体管T6的第二极连接驱动晶体管Td的栅极;第六晶体管T6,在发光阶段导通,并在数据传输阶段和阈值电压补偿阶段均关断;第一电容C1,在阈值电压补偿阶段充电,以使得驱动晶体管Td根据存储的图像数据信号生成驱动信号。
当补偿模块中增加了第六晶体管T6和第一电容C1后,在阈值电压补偿阶段,由于第一电容C1的一端接收第二电源信号VD2,而第二电源信号VD2的电压基本稳定,这样,可以有效的锁住驱动晶体管Td的栅极的电位,使之不容易随各个控制信号的改变而改变,进而使得补偿后的驱动晶体管Td的栅极的电位更加接近预设电位,即Vdata+Vth。
进一步地,如图4或图5所示,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为n型晶体管、且驱动晶体管为n型晶体管时,本发明实施例提供的像素电路中的镜像模块包括第七晶体管T7、第八晶体管T8和第九晶体管T9;第七晶体管T7的第一极为镜像模块13的第二端132,第七晶体管T7的栅极为镜像模块13的第一端131,接收第三控制信号Ctr3,第七晶体管T7的第二极分别连接第八晶体管T8的第一极、第八晶体管T8的栅极和第九晶体管T9的栅极;第八晶体管T8的第二极为镜像模块13的第三端133;第九晶体管T9的第一极为镜像模块13的第四端134,第九晶体管T9的第二极为镜像模块13的第三端133。
此时,在第七晶体管T7导通后,当第八晶体管T8和第九晶体管T9的参数相同时,流过第八晶体管T8的电流和流过第九晶体管T9的电流相同,因此,镜像模块能够将驱动晶体管Td的漏极电流镜像到有机发光二极管上,以驱动有机发光二极管OLED发光。
较佳地,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为n型晶体管、且驱动晶体管为n型晶体管时,本发明实施例提供的像素电路中的镜像模块还用于对流过有机发光二极管的电流进行负反馈的控制,以稳定流过所述有机发光二极管的电流。
此时,如图6或图7所示,本发明实施例提供的像素电路中的镜像模块包括第十晶体管T10、第十一晶体管T11、第十二晶体管T12和第十三晶体管T13;第十晶体管T10的第一极为镜像模块13的第二端132,第十晶体管T10的栅极为镜像模块13的第一端131,接收第三控制信号Ctr3,第十晶体管T10的第二极分别连接第十一晶体管T11的第一极、第十一晶体管T11的栅极、第十二晶体管T12的栅极和第十三晶体管T13的栅极;第十一晶体管T11的第二极为镜像模块13的第三端133;第十二晶体管T12的第一极连接第十三晶体管T13的第一极,第十二晶体管T12的第二极为镜像模块13的第三端133,第十三晶体管T13的第二极为镜像模块13的第四端134。
在图6或图7中,当第十晶体管T10导通时,第十一晶体管T11工作在线性区,作为有源电阻使用,在驱动晶体管Td的漏极电流Id一定情况下,第十晶体管T10的漏源极电流Ids10一定,第十一晶体管T11的漏源极电流Ids11=Ids10,第十一晶体管T11为有源电阻,因此,第十一晶体管T11的漏源极电压差Vds11=Vg113+Vds12一定,其中,Vg113为第十三晶体管T13的栅极与第十三晶体管T13的第一极之间的电压差,Vds12为第十二晶体管T12的源漏极电压差;如果流过有机发光二极管OLED的电流增大,那么流过第十三晶体管T13的源漏极的电流增大,流过第十二晶体管T12的源漏极的电流增大,当流过第十二晶体管T12的源漏极的电流增大时,流过第十二晶体管T12的源漏极电压差Vds12增大,由于第十一晶体管T11的漏源极电压差Vds11一定,因此,第十三晶体管T13的栅极与第十三晶体管T13的第一极之间的电压差Vg113减小,根据晶体管工作在饱和区的特性,在第十三晶体管T13的栅极与第十三晶体管T13的第一极之间的电压差大于第十三晶体管T13的阈值电压时,第十三晶体管T13的第二极上的电流随着第十三晶体管T13的栅极与第十三晶体管T13的第一极之间的电压差Vg113减小而减小,也就是说,流过有机发光二极管OLED的电流也会减小。同理,如果流过有机发光二极管OLED的电流减小,那么流过第十三晶体管T13的源漏极的电流减小,流过第十二晶体管T12的源漏极的电流减小,当流过第十二晶体管T12的源漏极的电流减小时,流过第十二晶体管T12的源漏极电压差Vds12减小,由于第十一晶体管T11的漏源极电压差Vds11一定,因此,第十三晶体管T13的栅极与第十三晶体管T13的第一极之间的电压差Vg113增大,根据晶体管工作在饱和区的特性,在第十三晶体管T13的栅极与第十三晶体管T13的第一极之间的电压差大于第十三晶体管T13的阈值电压时,第十三晶体管T13的第二极上的电流随着第十三晶体管T13的栅极与第十三晶体管T13的第一极之间的电压差Vg113增大而增大,也就是说,流过有机发光二极管OLED的电流也会增大。因此,图6或图7中的镜像模块13可以稳定流过有机发光二极管OLED的电流。
图6或图7中的第十一晶体管T11、第十二晶体管T12和第十三晶体管T13中的任意一个的第一极可以为晶体管的源极(或漏极),该晶体管的第二极可以为晶体管的漏极(或源极)。如果该晶体管的源极为第一极,那么该晶体管的漏极为第二极;如果该晶体管的漏极为第一极,那么该开关晶体管的源极为第二极。
图4、图5、图6和图7所示的像素电路中的第一晶体管T1、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、第十一晶体管T11、第十二晶体管T12、第十三晶体管T13和驱动晶体管Td均为n型晶体管。
图4、图5、图6或图7所示的像素电路的工作时序如图8所示,在数据传输阶段t1,由于第一控制信号Ctr1为高电平,因此,第一晶体管T1导通,因此,图像数据信号Data传输到驱动晶体管Td的栅极,并由存储电容Cs保存,第一结点N1的电压为Vdata,即图像数据信号Data的电压;由于第二控制信号Ctr2为低电平,因此,第四晶体管T4和第五晶体管T5均关断;由于第三控制信号Ctr3为低电平,因此,图5和图7中的第六晶体管T6关断,图4和图5中的第七晶体管T7关断,图6和图7中的第十晶体管T10关断。
在阈值电压补偿阶段t2,由于第一控制信号Ctr1为低电平,因此,第一晶体管T1关断;由于第二控制信号Ctr2为高电平,因此,第四晶体管T4和第五晶体管T5均导通,因此,驱动晶体管Td的栅极和驱动晶体管Td的源极导通,第一结点N1的电压、第二结点N2的电压和第三结点N3的电压相等,且等于Vdata+Vth,其中,Vth为驱动晶体管的阈值电压;由于第三控制信号Ctr3为低电平,因此,图5和图7中的第六晶体管T6关断,图4和图5中的第七晶体管T7关断,图6和图7中的第十晶体管T10关断。
在发光阶段t3,由于第一控制信号Ctr1为低电平,因此,第一晶体管T1关断;由于第二控制信号Ctr2为低电平,因此,第四晶体管T4和第五晶体管T5均关断;由于第三控制信号Ctr3为高电平,因此,图4和图5中的第七晶体管T7导通,图6和图7中的第十晶体管T10导通,镜像模块13开始工作,图5和图7中的第六晶体管T6导通,从而使得有机发光二极管OLED发光。
当然,图4、图5、图6或图7所示的像素电路的工作时序也可以如图9所示,由于第一控制信号Ctr1在第三控制信号Ctr3变为低电平后才变为高电平,这样可以保证有机发光二极管OLED停止发光后,才向驱动晶体管Td的栅极传输当前帧图像数据信号;并且,在图9中,第一控制信号Ctr1是在图像数据信号变为当前帧图像数据后才变为高电平,这样可以保证在当前帧图像数据信号稳定后,才会将其传输到驱动晶体管Td的栅极;另外,由于第二控制信号Ctr2在第一控制信号Ctr1变为低电平后才变为高电平,这样,可以确保在第一晶体管T1关断后,才进行阈值电压补偿,避免阈值电压补偿时,第一晶体管T1还会向驱动晶体管Td的栅极传输信号;最后,由于第三控制信号Ctr3在第二控制信号Ctr2变为低电平后才变为高电平,这样可以确保在驱动有机发光二极管OLED发光时,驱动晶体管Td的栅极与其源极已经断开。
进一步地,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为p型晶体管、且驱动晶体管为p型晶体管时,本发明实施例提供的像素电路如图10-图13任一所示,信号加载模块11包括第二晶体管T2和第三晶体管T3;第二晶体管T2的第一极为信号加载模块11的第四端114,第二晶体管T2的栅极为信号加载模块11的第五端115,接收第四控制信号Ctr4,第二晶体管T2的第二极为信号加载模块11的第六端116;第三晶体管T3的第一极为信号加载模块11的第六端116,第三晶体管T3的栅极为信号加载模块11的第七端117,接收第五控制信号Ctr5,第三晶体管T3的第二极为信号加载模块11的第八端118;第二晶体管T2,在数据传输阶段导通,并在阈值电压补偿阶段和发光阶段关断;第三晶体管T3,在发光阶段导通,并在数据传输阶段和阈值电压补偿阶段关断。
由于,在数据传输阶段第二晶体管T2导通,第三晶体管T3关断,因此,第二晶体管T2能够在数据传输阶段将接收到的图像数据信号Data传输到存储电容Cs的一端,即存储电容Cs与第二晶体管T2的第二极相连的一端,由于存储电容Cs与驱动晶体管Td的栅极相连的一端浮空,根据电容的耦合作用可知,存储电容Cs与第二晶体管T2的第二极相连的一端的电压的变化,能够耦合到存储电容Cs与驱动晶体管Td的栅极相连的一端;因此,信号加载模块11能够在数据传输阶段将接收到的图像数据信号Data传输到驱动晶体管Td的栅极。
如图10或图12所示,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为p型晶体管、且驱动晶体管为p型晶体管时,本发明实施例提供的像素电路中的补偿模块12包括第四晶体管T4和第五晶体管T5;第四晶体管T4的栅极为补偿模块12的第一端121,接收第六控制信号Ctr6,第四晶体管T4的第一极为补偿模块12的第二端122,第四晶体管T4的第二极连接第五晶体管T5的第一极;第五晶体管T5的栅极为补偿模块12的第一端121,接收第六控制信号Ctr6,第五晶体管T5的第二极为补偿模块12的第三端123;第四晶体管T4和第五晶体管T5,均用于在阈值电压补偿阶段导通,并在数据传输阶段和发光阶段关断。
由于晶体管本身有栅源极寄生电容和栅漏极寄生电容,而像素电路中的线路交叠部分也会有寄生电容,当各个控制信号改变时,由于电容的耦合效应会造成驱动晶体管Td的栅极的电位发生变化,这会使得阈值电压补偿阶段补偿的效果变差。
因此,较佳地,如图11或图13所示,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为p型晶体管、且驱动晶体管为p型晶体管时,本发明实施例提供的像素电路中的补偿模块12还包括第六晶体管T6和第一电容C1;第六晶体管C6的第一极和第一电容C1的一端均连接第四晶体管T4的第二极;第一电容C1的另一端接收第二电源信号VD2;第六晶体管T6的栅极接收的信号与镜像模块13的第一端131接收的信号相同,即第六晶体管T6的栅极接收第五控制信号Ctr5,第六晶体管T6的第二极连接驱动晶体管Td的栅极;第六晶体管T6,在发光阶段导通,并在数据传输阶段和阈值电压补偿阶段均关断;第一电容C1,在阈值电压补偿阶段充电,以使得驱动晶体管Td根据存储的图像数据信号生成驱动信号。
当补偿模块中增加了第六晶体管T6和第一电容C1后,在阈值电压补偿阶段,由于第一电容C1的一端接收第二电源信号VD2,而第二电源信号VD2的电压基本稳定,这样,可以有效的锁住驱动晶体管Td的栅极的电位,使之不容易随各个控制信号的改变而改变,进而使得补偿后的驱动晶体管Td的栅极的电位更加接近预设电位,即Vdata+Vth;并且,在发光阶段开始时,即第三晶体管由关断变为导通时,第一电容C1可以有效地锁住驱动晶体管Td的栅极的电位,使之不会随着存储电容Cs与第二晶体管T2的第二极相连的一端的电压的变化而变化。
进一步地,如图10或图11所示,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为p型晶体管、且驱动晶体管为p型晶体管时,本发明实施例提供的像素电路中的镜像模块包括第七晶体管T7、第八晶体管T8和第九晶体管T9;第七晶体管T7的第一极为镜像模块13的第二端132,第七晶体管T7的栅极为镜像模块13的第一端131,接收第五控制信号Ctr5,第七晶体管T7的第二极分别连接第八晶体管T8的第一极、第八晶体管T8的栅极和第九晶体管T9的栅极;第八晶体管T8的第二极为镜像模块13的第三端133;第九晶体管T9的第一极为镜像模块13的第四端134,第九晶体管T9的第二极为镜像模块13的第三端133。
此时,在第七晶体管T7导通后,当第八晶体管T8和第九晶体管T9的参数相同时,流过第八晶体管T8的电流和流过第九晶体管T9的电流相同,因此,镜像模块能够将驱动晶体管Td的漏极电流镜像到有机发光二极管上,以驱动有机发光二极管OLED发光。
较佳地,当本发明实施例提供的像素电路中的信号加载模块、补偿模块、镜像模块中的晶体管均为p型晶体管、且驱动晶体管为p型晶体管时,本发明实施例提供的像素电路中的镜像模块还用于对流过有机发光二极管的电流进行负反馈的控制,以稳定流过所述有机发光二极管的电流。
此时,如图12或图13所示,本发明实施例提供的像素电路中的镜像模块包括第十晶体管T10、第十一晶体管T11、第十二晶体管T12和第十三晶体管T13;第十晶体管T10的第一极为镜像模块13的第二端132,第十晶体管T10的栅极为镜像模块13的第一端131,接收第五控制信号Ctr5,第十晶体管T10的第二极分别连接第十一晶体管T11的第一极、第十一晶体管T11的栅极、第十二晶体管T12的栅极和第十三晶体管T13的栅极;第十一晶体管T11的第二极为镜像模块13的第三端133;第十二晶体管T12的第一极连接第十三晶体管T13的第一极,第十二晶体管T12的第二极为镜像模块13的第三端133,第十三晶体管T13的第二极为镜像模块13的第四端134。
图12或图13中的镜像模块13稳定流过有机发光二极管OLED的电流的原理,与图6或图7中的镜像模块13稳定流过有机发光二极管OLED的电流的原理相同,在此不再赘述。
图12或图13中的第十一晶体管T11、第十二晶体管T12和第十三晶体管T13中的任意一个的第一极可以为晶体管的源极(或漏极),该晶体管的第二极可以为晶体管的漏极(或源极)。如果该晶体管的源极为第一极,那么该晶体管的漏极为第二极;如果该晶体管的漏极为第一极,那么该开关晶体管的源极为第二极。
图10、图11、图12和图13所示的像素电路中的第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、第十一晶体管T11、第十二晶体管T12、第十三晶体管T13和驱动晶体管Td均为p型晶体管。
图10、图11、图12或图13所示的像素电路的工作时序如图14所示,在数据传输阶段t1,由于第四控制信号Ctr4为低电平,因此第二晶体管T2导通,而由于第五控制信号Ctr5为高电平,因此第三晶体管T3关断,这使得图像数据信号Data能够通过存储电容Cs传输到驱动晶体管Td的栅极,并由存储电容Cs保存,第一结点N1的电压为Vdata,即图像数据信号Data的电压;由于第六控制信号Ctr6为高电平,因此,第四晶体管T4和第五晶体管T5均关断;由于第五控制信号Ctr5为高电平,因此,图11和图13中的第六晶体管T6关断,图10和图11中的第七晶体管T7关断,图12和图13中的第十晶体管T10关断。
在阈值电压补偿阶段t2,由于第四控制信号Ctr4为高电平,因此第二晶体管T2关断,而由于第五控制信号Ctr5为高电平,因此第三晶体管T3关断;由于第六控制信号Ctr6为高电平,因此第四晶体管T4和第五晶体管T5均导通,这使得驱动晶体管Td的栅极和驱动晶体管Td的源极导通,第四结点N4的电压、第五结点N5的电压和第六结点N6的电压相等,且等于Vdata+Vth,其中,Vth为驱动晶体管的阈值电压;由于第五控制信号Ctr5为高电平,因此,图11和图13中的第六晶体管T6关断,图10和图11中的第七晶体管T7关断,图12和图13中的第十晶体管T10关断。
在发光阶段t3,由于第四控制信号Ctr4为高电平,因此第二晶体管T2关断,而由于第五控制信号Ctr5为低电平,因此第三晶体管T3导通,存储电容Cs的一端不再浮空,而是接收第一电源信号VD1;由于第六控制信号Ctr6为高电平,因此,第四晶体管T4和第五晶体管T5均关断;由于第五控制信号Ctr5为低电平,因此,图11和图13中的第六晶体管T6导通,图10和图11中的第七晶体管T7导通,图12和图13中的第十晶体管T10导通,从而使得有机发光二极管OLED发光。
当然,图10、图11、图12或图13所示的像素电路的工作时序也可以如图15所示,由于第四控制信号Ctr4在第五控制信号Ctr5变为高电平后才变为低电平,这样可以保证有机发光二极管OLED停止发光后,才向驱动晶体管Td的栅极传输当前帧图像数据信号;并且,在图15中,第四控制信号Ctr4是在图像数据信号变为当前帧图像数据后才变为高电平,这样可以保证在当前帧图像数据信号稳定后,才会将其传输到驱动晶体管Td的栅极;另外,由于第六控制信号Ctr6在第四控制信号Ctr1变为高电平后才变为低电平,这样,可以确保在第二晶体管T2关断后,才进行阈值电压补偿,避免阈值电压补偿时,第二晶体管T2还会向驱动晶体管Td的栅极传输信号;最后,由于第五控制信号Ctr5在第六控制信号Ctr6变为高电平后才变为低电平,这样可以确保在驱动有机发光二极管OLED发光时,驱动晶体管Td的栅极与其源极已经断开。
本发明实施例还提供一种像素电路,用于驱动有机发光二极管,包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、驱动晶体管和存储电容;所述第一晶体管,包括接收图像数据信号的第一极,接收第一控制信号的栅极,和分别连接所述驱动晶体管的栅极和所述存储电容的一端的第二极;所述第二晶体管,包括连接所述驱动晶体管的栅极的第一极,接收第二控制信号的栅极,和连接所述第三晶体管的第一极的第二极;所述第三晶体管,包括接收所述第二控制信号的栅极,和连接所述驱动晶体管的源极的第二极;所述驱动晶体管,包括接收第一电源信号的漏极;所述第四晶体管,包括连接所述驱动晶体管的源极的第一极,接收所述第三控制信号的栅极,和分别连接所述第五晶体管的第一极、所述第五晶体管的栅极和所述第六晶体管的栅极的第二极;所述第五晶体管,包括接收第二电源信号的第二极;所述第六晶体管,包括连接所述有机发光二极管的阴极的第一极,和接收所述第二电源信号的第二极;所述存储电容,包括接收所述第一电源信号的另一端。
此时,第一晶体管为图4中的T1,第二晶体管为图4中的T4;第三晶体管为图4中的T5;驱动晶体管为图4中的Td,第四晶体管为图4中的T7,第五晶体管为图4中的T8,第六晶体管为图4中的T9,存储电容为图4中的Cs,有机发光二极管为图4中的OLED。
可选地,本发明实施例提供的像素电路还包括第七晶体管和第一电容;所述第七晶体管,包括连接所述第二晶体管的第二极的第一极,接收第三控制信号的栅极,和连接所述驱动晶体管的栅极的第二极;所述第一电容,包括连接所述第二晶体管的第二极的一端,和接收所述第二电源信号的另一端。
此时,第七晶体管为图5中的T6,第一电容为图5中的C1。
可选地,本发明实施例提供的像素电路还包括第八晶体管;所述第六晶体管的第一极通过所述第八晶体管连接所述有机发光二极管的阴极,所述第八晶体管的栅极连接所述第四晶体管的第二极。
此时,第四晶体管为图6或图7中的T10,第五晶体管为图6或图7中的T11,第六晶体管为图6或图7中的T12,第八晶体管为图6或图7中的T13。
本发明实施例还提供一种像素电路,用于驱动有机发光二极管,包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、驱动晶体管和存储电容;
所述第一晶体管,包括接收图像数据信号的第一极,接收第四控制信号的栅极,和分别连接所述第二晶体管的第一极和所述存储电容的一端的第二极;
所述第二晶体管,包括接收第五控制信号的栅极,和连接驱动晶体管的漏极的第二极;
所述存储电容,包括连接所述驱动晶体管的栅极的另一端;
所述第三晶体管,包括连接所述驱动晶体管的栅极的第一极,接收第六控制信号的栅极,和连接所述第四晶体管的第一极的第二极;
所述第四晶体管,包括接收所述第六控制信号的栅极,和连接所述驱动晶体管的源极的第二极;
所述驱动晶体管,包括接收第一电源信号的漏极;
所述第五晶体管,包括连接所述驱动晶体管的源极的第一极,接收所述第五控制信号的栅极,和分别连接所述第六晶体管的第一极、所述第六晶体管的栅极和所述第七晶体管的栅极的第二极;
所述第六晶体管,包括接收第二电源信号的第二极;
所述第七晶体管,包括连接所述有机发光二极管的阴极的第一极,和接收所述第二电源信号的第二极。
此时,第一晶体管为图10中的T2,第二晶体管为图10中的T3;存储电容为图10中的Cs,第三晶体管为图10中的T4;第四晶体管为图10中的T5,驱动晶体管为图10中的Td,第五晶体管为图10中的T7,第六晶体管为图10中的T8,第七晶体管为图10中的T9,有机发光二极管为图10中的OLED。
可选地,本发明实施例提供的像素电路还包括第八晶体管和第一电容;所述第八晶体管,包括连接所述第三晶体管的第二极的第一极,接收第五控制信号的栅极,和连接所述驱动晶体管的栅极的第二极;所述第一电容,包括连接所述第三晶体管的第二极的一端,和接收所述第二电源信号的另一端。
此时,第八晶体管为图11中的T6,第一电容为图11中的C1。
可选地,本发明实施例提供的像素电路还包括第九晶体管;所述第七晶体管的第一极通过所述第九晶体管连接所述有机发光二极管的阴极,所述第九晶体管的栅极连接所述第五晶体管的第二极。
此时,第五晶体管为图12或图13中的T10,第六晶体管为图12或图13中的T11,第七晶体管为图12或图13中的T12,第九晶体管为图12或图13中的T13。
本发明实施例中所提到的晶体管的第一极可以为晶体管的源极(或漏极),晶体管的第二极可以为开关晶体管的漏极(或源极)。如果晶体管的源极为第一极,那么该晶体管的漏极为第二极;如果晶体管的漏极为第一极,那么该晶体管的源极为第二极;本发明所述的连接包括物理连接和电连接。
本发明实施例提供了一种显示面板,如图16所示,包括本发明实施例提供的像素电路161,还包括阵列基板162。
当显示面板中包括多个像素电路时,每个像素电路接收的第一控制信号、第二控制信号和第三控制信号可以来自不同的信号源,也可以由同一信号源输出的信号衍生而来。
同样地,当显示面板中包括多个像素电路时,每个像素电路接收的第四控制信号、第五控制信号和第六控制信号可以来自不同的信号源,也可以由同一信号源输出的信号衍生而来。
本发明实施例提供了一种显示装置,如图17所示,包括本发明实施例提供的显示面板171,以及显示装置的外壳172。
本领域技术人员可以理解附图只是一个优选实施例的示意图,附图中的模块或流程并不一定是实施本发明所必须的。
本领域技术人员可以理解实施例中的装置中的模块可以按照实施例描述进行分布于实施例的装置中,也可以进行相应变化位于不同于本实施例的一个或多个装置中。上述实施例的模块可以合并为一个模块,也可以进一步拆分成多个子模块。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (18)

1.一种像素电路,用于驱动有机发光二极管,其特征在于,所述像素电路包括信号加载模块、存储电容、补偿模块、镜像模块和驱动晶体管;
所述信号加载模块,与所述驱动晶体管的栅极连接,用于在数据传输阶段将接收到的图像数据信号传输到所述驱动晶体管的栅极;
所述存储电容,连接在所述驱动晶体管的栅极和所述驱动晶体管的漏极之间,用于存储所述驱动晶体管的栅极的信号;
所述驱动晶体管,用于在发光阶段根据自身的栅极上的信号以及自身的源极上的信号之差生成漏极电流;
所述补偿模块,连接在所述驱动晶体管的栅极和所述驱动晶体管的源极之间,用于在阈值电压补偿阶段,将所述驱动晶体管的栅极与所述驱动晶体管的源极接通,以根据所述存储电容在数据传输阶段存储的图像数据信号生成驱动信号;
所述镜像模块,连接在所述驱动晶体管的源极和所述有机发光二极管之间,用于在发光阶段将所述驱动晶体管生成的漏极电流镜像到所述有机发光二极管上,使得所述有机发光二极管在第一电源信号与第二电源信号形成的压差下发光。
2.如权利要求1所述的像素电路,其特征在于,所述信号加载模块的第一端接收图像数据信号,所述信号加载模块的第二端接收第一控制信号,所述信号加载模块的第三端连接所述驱动晶体管的栅极;所述补偿模块的第一端接收第二控制信号,所述补偿模块的第二端连接所述驱动晶体管的栅极,所述补偿模块的第三端连接所述驱动晶体管的源极;所述镜像模块的第一端接收第三控制信号,所述镜像模块的第二端连接所述驱动晶体管的源极,所述镜像模块的第三端接收所述第二电源信号,所述镜像模块的第四端连接所述有机发光二极管的阴极;所述有机发光二极管的阳极接收所述第一电源信号,所述驱动晶体管的漏极接收所述第一电源信号;所述存储电容的一端连接所述驱动晶体管的漏极,所述存储电容的另一端连接所述驱动晶体管的栅极;
所述信号加载模块,在数据传输阶段,接通自身的第一端与自身的第三端;
所述补偿模块,在阈值电压补偿阶段,接通自身的第二端与自身的第三端,以根据所述存储电容存储的图像数据信号生成驱动信号;
所述镜像模块,在发光阶段,接通自身的第二端与自身的第三端。
3.如权利要求2所述的像素电路,其特征在于,所述信号加载模块包括第一晶体管;
所述第一晶体管的第一极为所述信号加载模块的第一端,所述第一晶体管的栅极为所述信号加载模块的第二端,所述第一晶体管的第二极为所述信号加载模块的第三端;
所述第一晶体管,在所述数据传输阶段导通,并在所述阈值电压补偿阶段和所述发光阶段关断。
4.如权利要求1所述的像素电路,其特征在于,所述信号加载模块的第四端接收图像数据信号,所述信号加载模块的第五端接收第四控制信号,所述信号加载模块的第六端连接所述存储电容的一端,所述信号加载模块的第七端接收第五控制信号,所述信号加载模块的第八端连接所述驱动晶体管的漏极,所述存储电容的另一端连接所述驱动晶体管的栅极;所述补偿模块的第一端接收第六控制信号,所述补偿模块的第二端连接所述驱动晶体管的栅极,所述补偿模块的第三端连接所述驱动晶体管的源极;所述镜像模块的第一端接收所述第五控制信号,所述镜像模块的第二端连接所述驱动晶体管的源极,所述镜像模块的第三端接收所述第二电源信号,所述镜像模块的第四端连接所述有机发光二极管的阴极;所述有机发光二极管的阳极接收所述第一电源信号,所述驱动晶体管的漏极接收所述第一电源信号;
所述信号加载模块,在数据传输阶段,接通自身的第四端与自身的第六端,并在阈值电压补偿阶段和发光阶段,均断开自身的第四端与自身的第六端;以及在数据传输阶段和阈值电压补偿阶段,均断开自身的第六端与自身的第八端,并在发光阶段,接通自身的第六端与自身的第八端;
所述补偿模块,在阈值电压补偿阶段,接通自身的第二端与自身的第三端,以根据所述存储电容存储的图像数据信号生成驱动信号;
所述镜像模块,在发光阶段,接通自身的第二端与自身的第三端。
5.如权利要求4所述的像素电路,其特征在于,所述信号加载模块包括第二晶体管和第三晶体管;
所述第二晶体管的第一极为所述信号加载模块的第四端,所述第二晶体管的栅极为所述信号加载模块的第五端,所述第二晶体管的第二极为所述信号加载模块的第六端;所述第三晶体管的第一极为所述信号加载模块的第六端,所述第三晶体管的栅极为所述信号加载模块的第七端,所述第三晶体管的第二极为所述信号加载模块的第八端;
所述第二晶体管,在所述数据传输阶段导通,并在所述阈值电压补偿阶段和所述发光阶段关断;
所述第三晶体管,在所述发光阶段导通,并在所述数据传输阶段和所述阈值电压补偿阶段关断。
6.如权利要求2或4所述的像素电路,其特征在于,所述补偿模块包括第四晶体管和第五晶体管;
所述第四晶体管的栅极为所述补偿模块的第一端,所述第四晶体管的第一极为所述补偿模块的第二端,所述第四晶体管的第二极连接所述第五晶体管的第一极;所述第五晶体管的栅极为所述补偿模块的第一端,所述第五晶体管的第二极为所述补偿模块的第三端;
所述第四晶体管和所述第五晶体管,均用于在所述阈值电压补偿阶段导通,并在所述数据传输阶段和所述发光阶段关断。
7.如权利要求6所述的像素电路,其特征在于,所述补偿模块还包括第六晶体管和第一电容;
所述第六晶体管的第一极和所述第一电容的一端均连接所述第四晶体管的第二极;所述第一电容的另一端接收第二电源信号;所述第六晶体管的栅极接收的信号与所述镜像模块的第一端接收的信号相同,所述第六晶体管的第二极连接所述驱动晶体管的栅极;
所述第六晶体管,在所述发光阶段导通,并在所述数据传输阶段和所述阈值电压补偿阶段均关断;
所述第一电容,在所述阈值电压补偿阶段充电,以使得所述驱动晶体管根据存储的图像数据信号生成驱动信号。
8.如权利要求2或4所述的像素电路,其特征在于,所述镜像模块包括第七晶体管、第八晶体管和第九晶体管;
所述第七晶体管的第一极为所述镜像模块的第二端,所述第七晶体管的栅极为所述镜像模块的第一端,所述第七晶体管的第二极分别连接所述第八晶体管的第一极、所述第八晶体管的栅极和所述第九晶体管的栅极;所述第八晶体管的第二极为所述镜像模块的第三端;所述第九晶体管的第一极为所述镜像模块的第四端,所述第九晶体管的第二极为所述镜像模块的第三端。
9.如权利要求2或4所述的像素电路,其特征在于,所述镜像模块还用于对流过所述有机发光二极管的电流进行负反馈的控制,以稳定流过所述有机发光二极管的电流。
10.如权利要求9所述的像素电路,其特征在于,所述镜像模块包括第十晶体管、第十一晶体管、第十二晶体管和第十三晶体管;
所述第十晶体管的第一极为所述镜像模块的第二端,所述第十晶体管的栅极为所述镜像模块的第一端,所述第十晶体管的第二极分别连接所述第十一晶体管的第一极、所述第十一晶体管的栅极、所述第十二晶体管的栅极和所述第十三晶体管的栅极;所述第十一晶体管的第二极为所述镜像模块的第三端;所述第十二晶体管的第一极连接所述第十三晶体管的第一极,所述第十二晶体管的第二极为所述镜像模块的第三端,所述第十三晶体管的第二极为所述镜像模块的第四端。
11.一种像素电路,用于驱动有机发光二极管,其特征在于,包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、驱动晶体管和存储电容;
所述第一晶体管,包括接收图像数据信号的第一极,接收第一控制信号的栅极,和分别连接所述驱动晶体管的栅极和所述存储电容的一端的第二极;
所述第二晶体管,包括连接所述驱动晶体管的栅极的第一极,接收第二控制信号的栅极,和连接所述第三晶体管的第一极的第二极;
所述第三晶体管,包括接收所述第二控制信号的栅极,和连接所述驱动晶体管的源极的第二极;
所述驱动晶体管,包括接收第一电源信号的漏极;
所述第四晶体管,包括连接所述驱动晶体管的源极的第一极,接收第三控制信号的栅极,和分别连接所述第五晶体管的第一极、所述第五晶体管的栅极和所述第六晶体管的栅极的第二极;
所述第五晶体管,包括接收第二电源信号的第二极;
所述第六晶体管,包括连接所述有机发光二极管的阴极的第一极,和接收所述第二电源信号的第二极;
所述存储电容,包括接收所述第一电源信号的另一端。
12.如权利要求11所述的像素电路,其特征在于,所述电路还包括第七晶体管和第一电容;
所述第七晶体管,包括连接所述第二晶体管的第二极的第一极,接收第三控制信号的栅极,和连接所述驱动晶体管的栅极的第二极;
所述第一电容,包括连接所述第二晶体管的第二极的一端,和接收所述第二电源信号的另一端。
13.如权利要求11或12所述的像素电路,其特征在于,所述电路还包括第八晶体管;
所述第六晶体管的第一极通过所述第八晶体管连接所述有机发光二极管的阴极,所述第八晶体管的栅极连接所述第四晶体管的第二极。
14.一种像素电路,用于驱动有机发光二极管,其特征在于,包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、驱动晶体管和存储电容;
所述第一晶体管,包括接收图像数据信号的第一极,接收第四控制信号的栅极,和分别连接所述第二晶体管的第一极和所述存储电容的一端的第二极;
所述第二晶体管,包括接收第五控制信号的栅极,和连接驱动晶体管的漏极的第二极;
所述存储电容,包括连接所述驱动晶体管的栅极的另一端;
所述第三晶体管,包括连接所述驱动晶体管的栅极的第一极,接收第六控制信号的栅极,和连接所述第四晶体管的第一极的第二极;
所述第四晶体管,包括接收所述第六控制信号的栅极,和连接所述驱动晶体管的源极的第二极;
所述驱动晶体管,包括接收第一电源信号的漏极;
所述第五晶体管,包括连接所述驱动晶体管的源极的第一极,接收所述第五控制信号的栅极,和分别连接所述第六晶体管的第一极、所述第六晶体管的栅极和所述第七晶体管的栅极的第二极;
所述第六晶体管,包括接收第二电源信号的第二极;
所述第七晶体管,包括连接所述有机发光二极管的阴极的第一极,和接收所述第二电源信号的第二极。
15.如权利要求14所述的像素电路,其特征在于,所述电路还包括第八晶体管和第一电容;
所述第八晶体管,包括连接所述第三晶体管的第二极的第一极,接收第五控制信号的栅极,和连接所述驱动晶体管的栅极的第二极;
所述第一电容,包括连接所述第三晶体管的第二极的一端,和接收所述第二电源信号的另一端。
16.如权利要求14或15所述的像素电路,其特征在于,所述电路还包括第九晶体管;
所述第七晶体管的第一极通过所述第九晶体管连接所述有机发光二极管的阴极,所述第九晶体管的栅极连接所述第五晶体管的第二极。
17.一种显示面板,其特征在于,包括多个像素单元,每个像素单元包括有机发光二极管和如权利要求1~16任一所述的像素电路。
18.一种显示装置,其特征在于,包括如权利要求17所述的显示面板。
CN201410442485.XA 2014-09-02 2014-09-02 一种像素电路、显示面板及显示装置 Active CN104217681B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201410442485.XA CN104217681B (zh) 2014-09-02 2014-09-02 一种像素电路、显示面板及显示装置
US14/557,257 US9424776B2 (en) 2014-09-02 2014-12-01 Pixel circuit, display panel, and display device
DE102015100052.0A DE102015100052A1 (de) 2014-09-02 2015-01-06 Pixelschaltung, Anzeigefeld und Anzeigegerät
US15/204,680 US9589508B2 (en) 2014-09-02 2016-07-07 Pixel circuit, display panel, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410442485.XA CN104217681B (zh) 2014-09-02 2014-09-02 一种像素电路、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN104217681A CN104217681A (zh) 2014-12-17
CN104217681B true CN104217681B (zh) 2016-08-17

Family

ID=52099102

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410442485.XA Active CN104217681B (zh) 2014-09-02 2014-09-02 一种像素电路、显示面板及显示装置

Country Status (3)

Country Link
US (2) US9424776B2 (zh)
CN (1) CN104217681B (zh)
DE (1) DE102015100052A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111083831A (zh) * 2019-07-01 2020-04-28 友达光电股份有限公司 发光二极管驱动电路

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104751777B (zh) * 2013-12-31 2017-10-17 昆山工研院新型平板显示技术中心有限公司 像素电路、像素及包括该像素的amoled显示装置及其驱动方法
US10607542B2 (en) 2013-12-31 2020-03-31 Kunshan New Flat Panel Display Technology Center Co., Ltd. Pixel circuit, pixel, and AMOLED display device comprising pixel and driving method thereof
CN105096817B (zh) * 2014-05-27 2017-07-28 北京大学深圳研究生院 像素电路及其驱动方法和一种显示装置
CN104217681B (zh) * 2014-09-02 2016-08-17 武汉天马微电子有限公司 一种像素电路、显示面板及显示装置
US11170715B2 (en) * 2016-11-18 2021-11-09 Boe Technology Group Co., Ltd. Pixel circuit, display panel, display device and driving method
CN108604434B (zh) * 2016-12-14 2020-05-08 华为技术有限公司 Amoled屏幕的功耗控制方法及设备
US11355062B2 (en) * 2017-12-15 2022-06-07 Google Llc Modifying pixel usage
US11488529B2 (en) * 2019-05-16 2022-11-01 Apple Inc. Display compensation using current sensing across a diode without user detection
CN110198166B (zh) * 2019-05-29 2024-01-12 深圳鑫粤知识产权服务有限公司 一种像素电路及相应运行方法
CN110111713B (zh) * 2019-06-18 2022-09-09 京东方科技集团股份有限公司 一种显示面板的残像判别方法、装置、显示设备
CN111583860A (zh) 2020-05-12 2020-08-25 武汉华星光电半导体显示技术有限公司 Oled显示面板
EP4016517A1 (en) * 2020-12-18 2022-06-22 Imec VZW Compensated current mirror circuit
CN114708828B (zh) * 2022-04-29 2023-05-30 深圳市华星光电半导体显示技术有限公司 像素电路及显示面板
CN114974116B (zh) * 2022-05-31 2023-06-30 惠科股份有限公司 像素驱动电路及像素驱动方法
CN115171607B (zh) 2022-09-06 2023-01-31 惠科股份有限公司 像素电路、显示面板及显示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003005710A (ja) * 2001-06-25 2003-01-08 Nec Corp 電流駆動回路及び画像表示装置
CA2443206A1 (en) * 2003-09-23 2005-03-23 Ignis Innovation Inc. Amoled display backplanes - pixel driver circuits, array architecture, and external compensation
JP4401971B2 (ja) 2004-04-29 2010-01-20 三星モバイルディスプレイ株式會社 発光表示装置
JP2006003621A (ja) * 2004-06-17 2006-01-05 Toppoly Optoelectronics Corp アクティブマトリクス発光ダイオードの画素構造及びその駆動方法
KR100592636B1 (ko) * 2004-10-08 2006-06-26 삼성에스디아이 주식회사 발광표시장치
TWI253610B (en) * 2004-12-24 2006-04-21 Quanta Display Inc Display device and display panel, pixel circuitry and compensating mechanism thereof
KR100773088B1 (ko) 2005-10-05 2007-11-02 한국과학기술원 전류 귀환을 이용한 amoled 구동회로
US20070126663A1 (en) * 2005-12-07 2007-06-07 Gyu Hyun Kim Pixel driving circuit with threshold voltage compensation circuit
KR100870523B1 (ko) 2007-03-21 2008-11-26 엘지디스플레이 주식회사 전계발광표시장치와 그 구동방법
JP2008298970A (ja) * 2007-05-30 2008-12-11 Canon Inc 有機el画素回路及びその駆動方法
GB0721567D0 (en) 2007-11-02 2007-12-12 Cambridge Display Tech Ltd Pixel driver circuits
KR101481672B1 (ko) 2008-07-25 2015-01-13 엘지디스플레이 주식회사 유기발광다이오드 표시장치
EP2323122A4 (en) 2008-09-10 2011-08-10 Sharp Kk DISPLAY DEVICE AND CONTROL METHOD THEREFOR
CN102270425B (zh) * 2010-06-01 2013-07-03 北京大学深圳研究生院 一种像素电路及显示设备
TWI471842B (zh) * 2011-10-05 2015-02-01 Wintek Corp 有機發光二極體像素的控制電路
CN103198794B (zh) * 2013-03-29 2015-12-02 京东方科技集团股份有限公司 像素电路及其驱动方法、有机发光显示面板及显示装置
CN104217681B (zh) * 2014-09-02 2016-08-17 武汉天马微电子有限公司 一种像素电路、显示面板及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111083831A (zh) * 2019-07-01 2020-04-28 友达光电股份有限公司 发光二极管驱动电路

Also Published As

Publication number Publication date
DE102015100052A1 (de) 2016-03-03
US20160063923A1 (en) 2016-03-03
CN104217681A (zh) 2014-12-17
US20160321988A1 (en) 2016-11-03
US9589508B2 (en) 2017-03-07
US9424776B2 (en) 2016-08-23

Similar Documents

Publication Publication Date Title
CN104217681B (zh) 一种像素电路、显示面板及显示装置
CN105427805B (zh) 像素驱动电路、方法、显示面板和显示装置
US20210118361A1 (en) Amoled pixel driving circuit, driving method, and display panel
CN106531075A (zh) 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN103123773B (zh) Amoled像素驱动电路
CN104464616B (zh) 像素电路及其驱动方法、显示面板
US10181289B1 (en) AMOLED pixel driving circuit and pixel driving method
CN106531074A (zh) 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN104485074B (zh) 像素驱动电路、方法和显示装置
CN106128360A (zh) 像素电路、显示面板、显示设备及驱动方法
US10262593B2 (en) Light emitting drive circuit and organic light emitting display
CN107358915A (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN106558287A (zh) 有机发光像素驱动电路、驱动方法及有机发光显示面板
CN104658481B (zh) 一种像素补偿电路、显示装置和驱动方法
CN106023900A (zh) 一种有机发光显示面板及其驱动方法
CN104809989A (zh) 一种像素电路、其驱动方法及相关装置
CN108777131B (zh) Amoled像素驱动电路及驱动方法
US20180211599A1 (en) Pixel circuit, driving method for the same and an organic light-emitting display
CN104575386B (zh) Amoled像素驱动电路及像素驱动方法
CN104751804A (zh) 一种像素电路、其驱动方法及相关装置
WO2018149008A1 (zh) Amoled像素驱动电路及amoled像素驱动方法
WO2019041823A1 (zh) 像素电路及其驱动方法、显示基板和显示装置
CN104637446B (zh) 像素电路及其驱动方法和一种显示装置
CN103021339B (zh) 像素电路、显示装置及其驱动方法
CN104064142B (zh) 一种有机发光二极管像素驱动电路及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant