CN102270425B - 一种像素电路及显示设备 - Google Patents

一种像素电路及显示设备 Download PDF

Info

Publication number
CN102270425B
CN102270425B CN2010101895114A CN201010189511A CN102270425B CN 102270425 B CN102270425 B CN 102270425B CN 2010101895114 A CN2010101895114 A CN 2010101895114A CN 201010189511 A CN201010189511 A CN 201010189511A CN 102270425 B CN102270425 B CN 102270425B
Authority
CN
China
Prior art keywords
transistor
utmost point
image element
element circuit
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2010101895114A
Other languages
English (en)
Other versions
CN102270425A (zh
Inventor
张盛东
王龙彦
梁逸南
廖聪维
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
Peking University Shenzhen Graduate School
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peking University Shenzhen Graduate School filed Critical Peking University Shenzhen Graduate School
Priority to CN2010101895114A priority Critical patent/CN102270425B/zh
Publication of CN102270425A publication Critical patent/CN102270425A/zh
Application granted granted Critical
Publication of CN102270425B publication Critical patent/CN102270425B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明提供一种像素电路及显示设备,包括:电源线,用于提供电源;第一电容,用于存储数据线供应的数据信号;第一晶体管,用于驱动发光器件发光;第二晶体管,用于与第一晶体管形成镜像结构;第三晶体管,用于控制第一电容的第二电极的放电;第四晶体管,用于采样数据线供应的数据信号;第五晶体管,用于控制第一电容的充电;第六晶体管,用于控制第一电容的第一电极的放电。本发明通过不同晶体管组成的电路结构来产生并消除阈值电压,从而有效补偿因a-Si:H TFT阈值电压漂移带来的OLED亮度不均和亮度变化,同时栅扫描信号引自上下级像素,避免额外增加外围驱动IC的复杂程度。

Description

一种像素电路及显示设备
技术领域
本发明涉及显示器件技术领域,尤其涉及一种OLED显示设备及其像素电路。
背景技术
有机发光二极管(OLED:Organic Light-Emitting Diode)显示因具有高亮度、高发光效率、宽视角、低制造成本等优点,近年来被人们广泛研究,并迅速应用到新一代的显示当中。OLED显示的像素驱动方式可以为无源矩阵驱动(PMOLED:Passive Matrix OLED)和有源矩阵驱动(AMOLED:Active MatrixOLED)两种。无源矩阵驱动因交叉串扰、驱动电流大、功耗高等缺点,不能实现大面积的显示。相比之下,有源矩阵驱动避免了占空比和交叉串扰等问题,所需要的驱动电流较小、功耗较低,因而寿命更长。同时,有源矩阵驱动更容易满足高灰度级显示的需要。
但是,要使有源矩阵OLED实现产品化,还存在许多困难需要解决。目前,AMOLED像素电路的主要工艺有低温多晶硅(LTPS:Low Temperature PolySilicon)技术、非晶硅(a-Si)技术以及微晶硅(uC-Si)技术。采用a-Si技术(通常情况下采用氢化非晶硅,a-Si:H)制成的薄膜晶体管(TFT:Thin Film Transistor)载流子迁移率较低,一般在1cm2/vs左右。在长时间偏压作用下,TFT的阈值电压漂移现象较严重,并且存在明显的温度不稳定性。非晶硅技术与多晶硅技术相比,a-Si:H TFT面板上各个晶体管之间阈值电压、载流子迁移率等参数的一致性很好。随着OLED器件特性的不断提高,驱动OLED所需要的电流也降到很小,较小的载流子迁移率也可以提供足够的电流驱动能力,所以,低迁移率在a-Si:H TFT像素电路中并不是一个很大的问题,重要的是如何解决阈值电压漂移等问题。另外,由于可以直接应用于有源矩阵液晶显示(AMLCD:Active MatrixLiquid Crystal Displays)中成熟的技术,所以其工艺成本相对于LTPS低很多,这是a-Si:H TFT技术很大的优势。
传统的AMOLED像素电路是简单的两TFT结构,如图1所示,该像素电路包括开关TFT T2、电容Cs、驱动TFT T1和发光器件OLED。开关TFT T2响应来自扫描线VSEL的控制信号来采样来自数据线VDATA的数据信号。该电容Cs在T2关断后保存所采样的数据信号电压。该驱动TFT T1在给定的发光期间根据该电容Cs所保留的输入电压来供应输出电流。发光器件OLED通过来自驱动TFT T1的输出电流来发出其亮度与数据信号相称的光。
由于由电容Cs存储的输入电压被施加到该驱动TFT T1的栅极,因此该驱动TFT T1允许输出电流从其漏极流向源极,从而将电流供应给发光器件OLED。通常地,发光器件OLED的发光亮度与所供应的电流量成比例。另外,根据栅极电压,即被写入到该电容Cs的输入电压,来控制从驱动TFT T1供应的输出电流量。通过改变输入数据信号来调整驱动TFT T1的栅极的输入电压以控制供应给发光器件OLED的电流量。
驱动TFT T1的操作特性可用公式表示为
IDS=(1/2)μ(W/L)Cox(VGS-VTH)2
其中,IDS是从漏极流向源极的漏极电流。该电流是被供应给发光器件OLED。VGS是被施加给栅极相对于源极的电压。在此像素电路中,VGS是上述输入电压,VTH是晶体管阈值电压,μ是构成晶体管沟道的半导体薄膜的迁移率,W是沟道宽度,L是沟道长度,Cox是栅极电容。
图1所示的这种电路虽然结构简单,但是不能补偿a-Si:H TFT阈值电压漂移的现象。根据该公式,不同的阈值电压使得流过OLED的电流不一致,从而发光亮度不均,影响显示的质量。为了解决阈值电压带来的亮度不一致问题,人们提出各种像素电路,这些电路大致可以分为两类:电流驱动型像素电路和电压驱动型像素电路。电压驱动型像素电路相对于电流驱动型像素电路有很快的充放电速度,可以满足大面积、高分辨显示的需要。但是,许多电压驱动型像素电路在补偿阈值电压的漂移时,引入了多条控制信号和较为复杂的编程过程,这使得电路对外部的驱动IC要求较高,像素的版图布线也变得复杂。
图2为一种能补偿阈值电压漂移的电压型像素电路及其驱动信号,每个像素电路中除了需要连接DATA和一条栅极扫描线VSEL外,还需要连接预扫描线PRES和控制电源线Vca,因此电路中还增加了两条复杂的预扫描线PRES和控制电源线Vca。PRES和Vca的作用都是为了产生VTH,通过它们不停地变化来让CS上存储VTH的信号,可以看到它们不像图1中的VSEL那么简单地只变一次高电平就可以了,而是有较多的变化。Vca的另一个作用相当于图1所示像素电路的VDD,为OLED的持续发光供电,只不过它有好几个变化的电压值。可见,图2所示像素电路的电源线和扫描线具有多个变化的电压值,增加了外部IC的复杂程度,因此实现此像素电路的难度较大。
发明内容
本发明要解决的主要技术问题是,提供一种像素电路及显示设备,在尽量不增加外围IC复杂程度的前提下能够补偿像素电路的阈值电压漂移。
为此,本发明提出一种像素电路,其被布置在以第一方向排列的用于供应控制信号的扫描线和以第二方向排列的用于供应数据信号的数据线之间,包括:
第四晶体管,用于采样所述数据线供应的数据信号;
第一电容;
第一晶体管,用于驱动发光器件发光;
还包括:用于提供电源的电源线、第二晶体管、第三晶体管、第五晶体管和第六晶体管,其中,
所述第四晶体管的控制极连接到该像素电路所在行的后一行的扫描线,第一电流导通极连接到所述数据线,第二电流导通极连接到所述第一电容的第一电极,用于在给定时序的有效期间导通以采用所述数据线供应的数据信号;
所述第一电容的第二电极分别连接到第一晶体管和第二晶体管的控制极;
所述第一晶体管通过其第一电流导通极和第二电流导通极连接在所述电源线和地之间,并在所述第一电容的第二电极的电压控制下为发光器件提供电流;
所述第二晶体管的第一电流导通极与所述第三晶体管的第一电流导通极相连,第二电流导通极与所述第一晶体管的第二电流导通极相连;
所述第三晶体管的控制极连接到所述像素电路所在行的扫描线,第二电流导通极连接到所述第一电容的第二电极,用于在给定时序的有效期间导通对所述第一电容进行放电;
所述第五晶体管的控制极连接到所述像素电路所在行的前一行的扫描线,第一电流导通极与所述电源线相连,第二电流导通极连接到所述第一电容的第二电极,用于在给定时序的有效期间导通对所述第一电容进行充电;
所述第六晶体管的控制极连接到所述像素电路所在行的扫描线,第一电流导通极与所述第一电容的第一电极相连,第二电流导通极耦合到第一电源,用于在给定时序的有效期间导通并使所述第一电容的第一电极耦合到低电平。
进一步地,还包括:发光器件,所述发光器件与所述第一晶体管串联在所述电源线和地之间。
所述发光器件为有机发光二极管。
优选地,所述发光器件的阳极连接到所述第一晶体管的第二电流导通极,阴极接地;所述第一晶体管的第一电流导通极连接到电源线。
优选地,所述发光器件的阳极连接到电源线,阴极连接到所述第一晶体管的第一电流导通极;所述第一晶体管的第二电流导通极接地。
所述第一电源为所述像素电路所在行的前一行的扫描线或为所述像素电路所在行的后一行的扫描线或为地。
进一步地,还包括第二电容,所述第二电容的第二电极与所述电源线相连,第一电极与所述第一电容的第一电极相连。
所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管均为非晶硅N沟道薄膜晶体管或多晶硅N沟道薄膜晶体管或多晶硅P沟道薄膜晶体管。
本发明相应地提供一种显示设备,包括:
以第一方向排列的多条扫描线;
扫描驱动电路,用于产生扫描信号,分别与多条扫描线连接;
以第二方向排列的多条数据线;
数据驱动电路,用于产生数据信号,分别与多条数据线连接;
还包括多个如上所述的像素电路,所述像素电路被布置在相交叉的所述扫描线和所述数据线之间。
本发明的有益效果在于:
(1)利用不同晶体管组成的电路结构来产生并存储阈值电压的信息,通过第二晶体管与第一晶体管的镜像关系以消除产生的阈值电压来减少阈值电压漂移对发光器件的影响,从而有效补偿TFT阈值电压漂移带来的面板亮度不均和亮度变化;进一步地,由于第一晶体管与第二晶体管的控制极互连,二者的第二电流导通极也互连,因此降落在第一晶体管、第二晶体管两者的控制极和第二电流导通极之间的电压始终保持一致,从而可以有效地保证这两个晶体管阈值电压漂移的一致。
(2)本发明的像素电路只需要利用该像素电路所在行的扫描线、以及其前后一行的扫描线来分别驱动各个晶体管,而现有的外围IC原本就有提供这些扫描线,因此采用本发明的方案并没有增加额外的扫描线和外围驱动IC的复杂程度。
(3)本发明的像素电路中,当所述发光器件阳极接所述第一晶体管的第二电流导通极,阴极接地,且第一电源为所述像素电路所在行的前一行的扫描线或为所述像素电路所在行的后一行的扫描线时,像素电路所在的面板不需要公共的地电极,从而消除公共地电极带来的降低像素开口率问题。
附图说明
图1是一种两TFT像素电路示意图;
图2是一种电压型像素电路示意图;
图3是图2所示电路的驱动时序示意图;
图4是本发明像素电路实施例一示意图;
图5是本发明像素电路实施例二示意图;
图6是本发明像素电路实施例三示意图;
图7是本发明像素电路实施例四示意图;
图8是图4至7所示实施例的栅扫描信号时序示意图;
图9是本发明显示设备实施例的示意图。
具体实施方式
下面通过具体实施方式结合附图对本发明作进一步详细说明。
实施例一:
如图4所示的像素电路包括:电源线VDD、第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5和第六晶体管T6和第一电容CS1
所述像素电路所在行的扫描线,称为本行栅扫描线VN,N为自然数;所述像素电路所在行的前一行的扫描线,称为前一行行栅扫描线VN-1;所述像素电路所在行的后一行的扫描线,称为后一行栅扫描线VN+1
电源线VDD用于为像素电路提供电源,本实施例及如下各个实施例中该电源线提供高电平恒压电源。
实施例中以发光器件为有机发光二极管OLED为例进行说明。
第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5和第六晶体管T6,实施例中这六个晶体管为N沟道薄膜晶体管,晶体管的控制极对应为TFT的栅极,第一电流导通极和第二电流导通极是可以互易的,即,第一电流导通极可以是源极也可以是漏极,对应地,第二电流导通极可以是漏极也可以是源极。
各元器件之间的连接关系为:
第四晶体管T4的栅极连接到VN+1,漏极连接到数据线VDATA,源极连接到第一电容CS1的第一电极,连接点为B点,用于在给定时序的有效期间导通以采用数据线VDATA供应的数据信号;第一电容CS1的第二电极分别连接到第一晶体管T1和第二晶体管T2的栅极,连接点为A点。第一晶体管T1的漏极连接到电源线VDD,源极连接到OLED的阳极,用于在第一电容CS1的第二电极的电压控制下为OLED提供电流。OLED的阴极接地。第二晶体管T2的漏极与第三晶体管T3的源极相连,源极也连接到OLED的阳极。第三晶体管T3的栅极连接到本行栅扫描线VN,漏极和第五晶体管T5的源极与第一电容CS1的第二电极相连,用于在给定时序的有效期间导通对第一电容CS1进行放电。第五晶体管T5的栅极连接到前一行栅扫描线VN-1,漏极与电源线VDD相连,用于在给定时序的有效期间导通对第一电容CS1进行充电。第六晶体管T6用于在给定时序的有效期间导通并使第一电容CS1的第一电极耦合到低电平,T6的栅极连接到本行栅扫描线VN,T6的漏极与第四晶体管的源极一起接到第一电容CS1的第一电极,T6的源极连接到第一电源。实施例中第一电源为像素电路所在行的前一行的扫描线,即VN-1,其他实施例中T6的源极还可以连接到像素电路所在行的后一行的扫描线或连接到地;建议是将第一电源设为像素电路所在行的前一行的扫描线或为像素电路所在行的后一行的扫描线,此时像素电路所在的面板不需要公共的地电极,即可以消除现有技术像素电路中的地电极,而公共的地电极不但降低像素的开口率,而且多一条公共电极连线也变得复杂。
实施例一所示电路的工作过程,如图8所示,分为四个阶段:预充电阶段,VT产生阶段,编程阶段和发光阶段。
预充电阶段:
栅扫描线VN-1处于为高电平,VN和VN+1处于低电平,使得T3、T4和T6处于截止状态,T5处于导通状态。VDD通过T5将A点充电至很高,接近VDD。这一阶段的目的是为A点存储足够高的电压,为下一阶段阈值电压的产生提供必要条件。由于此阶段B点相当于悬空,A点充电时,B点的电位也会被自举,但这不影响电路的正常工作。
VT产生阶段:
栅扫描线VN-1、VN+1处于低电平,VN处于高电平,使得T4和T5截止,T3和T6导通,第一电容CS1的第二电极电压通过T3、T2和OLED放电直到T2管关闭,这时A点电压为VA=VTH_T2+VT_OLED,而B点经过T6放电至地电位0。之所以下拉B点电压为0,是因为,如果不将B点电位下拉为0,则B点会存在上一发光周期的电压信息;所以本阶段的目的之一是将上一帧周期中存储的数据“清空”。
通过VT产生阶段能够有效的产生阈值电压的信息,从而更好的补偿阈值电压漂移带来的影响;虽然现有的一些采用上下级栅扫描的像素电路能进行阈值电压漂移补偿,但其并非采用本实施例这种产生阈值电压信息进行补偿的方法,这些像素电路中驱动晶体管栅极保存的信息不仅不能完全跟踪阈值电压的漂移,还有可能强烈依赖于扫描线的高电平持续时间,两者都会造成较大误差。
编程阶段:
栅扫描线VN-1、VN处于低电平,VN+1处于高电平,使得T3、T5和T6截止,T4导通,数据信号VDATA通过T4为B点充电至VDATA。由于T3关闭,A点相当于悬空,根据电容自举效应,A点的电位变化应该等于电容的另一电极上的电位变化,B点电位由0变为VDATA,则A点电位由VA=VTH_T2+VT_OLED变为VA=VDATA+VTH_T2+VT_OLED
发光阶段:
栅扫描线VN-1、VN和VN+1全部处于低电平,使得T3、T4、T5和T6截止,A点电位被保持在第一电容CS1上。由于只有T1和T2为导通状态,在此之后的整个帧周期,A点电压为OLED提供电流:
I=K(VGS_T1-VTH_T1)2=K(VA-VOLED-VTH_T1)2
=K(VDATA+VTH_T2+VT_OLED-VOLED-VTH_T1)2
由于a-Si:H TFT各个晶体管之间阈值电压一致性很好,即可认为VTH_T2=VTH_T1,于是上式可简化为:
I=K(VDATA+VT_OLED-VOLED)2=K(VDATA-ΔVOLED)2                (1)
其中,VTH_T1和VTH_T2分别表示T1和T2的阈值电压,VOLED表示发光阶段OLED的阳极电势,VT_OLED表示OLED的阈值电压,两者之差用ΔVOLED表示。K=0.5μCOX(W/L)为增益因子,μ和COX分别为TFT的载流子迁移率和栅绝缘层电容,W和L分别表示TFT的沟道宽度和长度。从式(1)可以看到OLED电流与阈值电压VTH无关,无论VTH怎么变化,流过OLED的电流保持不变,从而可以补偿阈值电压的漂移。进一步地,在整个发光阶段,栅源电压是影响TFT阈值电压漂移的主要因素,而T1和T2两管的栅源电压始终保持一致,所以其阈值电压漂移也接近,尽可能的缩小了阈值电压漂移的差距。
实施例一的驱动时序采用的是上下级像素的栅扫描线VN-1、VN和VN+1,在整个帧扫描过程中VN-1、VN和VN+1依次变为高电平,且高电平阶段互不重叠。因此可以利用前一级像素的栅信号作为VN-1,而后一级像素的栅信号作为VN+1,本级像素的栅信号为VN,而不需要增加额外的栅扫描线。这就相当于每级像素只用一个简单的栅扫描信号,与需要几条栅信号的电路相比,实现实施例一所需的外围驱动电路被大大简化,同时像素布线的复杂程度也被降低。此外,由于采用上下级像素的栅扫描线,每一个编程阶段都占满一行的帧选通时间,而一些现有技术的电路中,一个帧选通时间要分给几个不同的阶段进行不同的操作。对于高分辨率的显示,帧选通时间本来就很少,再分配成几个阶段操作将会影响到电路的精度和准确度。
实施例一的又一优点是可以部分补偿OLED的老化带来的影响。由式(1)可以看到,通过OLED的电流与实际落在OLED上的电压VOLED和OLED的阈值电压VT_OLED之差有关。随着OLED的老化使得其阈值电压VT_OLED变大,OLED的阳极电压VOLED也会随着上升,这样ΔVOLED变化相对较小,通过OLED的电流变化也较小,从而能部分补偿因OLED电流变化导致的亮度不均。另外,由于OLED的电流与电压基本呈现陡峭的指数关系,并且随着OLED效率等方面性能的提高,OLED阳极稍大于VT_OLED的电压即可为OLED提供较大的电流;也就是说ΔVOLED是一个很小的值。这样,要为OLED提供足够的电流所需要的数据电压也不会很大。在较低的栅偏压下,TFT的阈值电压漂移较慢。
实施例二:
如图5所示,实施例二与实施例一的不同之处在于:实施例二中还包括有第二电容CS2,CS2的第一电极与T4的源极及T6的漏极相连,第二电极连接到电源线VDD。采用第二电容CS2的优点是可以保证电路连接点B点处的电压稳定,从而连接点A点处的电压也稳定,提高整个电路的性能。
实施例二的电路工作过程与实施例一相同,此处不再赘述。
实施例三:
如图6所示,实施例三与实施例一相比,不同之处在于:
OLED的阳极与电源线VDD相连,阴极与第一晶体管T1的漏极相连;
第一晶体管T1的源极与第二晶体管T2的源极均接地。
实施例三中电路的工作过程同样也可分为四个阶段,如图8所示,其中:
预充电阶段:
与实施例一相同;
VT产生阶段:
与实施例一类似的分析后得出,第一电容CS1的第二电极(A点)电压为VA=VTH_T2
编程阶段:
与实施例一类似的分析后得出,A点电压为VA=VDATA+VTH_T2
发光阶段:
与实施例一类似的分析后得出,流过OLED的电流为
I=K(VGS_T1-VTH_T1)2=K(VA-VTH_T1)2=K(VDATA-VTH_T2-VTH_T1)2=K(VDATA)2
与实施例一一样,实施例三能有效补偿阈值电压漂移带来的面板亮度不均和亮度变化,也不需要额外增加扫描线;此外,由于电流公式中不存在OLED的阳极电压和阈值电压项,即发光阶段OLED电流与OLED的阳极电压和阈值电压都无关,因而可以完全补偿因OLED老化使其阈值电压升高引起的亮度下降,实现同一亮度所需的数据电压更小。
实施例四:
如图7所示,实施例四与实施例三相比,多了个第二电容CS2,CS2的第一电极与T4的源极及T6的漏极相连,第二电极连接到电源线VDD。采用第二电容CS2的优点与前述一样,是可以保证电路连接点A点和B点处的电压稳定,提高整个电路的性能。
实施例四的电路工作过程与实施例三相同,此处不再赘述。
以上四个实施例中,T1、T2、T3、T4、T5、T6这六个晶体管可以都是非晶硅N沟道薄膜晶体管,也可以都是多晶硅N沟道薄膜晶体管,还可以都是多晶硅P沟道薄膜晶体管。如果均为多晶硅P沟道薄膜晶体管,则电路图的连接根据N沟道与P沟道极性的不同而相应地改变,本领域技术人员能够根据现有技术做出改变,此处不再附图赘述。
上述实施例是按照已连接了发光器件的情况进行说明的,在另外的实施例中,也可以是将不包括发光器件的像素电路先制作在基板上,留出与发光器件连接的接线端子,然后再制作发光器件,并在组装过程中将发光器件和像素电路连接。
上述实施例可应用于显示设备中,如图9所示,包括:
以第一方向排列的多条扫描线;
扫描驱动电路,用于产生扫描信号,分别与多条扫描线连接;
以第二方向排列的多条数据线;
数据驱动电路,用于产生数据信号,分别与多条数据线连接;
多个如上实施例所述的像素电路,该像素电路被布置在相交叉的扫描线和数据线之间。
在该显示设备中,前一行栅扫描信号VN-1引自第N行像素前一行(N-1行)像素的本行扫描线,驱动过程中VN-1先变为高电平,持续一段时间后再变为低电平;本行栅扫描信号VN,为第N行像素提供扫描信号,即本行栅扫描线VN,驱动过程中VN在VN-1由高电平变为低电平之后变为高电平,VN的高电平持续相同的时间后变为低电平;后一行扫描信号VN+1引自第N行像素后一行(N+1行)像素的本行扫描线,VN由高电平变为低电平后,VN+1变为高电平并维持相同的时间后再变为低电平,其中N为自然数。一种实施例中,当N为第一行像素时,在该行像素之前存在一行栅扫描线用作为第一行像素的VN-1,当N为最后一行像素时,在该行像素之后也存在一行栅扫描信号用作为最后一行像素的VN+1;例如有320行像素,实施例中需要存在322行栅扫描线,其中第0行栅扫描线作为第一行像素的VN-1,而第321行栅扫描线则作为第320行像素的VN+1
前述各个实施例,包括像素电路实施例与显示设备实施例,其采用的上下级像素的栅扫描线VN-1、VN和VN+1在其他像素电路实施例或显示设备实施例中还可以是如VN-2、VN-1和VN等形式的栅扫描线,其中VN为当前行像素的栅扫描线,VN-1为当前行像素的上一行栅扫描线,VN-2为当前行像素的上上行栅扫描线。
以上内容是结合具体的实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

Claims (8)

1.一种像素电路,其被布置在以第一方向排列的用于供应控制信号的扫描线和以第二方向排列的用于供应数据信号的数据线之间,包括:
第四晶体管,用于采样所述数据线供应的数据信号;
第一电容;
第一晶体管,用于驱动发光器件发光;
其特征在于还包括:用于提供电源的电源线、第二晶体管、第三晶体管、第五晶体管和第六晶体管,其中,
所述第四晶体管的控制极连接到所述像素电路所在行的后一行的扫描线,第一电流导通极连接到所述数据线,第二电流导通极连接到所述第一电容的第一电极,用于在给定时序的有效期间导通以采样所述数据线供应的数据信号;
所述第一电容的第二电极分别连接到第一晶体管和第二晶体管的控制极;
所述第一晶体管通过其第一电流导通极和第二电流导通极连接在所述电源线和地之间,并在所述第一电容的第二电极的电压控制下为发光器件提供电流;
所述第二晶体管的第一电流导通极与所述第三晶体管的第一电流导通极相连,第二电流导通极与所述第一晶体管的第二电流导通极相连;
所述第三晶体管的控制极连接到所述像素电路所在行的扫描线,第二电流导通极连接到所述第一电容的第二电极,用于在给定时序的有效期间导通对所述第一电容进行放电;
所述第五晶体管的控制极连接到所述像素电路所在行的前一行的扫描线,第一电流导通极与所述电源线相连,第二电流导通极连接到所述第一电容的第二电极,用于在给定时序的有效期间导通对所述第一电容进行充电;
所述第六晶体管的控制极连接到所述像素电路所在行的扫描线,第一电流导通极与所述第一电容的第一电极相连,第二电流导通极耦合到第一电源,用于在给定时序的有效期间导通并使所述第一电容的第一电极耦合到低电平;
所述第一电源为所述像素电路所在行的前一行的扫描线或为所述像素电路所在行的后一行的扫描线或为地。
2.如权利要求1所述的像素电路,其特征在于,还包括:发光器件,所述发光器件与所述第一晶体管串联在所述电源线和地之间。
3.如权利要求2所述的像素电路,其特征在于:所述发光器件为有机发光二极管。
4.如权利要求3所述的像素电路,其特征在于:所述发光器件的阳极连接到所述第一晶体管的第二电流导通极,阴极接地;所述第一晶体管的第一电流导通极连接到所述电源线。
5.如权利要求3所述的像素电路,其特征在于:所述发光器件的阳极连接到所述电源线,阴极连接到所述第一晶体管的第一电流导通极;所述第一晶体管的第二电流导通极接地。
6.如权利要求1至5中任一项所述的像素电路,其特征在于,还包括第二电容,所述第二电容的第二电极与所述电源线相连,第一电极与所述第一电容的第一电极相连。
7.如权利要求6所述的像素电路,其特征在于:所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管均为非晶硅N沟道薄膜晶体管或多晶硅N沟道薄膜晶体管或多晶硅P沟道薄膜晶体管。
8.一种显示设备,包括:
以第一方向排列的多条扫描线;
扫描驱动电路,用于产生扫描信号,分别与多条扫描线连接;
以第二方向排列的多条数据线;
数据驱动电路,用于产生数据信号,分别与多条数据线连接;
其特征在于,还包括多个如权利要求1-7中任一项所述的像素电路,所述像素电路被布置在相交叉的所述扫描线和所述数据线之间。
CN2010101895114A 2010-06-01 2010-06-01 一种像素电路及显示设备 Active CN102270425B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010101895114A CN102270425B (zh) 2010-06-01 2010-06-01 一种像素电路及显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010101895114A CN102270425B (zh) 2010-06-01 2010-06-01 一种像素电路及显示设备

Publications (2)

Publication Number Publication Date
CN102270425A CN102270425A (zh) 2011-12-07
CN102270425B true CN102270425B (zh) 2013-07-03

Family

ID=45052708

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010101895114A Active CN102270425B (zh) 2010-06-01 2010-06-01 一种像素电路及显示设备

Country Status (1)

Country Link
CN (1) CN102270425B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102842283B (zh) * 2012-08-14 2014-12-10 京东方科技集团股份有限公司 一种像素电路、显示装置及其驱动方法
CN103578428B (zh) * 2013-10-25 2015-12-02 华南理工大学 一种有源有机电致发光显示器的像素电路的驱动方法
CN104050914B (zh) * 2014-05-19 2016-05-18 京东方科技集团股份有限公司 像素驱动电路、显示装置和像素驱动方法
CN104217681B (zh) * 2014-09-02 2016-08-17 武汉天马微电子有限公司 一种像素电路、显示面板及显示装置
CN104318883B (zh) * 2014-10-10 2017-02-01 北京大学深圳研究生院 移位寄存器及其单元、显示器和阈值电压补偿电路
CN104637446B (zh) * 2015-02-03 2017-10-24 北京大学深圳研究生院 像素电路及其驱动方法和一种显示装置
CN108806607B (zh) * 2018-04-26 2020-04-28 北京大学深圳研究生院 像素装置以及显示设备
CN109360529A (zh) * 2018-11-30 2019-02-19 昆山国显光电有限公司 像素电路及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004021069A1 (de) * 2003-12-30 2005-08-18 Lg. Philips Lcd Co., Ltd. Elektrolumineszenz-Anzeigevorrichtung und Verfahren zu deren Ansteuerung
CN101256732A (zh) * 2007-03-02 2008-09-03 三星Sdi株式会社 有机发光显示器

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4131227B2 (ja) * 2003-11-10 2008-08-13 ソニー株式会社 画素回路、表示装置、および画素回路の駆動方法
KR100865396B1 (ko) * 2007-03-02 2008-10-24 삼성에스디아이 주식회사 유기 전계 발광 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004021069A1 (de) * 2003-12-30 2005-08-18 Lg. Philips Lcd Co., Ltd. Elektrolumineszenz-Anzeigevorrichtung und Verfahren zu deren Ansteuerung
CN101256732A (zh) * 2007-03-02 2008-09-03 三星Sdi株式会社 有机发光显示器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特开2008-216983A 2008.09.18

Also Published As

Publication number Publication date
CN102270425A (zh) 2011-12-07

Similar Documents

Publication Publication Date Title
CN102290027B (zh) 一种像素电路及显示设备
CN102270425B (zh) 一种像素电路及显示设备
CN102651194B (zh) 电压驱动像素电路及其驱动方法、显示面板
CN110176213B (zh) 像素电路及其驱动方法、显示面板
CN102842283B (zh) 一种像素电路、显示装置及其驱动方法
US10964264B1 (en) Electroluminescent display panel having pixel driving circuit
US11367381B2 (en) Electroluminescent display device
CN103440840B (zh) 一种显示装置及其像素电路
CN104575387B (zh) Amoled像素驱动电路及像素驱动方法
CN103117042B (zh) 一种像素单元驱动电路、驱动方法、像素单元及显示装置
US11232756B2 (en) Electroluminescent display device
US11195461B2 (en) Electroluminescent display device
US11004383B2 (en) Light emitting display apparatus including a plurality of pixels and method for driving thereof
CN103400548B (zh) 像素驱动电路及其驱动方法、显示装置
CN103500556B (zh) 一种像素电路及其驱动方法、薄膜晶体管背板
CN104867442A (zh) 一种像素电路及显示装置
CN104658482A (zh) Amoled像素驱动电路及像素驱动方法
CN105679251A (zh) 触控显示模组及其驱动方法、触控显示面板和装置
CN105096819A (zh) 一种显示装置及其像素电路
CN104850270A (zh) 触控模组的驱动方法、驱动电路、触控模组、面板和装置
CN104575378A (zh) 像素电路、显示装置及显示驱动方法
CN102890910A (zh) 同异步双栅tft-oled像素驱动电路及其驱动方法
CN104299572A (zh) 像素电路、显示基板和显示面板
CN104036725A (zh) 像素电路及其驱动方法、有机发光显示面板及显示装置
CN104157239A (zh) 像素电路、像素电路的驱动方法和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: JINGDONGFANG SCIENCE AND TECHNOLOGY GROUP CO., LTD

Free format text: FORMER OWNER: SHENZHEN GRADUATE SCHOOL OF PEKING UNIVERSITY

Effective date: 20131205

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 518055 SHENZHEN, GUANGDONG PROVINCE TO: 100015 CHAOYANG, BEIJING

TR01 Transfer of patent right

Effective date of registration: 20131205

Address after: 100015 Jiuxianqiao Road, Beijing, No. 10, No.

Patentee after: BOE Technology Group Co., Ltd.

Address before: 518055 Guangdong city in Shenzhen Province, Nanshan District City Xili Shenzhen University North Campus

Patentee before: Shenzhen Graduate School of Peking University