CN1040585C - 一种用于将时滞降低到最小的方法和装置 - Google Patents

一种用于将时滞降低到最小的方法和装置 Download PDF

Info

Publication number
CN1040585C
CN1040585C CN93119962A CN93119962A CN1040585C CN 1040585 C CN1040585 C CN 1040585C CN 93119962 A CN93119962 A CN 93119962A CN 93119962 A CN93119962 A CN 93119962A CN 1040585 C CN1040585 C CN 1040585C
Authority
CN
China
Prior art keywords
driving circuit
circuit
time
buffer circuit
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN93119962A
Other languages
English (en)
Other versions
CN1093180A (zh
Inventor
P·A·霍尔姆堡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefonaktiebolaget LM Ericsson AB
Original Assignee
Telefonaktiebolaget LM Ericsson AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefonaktiebolaget LM Ericsson AB filed Critical Telefonaktiebolaget LM Ericsson AB
Publication of CN1093180A publication Critical patent/CN1093180A/zh
Application granted granted Critical
Publication of CN1040585C publication Critical patent/CN1040585C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/10Distribution of clock signals, e.g. skew

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Logic Circuits (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Communication Control (AREA)
  • Diaphragms For Electromechanical Transducers (AREA)
  • Automobile Manufacture Line, Endless Track Vehicle, Trailer (AREA)
  • Electronic Switches (AREA)
  • Manipulation Of Pulses (AREA)
  • Dc Digital Transmission (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

一种在数字同步系统中将时滞降低到最小的方法和装置。该装置包括N个驱动电路,每个驱动电路有P个缓冲器,而每个缓冲器具有一个输入和一个输出。每个驱动电路具有一个δ1、δ2、δ3、δ4…δN的延迟。在这些缓冲器中,N-1个是备用的,而剩余P-(N-1)个缓冲器的输入端并行相互连接。备用缓冲器使用如下:自一个信号源输出的信号加到N个驱动电路的每一个中的一个第一缓冲器的输入,在此信号经过了一个延迟。

Description

一种用于将时滞降低到最小的方法和装置
本发明涉及一种在同步数字系统中将时滞降低到最小的方法和装置。
更确切地说,本发明涉及一种保证在信号之间最小时差的方法和装置,该信号被送到具有第一数量的驱动电路,而每个驱动电路包括一定数量具有一个输入和一个输出的缓冲器,每个驱动电路具有一个相应的延迟时间,所述的根据一个信号产生的信号,由一个信号源产生并被送到每个驱动电路上的一个缓冲器的一个输入端,其中来自所述信号源的信号以一种方式通过驱动电路,使得输出信号相对于来自所述信号源的新号型所具有的总延迟,是每个驱动电路延迟的总和。
在一个同步数字系统中,将一个控制或系统时钟分配到那些进行同步操作的电路中。为了相互协调这些同步操作,必须将每个功能元件与一个时钟线相连,其中在窄的范围之内的一个时钟脉冲波前的变化将与在其它功能元件中产生的相应剩余分配的时钟脉冲波前同时发生。在一个时钟线上的时钟波前与一个相应的在另一个时钟线上的相应时钟波前之间的时差,被称作时滞并以毫微秒计,其中所述的两个时钟脉冲均来自相同的控制或系统时钟。
由于一个单独的控制时钟不能在一个同步系统中驱动大数量的驱动电路,通过利用每一个驱动电路都由许多缓冲器构成的驱动电路,可从主时钟脉冲产生局部时钟线组。由于在不同驱动电路的响应时间的不同,所以产生了时滞。
在欧洲专利EP-A-0,362,691中引用定义了这样一种方法和装置并进行了描述。这种已知的装置包括两个驱动电路,通过它们共获得6个时钟信号。这6个时钟信号所具有的一个延迟量为两个驱动电路的各延迟的总和或组合。当需要附加时钟信号时必须使用更多的驱动电路。然而,在该专利文件中,没有揭示将如何解决这个问题。
一种按该专利文件描述的原理的可能扩展是加倍已知的装置,即使用两个描述的该种装置并将每个装置与时钟发生器相连。然而,这种方式意味着来自两个装置的时钟信号将相互地产生一个延迟,该延迟在比在每个装置中的时钟信号之间产生的延迟宽得多的范围内变化。
另一个解决这种问题的方法是制造具有远多于四个的缓冲器的驱动电路。现在的技术能够制造出具有三十二个缓冲器的驱动电路,其中的驱动电路的时滞保持在一个或几个毫微秒。当同时驱动几百个IC电路时,这些已知方案是不能用的,至少带有适当数量的时钟电路和适当数量的驱动电路是不行的。需要将几个驱动电路并行联接,以便驱动由许多IC电路产生的高容性负荷。电路制造者提供了带匹配电路或特殊时钟驱动电路的方案并能够保证在不同电路之间最小的时滞,虽然该方案在数以百计IC电路需要同步驱动时并不是足够有效的。
本发明是对前述EP专利描述的原理的改进,它是通过在每个驱动电路上备有一定数量的缓冲器和使用备用缓冲器来重复延迟信号来获得的。更确切地说,在一个驱动电路中缓冲器的输出端上延迟了一次的信号,再通过每个剩余的驱动电路。对于在剩余驱动电路中每个延迟了一次的信号,重复这个过程。所有来自驱动电路的输出信号将相互地产生一个时滞,该时滞等于每个驱动电路延迟的和。
本发明的方法和装置的特征表述如权利要求1和权利要求2。
下面将参考附图对本发明进行描述,其中:
图1为一个已知的时滞降到最小的电路;
图2为一个第一发明电路;
图3为一个第二发明电路。
如图1所示的已知电路包括两个驱动电路N1和N2,每个驱动电路具有九个缓冲器(未示出)。每个缓冲器有一个输入和输出。这些输入和输出通过线用图示意表示。驱动电路N1中的延迟用δ1表示,而驱动电路N2中的延迟用δ2表示。制造者应保证在每个驱动电路中的延迟要达到最大额定时间。一种具有十个缓冲器的型号为74ABT827的驱动电路典型的最大延迟时间为4.8毫微秒。一个时钟脉冲(未示出)到达线1,然后通过线2分配到两个驱动电路N1和N2的每个驱动电路中的每一个缓冲器的输入端。时钟信号以一个相对于时间t0的延迟时间δ1在驱动电路N1的该缓冲器的输出端出现,其中t0为时钟脉冲到达输端的时间。延迟的时钟脉冲通过线3送到驱动电路N2的缓冲器的并行连接输入端。这样,时钟信号在经过延迟时间为δ12的延迟后出现在相应的输出端。在线1的时钟信号通过线2也送到驱动电路N2中的一个缓冲器的输入端。时钟信号在经过δ2的延迟后在该缓冲器的输出端出现,然后通过线4送到驱动电路N1中剩余的八个缓冲器的并行连接的输入端。在所述八条线上延迟的时钟脉冲信号。经过在驱动电路N1中的最后一次延迟先出现在驱动电路N1的缓冲器的输出端,其时钟信号的总延迟为δ12,即与从驱动电路N2的输出信号具有同样的延迟。这种方法保证了所有离开两个驱动电路N1和N2的时钟信号之间为一个δ12的时滞或相互延迟时间。
图2表示了一种发明装置,其中使用了三个驱动电路N1、N2和N3。相对于图1所示的电路而言,获得了大量的同步时钟信号并且该信号相互间具有一个与各驱动电路延迟之和相等的时间延迟,在这种情况下为δ123,其中δ1为驱动电路N1的延迟,δ2为驱动电路N2的延迟,而δ3为驱动电路N3的延迟。每个驱动电路N1-N3包括P个缓冲器(末示出),并且每个缓冲器具有一个输入和一个输出。在这些缓冲器中的M个缓冲器是用来处理线1上的时钟信号,其处理方式将在下面进行详细描述。更确切地说,具有N-1个缓冲器,其中N是一个整数,用来表示驱动器的数量。因此,M=N-1。在图2的实施例中,N=3,而M=2。在驱动电路N1-N3的每一个中剩下的P-M个备用缓冲器的输入以图示的方式相互并联。在每一驱动电路中M个备用的缓冲器的输入参考M1,M2。驱动电路和备用的缓冲器按下面顺序编号,以便简化表达。然而,对于本发明一个顺序编号并不是必须的。
在线1上的时钟信号通过线5、6和7分配到每个驱动电路N1-N3,以便信号进入每个驱动电路中缓冲器M1的输入端。
在延迟δ1后到达第一驱动电路N1中缓冲器M1的输出端的时钟信号,通过线8传送到第二驱动电路N2中第二缓冲器M2的输入端。时钟信号在到达缓冲器M2的输出端前又延迟了δ2。用线9将缓冲器M2的输出端连接到所述第三驱动电路N3上P-M个并行连接输入端的并行连接输入端。在到达剩余的P-M个缓冲器的各输出端前,延迟了δ12的时钟信号在驱动电路N3的剩余非备用P-M个缓冲器中产生最后一个延迟δ3。靠近驱动电路N3的箭头表示了这些输出信号,其相对延迟时间为δ123
对于在线6上的时钟信号也进行相同的过程。具体说就是,用线10将第二驱动电路N2中第一缓冲器的输出端与第三驱动电路N3中第二缓冲器的输入连在一起。延迟了δ23的时钟信号现在从驱动电路N3中第二缓冲器的输出端输出。线11将第三驱动电路N3中第二缓冲器的输出与第一驱动电路N1中缓冲器的P-M个并行连接的输入端相连接,其中延迟了δ23的时钟信号又经过最后一个延迟δ1,以便朴相互延迟了δ123的输出信号出现在剩余的P-M个缓冲器上,这些P-M个输出信号在N1用箭头表示。
对于在线7上的时钟信号也重复相同的过程,时钟信号到达第三驱动电路N3中第一缓冲器M1的输入端。线12将第一缓冲器的输出与第一驱动电路N1中第二缓冲器M2的输入端相连。这样,在第二缓冲器输出端的时钟信号延迟了δ31。线13将第一驱动电路N1中第二缓冲器M2的输出与第二驱动电路N2中剩余缓冲器的P-M个并行连接输入端相连接。在该第二驱动电路中,二次延迟的信号经过最后的一个延迟,以便相对延迟了δ321的P-M个输出信号出现在第二驱动电路N2的剩余P-M输出端。
从上述过程显而易见,相对延迟或时滞为δ123的时钟信号,出现在驱动电路N1、N2和N3的每一个的P-M个输出端上。
在图2中,驱动电路N1,N2和N3以线性的行排列,一个跟着一个。然而,在一个替换的实施例中,驱动电路N1、N2和N3可按旋转对称的关系布置,以便使线5、6和7相互具有相同的长度,而且使线8、9、10、11和12也基本上是等长的。这种性质的旋转对称装置的例子如图3所示,驱动电路的数量为四。
在图3实施例的情况下,驱动电路的个数为N=4,由此备用缓冲器的个数为N-1=M=3。M个备用缓冲器在驱动电路N1、N2、N3和N4的每一个中按顺序编号为M1、M2和M3。在线1上的时钟信号通过线14、15、16和17分配到4个驱动电路的每一个上的第一缓冲器的输入端。驱动电路N1具有一个延迟δ1,驱动电路N2为δ2,驱动电路N3为δ3,驱动电路N4为δ4。由线18将第一驱动电路N1中第一缓冲器M1的输出端与第二驱动电路N2中第二缓冲器的输入端相连。由线19将第二驱动电路N2中第二缓冲器的输出端与驱动电路N3中第三缓冲器的输入端相连。在第三缓冲器的输出端的时钟信号因而将具有δ123的延迟时间。将第三驱动电路中第三缓冲器的输出端与剩余P-M个缓冲器输入的并行连接输入端相连,这里,延迟了三次的时钟信号在到达所述P-M个缓冲器的输出端前又经过了一个最后延迟δ4,这时的时钟信号的相互延迟时间为δ1234
第二驱动电路N2中第一缓冲器的输出与第三驱动电路N3中第三缓冲器的输入端相连。将第三驱动电路N3中第二缓冲器的输出与第四驱动电路N4中第三缓冲器的输入端相连,而将来自驱动电路N4中第三缓冲器的输出送到第一驱动电路N1中并行连接的剩余缓冲器。这样,相互延迟了δ2341的时钟信号出现在第一驱动电路N1的P-M个输出端。
上面描述的连接过程同样也适用于在线16上的相应的时钟信号,其中驱动电路N3中的第一缓冲器M1与第四驱动电路N4中第二缓冲器的输入相连,如此进行,直到延迟了δ341的时钟信号送到第二驱动电路N2的并行连接的输入端。这样,相互延迟了δ3412的时钟信号,即与驱动电路N4和N1的输入信号有相同程度的延的时钟信号出现在驱动电路N2的剩余P-M个输出端上。
上面描述的连接过程也适用于在线17上的相应的时钟信号。这样,延迟了δ412的时钟信号在经过驱动电路N3中一个最后的延迟δ3前被送到第三驱动电路N3的并行连接的输入端。由此,相互延迟量等于δ1234的时钟信号现也将出现在第三驱动电路N3的P-M个输出端上。
由上述显而易见,在四个驱动电路上的N-(P-M)个输出信号都具有δ1234的相互延迟的时间。
显然,所描述的原理可适用于将N个所需数目的驱动电路连接到一起。通过在每个驱动电路中备用的N-1个缓冲器,时钟信号在经过最后一次延迟前为在N-2个驱动器的每一个中分别顺序延迟准备。在第N次延迟时,即最后或最终延迟时,经过N-1次延迟的时钟信号经过一个延迟,使得时钟信号总的延迟等于N个驱动电路的各延迟之和。对于在剩余的N-1个驱动电路的每一个的第一缓冲器上的各时钟信号也进行同样的过程。
在图2和图3所示的例子中将缓冲器顺序编号的,这样,其输出例如驱动电路中第二缓冲器的输出与接着的驱动电路中第三缓冲器的输入相连。然而,很清楚的是并不是必须需要这种情况,这是由于只要将所述第二缓冲器的输出与接着的驱动电路中任一缓冲器的输入端相连就足够了,当然,必要的条件是,来自前面的驱动电路的时钟信号要经过一个后面驱动电路中缓冲器的延迟。换句话说,对于一个驱动电路和任意驱动电路的缓冲器之间的顺序是可以改变的。
在图2和图3例子的情况下,驱动电路是顺序编号的,使得一个时钟信号通过,例如通过驱动电路N2到驱动电路N3。然而,很容易理解的是例如也可以使时钟信号从驱动电路N2到驱动电路N4并从驱动电路N4回到驱动电路N3,再从驱动电路N3到驱动电路N1
对于本发明重要的一点是,在一个包括N个驱动电路的装置中,来自时钟信号源的时钟信号将分配到每个驱动电路上,并且每个时钟信号随后要以使得所述信号将在每个驱动电路上最多经过一次延迟的方式通过每个剩余的驱动电路。
从上面的描述可看到,P是一个任何需要值的整数。另一方面,M是所使用的驱动电路的数量,而备用缓冲器的数量将由所使用的驱动电路的数目给出。
在具有P个缓冲器的N个驱动电路相互连接时,这时的时钟信号的数目为N(P-N+1)。当驱动电路N为(P+1)/2时,获得了来自一个结构的最大时钟信号数。
很清楚,在下面的权力要求的范围之内可用很多方式修改和改变上面描述和图示的本发明的实施例。

Claims (3)

1.一种产生大量时钟脉冲的方法,且这些脉冲之间有不同的时差,而最大值等于一个预定值,所述方法包括如下步骤:
在一个第一数目(N)的驱动电路(N1,N2,...NN)中向一个第一缓冲器电路(P1)馈入一个主时钟脉冲,每个驱动电路具有一个相应的时滞(δ1,δ2,δN),于是使所述主时钟脉冲在相应的驱动电路中被经受一个第一延迟,所述每个驱动电路(N1,N2,...NN)包括一个第二数目(P)的缓冲电路(P1,P2,...PN...PP),每个有一个输入端和一个输出端,所述第一数目的驱动电路以循环次序(N2接N1之后,N3接N2之后,...N1接NN之后)排列,
以所述次序向随后的驱动电路的第二缓冲器电路(P2)的输入端馈入所述每个被延迟主时钟脉冲,以便使所述被延迟的主时钟脉冲在相应的驱动电路中经受一个第二延迟,其特征在于:
重复所述最后一步,直至延迟的总数等于所述第一数目(N)的驱动电路减一,于是在每个驱动电路中的第N个缓冲电路的输入端产生一个已被延迟了N-1次的主时钟脉冲,
在每个所述驱动电路(N1,N2,...NN)中将所述延迟了N-1次的并行的主时钟脉冲馈入到相应随后的驱动电路的一个第三数目的缓冲电路,以便使所述被延迟了N-1次的主时钟脉冲在所述随后的驱动电路中经受最后的延迟,于是在每个驱动电路(N1,N2,...NN)中的所述第三数目电路中的输出端产生一个相应的第三数目的被延迟了N-1次的主时钟脉冲,
在所述第三数目缓冲电路上出现的所述第三数目被延迟了N-1次的主时钟脉冲缓冲器在所述每个驱动电路中一起形成了所述大量时钟脉冲,这些脉冲之间有一个时差,而且这些时差:(a)其最大值为各个驱动电路的的时滞(δ1,δ2,δN)之和,和(b)组成所述预定值。
2.一个用来产生具有大量时钟脉冲的电路,且这些时钟脉冲之间有不同的时差,其最大时差为一个预定值,所述电路包括:
一个第一数目(N)驱动电路(N1,N2,...NN),每个具有一个相应的时滞(δ1,δ2,δN),和每个包括一个第二数目(P)的缓冲电路(P1,P2,...PN...PP),每个缓冲电路具有一个输入端和一个输出端,所述第一数目驱动电路以一个循环次序(N2接N1之后,N3接N2之后,...N1接NN之后)排列,
第一导体,它从一个时钟脉冲输出端延伸到一个在每个所述驱动电路(N1,N2,...NN)中的第一缓冲电路(P1)的输入端,
第二导体,它从在每个驱动电路(N1,N2,...NN)中的每个所述第一缓冲电路(P1)的输出端延伸到在一个随后的所述驱动电路的第二缓冲电路的输入端,即,驱动电路N1的缓冲电路P1的输出端与驱动电路N2的缓冲电路P2输入端相连,驱动电路N2的缓冲电路P1的输出端与驱动电路N3的缓冲电路P2的输出端相连,....驱动电路NN的缓冲电路P1与驱动电路N1的缓冲电路P2的输入端相连,
其特征在于:
第三,第四,....和第N导体,它们在每个驱动电路(N1,N2,...NN)的相应的第二缓冲电路(P2),第三缓冲电路,....和第(N-1)缓冲电路(PN…1)的输出端和在随后的驱动器中的相应的第三缓冲电路(P3),第四缓冲电路(P4),....第N缓冲电路(PN)的输入端之间延伸,
附加的导体,它们从所述第N缓冲电路(PN)的输出端延伸到在每个驱动电路中的第三数目缓冲电路的并联的输入端,所述在驱动电路(N1,N2,...NN)的第三数目缓冲电路的输出端载有时钟脉冲,时钟脉冲之间有一个时差,其最大值为在每个驱动电路中的固有的时滞(δ1,δ2,δN)之和,所述和组成所述预定值。
3.根据权利要求2所述的电路,其特征在于:所述驱动电路(N1,N2,...NN)是转动对称地排列在一块电路板上,所述第一,第二,第三,第四,.....第N导体以对称方式排列。
CN93119962A 1992-12-22 1993-12-22 一种用于将时滞降低到最小的方法和装置 Expired - Lifetime CN1040585C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE9203882A SE9203882L (sv) 1992-12-22 1992-12-22 Sätt och anordning för minimering av scew
SE9203882 1992-12-22

Publications (2)

Publication Number Publication Date
CN1093180A CN1093180A (zh) 1994-10-05
CN1040585C true CN1040585C (zh) 1998-11-04

Family

ID=20388227

Family Applications (1)

Application Number Title Priority Date Filing Date
CN93119962A Expired - Lifetime CN1040585C (zh) 1992-12-22 1993-12-22 一种用于将时滞降低到最小的方法和装置

Country Status (11)

Country Link
US (1) US5469477A (zh)
EP (1) EP0676101A1 (zh)
JP (1) JPH08504986A (zh)
CN (1) CN1040585C (zh)
AU (1) AU693774B2 (zh)
BR (1) BR9307709A (zh)
FI (1) FI953102A (zh)
MX (1) MX9307973A (zh)
NO (1) NO952481L (zh)
SE (1) SE9203882L (zh)
WO (1) WO1994015398A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5727021A (en) * 1996-04-03 1998-03-10 Teradyne, Inc. Apparatus and method for providing a programmable delay with low fixed delay

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0036291A2 (en) * 1980-03-17 1981-09-23 Ainsworth Nominees Proprietary Limited Improvements in or relating to gaming or amusement machines
EP2362691A2 (en) * 2010-02-25 2011-08-31 Vodafone IP Licensing limited Telecommunications network

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4782253A (en) * 1984-02-15 1988-11-01 American Telephone & Telegraph Company, At&T Bell Laboratories High speed MOS circuits
US4833695A (en) * 1987-09-08 1989-05-23 Tektronix, Inc. Apparatus for skew compensating signals
US4860322A (en) * 1988-10-05 1989-08-22 Intel Corporation Anti-clock skew distribution apparatus
US5163068A (en) * 1991-02-22 1992-11-10 El Amawy Ahmed Arbitrarily large clock networks with constant skew bound

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0036291A2 (en) * 1980-03-17 1981-09-23 Ainsworth Nominees Proprietary Limited Improvements in or relating to gaming or amusement machines
EP2362691A2 (en) * 2010-02-25 2011-08-31 Vodafone IP Licensing limited Telecommunications network

Also Published As

Publication number Publication date
MX9307973A (es) 1994-08-31
JPH08504986A (ja) 1996-05-28
AU693774B2 (en) 1998-07-09
AU5723994A (en) 1994-07-19
US5469477A (en) 1995-11-21
CN1093180A (zh) 1994-10-05
SE9203882D0 (sv) 1992-12-22
EP0676101A1 (en) 1995-10-11
SE9203882L (sv) 1994-06-23
FI953102A0 (fi) 1995-06-21
NO952481D0 (no) 1995-06-21
NO952481L (no) 1995-08-11
WO1994015398A1 (en) 1994-07-07
FI953102A (fi) 1995-06-21
BR9307709A (pt) 1999-08-31

Similar Documents

Publication Publication Date Title
US4860322A (en) Anti-clock skew distribution apparatus
CN1552011A (zh) 对数字信号改进定时和使外部影响最小化
CN108806581A (zh) 扫描驱动电路和显示面板
US3701027A (en) Digital frequency synthesizer
CN1040585C (zh) 一种用于将时滞降低到最小的方法和装置
US4329652A (en) Apparatus for synchronization control of a plurality of inverters
US5125009A (en) Method and apparatus for synchronously distribution digital signals in high speed systems
US5987083A (en) Signal transmission apparatus with a plurality of LSIS
DE10310065A1 (de) Verfahren und Vorrichtung für eine Verzögerungsverriegelungsschleife
KR970068365A (ko) 통신제어장치 및 그것을 사용한 통신시스템
JP2758251B2 (ja) デジタル多重変換装置
DE69915953T2 (de) Verfahren und Anordnung zum Synchronisieren eines Datenstroms
US5513187A (en) Process for testing integrated circuits with at least one logic circuit and testable integrated circuit
US4741005A (en) Counter circuit having flip-flops for synchronizing carry signals between stages
CN1534500A (zh) 使用集成电路间总线为接口的电子系统及其数据传输方法
US4818894A (en) Method and apparatus for obtaining high frequency resolution of a low frequency signal
EP0711047B1 (de) Pufferspeichereinrichtung zur Taktanpassung zwischen einem Eingangs- und einem Ausgangsdatensignal
DE4445328C1 (de) Schaltungsanordnung für eine Überwachung der Zeitlage für Systemtakte in einem Rechnersystem
US4570259A (en) Data transmission on equipment including a plurality of data stations connected by a common transmission line
US6542099B1 (en) Digital to analog interface with equalized total signal delay and method of making it
EP2380072B1 (de) Aussetzbarer taktgenerator
US20080170649A1 (en) Programmable Synchronizer/Terminator Method and Apparatus
SU1322321A1 (ru) Устройство дл сопр жени внешних устройств с ЦВМ
JPH07142984A (ja) 複数出力線を逐次的に駆動する方法とその装置
JPH01126018A (ja) 論理回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CX01 Expiry of patent term

Expiration termination date: 20131222

Granted publication date: 19981104