CN103929340A - 一种fpga链路参数的分析方法 - Google Patents

一种fpga链路参数的分析方法 Download PDF

Info

Publication number
CN103929340A
CN103929340A CN201410157361.7A CN201410157361A CN103929340A CN 103929340 A CN103929340 A CN 103929340A CN 201410157361 A CN201410157361 A CN 201410157361A CN 103929340 A CN103929340 A CN 103929340A
Authority
CN
China
Prior art keywords
fpga
value
cpu
link
preemphasis
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410157361.7A
Other languages
English (en)
Other versions
CN103929340B (zh
Inventor
胡倩倩
张柯柯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Inspur Smart Computing Technology Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201410157361.7A priority Critical patent/CN103929340B/zh
Publication of CN103929340A publication Critical patent/CN103929340A/zh
Application granted granted Critical
Publication of CN103929340B publication Critical patent/CN103929340B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

本发明公开了一种FPGA链路参数的分析方法,针对Intel平台和FPGA互联的系统架构,在调试阶段,通过FPGA自带的调试软件做环回测试,从FPGA发包数据,CPU接收到数据后再环回给FPGA,在这整个通道中用于补偿信道衰减的参数有四个,分别是FPGA发送端的预加重值,CPU接收端的CTLE值,CPU发送端的预加重值以及FPGA接收端的CTLE值,采取分段分析的方法,将CPU端的环回断开,分别分析单一信号传输方向的链路参数,逐个确定这四个变量。该方法省去了同时遍历4个变量的繁琐过程,逐步确定各个参数,分析目的性单一明确,大大的提高了效率,同时也提高了参数设置的精确度。

Description

一种FPGA链路参数的分析方法
技术领域
本发明涉及一种FPGA链路参数的分析方法。
技术背景
随着现在科技的发展,信号速率越来越高,系统架构越来越复杂,链路损耗也越来越大,面对日益上升的信号速率,单纯的信道传输无法满足高速总线当前的复杂拓扑,需要通过预加重和均衡补偿信道衰减以提高接收端的时序要求和电压幅值。
对于Intel平台的系统研发,Intel提供了详细的设计指导书及平台支持。针对不同的拓扑架构,设计指导书给出了详细的链路参数,如走线长度,走线间距,走线最大损耗值等,同时在Intel的平台支持网站上提供了不同链路拓扑的相应算法,将链路的仿真参数上传到该网站上,会自动计算分析得到相应的预加重和均衡值,用以补偿信道的衰减。但是该网站仅支持Intel平台互联的架构,对于目前Intel和FPGA互联的架构,此方法不可用。
对于自主研发的公司,越来越多的产品不完全依赖于Intel平台,系统架构中越来越多的用到FPGA,而FPGA的平台支持又远没有Intel的成熟,这些信道衰减的补偿值需要通过繁琐漫长的遍历才能找到最佳值。因此本发明就是提供一种FPGA链路参数分析的方法。
当前FPGA的链路架构及需要分析调试的参数如图1,在这整个调试过程中,四个参数都是变量,若四个参数一起遍历,则是一个繁琐的漫长的遍历过程。
现场可编程逻辑门阵列(英语:Field Programmable Gate Array, FPGA),是一个含有可编辑元件的半导体设备,可供使用者现场程序化的逻辑门阵列元件。
发明内容
本发明要解决的技术问题是:针对Intel平台和FPGA互联的系统架构,在调试阶段,是通过FPGA自带的调试软件做环回测试,即从FPGA发包数据,CPU接收到数据后再环回给FPGA。在这整个通道中用于补偿信道衰减的参数有四个,分别是FPGA发送端的预加重值,CPU接收端的CTLE值,CPU发送端的预加重值以及FPGA接收端的CTLE值,其中发送端的预加重值分别有上千种设置,接收端的均衡值也分别有上十中设置,如果要找到链路最优值,则需要遍历上亿次,相当花费时间,同时操作也不切实际。所以此专利就是针对这一问题发明的一种FPGA链路参数分析方法。 
本发明所采用的技术方案为:
一种FPGA链路参数的分析方法,针对Intel平台和FPGA互联的系统架构,在调试阶段,通过FPGA自带的调试软件做环回测试,从FPGA发包数据,CPU接收到数据后再环回给FPGA,在这整个通道中用于补偿信道衰减的参数有四个,分别是FPGA发送端的预加重值,CPU接收端的CTLE值,CPU发送端的预加重值以及FPGA接收端的CTLE值,采取分段分析的方法,将CPU端的环回断开,分别分析单一信号传输方向的链路参数,逐个确定这四个变量。
分析步骤如下:
1)预估链路预加重需要补偿的信道衰减值:
假设整个链路是通过CPU发送到CPU接收,搭建该链路仿真拓扑并仿真得到tr0文件,借助Intel平台的网站,根据实际链路分析计算出相对较优的预加重值,该预加重值为各阶系数值,通过公式计算出当CPU是链路发送端时预加重值需要补偿多少;
2)分析FPGA发送,CPU接收的链路参数: 
FPGA端连接FPGA调试软件,并发送数据,CPU端通过探头引出与示波器连接( CPU端用CPU特殊治具代替,此特殊治具用于将每个通道通过测试探头引出,然后通过测试探头与示波器连接),通过FPGA调试软件将预加重值设置为第一步预估的结果,在示波器端读眼图并记录,然后再上下微调预加重值,在示波器端读眼图并比较,找到更优的眼图时的预加重值,于是FPGA端的预加重值便找到了固定值,然后通过示波器的CTLE功能遍历CTLE值,找到同时加在预加重值和均衡CTLE值时的最佳接收眼图;。因为CPU端的CLTE值只有16种选择,所以遍历很方便。
3)分析CPU发送,FPGA接收的链路参数: 
假设整个链路是CPU发送CPU接收,搭建该链路仿真拓扑并仿真得到tr0文件,借助Intel平台的网站,根据实际链路分析计算出相对较优的预加重值,填入到CPU端BIOS里去;
4)分析环回链路参数:
此时再接通整个环回链路,通过FPGA调试软件控制FPGA发送数据,同时设置好前述步骤得到的预加重值和CTLE值,在FPGA端看环回链路最终接收端的误码率。在这一环节,整个链路的参数还剩FPGA接收端的CTLE是变量,其他都已确定,而FPGA接收端的CTLE值只有8种选择,所以可以遍历该值得到整个链路信号质量最优时的各参数值。
本发明的有益效果为:该方法省去了同时遍历4个变量的繁琐过程,逐步确定各个参数,分析目的性单一明确,大大的提高了效率,同时也提高了参数设置的精确度。
附图说明
图1为当前FPGA链路参数分析方法示意图;
图2为预加重各阶系数与损耗补偿的转换公式;
图3为FPGA发送CPU接收的链路拓扑示意图;
图4为FPGA发送CPU接收的链路参数分析示意图;
图5为CPU发送FPGA接收的链路拓扑示意图;
图6为FPGA链路参数分析方法流程图。
具体实施方式
下面参照附图,通过具体实施方式对本发明进一步说明:
一种FPGA链路参数的分析方法,针对Intel平台和FPGA互联的系统架构,在调试阶段,通过FPGA自带的调试软件做环回测试,从FPGA发包数据,CPU接收到数据后再环回给FPGA,在这整个通道中用于补偿信道衰减的参数有四个,分别是FPGA发送端的预加重值,CPU接收端的CTLE值,CPU发送端的预加重值以及FPGA接收端的CTLE值,
采取分段分析的方法,将CPU端的环回断开,分别分析单一信号传输方向的链路参数,逐个确定这四个变量。
分析步骤如下:
1)预估链路预加重需要补偿的信道衰减值:
假设整个链路是通过CPU发送到CPU接收,搭建该链路仿真拓扑并仿真得到tr0文件,借助Intel平台的网站,根据实际链路分析计算出相对较优的预加重值,该预加重值为各阶系数值,通过如图2所示公式,计算出当CPU是链路发送端时预加重值需要补偿多少;
2)分析FPGA发送,CPU接收的链路参数,如图3所示: 
FPGA端连接FPGA调试软件,并发送数据,CPU端通过探头引出与示波器连接(CPU端用CPU特殊治具代替,此特殊治具用于将每个通道通过测试探头引出,然后通过测试探头与示波器连接,如图4所示)。通过FPGA调试软件将预加重值设置为第一步预估的结果,在示波器端读眼图并记录,然后再上下微调预加重值,在示波器端读眼图并比较,找到更优的眼图时的预加重值,于是FPGA端的预加重值便找到了固定值,然后通过示波器的CTLE功能遍历CTLE值,找到同时加在预加重值和均衡CTLE值时的最佳接收眼图;。因为CPU端的CLTE值只有16种选择,所以遍历很方便。
3)分析CPU发送,FPGA接收的链路参数,如图5所示:
假设整个链路是CPU发送CPU接收,搭建该链路仿真拓扑并仿真得到tr0文件,借助Intel平台的网站,根据实际链路分析计算出相对较优的预加重值,填入到CPU端BIOS里去;
4)分析环回链路参数:
此时再接通整个环回链路,通过FPGA调试软件控制FPGA发送数据,同时设置好前述步骤得到的预加重值和CTLE值,在FPGA端看环回链路最终接收端的误码率。在这一环节,整个链路的参数还剩FPGA接收端的CTLE是变量,其他都已确定,而FPGA接收端的CTLE值只有8种选择,所以可以遍历该值得到整个链路信号质量最优时的各参数值。
综上所述,这种FPGA链路参数分析方法的整个流程如图6所示该方法省去了同时遍历4个变量的繁琐过程,逐步确定各个参数,分析目的性单一明确,大大的提高了效率,同时也提高了参数设置的精确度。

Claims (2)

1.一种FPGA链路参数的分析方法,针对Intel平台和FPGA互联的系统架构,在调试阶段,通过FPGA自带的调试软件做环回测试,从FPGA发包数据,CPU接收到数据后再环回给FPGA,在这整个通道中用于补偿信道衰减的参数有四个,分别是FPGA发送端的预加重值,CPU接收端的CTLE值,CPU发送端的预加重值以及FPGA接收端的CTLE值,其特征在于:采取分段分析的方法,将CPU端的环回断开,分别分析单一信号传输方向的链路参数,逐个确定这四个变量。
2.根据权利要求1所述的一种FPGA链路参数的分析方法,其特征在于,分析步骤如下:
1)预估链路预加重需要补偿的信道衰减值:
假设整个链路是通过CPU发送到CPU接收,搭建该链路仿真拓扑并仿真得到tr0文件,借助Intel平台的网站,根据实际链路分析计算出相对较优的预加重值,该预加重值为各阶系数值,通过公式计算出当CPU是链路发送端时预加重值需要补偿多少;
2)分析FPGA发送,CPU接收的链路参数: 
FPGA端连接FPGA调试软件,并发送数据,CPU端通过探头引出与示波器连接,通过FPGA调试软件将预加重值设置为第一步预估的结果,在示波器端读眼图并记录,然后再上下微调预加重值,在示波器端读眼图并比较,找到更优的眼图时的预加重值,于是FPGA端的预加重值便找到了固定值,然后通过示波器的CTLE功能遍历CTLE值,找到同时加在预加重值和均衡CTLE值时的最佳接收眼图; 
3)分析CPU发送,FPGA接收的链路参数:假设整个链路是CPU发送CPU接收,搭建该链路仿真拓扑并仿真得到tr0文件,借助Intel平台的网站,根据实际链路分析计算出相对较优的预加重值,填入到CPU端BIOS里去;
4)分析环回链路参数:
此时再接通整个环回链路,通过FPGA调试软件控制FPGA发送数据,同时设置好前述步骤得到的预加重值和CTLE值,在FPGA端看环回链路最终接收端的误码率。
CN201410157361.7A 2014-04-18 2014-04-18 一种fpga链路参数的分析方法 Active CN103929340B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410157361.7A CN103929340B (zh) 2014-04-18 2014-04-18 一种fpga链路参数的分析方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410157361.7A CN103929340B (zh) 2014-04-18 2014-04-18 一种fpga链路参数的分析方法

Publications (2)

Publication Number Publication Date
CN103929340A true CN103929340A (zh) 2014-07-16
CN103929340B CN103929340B (zh) 2018-04-17

Family

ID=51147424

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410157361.7A Active CN103929340B (zh) 2014-04-18 2014-04-18 一种fpga链路参数的分析方法

Country Status (1)

Country Link
CN (1) CN103929340B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105610607A (zh) * 2015-12-17 2016-05-25 上海市共进通信技术有限公司 基于prbs实现以太网自动参数调整的方法
WO2016150077A1 (zh) * 2015-03-23 2016-09-29 中兴通讯股份有限公司 参数处理方法及装置
TWI580215B (zh) * 2015-07-31 2017-04-21 群聯電子股份有限公司 訊號調變方法、可適性等化器及記憶體儲存裝置
CN106921464A (zh) * 2015-12-25 2017-07-04 中国移动通信集团公司 一种信息调整方法和装置
CN107515806A (zh) * 2017-08-29 2017-12-26 郑州云海信息技术有限公司 一种sas信号参数在线调试的方法与装置
CN107608836A (zh) * 2017-09-05 2018-01-19 郑州云海信息技术有限公司 一种sata链路最优值调整的测试方法
CN109165046A (zh) * 2018-08-24 2019-01-08 郑州云海信息技术有限公司 一种板载sata参数优化方法及装置
CN110308381A (zh) * 2019-05-29 2019-10-08 深圳市紫光同创电子有限公司 一种fpga输入输出逻辑模块的内建自测方法及系统
CN114938366A (zh) * 2022-05-10 2022-08-23 邦彦技术股份有限公司 一种基于bios可配置眼图参数的方法及系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101227693A (zh) * 2008-01-17 2008-07-23 中兴通讯股份有限公司 一种无线链路环回测试的方法及其装置
US20120072784A1 (en) * 2010-09-17 2012-03-22 Peng Li Circuitry on an integrated circuit for performing or facilitating oscilloscope, jitter, and/or bit-error-rate tester operations
US20130145212A1 (en) * 2008-10-10 2013-06-06 Teledyne Lecroy, Inc. Link Equalization Tester

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101227693A (zh) * 2008-01-17 2008-07-23 中兴通讯股份有限公司 一种无线链路环回测试的方法及其装置
US20130145212A1 (en) * 2008-10-10 2013-06-06 Teledyne Lecroy, Inc. Link Equalization Tester
US20120072784A1 (en) * 2010-09-17 2012-03-22 Peng Li Circuitry on an integrated circuit for performing or facilitating oscilloscope, jitter, and/or bit-error-rate tester operations

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
刘璞,王春平,徐艳: ""基于FPGA 的串口与链路口联合通信设计与实现"", 《计算机测量与控制》 *

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106155950B (zh) * 2015-03-23 2019-07-05 中兴通讯股份有限公司 参数处理方法及装置
WO2016150077A1 (zh) * 2015-03-23 2016-09-29 中兴通讯股份有限公司 参数处理方法及装置
CN106155950A (zh) * 2015-03-23 2016-11-23 中兴通讯股份有限公司 参数处理方法及装置
TWI580215B (zh) * 2015-07-31 2017-04-21 群聯電子股份有限公司 訊號調變方法、可適性等化器及記憶體儲存裝置
CN105610607A (zh) * 2015-12-17 2016-05-25 上海市共进通信技术有限公司 基于prbs实现以太网自动参数调整的方法
CN106921464A (zh) * 2015-12-25 2017-07-04 中国移动通信集团公司 一种信息调整方法和装置
CN106921464B (zh) * 2015-12-25 2020-08-14 中国移动通信集团公司 一种信息调整方法和装置
CN107515806A (zh) * 2017-08-29 2017-12-26 郑州云海信息技术有限公司 一种sas信号参数在线调试的方法与装置
CN107608836A (zh) * 2017-09-05 2018-01-19 郑州云海信息技术有限公司 一种sata链路最优值调整的测试方法
CN107608836B (zh) * 2017-09-05 2020-08-25 苏州浪潮智能科技有限公司 一种sata链路最优值调整的测试方法
CN109165046A (zh) * 2018-08-24 2019-01-08 郑州云海信息技术有限公司 一种板载sata参数优化方法及装置
CN110308381A (zh) * 2019-05-29 2019-10-08 深圳市紫光同创电子有限公司 一种fpga输入输出逻辑模块的内建自测方法及系统
CN114938366A (zh) * 2022-05-10 2022-08-23 邦彦技术股份有限公司 一种基于bios可配置眼图参数的方法及系统

Also Published As

Publication number Publication date
CN103929340B (zh) 2018-04-17

Similar Documents

Publication Publication Date Title
CN103929340A (zh) 一种fpga链路参数的分析方法
CN202770933U (zh) 一种高精度多通道模拟量自动测试系统
US10528682B2 (en) Automatic performance characterization of a network-on-chip (NOC) interconnect
CN107547309B (zh) 一种安全网关性能的自动化测试方法及装置
CN106155950B (zh) 参数处理方法及装置
CN107733539A (zh) 一种星载多路微波接收机\变频器的测试系统
US9379855B2 (en) Method and apparatus for a remote modular test system
US20220078643A1 (en) Radio equipment test device
CN105406930A (zh) 多通道信道仿真器、终端一致性测试系统及相位校准系统
CN103941727B (zh) 一种电动舵机频带宽度测试方法和系统
CN102664837A (zh) 一种自动检测完成高速数字信号收发方向设置匹配的方法
CN107181552B (zh) 同步信号传输方法及装置、fpga
CN102315889B (zh) 一种高速信号测试方法、装置和系统
CN105450433A (zh) 高速串行总线参数的配置方法、装置和系统
CN206609901U (zh) 一种pcie通道损耗测试治具
CN102461069A (zh) 建模设备和方法
Stevic et al. A two-step simulation approach for joint analysis of power systems and communication infrastructures
TW201321765A (zh) 通訊裝置之自動化測試系統
CN208834163U (zh) 基于互联网的石油产品检测管理平台
CN109347548B (zh) 一种光路集成测试平台
CN103580761A (zh) 一种通信设备的测试方法和装置
CN113452559B (zh) 基于深度学习的网络资源分配方法、系统及介质
CN111416664A (zh) 一种色散补偿方法、装置和存储介质
CN101931462A (zh) 光传输网络测试控制方法及装置
EP3786731A1 (en) Data acquisition system, system and method for real-time in-line monitoring of industrial production processes

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20180313

Address after: 510640 Guangdong city of Guangzhou province Whampoa Tianhe District Road No. 163 Xiping Yunlu 9 layer A tower by 01 unit

Applicant after: Guangdong Inspur Big Data Research Co., Ltd.

Address before: 250014 Shandong Province, Ji'nan City hi tech Development Zone, Nga Road No. 1036

Applicant before: Langchao Electronic Information Industry Co., Ltd.

GR01 Patent grant
GR01 Patent grant